KR100615166B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100615166B1
KR100615166B1 KR1020000005971A KR20000005971A KR100615166B1 KR 100615166 B1 KR100615166 B1 KR 100615166B1 KR 1020000005971 A KR1020000005971 A KR 1020000005971A KR 20000005971 A KR20000005971 A KR 20000005971A KR 100615166 B1 KR100615166 B1 KR 100615166B1
Authority
KR
South Korea
Prior art keywords
electrode
electrode lines
line
lines
black
Prior art date
Application number
KR1020000005971A
Other languages
English (en)
Other versions
KR20010078598A (ko
Inventor
조해운
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020000005971A priority Critical patent/KR100615166B1/ko
Publication of KR20010078598A publication Critical patent/KR20010078598A/ko
Application granted granted Critical
Publication of KR100615166B1 publication Critical patent/KR100615166B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02CSPECTACLES; SUNGLASSES OR GOGGLES INSOFAR AS THEY HAVE THE SAME FEATURES AS SPECTACLES; CONTACT LENSES
    • G02C13/00Assembling; Repairing; Cleaning
    • G02C13/006Devices specially adapted for cleaning spectacles frame or lenses

Landscapes

  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • General Physics & Mathematics (AREA)
  • Ophthalmology & Optometry (AREA)
  • Optics & Photonics (AREA)
  • Gas-Filled Discharge Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명에 따른 플라즈마 디스플레이 패널에는, 앞쪽 기판의 뒷면에 X 전극 라인과 Y 전극 라인의 쌍들이 서로 평행하게 형성되고, 앞쪽 기판과 대향 이격된 뒤쪽 기판의 앞면에서 X 전극 라인들 및 Y 전극 라인들에 대하여 직교하도록 어드레스 전극 라인들이 형성되어, 각 교차점에 상응하는 방전-셀이 규정된다. 여기서, 전극 라인의 쌍들의 사이에서 전극 라인의 쌍들과 평행하게 형성되어, 콘트라스트 향상을 위한 도전성의 제1 및 제2 블랙 라인들이 구비된다. 제1 블랙 라인은 상기 X 전극 라인 옆에 위치하며, 제2 블랙 라인은 Y 전극 라인 옆에 위치한다. X 전극 라인의 구동신호 입력 위치의 반대 위치에서 X 전극 라인과 제1 블랙 라인이 연결된다. 그리고, Y 전극 라인의 구동신호 입력 위치의 반대 위치에서 Y 전극 라인과 제2 블랙 라인이 연결된다.

Description

플라즈마 디스플레이 패널{Plasma display panel}
도 1은 종래의 3-전극 면방전 방식의 플라즈마 디스플레이 패널을 보여주는 내부 사시도이다.
도 2 및 3은 도 1의 플라즈마 디스플레이 패널의 유지방전 주기에서의 전류 방향을 보여주기 위한 앞쪽 조립체의 개략적 평면도이다.
도 4는 본 발명에 따른 3-전극 면방전 방식의 플라즈마 디스플레이 패널을 보여주는 내부 사시도이다.
도 5는 도 4의 CX 영역을 확대하여 보여주는 도면이다.
도 6은 도 4의 CY 영역을 확대하여 보여주는 도면이다.
도 7 및 8은 도 4의 플라즈마 디스플레이 패널의 유지방전 주기에서의 전류 방향을 보여주기 위한 앞쪽 조립체의 개략적 평면도이다.
<도면의 주요 부분에 대한 부호의 설명>
1, 2...플라즈마 디스플레이 패널, 10, 20...앞쪽 글라스 기판,
11, 15, 21, 25...유전층, 12, 22...일산화마그네슘층,
13, 23...뒤쪽 글라스 기판, 14, 24...방전 공간,
16, 26...형광층, 17, 27...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
AR1, AG1, ..., AGm, ABm...어드레스 전극 라인,
Bn-1, BY1, ..., BXn...블랙 라인, DX...X 구동 위치,
DY...Y 구동 위치.
본 발명은, 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는, 3-전극 면방전 방식의 플라즈마 디스플레이 패널에 관한 것이다.
도 1은 종래의 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여준다.
도 1을 참조하면, 일반적인 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm), 유전층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 블랙 라인들(...., Bn-1), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)은 뒤쪽 글라스 기판(13)의 앞면에 일정한 패턴으로 형성된다. 뒤쪽 유전층(15)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)의 앞에 형성된다. 뒤쪽 유전층(15)의 앞면에는 격벽(17)들이 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 평행하게 형성된다. 이 격벽(17)들은 각 방전-셀의 방전 영역을 구획하고 각 방전-셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 격벽(17)들 사이에 형성된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒷면에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전-셀을 규정한다. 블랙 라인들(...., Bn-1)은 콘트라스트 향상을 위하여 형성된다. 앞쪽 유전층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤에 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 일산화마그네슘(MgO)층(12)은 앞쪽 유전층(11)의 뒷면에 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 플라즈마 디스플레이 패널에 기본적으로 적용되는 구동 방식은, 리셋, 어드레스 및 유지방전 단계가 단위 서브필드에서 순차적으로 수행되게 하는 방식이다. 리셋 단계에서는 이전(以前) 서브필드에서의 잔여 벽전하들이 소거되고 공간 전하들이 고르게 생성되도록 구동된다. 어드레스 단계에서는 선택된 방전-셀들에서 벽전하들이 형성되도록 구동된다. 그리고 유지방전 단계에서는 어드레싱 방전 단계에서 벽전하들이 형성된 방전-셀들에서 빛이 발생되도록 구동된다. 즉, X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn) 사이에 상대적으로 높은 교류 펄스 전압을 인가하면, 벽전하들이 형성된 방전-셀들에서 면 방전을 일으킨다. 이때, 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광층(16)이 여기되어 빛이 발생된다.
도 2는 도 1의 플라즈마 디스플레이 패널의 유지방전 주기에서 모든 Y 전극 라인들(Y1, ..., Yn)에 펄스 전압이 인가된 상태에서의 전류 방향을 보여준다. 도 2에서 도 1과 동일한 참조부호는 동일한 부재를 가리킨다. 도 2를 참조하면, 구동 전류는, Y 전극 라인들(Y1, ..., Yn)에 구동 전압이 인가되는 Y 구동 위치(DY)로부터 Y 전극 라인들(Y1, ..., Yn), 벽전하들이 형성된 방전-셀들의 방전 공간(14), 및 X 전극 라인들(X1, ..., Xn)을 통하여 그 구동 전압(대부분 접지 전압)이 인가되는 X 구동 위치(DX)로 흐른다. 요약하면, 모든 유지 전극 라인들의 전류들이 Y 구동 위치(DY)로부터 X 구동 위치(DX)로 흐른다.
도 3은 도 1의 플라즈마 디스플레이 패널의 유지방전 주기에서 모든 X 전극 라인들(X1, ..., Xn)에 펄스 전압이 인가된 상태에서의 전류 방향을 보여준다. 도 3에서 도 1과 동일한 참조부호는 동일한 부재를 가리킨다. 도 3을 참조하면, 구동 전류는, X 전극 라인들(X1, ..., Xn)에 구동 전압이 인가되는 X 구동 위치(DX)로부터 X 전극 라인들(X1, ..., Xn), 벽전하들이 형성된 방전-셀들의 방전 공간(14), 및 Y 전극 라인들(Y1, ..., Yn)을 통하여 그 구동 전압(대부분 접지 전압)이 인가되는 Y 구동 위치(DY)로 흐른다. 요약하면, 모든 유지 전극 라인들의 전류들이 X 구동 위치(DX)로부터 Y 구동 위치(DY)로 흐른다.
이상 설명된 바와 같이, 도 1의 플라즈마 디스플레이 패널에 의하면, 유지방전 주기의 각 시점에서 흐르는 구동 전류들의 방향이 모두 일정하다. 이에 따라, 전자장애(Electro-Magnetic Interference)파의 출사량이 많아진다.
본 발명의 목적은, 전자장애파의 출사량을 줄일 수 있는 플라즈마 디스플레이 패널을 제공하는 것이다.
상기 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널에는, 앞쪽 기판의 뒷면에 X 전극 라인과 Y 전극 라인의 쌍들이 서로 평행하게 형성되고, 상기 앞쪽 기판과 대향 이격된 뒤쪽 기판의 앞면에서 상기 X 전극 라인들 및 Y 전극 라인들에 대하여 직교하도록 어드레스 전극 라인들이 형성되어, 각 교차점에 상응하는 방전-셀이 규정된다. 여기서, 상기 전극 라인의 쌍들의 사이에서 상기 전극 라인의 쌍들과 평행하게 형성되어, 콘트라스트 향상을 위한 도전성의 제1 및 제2 블랙 라인들이 구비된다. 상기 제1 블랙 라인은 상기 X 전극 라인 옆에 위치하며, 상기 제2 블랙 라인은 상기 Y 전극 라인 옆에 위치한다. 상기 X 전극 라인의 구동신호 입력 위치의 반대 위치에서 상기 X 전극 라인과 상기 제1 블랙 라인이 연결된다. 그리고, 상기 Y 전극 라인의 구동신호 입력 위치의 반대 위치에서 상기 Y 전 극 라인과 상기 제2 블랙 라인이 연결된다.
본 발명의 상기 플라즈마 디스플레이 패널에 의하면, 상기 X 전극 라인들과 Y 전극 라인들 사이에 교류 펄스 전압이 인가되는 유지방전 주기의 각 시점에서, 상기 X 및 Y 전극 라인들에 흐르는 전류의 방향과 상기 블랙 라인들에 흐르는 전류의 방향이 서로 반대이다. 이에 따라 전자장애파의 상쇄로 인하여 그 출사량을 줄일 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 4는 본 발명에 따른 3-전극 면방전 방식의 플라즈마 디스플레이 패널을 보여준다. 도 5는 도 4의
Figure 112000002315498-pat00001
영역을 확대하여 보여준다. 도 6은 도 4의
Figure 112000002315498-pat00002
영역을 확대하여 보여준다.
도 4, 5 및 6을 참조하면, 본 발명에 따른 면방전 플라즈마 디스플레이 패널(2)의 앞쪽 및 뒤쪽 글라스 기판들(20, 23) 사이에는, 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm), 유전층(21, 25), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 블랙 라인들(BY1, ..., BXn), 형광층(16), 격벽(27) 및 보호층으로서의 일산화마그네슘(MgO)층(22)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)은 뒤쪽 글라스 기판(23)의 앞면에 일정한 패턴으로 형성된다. 뒤쪽 유전층(25)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)의 앞에 형성된다. 뒤쪽 유전층(25)의 앞면에는 격벽(27)들이 어 드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 평행하게 형성된다. 이 격벽(27)들은 각 방전-셀의 방전 영역을 구획하고 각 방전-셀 사이의 광학적 간섭을 방지하는 기능을 한다. 형광층(26)은 격벽(27)들 사이에 형성된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(20)의 뒷면에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전-셀을 규정한다. 블랙 라인들(BY1, ..., BXn)은 콘트라스트 향상을 위하여 형성된다. 앞쪽 유전층(21)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤에 형성된다. 강한 전계로부터 패널(2)을 보호하기 위한 일산화마그네슘층(22)은 앞쪽 유전층(21)의 뒷면에 형성된다. 방전 공간(24)에는 플라즈마 형성용 가스가 밀봉된다.
각 유지 전극 라인의 쌍(X, Y) 사이에는, 각 전극 라인의 쌍(X, Y)과 평행하게 형성된 도전성의 제1 및 제2 블랙 라인들이 구비된다. 각각의 제1 블랙 라인(..., BXn-1, BXn)은 상응하는 X 전극 라인(X1, ..., Xn) 옆에 위치하고, 각각의 제2 블랙 라인(BY1, ..., BYn)은 상응하는 Y 전극 라인(Y1, ..., Yn) 옆에 위치한다. 각각의 X 전극 라인(X1, ..., Xn)과 상응하는 제1 블랙 라인(..., BXn-1, BXn)은, X 전극 라인들(X1, ..., Xn)의 구동신호 입력 위치(DX)의 반대 위치인 Y 구동 위치(DY)에서 서로 연결된다. 또한, 각각의 Y 전극 라인(Y1, ..., Yn)과 상응하는 제2 블랙 라인(BY1, ..., BYn)은, Y 전극 라인들(Y1, ..., Yn)의 구동신호 입력 위치(DY)의 반대 위치인 X 구동 위치(DX)에서 서로 연결된다.
도 7은 도 4의 플라즈마 디스플레이 패널(2)의 유지방전 주기에서 모든 Y 전극 라인들(Y1, ..., Yn)에 펄스 전압이 인가된 상태에서의 전류 방향을 보여준다. 도 7에서 도 4와 동일한 참조부호는 동일한 부재를 가리킨다. 도 7을 참조하면, 구동 전류는, Y 전극 라인들(Y1, ..., Yn)에 구동 전압이 인가되는 Y 구동 위치(DY)로부터 Y 전극 라인들(Y1, ..., Yn), 제2 블랙 라인들(BY1, ..., BYn), 벽전하들이 형성된 방전-셀들의 방전 공간(도 4의 24), 제1 블랙 라인들(BX1, ..., BXn), 및 X 전극 라인들(X1, ..., Xn)을 통하여 그 구동 전압(대부분 접지 전압)이 인가되는 X 구동 위치(DX)로 흐른다. 요약하면, 모든 유지 전극 라인들의 전류의 방향(DY -> DX)은 모든 블랙 라인들(BY1, ..., BXn)의 전류의 방향(DX -> DY)과 반대이다. 이에 따라, 전자장애파의 상쇄로 인하여 그 출사량을 줄일 수 있다.
도 8은 도 4의 플라즈마 디스플레이 패널(2)의 유지방전 주기에서 모든 X 전극 라인들(X1, ..., Xn)에 펄스 전압이 인가된 상태에서의 전류 방향을 보여준다. 도 8에서 도 4와 동일한 참조부호는 동일한 부재를 가리킨다. 도 8을 참조하면, 구동 전류는, X 전극 라인들(X1, ..., Xn)에 구동 전압이 인가되는 X 구동 위치(DX)로부터 X 전극 라인들(X1, ..., Xn), 제1 블랙 라인들(BX1, ..., BXn), 벽전하들이 형 성된 방전-셀들의 방전 공간(도 4의 24), 제2 블랙 라인들(BY1, ..., BYn), 및 Y 전극 라인들(Y1, ..., Yn)을 통하여 그 구동 전압(대부분 접지 전압)이 인가되는 Y 구동 위치(DY)로 흐른다. 요약하면, 모든 유지 전극 라인들의 전류의 방향(DX -> DY)은 모든 블랙 라인들(BY1, ..., BXn)의 전류의 방향(DY -> DX)과 반대이다. 이에 따라, 전자장애파의 상쇄로 인하여 그 출사량을 줄일 수 있다.
이상 설명된 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, X 전극 라인들과 Y 전극 라인들 사이에 교류 펄스 전압이 인가되는 유지방전 주기의 각 시점에서, X 및 Y 전극 라인들에 흐르는 전류의 방향과 블랙 라인들에 흐르는 전류의 방향이 서로 반대이다. 이에 따라 전자장애파의 상쇄로 인하여 그 출사량을 줄일 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (1)

  1. 앞쪽 기판의 뒷면에 X 전극 라인과 Y 전극 라인의 쌍들이 서로 평행하게 형성되고, 상기 앞쪽 기판과 대향 이격된 뒤쪽 기판의 앞면에서 상기 X 전극 라인들 및 Y 전극 라인들에 대하여 직교하도록 어드레스 전극 라인들이 형성되어, 각 교차점에 상응하는 방전-셀이 규정된 플라즈마 디스플레이 패널에 있어서,
    상기 전극 라인의 쌍들의 사이에서 상기 전극 라인의 쌍들과 평행하게 형성되어, 콘트라스트 향상을 위한 도전성의 제1 및 제2 블랙 라인들이 구비되고,
    상기 제1 블랙 라인이 상기 X 전극 라인 옆에 위치하며,
    상기 제2 블랙 라인이 상기 Y 전극 라인 옆에 위치하고,
    상기 X 전극 라인의 구동신호 입력 위치의 반대 위치에서 상기 X 전극 라인과 상기 제1 블랙 라인이 연결되며,
    상기 Y 전극 라인의 구동신호 입력 위치의 반대 위치에서 상기 Y 전극 라인과 상기 제2 블랙 라인이 연결되는 플라즈마 디스플레이 패널.
KR1020000005971A 2000-02-09 2000-02-09 플라즈마 디스플레이 패널 KR100615166B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000005971A KR100615166B1 (ko) 2000-02-09 2000-02-09 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000005971A KR100615166B1 (ko) 2000-02-09 2000-02-09 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20010078598A KR20010078598A (ko) 2001-08-21
KR100615166B1 true KR100615166B1 (ko) 2006-08-25

Family

ID=19644930

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000005971A KR100615166B1 (ko) 2000-02-09 2000-02-09 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100615166B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100607968B1 (ko) * 2004-04-27 2006-08-03 삼성전자주식회사 플라즈마 디스플레이 패널
KR100768001B1 (ko) * 2006-03-31 2007-10-18 엘지전자 주식회사 플라즈마 디스플레이 패널

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980073424A (ko) * 1997-03-14 1998-11-05 엄길용 다전극 플라즈마 표시소자
KR20010000984A (ko) * 1999-06-01 2001-01-05 김영남 교류형 면방전 플라즈마 표시장치 및 그 구동방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980073424A (ko) * 1997-03-14 1998-11-05 엄길용 다전극 플라즈마 표시소자
KR20010000984A (ko) * 1999-06-01 2001-01-05 김영남 교류형 면방전 플라즈마 표시장치 및 그 구동방법

Also Published As

Publication number Publication date
KR20010078598A (ko) 2001-08-21

Similar Documents

Publication Publication Date Title
JP4063959B2 (ja) プラズマディスプレイパネル及びその駆動方法
KR100615166B1 (ko) 플라즈마 디스플레이 패널
JP4595385B2 (ja) プラズマディスプレイパネルのエージング方法
KR100366091B1 (ko) 리셋용 보조 전극을 가진 플라즈마 디스플레이 패널 및 그구동방법
KR20010010400A (ko) 교류 플라즈마 디스플레이 패널
KR100303841B1 (ko) 플라즈마 표시 패널의 구동방법
KR100502355B1 (ko) 어드레스 전극 라인들이 전기적으로 플로팅되는 플라즈마디스플레이 패널의 리셋팅 방법, 및 이 리셋팅 방법을사용한 플라즈마 디스플레이 패널의 구동 방법
KR100467684B1 (ko) 플라즈마 디스플레이 패널
KR100313116B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100416088B1 (ko) 플라즈마 표시 패널
JP4109144B2 (ja) プラズマディスプレイパネル
KR100490528B1 (ko) 3-전극 플라즈마 디스플레이 패널
KR100537624B1 (ko) 4-전극 방전 디스플레이 패널 구동 방법
KR100556486B1 (ko) 고주파 플라즈마 디스플레이 패널의 선택적 소거방법
KR100612238B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100462779B1 (ko) 플라즈마 표시 패널의 어드레싱 방법
JP2006351259A (ja) プラズマディスプレイパネル
KR100649234B1 (ko) 플라즈마 디스플레이 패널
KR100563070B1 (ko) 4-전극 방전 디스플레이 장치에서 오 방전을 저감하는 방법
KR100349920B1 (ko) 플라즈마 표시패널의 구동방법
KR100462777B1 (ko) 교류 플라즈마 디스플레이 패널
KR100313112B1 (ko) 플라즈마 표시 패널의 구동 방법
KR100496282B1 (ko) 플라즈마 표시 패널의 구동방법
KR100490529B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100659109B1 (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20050409

Effective date: 20060629

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090727

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee