KR100467684B1 - 플라즈마 디스플레이 패널 - Google Patents
플라즈마 디스플레이 패널 Download PDFInfo
- Publication number
- KR100467684B1 KR100467684B1 KR10-2000-0005972A KR20000005972A KR100467684B1 KR 100467684 B1 KR100467684 B1 KR 100467684B1 KR 20000005972 A KR20000005972 A KR 20000005972A KR 100467684 B1 KR100467684 B1 KR 100467684B1
- Authority
- KR
- South Korea
- Prior art keywords
- electrode lines
- electrode
- electrode line
- display panel
- plasma display
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/34—Vessels, containers or parts thereof, e.g. substrates
- H01J11/44—Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/34—Vessels, containers or parts thereof, e.g. substrates
- H01J2211/44—Optical arrangements or shielding arrangements, e.g. filters or lenses
- H01J2211/444—Means for improving contrast or colour purity, e.g. black matrix or light shielding means
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Plasma & Fusion (AREA)
- Electromagnetism (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Gas-Filled Discharge Tubes (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
본 발명에 따른 플라즈마 디스플레이 패널에는, 앞쪽 기판의 뒷면에 X 전극 라인과 Y 전극 라인의 쌍들이 서로 평행하게 형성되고, 앞쪽 기판과 대향 이격된 뒤쪽 기판의 앞면에서 X 전극 라인들 및 Y 전극 라인들에 대하여 직교하도록 어드레스 전극 라인들이 형성되어, 각 교차점에 상응하는 방전-셀이 규정된다. 여기서, X 전극 라인은 그 구동신호가 입력되는 위치인 X 구동 위치의 반대 위치에서 회귀하여 X 구동 위치 직전까지 인출된다. 또한, Y 전극 라인은 그 구동신호가 입력되는 위치인 Y 구동 위치의 반대 위치에서 회귀하여 Y 구동 위치 직전까지 인출된다.
Description
본 발명은, 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는, 3-전극 면방전 방식의 플라즈마 디스플레이 패널에 관한 것이다.
도 1은 종래의 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여준다.
도 1을 참조하면, 일반적인 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm), 유전층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 블랙 라인들(..., Bn-1), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)은 뒤쪽 글라스 기판(13)의 앞면에 일정한 패턴으로 형성된다. 뒤쪽 유전층(15)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)의 앞에 형성된다. 뒤쪽 유전층(15)의 앞면에는 격벽(17)들이 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 평행하게 형성된다. 이 격벽(17)들은 각 방전-셀의 방전 영역을 구획하고 각 방전-셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은 격벽(17)들 사이에 형성된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒷면에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전-셀을 규정한다. 블랙 라인들(..., Bn-1)은 콘트라스트 향상을 위하여 형성된다. 앞쪽 유전층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤에 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 일산화마그네슘(MgO)층(12)은 앞쪽 유전층(11)의 뒷면에 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 플라즈마 디스플레이 패널에 기본적으로 적용되는 구동 방식은, 리셋, 어드레스 및 유지방전 단계가 단위 서브필드에서 순차적으로 수행되게 하는 방식이다. 리셋 단계에서는 이전(以前) 서브필드에서의 잔여 벽전하들이 소거되고공간 전하들이 고르게 생성되도록 구동된다. 어드레스 단계에서는 선택된 방전-셀들에서 벽전하들이 형성되도록 구동된다. 그리고 유지방전 단계에서는 어드레싱 방전 단계에서 벽전하들이 형성된 방전-셀들에서 빛이 발생되도록 구동된다. 즉, X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn) 사이에 상대적으로 높은 교류 펄스 전압을 인가하면, 벽전하들이 형성된 방전-셀들에서 면 방전을 일으킨다. 이때, 가스층에서 플라즈마가 형성되고, 그 자외선 방사에 의하여 형광층(16)이 여기되어 빛이 발생된다.
도 2는 도 1의 플라즈마 디스플레이 패널의 유지방전 주기에서 모든 Y 전극 라인들(Y1, ..., Yn)에 펄스 전압이 인가된 상태에서의 전류 방향을 보여준다. 도 2에서 도 1과 동일한 참조부호는 동일한 부재를 가리킨다. 도 2를 참조하면, 구동 전류는, Y 전극 라인들(Y1, ..., Yn)에 구동 전압이 인가되는 Y 구동 위치(DY)로부터 Y 전극 라인들(Y1, ..., Yn), 벽전하들이 형성된 방전-셀들의 방전 공간(도 1의 14), 및 X 전극 라인들(X1, ..., Xn)을 통하여 그 구동 전압(대부분 접지 전압)이 인가되는 X 구동 위치(DX)로 흐른다. 요약하면, 모든 유지 전극 라인들의 전류들이 Y 구동 위치(DY)로부터 X 구동 위치(DX)로 흐른다.
도 3은 도 1의 플라즈마 디스플레이 패널의 유지방전 주기에서 모든 X 전극 라인들(X1, ..., Xn)에 펄스 전압이 인가된 상태에서의 전류 방향을 보여준다. 도 3에서 도 1과 동일한 참조부호는 동일한 부재를 가리킨다. 도 3을 참조하면, 구동전류는, X 전극 라인들(X1, ..., Xn)에 구동 전압이 인가되는 X 구동 위치(DX)로부터 X 전극 라인들(X1, ..., Xn), 벽전하들이 형성된 방전-셀들의 방전 공간(도 1의 14), 및 Y 전극 라인들(Y1, ..., Yn)을 통하여 그 구동 전압(대부분 접지 전압)이 인가되는 Y 구동 위치(DY)로 흐른다. 요약하면, 모든 유지 전극 라인들의 전류들이 X 구동 위치(DX)로부터 Y 구동 위치(DY)로 흐른다.
이상 설명된 바와 같이, 도 1의 플라즈마 디스플레이 패널에 의하면, 유지방전 주기의 각 시점에서 흐르는 구동 전류들의 방향이 모두 일정하다. 이에 따라, 전자장애(Electro-Magnetic Interference)파의 출사량이 많아진다.
본 발명의 목적은, 전자장애파의 출사량을 줄일 수 있는 플라즈마 디스플레이 패널을 제공하는 것이다.
도 1은 종래의 3-전극 면방전 방식의 플라즈마 디스플레이 패널을 보여주는 내부 사시도이다.
도 2 및 3은 도 1의 플라즈마 디스플레이 패널의 유지방전 주기에서의 전류 방향을 보여주기 위한 앞쪽 조립체의 개략적 평면도이다.
도 4는 본 발명에 따른 3-전극 면방전 방식의 플라즈마 디스플레이 패널을 보여주는 내부 사시도이다.
도 5는 도 4의 CX영역을 확대하여 보여주는 도면이다.
도 6은 도 4의 CY영역을 확대하여 보여주는 도면이다.
도 7은 도 4의 플라즈마 디스플레이 패널의 유지방전 주기에서 모든 Y 전극 라인들에 펄스 전압이 인가된 상태에서의 전류 방향을 보여주기 위한 앞쪽 조립체의 개략적 평면도이다.
도 8 및 9는 도 4의 플라즈마 디스플레이 패널의 유지방전 주기에서 모든 X 전극 라인들에 펄스 전압이 인가된 상태에서의 전류 방향을 보여주기 위한 앞쪽 조립체의 개략도이다.
<도면의 주요 부분에 대한 부호의 설명>
1, 2...플라즈마 디스플레이 패널, 10, 20...앞쪽 글라스 기판,
11, 15, 21, 25...유전층, 12, 22...일산화마그네슘층,
13, 23...뒤쪽 글라스 기판, 14, 24...방전 공간,
16, 26...형광층, 17, 27...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
AR1, AG1, ..., AGm, ABm...어드레스 전극 라인,
B1, ..., Bn+1...블랙 라인, DX...X 구동 위치,
DY...Y 구동 위치.
상기 목적을 이루기 위한 본 발명의 플라즈마 디스플레이 패널에는, 앞쪽 기판의 뒷면에 X 전극 라인과 Y 전극 라인의 쌍들이 서로 평행하게 형성되고, 상기 앞쪽 기판과 대향 이격된 뒤쪽 기판의 앞면에서 상기 X 전극 라인들 및 Y 전극 라인들에 대하여 직교하도록 어드레스 전극 라인들이 형성되어, 각 교차점에 상응하는 방전-셀이 규정된다. 여기서, 상기 X 전극 라인은 그 구동신호가 입력되는 위치인 X 구동 위치의 반대 위치에서 회귀하여 상기 X 구동 위치 직전까지 인출된다. 또한, 상기 Y 전극 라인은 그 구동신호가 입력되는 위치인 Y 구동 위치의 반대 위치에서 회귀하여 상기 Y 구동 위치 직전까지 인출된다.
본 발명의 상기 플라즈마 디스플레이 패널에 의하면, 상기 X 전극 라인들과 Y 전극 라인들 사이에 교류 펄스 전압이 인가되는 유지방전 주기의 각 시점에서, 상기 X 및 Y 전극 라인들에 흐르는 각각의 전류가 상기 회귀 부분에 의하여 서로 반대인 두 방향들로 흐른다. 이에 따라 전자장애파의 상쇄로 인하여 그 출사량을 줄일 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 4는 본 발명에 따른 3-전극 면방전 방식의 플라즈마 디스플레이 패널을 보여준다. 도 5는 도 4의 CX영역을 확대하여 보여준다. 도 6은 도 4의 CY영역을 확대하여 보여준다.
도 4, 5 및 6을 참조하면, 본 발명에 따른 면방전 플라즈마 디스플레이 패널(2)의 앞쪽 및 뒤쪽 글라스 기판들(20, 23) 사이에는, 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm), 유전층(21, 25), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 블랙 라인들(B1, ..., Bn+1), 형광층(16), 격벽(27) 및 보호층으로서의 일산화마그네슘(MgO)층(22)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)은 뒤쪽 글라스 기판(23)의 앞면에 일정한 패턴으로 형성된다. 뒤쪽 유전층(25)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)의 앞에 형성된다. 뒤쪽 유전층(25)의 앞면에는 격벽(27)들이 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 평행하게 형성된다. 이 격벽(27)들은 각 방전-셀의 방전 영역을 구획하고 각 방전-셀 사이의 광학적 간섭을 방지하는 기능을 한다. 형광층(26)은 격벽(27)들 사이에 형성된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(20)의 뒷면에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 방전-셀을 규정한다. 부도체의 블랙 라인들(B1, ..., Bn+1)은 콘트라스트 향상을 위하여 형성된다. 앞쪽 유전층(21)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤에 형성된다. 강한 전계로부터 패널(2)을 보호하기 위한 일산화마그네슘층(22)은 앞쪽 유전층(21)의 뒷면에 형성된다. 방전 공간(24)에는 플라즈마 형성용 가스가 밀봉된다.
각각의 X 전극 라인(X1, ..., Xn)에는, 투명한 ITO(Indium-Tin-Oxide) 전극 라인(XI1, ..., XIn)과 이 ITO 전극 라인(XI1, ..., XIn)의 도전성(conductivity)을 높이기 위한 금속 재질의 버스 전극 라인(XB1, ..., XBn)이 서로 결합되어 있다. 이와 마찬가지로, 각각의 Y 전극 라인(Y1, ..., Yn)에는, 투명한 ITO 전극 라인(YI1, ..., YIn)과 이 ITO 전극 라인(YI1, ..., YIn)의 도전성을 높이기 위한 금속 재질의 버스 전극 라인(YB1, ..., YBn)이 서로 결합되어 있다.
각각의 X 전극 라인(X1, ..., Xn)의 버스 전극 라인(XB1, ..., XBn)은 그 구동신호가 입력되는 위치인 X 구동 위치(DX)의 반대 위치인 Y 구동 위치(DY)에서 회귀하여 X 구동 위치(DX) 직전까지 인출된다(도 5 참조). 이와 마찬가지로, 각각의 Y 전극 라인(Y1, ..., Yn)의 버스 전극 라인(YB1, ..., YBn)은 그 구동신호가 입력되는 위치인 Y 구동 위치(DY)의 반대 위치인 X 구동 위치(DX)에서 회귀하여 Y 구동 위치(DY) 직전까지 인출된다(도 6 참조). 버스 전극 라인들(XB1, ..., XBn, YB1, ..., YBn)의 회귀 부분들은 인접된 블랙 라인(B1, ..., Bn+1) 위에 형성되므로, 표시 휘도가 낮아지지 않는다.
도 7은 도 4의 플라즈마 디스플레이 패널(2)의 유지방전 주기에서 모든 Y 전극 라인들(Y1, ..., Yn)에 펄스 전압이 인가된 상태에서의 전류 방향을 보여준다. 도 7에서 도 4와 동일한 참조부호는 동일한 부재를 가리킨다. 도 7을 참조하면, 구동 전류는, Y 전극 라인들(Y1, ..., Yn)에 구동 전압이 인가되는 Y 구동 위치(DY)로부터 Y 전극 라인들(Y1, ..., Yn), 벽전하들이 형성된 방전-셀들의 방전 공간(도 4의 24), 및 X 전극 라인들(X1, ..., Xn)을 통하여 그 구동 전압(대부분 접지 전압)이 인가되는 X 구동 위치(DX)로 흐른다. 여기서, X 및 Y 전극 라인들에 흐르는 각각의 전류가 그 회귀 부분에 의하여 서로 반대인 두 방향들(DY-> DX, DX-> DY)로 흐르는 현상이 발생된다. 이에 따라 전자장애파의 상쇄로 인하여 그 출사량을 줄일 수 있다.
도 8 및 9는 도 4의 플라즈마 디스플레이 패널(2)의 유지방전 주기에서 모든 X 전극 라인들(X1, ..., Xn)에 펄스 전압이 인가된 상태에서의 전류 방향을 보여준다. 도 8 및 9에서 도 4와 동일한 참조부호는 동일한 부재를 가리킨다. 도 8 및 9를 참조하면, 구동 전류는, X 전극 라인들(X1, ..., Xn)에 구동 전압이 인가되는 X 구동 위치(DX)로부터 X 전극 라인들(X1, ..., Xn), 벽전하들이 형성된 방전-셀들의 방전 공간(도 4의 24), 및 Y 전극 라인들(Y1, ..., Yn)을 통하여 그 구동 전압(대부분 접지 전압)이 인가되는 Y 구동 위치(DY)로 흐른다. 여기서, X 및 Y 전극 라인들에 흐르는 각각의 전류가 그 회귀 부분에 의하여 서로 반대인 두 방향들(DX-> DY, DY-> DX)로 흐르는 현상이 발생된다. 이에 따라 전자장애파의 상쇄로 인하여 그 출사량을 줄일 수 있다.
이상 설명된 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, X 전극 라인들과 Y 전극 라인들 사이에 교류 펄스 전압이 인가되는 유지방전 주기의 각 시점에서, X 및 Y 전극 라인들에 흐르는 각각의 전류가 회귀 부분에 의하여 서로 반대인 두 방향들로 흐른다. 이에 따라 전자장애파의 상쇄로 인하여 그 출사량을 줄일 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.
Claims (6)
- 앞쪽 기판의 뒷면에 X 전극 라인과 Y 전극 라인의 쌍들이 서로 평행하게 형성되고, 상기 앞쪽 기판과 대향 이격된 뒤쪽 기판의 앞면에서 상기 X 전극 라인들 및 Y 전극 라인들에 대하여 직교하도록 어드레스 전극 라인들이 형성되어, 각 교차점에 상응하는 방전-셀이 규정된 플라즈마 디스플레이 패널에 있어서,상기 X 전극 라인은 그 구동신호가 입력되는 위치인 X 구동 위치의 반대 위치에서 회귀하여 상기 X 구동 위치 직전까지 인출되고,상기 Y 전극 라인은 그 구동신호가 입력되는 위치인 Y 구동 위치의 반대 위치에서 회귀하여 상기 Y 구동 위치 직전까지 인출되는 플라즈마 디스플레이 패널.
- 제1항에 있어서,상기 X 전극 라인과 Y 전극 라인의 쌍들의 사이에서 상기 전극 라인의 쌍들과 평행하게 형성되어, 콘트라스트 향상을 위한 부도체의 블랙 라인들이 더 구비되는 플라즈마 디스플레이 패널.
- 제2항에 있어서,상기 각 X 전극 라인과 Y 전극 라인의 회귀 부분들이 상기 블랙 라인 위에 형성되는 플라즈마 디스플레이 패널.
- 제1항에 있어서,상기 X 및 Y 구동 위치들이 서로 대향되는 플라즈마 디스플레이 패널.
- 제1항에 있어서, 상기 각각의 X 전극 라인과 Y 전극 라인에는,투명한 재질의 전극 라인과 도전성을 높이기 위한 금속 재질의 전극 라인이 결합되어 있는 플라즈마 디스플레이 패널.
- 제5항에 있어서,상기 금속 재질의 전극 라인만이 회귀되는 플라즈마 디스플레이 패널.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0005972A KR100467684B1 (ko) | 2000-02-09 | 2000-02-09 | 플라즈마 디스플레이 패널 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2000-0005972A KR100467684B1 (ko) | 2000-02-09 | 2000-02-09 | 플라즈마 디스플레이 패널 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010078599A KR20010078599A (ko) | 2001-08-21 |
KR100467684B1 true KR100467684B1 (ko) | 2005-01-24 |
Family
ID=19644932
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2000-0005972A KR100467684B1 (ko) | 2000-02-09 | 2000-02-09 | 플라즈마 디스플레이 패널 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100467684B1 (ko) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990023224U (ko) * | 1997-12-04 | 1999-07-05 | 전주범 | 카오디오의 도난방지용 커버구조 |
KR20010004230A (ko) * | 1999-06-28 | 2001-01-15 | 김영환 | 플라즈마디스플레이패널 구조 |
KR20010060997A (ko) * | 1999-12-28 | 2001-07-07 | 박종섭 | 교류형 플라즈마 디스플레이 패널의 전면판 전극 구조 |
-
2000
- 2000-02-09 KR KR10-2000-0005972A patent/KR100467684B1/ko not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR19990023224U (ko) * | 1997-12-04 | 1999-07-05 | 전주범 | 카오디오의 도난방지용 커버구조 |
KR20010004230A (ko) * | 1999-06-28 | 2001-01-15 | 김영환 | 플라즈마디스플레이패널 구조 |
KR20010060997A (ko) * | 1999-12-28 | 2001-07-07 | 박종섭 | 교류형 플라즈마 디스플레이 패널의 전면판 전극 구조 |
Also Published As
Publication number | Publication date |
---|---|
KR20010078599A (ko) | 2001-08-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100306013B1 (ko) | Ac형 플라즈마 디스플레이 판넬 | |
KR100304906B1 (ko) | 플로팅 전극을 가진 플라즈마 디스플레이 패널 | |
US7265492B2 (en) | Plasma display panel with discharge cells having curved concave-shaped walls | |
KR100602273B1 (ko) | 플라즈마 표시장치 | |
KR19990073886A (ko) | 플라즈마 표시장치 | |
KR100519017B1 (ko) | 플라즈마 표시장치의 보조전극구조 | |
KR100467684B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100615166B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20010010400A (ko) | 교류 플라즈마 디스플레이 패널 | |
KR100366091B1 (ko) | 리셋용 보조 전극을 가진 플라즈마 디스플레이 패널 및 그구동방법 | |
US6727870B1 (en) | Electrode structure of plasma display panel and method of driving sustaining electrode in the plasma display panel | |
US20070024194A1 (en) | Plasma display panel | |
US6380677B1 (en) | Plasma display panel electrode | |
KR100416088B1 (ko) | 플라즈마 표시 패널 | |
KR100490528B1 (ko) | 3-전극 플라즈마 디스플레이 패널 | |
KR100462777B1 (ko) | 교류 플라즈마 디스플레이 패널 | |
KR100537624B1 (ko) | 4-전극 방전 디스플레이 패널 구동 방법 | |
JP2963506B2 (ja) | プラズマディスプレイパネル | |
KR100637142B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100669703B1 (ko) | 디스플레이-유지 전극 라인들의 저항값이 효과적으로줄어든 방전 디스플레이 패널 | |
JP2003323848A (ja) | プラズマディスプレイパネル | |
KR100563070B1 (ko) | 4-전극 방전 디스플레이 장치에서 오 방전을 저감하는 방법 | |
KR100462779B1 (ko) | 플라즈마 표시 패널의 어드레싱 방법 | |
KR100381263B1 (ko) | 플라즈마 디스플레이 패널의 전극구조 및 서스테인전극구동방법 | |
KR100813837B1 (ko) | 플라즈마 디스플레이 패널 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090105 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |