KR100590104B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100590104B1
KR100590104B1 KR1020040038932A KR20040038932A KR100590104B1 KR 100590104 B1 KR100590104 B1 KR 100590104B1 KR 1020040038932 A KR1020040038932 A KR 1020040038932A KR 20040038932 A KR20040038932 A KR 20040038932A KR 100590104 B1 KR100590104 B1 KR 100590104B1
Authority
KR
South Korea
Prior art keywords
discharge
electrodes
electrode
substrate
address
Prior art date
Application number
KR1020040038932A
Other languages
English (en)
Other versions
KR20050113817A (ko
Inventor
최훈영
미즈다타카히사
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040038932A priority Critical patent/KR100590104B1/ko
Priority to US11/110,867 priority patent/US20050264195A1/en
Publication of KR20050113817A publication Critical patent/KR20050113817A/ko
Application granted granted Critical
Publication of KR100590104B1 publication Critical patent/KR100590104B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/14AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided only on one side of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/38Dielectric or insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/26Address electrodes
    • H01J2211/265Shape, e.g. cross section or pattern

Abstract

본 발명은 저전압으로 어드레스방전을 가능하게 하여 소비전력을 저감시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판 및 제2 기판과; 상기 제1 기판과 제2 기판의 사이 공간에 배치되어 복수의 방전셀들을 구획하는 격벽들; 및 상기 각각의 방전셀 내에 형성되는 형광체층을 포함하며, 상기 제1 기판은 어드레스전극들과 이 어드레스전극들에 교차하는 방향으로 연장 형성되는 방전유지전극들을 구비하고, 상기 어드레스전극들은 방전유지전극과 절연 구조를 형성하면서 방전유지전극 보다 방전셀에 더 인접하게 배치된다.
플라즈마 디스플레이, 격벽, 어드레스전극, 방전유지전극, 유전층

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도 1은 본 발명에 따른 플라즈마 디스플레이 패널의 제1 실시예를 개략적으로 도시한 부분 단면 분해 사시도이다.
도 2는 도 1의 A-A 선에 따른 부분 단면도이다.
도 3은 도 1의 부분 평면도이다.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 제2 실시예의 부분 평면도이다.
도 5는 도 4의 B-B 선에 따른 부분 단면도이다.
본 발명은 낮은 소비 전력으로 화상을 표시하는 플라즈마 디스플레이 패널(Plasm Display Panel : PDP, 이하 PDP라 한다)에 관한 것이다.
일반적으로 PDP는 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(VUV: Vacuum Ultra-Violet)이 형광체를 여기시킴으로서 발생되는 적(R), 녹(G), 청(B)의 가시광을 이용하여 영상을 구현하는 디스플레이 소자이다. 이러한 PDP는 60 인치이상의 초대형 화면을 불과 10㎝ 이내의 두께로 구현할 수 있고, CRT 와 같은 자발광 디스플레이 소자이므로 색재현력 및 시야각에 따른 왜곡현상이 없는 특성을 가지며, 또한 LCD 등에 비해 제조공법이 단순하여 생산성 및 원가 측면에서도 강점을 갖는 TV 및 산업용 평판 디스플레이로 각광 받고 있다.
일반적인 AC PDP에서, 배면 기판 상에 일방향을 따라 어드레스전극들이 형성되고 이 어드레스전극들을 덮으면서 배면 기판의 전면에 유전층이 형성된다. 이 유전층 위로 각 어드레스전극들 사이에 배치되도록 스트라이프(stripe) 형상의 격벽들이 형성되며 각각의 격벽들 사이에는 적(R), 녹(G), 청(B)색의 형광체층이 형성된다.
그리고, 배면 기판에 대향하는 전면 기판의 일면에는 어드레스전극들과 교차하는 방향을 따라 한 쌍의 투명전극과 버스전극으로 구성되는 방전유지전극들이 형성되고, 이 방전유지전극들을 덮으면서 전면 기판 전체에 유전층과 MgO보호막이 차례로 형성된다.
상기 배면 기판 상의 어드레스전극들과 전면 기판 상의 한 쌍의 방전유지전극들이 교차하는 지점이 방전셀을 구성하는 부분이 된다.
이렇게 구성되는 PDP의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열되어 있다. 매트릭스 형태로 배열된 AC PDP의 방전셀들을 동시 구동하기 위해서는 기억특성을 이용한 구동을 하게 된다.
보다 자세히 설명하면, 한 쌍의 방전유지전극을 구성하는 X 전극(표시전극)과 Y 전극(주사전극) 사이에 방전을 일으키기 위해서는 특정 전압 이상의 전위차가 필요하며, 이 경계가 되는 전압을 방전개시전압(Vf: Firing Voltage)이라고 한다. 이 때, 어드레스전압을 Y 전극과 어드레스전극 사이에 인가하면 방전이 개시되어 방전셀 내에 플라즈마가 형성되고, 이 플라즈마 안의 전자와 이온은 반대극성을 갖는 전극 쪽으로 이동하게 되어 전류가 흐른다.
한편, AC PDP의 각 전극에는 유전층이 도포되어 있어 이동된 공간전하들의 대부분은 반대 극성을 가지는 유전층 위에 쌓이며, 결국 Y 전극과 어드레스전극 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 작아져 방전은 약해지고 어드레스방전은 소멸된다. 이 때, X 전극에는 상대적으로 적은 양의 전자가 쌓이며, Y 전극에는 상대적으로 많은 양의 이온이 쌓이게 되는데, 이들 X 전극 및 Y 전극을 덮고 있는 유전층 위에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 하고, 이들 벽전하에 의해 X-Y 전극 사이에 형성되는 공간전압을 벽전압(Vw: Wall Voltage)이라고 한다.
계속해서 X 전극과 Y 전극 사이에 일정한 전압(Vs: 방전유지전압)을 인가할 경우, 상기 방전유지전압(Vs)과 벽전압(Vw)의 크기를 합친 값(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면 방전셀 내에서 방전이 일어나게 되며, 이 때 발생하는 진공 자외선(VUV)이 해당 형광체를 여기시켜 투명한 전면 기판을 통하여 가시광을 방출한다.
그러나, Y 전극과 어드레스전극 사이의 어드레스방전이 없을 경우(즉, 어드레스전압(Va)이 인가되지 않았을 경우)에는 X-Y 전극간에 쌓이는 벽전하는 없으며, 결과적으로 X-Y 전극 사이의 벽전압도 존재하지 않게 된다. 이 때에는 X-Y 전극 사이에 가해준 방전유지전압(Vs)만이 방전셀 내에 형성되며, 이는 방전개시전압(Vf) 보다 낮기 때문에 X-Y 전극 사이의 기체공간은 방전하지 않는다.
이와 같이 구동되는 PDP는 입력 전력으로부터 최종 가시광을 얻기까지 여러 단계를 거치게 되는데 이 각각의 과정에 있어서의 에너지 변환효율이 좋지 않아 결과적으로 현재의 PDP가 나타내는 효율(소비전력에 대한 휘도의 비)은 CRT에 비해 낮은 수준이다. 즉 PDP는 높은 전압을 이용하는 등 소비전력이 과다한 문제점을 가지고 있다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 그 목적은 저전압으로 어드레스방전을 가능하게 하여 소비전력을 저감시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은,
서로 대향 배치되는 제1 기판 및 제2 기판과;
상기 제1 기판과 제2 기판의 사이 공간에 배치되어 복수의 방전셀들을 구획하는 격벽들; 및
상기 각각의 방전셀 내에 형성되는 형광체층을 포함하며,
상기 제1 기판은 어드레스전극들과 이 어드레스전극들에 교차하는 방향으로 연장 형성되는 방전유지전극들을 구비하고,
상기 어드레스전극들은 방전유지전극과 절연 구조를 형성하면서 방전유지전극 보다 방전셀에 더 인접하게 배치된다.
상기 방전유지전극들은 제1 기판 상에 구비되어 제1 유전층으로 덮여지고, 상기 어드레스전극들은 제1 유전층 상에 구비되어 제2 유전층으로 덮여진다.
상기 어드레스전극들은 방전유지전극들과 직교하는 방향의 격벽에 대향하여 격벽의 신장 방향으로 형성되고, 상기 방전유지전극 측으로 신장되는 브랜치(branch)들을 구비한다.
상기 브랜치는 제1 전극과 제2 전극으로 이루어지는 방전유지전극의 대향 공간 사이로 신장 형성된다.
상기 브랜치는 방전셀을 형성하는 격벽 내측 거리의 1/2 이상의 길이로 형성되는 것이 바람직하다.
상기 어드레스전극들은 방전유지전극들과 직교하는 방향의 격벽에 대향하여 격벽의 신장 방향으로 형성되고, 상기 방전유지전극 측으로 돌출되는 돌출부들을 구비한다.
상기 돌출부는 제1 전극과 제2 전극으로 이루어지는 방전유지전극의 제2 전극 일측에 근접하게 돌출 형성된다. 이 제2 전극은 돌출부에 상응하는 형상으로 오목하게 절개 형성된다.
상기 어드레스전극의 폭 방향 선단은 최대한 인접한 방전셀과 공유하는 격벽의 중심에까지 이른다.
상기 어드레스전극은 제1 기판 상에서 방전셀을 향하여 돌출 형성되어, 제1 전극과 제2 전극 사이에 롱 갭(long gap)을 형성한다.
상기 방전유지전극들은 서로 나란하게 연장 형성되는 버스전극들과 각 버스 전극으로부터 방전셀을 향하여 돌출 형성되는 투명전극들로 이루어지는 제1 전극들 및 제2 전극들을 포함하며, 상기 제1 전극들과 제2 전극들은 제1 기판 상에 구비되어 제1 유전층으로 덮여지고, 상기 어드레스전극들은 이 제1 유전층 상에 구비되어 제2 유전층으로 덮여진다.
이하, 첨부한 도면을 참조하여 본 발명의 다양한 실시예를 상세하게 설명한다.
도 1은 본 발명에 따른 플라즈마 디스플레이 패널의 제1 실시예를 개략적으로 도시한 부분 단면 분해 사시도이다.
이 도면을 참조하여 PDP를 설명하면, 제1 실시예에 따른 PDP는 제1 기판(1)과 제2 기판(3)을 상호 면 대향 봉착하고, 이 제1, 2 기판(1, 3) 사이에 불활성 가스를 충전하여 형성된다. 이 제1, 제2 기판(1, 3) 사이에 배치되는 격벽(5)들로 형성되는 복수의 방전셀(7R, 7G, 7B)에는 도포된 적(R), 녹(G), 청(B)색의 형광체에 의한 형광체층(9R, 9G, 9B)이 형성되어 있다.
상기 제1 기판(1) 상에는 도면의 y 축 방향을 따라 어드레스전극(11)들이 형성되며, 이 어드레스전극(11)들은 격벽(5)에 대향하여 이 격벽(5)의 신장 방향으로 연장 형성되고, 각각의 어드레스전극(11)들은 x 축 방향을 따라 방전셀(7R, 7G, 7B)에 대응하는 간격으로 배치된다. 또한 제1 기판(1) 상에는 이 어드레스전극(11)들과 교차하는 방향, 즉 도면의 x 축 방향을 따라 복수의 방전유지전극(13, 15)들이 연장 형성되고, 이 방전유지전극(13, 15)들은 y 축 방향을 따라 방전셀(7R, 7G, 7B)에 대응하는 간격으로 배치된다. 이 어드레스전극(11)들은 x 축 방향으로 폭을 가지며, 그 폭의 일측 선단이 최대한 인접한 방전셀(7R, 7G, 7B)과 공유하는 격벽(5)의 중심에까지 이른다. 이 어드레스전극(11)의 일측 선단이 격벽(5)의 중심을 초과하지 않게 되므로 인접한 다른 방전셀(7R, 7G, 7B)에서의 오방전이 방지된다(도 3 참조).
이 제1 기판(1)과 제2 기판(3) 사이의 공간에 구비되는 상기 격벽(5)들은 서로 이웃하는 다른 격벽(5)들과 평행하게 배치되어 플라즈마 방전에 필요한 방전셀(7R, 7G, 7B)들을 구획 형성한다. 본 실시예에서는 상기와 같이 스트라이프형 격벽(5) 구조를 예로 설명하고 있으나, 본 발명은 이에 한정되는 것이 아니고 어드레스전극(11)들과 나란한 격벽부재(5에 해당) 및 이 어드레스전극(11)들과 교차하는 격벽부재(미도시)에 의하여 방전셀(미도시)을 폐쇄하여 구획하는 폐쇄형 격벽 구조에도 적용될 수 있다. 이 폐쇄형 격벽 구조는 방전셀(7R, 7G, 7B)이 4각형, 6각형 및 8각형 구조인 것을 모두 포함한다.
도 2는 도 1의 A-A 선에 따른 부분 단면도이고, 도 3은 도 1의 부분 평면도이다.
이 도면들을 참조하여, 어드레스전극(11)들과 방전유지전극(13, 15)들의 적층 구조에 대하여 설명하면, 상기 어드레스전극(11)들은 방전유지전극(13, 15)들과 절연된 상태로 적층 구조를 형성하면서 방전유지전극(13, 15)들보다 방전셀(7R, 7G, 7B)에 더 인접하게 배치되어 있다. 즉, 제1 기판(1)상에 방전유지전극(13, 15)들이 먼저 구비되고, 이 방전유지전극(13, 15)의 상에 절연된 상태로 어드레스전극(11)들이 구비되는 적층 구조를 이룬다.
이 방전유지전극(13, 15)은 이 어드레스전극(11)과 어드레스방전을 일으킨 후, 방전셀(7R, 7G, 7B)에서 유지방전을 일으키도록 서로 대향하는 제1 전극(13, 이하 X 전극이라 한다) 및 제2 전극(15, 이하 Y 전극이라 한다)으로 이루어진다. 이 X 전극(13) 및 Y 전극(15)은 방전셀(7R, 7G, 7B)의 중심을 향하여 상호 돌출되는 투명전극(13a, 15a)과 이에 전류를 공급하는 버스전극(13b, 15b)으로 이루어진다. 이 X, Y 전극(13, 15)은 도시되지는 않았지만 투명전극(13a, 15a) 또는 버스전극(13b, 15b)만으로 형성될 수도 있다.
여기에서 투명전극(13a, 15a)은 방전셀(7R, 7G, 7B)의 내부에서 플라즈마 면방전을 일으키는 역할을 하는 것으로써 휘도 확보를 위하여 투명한 ITO(Indium Tin Oxide) 전극을 사용하는 것이 바람직하며, 버스전극(13b, 15b)은 이러한 투명전극(13a, 15a)의 높은 저항을 보상하여 통전성을 확보하기 위한 것으로써 금속전극을 사용하는 것이 바람직하다.
이 X, Y 전극(13, 15)은 방전셀(7R, 7G, 7B)에서 한 쌍씩 짝을 지어 서로 대향 배치 형성되는 바, 각 방전셀(7R, 7G, 7B)에 대응하는 한 쌍의 버스전극(13b, 15b)은 일자형으로 서로 나란하게 형성되고, 투명전극(13a, 15a)은 각 버스전극(13b, 15b)으로부터 각 방전셀(7R, 7G, 7B)의 중심을 향하여 내부로 돌출되어 어드레스전극(11)의 신장 방향, 즉 y 축 방향으로 서로 대향한다. 이 X, Y 전극(13, 15)들은 벽전하를 형성하여 리셋방전, 어드레스방전 및 유지방전을 일으키도록 제1 유전층(17)으로 덮여 있다.
상기 어드레스전극(11)들은 방전셀(7R, 7G, 7B)에서 벽전하를 형성하여 Y 전 극(15)과 어드레스방전을 일으키도록 상기 제1 유전층(17) 상에 구비되어 제2 유전층(19)과 MgO 보호막(21)으로 덮여있다. 이 제1, 제2 유전층(17, 19)은 가시광의 투과율을 확보할 수 있도록 투명 유전체로 형성되고, 가시광이 왜곡되지 않고 투과되도록 같은 종류의 유전체로 형성되는 것이 바람직하다.
즉, 상기 투명전극(13a, 15a)은 어드레스전극(11)과 교차하는 방향, 즉 x 축 방향으로 배열되고, 버스전극(13b, 15b)은 이 투명전극(13a, 15a) 상에 x 축 방향으로 신장 배치된다. 그리고 이 투명전극(13a, 15a) 및 버스전극(13b, 15b)은 제1 유전층(17)으로 덮여지고, 이 제1 유전층(17) 상에 어드레스전극(11)이 구비된다. 이 어드레스전극(11)은 제2 유전층(19)과 MgO 보호막(21)으로 덮여진다. 이로써 제1 기판(1) 상에는 X, Y 전극(13, 15), 제1 유전층(17), 어드레스전극(11), 그리고 제2 유전층(19)과 MgO 보호막(21)의 적층 구조가 이루어진다.
상기와 같은 적층 구조에 의하여, 어드레스전극(11)은 Y 전극(15)과 근접한 거리, 즉 어드레스방전 갭(g)을 유지하면서 제1 기판(1) 상에 구비됨에 따라, 어드레스방전에 소요되는 어드레스 전압을 낮출 수 있고, 결국 어드레스방전에 필요한 소비전력을 저감시키게 되어 PDP의 소비전력을 저감시킬 수 있게 된다.
이에 더하여, 어드레스전극(11)은 X 전극(13)과 Y 전극(15)에 비하여 방전셀(7R, 7G, 7B)에 더 인접하게 배치된다. 즉 어드레스전극(11)과 제2 유전층(19) 및 MgO 보호막(21)은 방전셀(7R, 7G, 7B)의 중심으로 돌출 형성되어, 이 돌출된 만큼 X 전극(13)과 Y 전극(15) 사이에 롱 갭(long gap)을 형성하여 방전 효율을 향상시킨다.
이 어드레스전극(11)들은 격벽(5)에 상응하는 위치를 따라 제1 기판(1)의 제1 유전층(17) 상에 스트라이프형으로 이루어지며, 이로부터 방전셀(7R, 7G, 7B)의 중심을 향하여 신장되는 브랜치(branch, 11a)를 더 구비한다.
이 브랜치(11a)는 어드레스방전 전압을 더 저감시키기 위한 것으로써, 방전셀(7R, 7G, 7B)의 중심을 향하여 형성되면서, X 전극(13)보다는 방전유지전극(13, 15) 중 어드레스방전 시 작용하는 Y 전극(15)에 더 인접하여 신장 형성되는 것이 바람직하다. 이를 보다 상세히 설명하면, 브랜치(11a)는 X, Y 전극(13, 15) 측 각 투명전극(13a, 15a) 사이, 즉 Y 전극(15)의 투명전극(15a)에 인접하게 신장 형성되는 것이 바람직하다. 도 3에서는 브랜치(11a)가 상호 대향하는 X, Y 전극(13, 15) 사이, 즉 X, Y 전극(13, 15)의 중심으로 신장된 것이 예시되어 있다.
이 브랜치(11a)는 인접한 다른 방전셀(7R, 7G, 7B)에서 오방전을 일으키지 않으면서 해당 방전셀(7R, 7G, 7B)의 Y 전극(15) 측, 즉 이의 투명전극(15a)과의 대향 범위를 증대시키도록 각 방전셀(7R, 7G, 7B)의 내측 거리(Lb)의 1/2 이상의 길이로 신장 형성되는 것이 바람직하다. 이 브랜치(11a)와 투명전극(15a)의 대향 범위가 증대됨에 따라, 어드레스전극(11)과 Y 전극(15) 사이에서 효과적인 어드레스방전이 일어날 수 있다.
또한, 어드레스전극(11)을 덮는 제2 유전층(19)은 제1 유전층(17) 상에 형성되는 브랜치(11a)를 같은 두께로 덮는다. 따라서 제2 유전층(19)은 방전셀(7R, 7G, 7B)을 향하여 돌출 구조를 형성하므로, X, Y전극(13, 15) 사이에 형성되는 유지방전 시 브랜치(11a)가 형성된 부분에서 방전경로를 길게 형성하여 방전효율을 향상시킬 수 있다(도2 참조).
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 제2 실시예의 부분 평면도이고, 도 5는 도 4의 B-B 선에 따른 부분 단면도이다.
이 도면들을 참조하여 제2 실시예를 설명하면, 제2 실시예는 제1 실시예와 전체적인 구성 및 작용 효과가 유사하므로 여기서는 주로 제1 실시예와 다른 부분 에 대해 설명한다.
이 제2 실시예는 상기 어드레스전극(11)에 돌출부(11b)를 구비하며, 방전유지전극(13, 15)의 Y 전극(15)에 상기 돌출부(11b)에 상응하는 구조를 형성한다. 즉 Y 전극(15)의 돌출부(11b) 대응 측이 오목하게 절개 형성된다.
즉, 이 돌출부(11b)는 어드레스전극(11)에서 Y 전극(15)을 향하여 돌출 형성되어 어드레스방전을 일으키는 Y 전극(15)과의 어드레스방전 갭(g)을 짧게 형성하고 있다. 이를 보다 상세히 설명하면 Y 전극(15)의 투명전극(15a)이 돌출부(11b)에 대응하여 오목하게 절개 형성되어, Y 전극(15)의 투명전극(15a)과 돌출부(11b) 사이의 어드레스방전 갭(g)이 짧게 형성된다.
이와 같이 제1 기판(1)에 형성되는 어드레스전극(11)은 Y 전극(15)과의 어드레스방전 갭(g)을 단축시키고, 이에 더하여 어드레스전극(11)에 브랜치(11a) 및 돌출부(11b)를 더 구비함으로써 어드레스전극(11)의 브랜치(11a) 및 돌출부(11b)와 Y 전극(15)과의 어드레스방전 갭(g)을 더욱 단축시켜 어드레스방전 전압을 저감시킨다. 이 어드레스방전 전압의 저감은 PDP의 구동 소비전력의 저감으로 이어진다.
또한, 어드레스전극(11)을 덮는 제2 유전층(19)은 제1 유전층(17) 상에 형성되는 돌출부(11b)를 같은 두께로 덮는다. 따라서 제2 유전층(19)은 방전셀(7R, 7G, 7B)을 향하여 돌출 구조를 형성하므로, X, Y전극(13, 15) 사이에 형성되는 유지방전 시 돌출부(11b)가 형성된 부분에서 방전경로를 길게 형성하여 방전효율을 향상시킬 수 있다(도4 참조).
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
삭제
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 제1 기판 상에 방전유지전극을 형성하고, 이 방전유지전극을 제1 유전층을 덮으며, 이 제1 유전층 상에 어드레스전극들을 구비하여 제2 유전층으로 덮어 형성하고, 어드레스전극의 일측을 방전유지전극의 제2 전극(Y 전극)에 근접하게 형성함으로써, 어드레스전극과 Y 전극과의 어드레스방전 갭(g)을 단축시켜, 저전압으로 어드레스방전을 가능케 하여 PDP의 소비전력을 저감시키는 효과가 있다.

Claims (11)

  1. 서로 대향 배치되는 제1 기판 및 제2 기판과;
    상기 제1 기판과 제2 기판의 사이 공간에 배치되어 복수의 방전셀들을 구획하는 격벽들; 및
    상기 각각의 방전셀 내에 형성되는 형광체층을 포함하며,
    상기 제1 기판은,
    어드레스전극들과, 이 어드레스전극들에 교차하는 방향으로 연장 형성되어 제1 유전층으로 덮여지는 방전유지전극들을 구비하고,
    상기 어드레스전극들은 제2 유전층으로 덮여져 상기 방전유지전극 보다 방전셀에 더 인접하게 배치되며,
    상기 어드레스전극들은 방전유지전극들과 직교하는 방향의 격벽에 대향 하여 상기 격벽의 신장 방향으로 형성되고, 상기 방전유지전극 측으로 신장되는 브랜치(branch)를 포함하며,
    상기 제2 유전층은 상기 브랜치에 대응하는 부분에서 상기 방전셀을 향하여 돌출 형성되는 플라즈마 디스플레이 패널.
  2. 삭제
  3. 삭제
  4. 제 1 항에 있어서,
    상기 브랜치는 제1 전극과 제2 전극으로 이루어지는 방전유지전극의 대향 공간 사이로 신장 형성되는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 브랜치는 방전셀을 형성하는 격벽 내측 거리의 1/2 이상의 길이로 형성되는 플라즈마 디스플레이 패널.
  6. 서로 대향 배치되는 제1 기판 및 제2 기판과;
    상기 제1 기판과 제2 기판의 사이 공간에 배치되어 복수의 방전셀들을 구획하는 격벽들; 및
    상기 각각의 방전셀 내에 형성되는 형광체층을 포함하며,
    상기 제1 기판은,
    어드레스전극들과, 이 어드레스전극들에 교차하는 방향으로 연장 형성되어 제1 유전층으로 덮여지는 방전유지전극들을 구비하고,
    상기 어드레스전극들은 제2 유전층으로 덮여져 상기 방전유지전극 보다 방전셀에 더 인접하게 배치되며,
    상기 어드레스전극들은 방전유지전극들과 직교하는 방향의 격벽에 대향 하여 상기 격벽의 신장 방향으로 형성되고, 상기 방전유지전극 측으로 돌출되는 돌출부를 포함하며,
    상기 제2 유전층은 상기 돌출부에 대응하는 부분에서 상기 방전셀을 향하여 돌출 형성되는 플라즈마 디스플레이 패널.
  7. 제 6 항에 있어서,
    상기 돌출부는 제1 전극 및 제2 전극으로 이루어지는 방전유지전극의 제2 전극 일측에 근접하게 돌출 형성되는 플라즈마 디스플레이 패널.
  8. 제 6 항에 있어서,
    상기 제2 전극은 돌출부에 상응하는 형상으로 오목하게 절개 형성되는 플라즈마 디스플레이 패널.
  9. 제 1 항에 있어서,
    상기 어드레스전극의 폭 방향 선단은 최대한 인접한 방전셀과 공유하는 격벽의 중심에까지 이르는 플라즈마 디스플레이 패널.
  10. 제 1 항에 있어서,
    상기 어드레스전극은 제1 기판 상에서 방전셀을 향하여 돌출 형성되는 플라즈마 디스플레이 패널.
  11. 제 1 항에 있어서,
    상기 방전유지전극들은 서로 나란하게 연장 형성되는 버스전극들과 각 버스전극으로부터 방전셀을 향하여 돌출 형성되는 투명전극들로 이루어지는 제1 전극들 및 제2 전극들을 포함하며,
    상기 제1 전극들과 제2 전극들은 제1 기판 상에 구비되어 제1 유전층으로 덮여지고,
    상기 어드레스전극들은 이 제1 유전층 상에 구비되어 제2 유전층으로 덮여지는 플라즈마 디스플레이 패널.
KR1020040038932A 2004-05-31 2004-05-31 플라즈마 디스플레이 패널 KR100590104B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020040038932A KR100590104B1 (ko) 2004-05-31 2004-05-31 플라즈마 디스플레이 패널
US11/110,867 US20050264195A1 (en) 2004-05-31 2005-04-21 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040038932A KR100590104B1 (ko) 2004-05-31 2004-05-31 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050113817A KR20050113817A (ko) 2005-12-05
KR100590104B1 true KR100590104B1 (ko) 2006-06-14

Family

ID=35424449

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040038932A KR100590104B1 (ko) 2004-05-31 2004-05-31 플라즈마 디스플레이 패널

Country Status (2)

Country Link
US (1) US20050264195A1 (ko)
KR (1) KR100590104B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100637466B1 (ko) * 2004-11-17 2006-10-23 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100578936B1 (ko) * 2004-11-30 2006-05-11 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
KR100684757B1 (ko) * 2005-06-27 2007-02-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR100696699B1 (ko) * 2005-11-08 2007-03-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003257321A (ja) * 2002-03-06 2003-09-12 Pioneer Electronic Corp プラズマディスプレイパネル
JP2004039578A (ja) * 2002-07-08 2004-02-05 Pioneer Electronic Corp プラズマディスプレイパネル

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6787995B1 (en) * 1992-01-28 2004-09-07 Fujitsu Limited Full color surface discharge type plasma display device
JP3224486B2 (ja) * 1995-03-15 2001-10-29 パイオニア株式会社 面放電型プラズマディスプレイパネル
JP2003208848A (ja) * 2002-01-16 2003-07-25 Mitsubishi Electric Corp 表示装置
EP1361594A3 (en) * 2002-05-09 2005-08-31 Lg Electronics Inc. Plasma display panel
JP2004047333A (ja) * 2002-07-12 2004-02-12 Pioneer Electronic Corp 表示装置及び表示パネルの駆動方法
US20040239250A1 (en) * 2003-05-27 2004-12-02 Pioneer Corporation Plasma display panel

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003257321A (ja) * 2002-03-06 2003-09-12 Pioneer Electronic Corp プラズマディスプレイパネル
JP2004039578A (ja) * 2002-07-08 2004-02-05 Pioneer Electronic Corp プラズマディスプレイパネル

Also Published As

Publication number Publication date
KR20050113817A (ko) 2005-12-05
US20050264195A1 (en) 2005-12-01

Similar Documents

Publication Publication Date Title
KR20050101774A (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR100578878B1 (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
KR100578881B1 (ko) 플라즈마 디스플레이 패널
US7728522B2 (en) Plasma display panel
US7372204B2 (en) Plasma display panel having igniter electrodes
KR100589393B1 (ko) 플라즈마 디스플레이 패널
KR100536213B1 (ko) 점화전극을 갖는 플라즈마 디스플레이 패널
KR100599689B1 (ko) 플라즈마 디스플레이 패널
KR100590056B1 (ko) 플라즈마 디스플레이 패널
KR100659079B1 (ko) 플라즈마 디스플레이 패널
KR100590076B1 (ko) 플라즈마 디스플레이 패널
KR20060098936A (ko) 플라즈마 디스플레이 패널
KR100590037B1 (ko) 플라즈마 디스플레이 패널
KR100599688B1 (ko) 플라즈마 디스플레이 패널
KR20050119775A (ko) 플라즈마 디스플레이 패널 및 그 구동회로장치
KR100599779B1 (ko) 플라즈마 디스플레이 패널
KR100667926B1 (ko) 플라즈마 디스플레이 패널
KR20050101777A (ko) 점화전극을 갖는 플라즈마 디스플레이 패널
KR100590079B1 (ko) 플라즈마 디스플레이 패널
KR20060101918A (ko) 플라즈마 디스플레이 패널
KR20050108191A (ko) 플라즈마 디스플레이 패널
JP2006114479A (ja) プラズマディスプレイパネル
KR20050117015A (ko) 플라즈마 디스플레이 패널
KR20040082520A (ko) 오픈 불량 체크가 용이한 버스전극 구조를 갖는 플라즈마디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100527

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee