KR100590076B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100590076B1
KR100590076B1 KR1020040034220A KR20040034220A KR100590076B1 KR 100590076 B1 KR100590076 B1 KR 100590076B1 KR 1020040034220 A KR1020040034220 A KR 1020040034220A KR 20040034220 A KR20040034220 A KR 20040034220A KR 100590076 B1 KR100590076 B1 KR 100590076B1
Authority
KR
South Korea
Prior art keywords
electrodes
discharge
electrode
substrate
external light
Prior art date
Application number
KR1020040034220A
Other languages
English (en)
Other versions
KR20050109170A (ko
Inventor
전병민
김정남
김태우
이정두
이태호
김갑식
김준연
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040034220A priority Critical patent/KR100590076B1/ko
Publication of KR20050109170A publication Critical patent/KR20050109170A/ko
Application granted granted Critical
Publication of KR100590076B1 publication Critical patent/KR100590076B1/ko

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B22CASTING; POWDER METALLURGY
    • B22DCASTING OF METALS; CASTING OF OTHER SUBSTANCES BY THE SAME PROCESSES OR DEVICES
    • B22D11/00Continuous casting of metals, i.e. casting in indefinite lengths
    • B22D11/16Controlling or regulating processes or operations
    • B22D11/18Controlling or regulating processes or operations for pouring
    • B22D11/181Controlling or regulating processes or operations for pouring responsive to molten metal level or slag level
    • B22D11/182Controlling or regulating processes or operations for pouring responsive to molten metal level or slag level by measuring temperature
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B22CASTING; POWDER METALLURGY
    • B22DCASTING OF METALS; CASTING OF OTHER SUBSTANCES BY THE SAME PROCESSES OR DEVICES
    • B22D11/00Continuous casting of metals, i.e. casting in indefinite lengths
    • B22D11/06Continuous casting of metals, i.e. casting in indefinite lengths into moulds with travelling walls, e.g. with rolls, plates, belts, caterpillars
    • B22D11/0622Continuous casting of metals, i.e. casting in indefinite lengths into moulds with travelling walls, e.g. with rolls, plates, belts, caterpillars formed by two casting wheels
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01KMEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
    • G01K7/00Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
    • G01K7/02Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements using thermoelectric elements, e.g. thermocouples
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B22CASTING; POWDER METALLURGY
    • B22DCASTING OF METALS; CASTING OF OTHER SUBSTANCES BY THE SAME PROCESSES OR DEVICES
    • B22D11/00Continuous casting of metals, i.e. casting in indefinite lengths
    • B22D11/16Controlling or regulating processes or operations
    • B22D11/18Controlling or regulating processes or operations for pouring
    • B22D11/181Controlling or regulating processes or operations for pouring responsive to molten metal level or slag level
    • B22D11/185Controlling or regulating processes or operations for pouring responsive to molten metal level or slag level by using optical means

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 전면기판의 외광을 흡수하여 콘트라스트를 향상시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은, 제1 기판과 제2 기판; 상기 제1 기판과 제2 기판 사이의 공간에 배치되어 방전셀들을 형성하는 격벽들; 상기 각 방전셀 내에 형성되는 형광체; 상기 각 방전셀에 대응하여 형성되는 어드레스전극들; 상기 어드레스전극들과 교차하여 제1 기판에 형성되는 방전유지전극들; 및 상기 방전유지전극들과 제1기판 사이에 구비되는 외광 흡수막을 포함한다.
플라즈마 디스플레이, 격벽, 어드레스전극, 방전유지전극, 외광 흡수막, 콘트라스트

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도 1은 본 발명에 따른 플라즈마 디스플레이 패널의 제1 기판의 제1 실시예를 개략적으로 도시한 부분 평면도이다.
도 2는 도 1의 A-A 선에 따른 부분 단면도이다.
도 3 내지 도 5는 제2 내지 제4 실시예의 단면도이다.
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 제1 기판의 제5 실시예를 개략적으로 도시한 부분 평면도이다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 제1 기판의 제6 실시예를 개략적으로 도시한 부분 평면도이다.
도 8은 종래기술에 따른 플라즈마 디스플레이 패널을 대략적으로 도시한 부분 분해 사시도이다.
본 발명은 화상을 표시하는 플라즈마 디스플레이 패널(Plasm Display Panel : PDP, 이하 PDP라 한다)에 관한 것이다.
일반적으로 PDP는 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공 자외선(VUV: Vacuum Ultra-Violet)이 형광체를 여기시킴으로서 발생되는 적(R), 녹(G), 청(B)의 가시광을 이용하여 영상을 구현하는 디스플레이 소자이다. 이러한 PDP는 60 인치 이상의 초대형 화면을 불과 10㎝ 이내의 두께로 구현할 수 있고, CRT와 같은 자발광 디스플레이 소자이므로 색재현력 및 시야각에 따른 왜곡현상이 없는 특성을 가지며, 또한 LCD 등에 비해 제조공법이 단순하여 생산성 및 원가 측면에서도 강점을 갖는 TV 및 산업용 평판 디스플레이로 각광 받고 있다.
도 8에 도시된 바와 같이, 일반적인 AC PDP에서, 배면기판(101) 상에 일방향(Y축 방향)을 따라 어드레스전극(103)들이 형성되고 이 어드레스전극(103)들을 덮으면서 배면기판(101)의 전면에 유전층(105)이 형성된다. 이 유전층(105) 위로 각 어드레스전극(103)들 사이에 배치되도록 스트라이프(stripe) 형상의 격벽(107)들이 형성되며 각각의 격벽(107)들 사이에는 적(R), 녹(G), 청(B)색의 형광체(109R, 109G, 109B)가 형성된다.
그리고, 배면기판(101)에 대향하는 전면기판(111)의 일면에는 어드레스전극(103)들과 교차하는 방향을 따라 한 쌍의 투명전극(113a, 115a)과 버스전극(113b, 115b)으로 각각 구성되는 X, Y 전극(113, 115)들, 즉 방전유지전극들이 형성되고, 이 X, Y 전극(113, 115)들을 덮으면서 전면기판(111) 전체에 유전층(117)과 MgO보호막(119)이 차례로 형성된다.
상기 배면기판(101) 상의 어드레스전극(103)들과 전면기판(111) 상의 한 쌍의 X, Y 전극(113, 115)들이 교차하는 지점이 방전셀(121R, 121G, 121B)을 구성하는 부분이 된다.
이렇게 구성되는 PDP의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열되어 있다. 매트릭스 형태로 배열된 AC PDP의 방전셀들을 동시 구동하기 위해서는 기억특성을 이용한 구동을 하게 된다.
보다 자세히 설명하면, 한 쌍의 방전유지전극을 구성하는 X 전극(113, 표시전극)과 Y 전극(115, 주사전극) 사이에 방전을 일으키기 위해서는 특정 전압 이상의 전위차가 필요하며, 이 경계가 되는 전압을 방전개시전압(Vf: Firing Voltage)이라고 한다. 이 때, 어드레스전압을 Y 전극(115)과 어드레스전극(103) 사이에 인가하면 방전이 개시되어 방전셀 내에 플라즈마가 형성되고, 이 플라즈마 안의 전자와 이온은 반대극성을 갖는 전극 쪽으로 이동하게 되어 전류가 흐른다.
한편, AC PDP의 각 전극(103, 113, 115)에는 유전층(105, 117)이 각각 도포되어 있어 이동된 공간전하들의 대부분은 반대 극성을 가지는 유전층(105, 117) 위에 쌓이며, 결국 Y 전극(115)과 어드레스전극(103) 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 작아져 방전은 약해지고 어드레스방전은 소멸된다. 이 때, X 전극(113) 측에는 상대적으로 적은 양의 전자가 쌓이며, Y 전극(115) 측에는 상대적으로 많은 양의 이온이 쌓이게 되는데, 이들 X 전극(113) 및 Y 전극(115)을 덮고 있는 유전층(117) 위에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 하고, 이들 벽전하에 의해 X, Y 전극(113, 115) 사이에 형성되는 공간전압을 벽전압(Vw: Wall Voltage)이라고 한다.
계속해서 X 전극(113)과 Y 전극(115) 사이에 일정한 전압(Vs: 방전유지전압)을 인가할 경우, 상기 방전유지전압(Vs)과 벽전압(Vw)의 크기를 합친 값(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면 방전셀(121R, 121G, 121B) 내에서 방전이 일어나게 되며, 이 때 발생하는 진공 자외선(VUV)이 해당 형광체(109R, 109G, 109B)를 여기시켜 투명한 전면기판(111)을 통하여 가시광을 방출한다.
그러나, Y 전극(115)과 어드레스전극(103) 사이의 어드레스방전이 없을 경우(즉, 어드레스전압(Va)이 인가되지 않았을 경우)에는 X, Y 전극(113, 115) 간에 쌓이는 벽전하는 없으며, 결과적으로 X, Y 전극(113, 115) 사이의 벽전압도 존재하지 않게 된다. 이 때에는 X, Y 전극(113, 115) 사이에 가해준 방전유지전압(Vs)만이 방전셀(121R, 121G, 121B) 내에 형성되며, 이는 방전개시전압(Vf)보다 낮기 때문에 X, Y 전극(113, 115) 사이의 기체공간은 방전하지 않는다.
이와 같이 구동되는 PDP는 입력전력으로부터 최종 가시광을 얻기까지 여러 단계를 거치게 되며, 이렇게 얻어진 가시광은 전면기판(111)을 통하여 화상으로 구현된다. 그러나 이 화상은 전면기판(111)에서 일어나는 외광(外光) 반사에 의하여 낮은 콘트라스트를 가지게 된다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 그 목적은 전면기판의 외광을 흡수하여 콘트라스트를 향상시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은,
제1 기판과 제2 기판;
상기 제1 기판과 제2 기판 사이의 공간에 배치되어 방전셀들을 형성하는 격벽들;
상기 각 방전셀 내에 형성되는 형광체;
상기 각 방전셀에 대응하여 형성되는 어드레스전극들;
상기 어드레스전극들과 교차하여 제1 기판에 형성되는 방전유지전극들; 및
상기 방전유지전극들과 제1기판 사이에 구비되는 외광 흡수막을 포함한다.
상기 외광 흡수막은 방전셀에서 제1 기판으로 발광되는 가시광의 차단을 줄이면서 외광을 흡수하도록 비방전 영역에 형성되는 것이 바람직하다. 이 외광 흡수막은 방전유지전극의 신장(伸長) 방향의 격벽 전(全)영역에 형성되는 제1 부분과, 이 제1 부분에서 어드레스전극의 신장 방향의 격벽 일부 영역에 형성되는 제2 부분을 포함한다.
상기 외광 흡수막은 가시광의 차단을 줄이면서 외광을 흡수하도록 투명전극과 버스전극으로 형성되는 방전유지전극에서, 투명전극과 제1 기판 사이에, 또는 버스전극과 제1 기판 사이에 형성된다.
상기 외광 흡수막은 가시광의 차단을 줄이면서 외광을 흡수하도록 투명전극과 버스전극으로 형성되는 방전유지전극에서, 투명전극에 의하여 제1 기판 측에 매립되거나, 투명전극에 의하여 제1 기판 측에 버스전극과 같이 매립된다.
상기 외광 흡수막은 버스전극을 완전히 차단할 수 있도록 버스전극의 폭보다 넓은 폭으로 형성되는 것이 바람직하다.
상기 외광 흡수막은 검은 색으로 형성되는 것이 바람직하다.
상기 격벽들은 방전셀을 독립적으로 형성하는 폐쇄형 격벽 구조를 형성한다.
상기 방전유지전극들은 방전셀에 대하여 어드레스전극 신장 방향으로 X-Y, Y-X로 반복 배치되는 X, Y 전극으로 형성되며, 이 X, Y 전극들 사이에는 스캔전압 및 리셋전압이 선택적으로 인가되도록 각 방전셀에 대응하는 M 전극이 각각 구비된다. 상기 X, Y 전극들은 인접하는 2개의 방전셀에 걸쳐 형성된다. 상기 X, Y 전극들은 각 방전셀의 중심을 향하여 돌출 형성되는 투명전극과 이 투명전극에 전기적으로 연결되고 격벽에 대응하여 스트라이프 타입으로 형성되는 버스전극을 포함한다.
상기 방전유지전극들은 방전셀에 대하여 어드레스전극 신장 방향으로 Y-X1-Y, Y-X2-Y로 반복 대치되는 배치되는 X1, Y, X2 전극으로 형성되며, 이 X1, X2, Y 전극들은 인접하는 2개의 방전셀에 걸쳐 형성된다. 상기 X1, X2, Y 전극들은 각 방전셀의 중심을 향하여 돌출 형성되는 투명전극과 이 투명전극에 전기적으로 연결되고 격벽에 대응하여 스트라이프 타입으로 형성되는 버스전극을 포함한다.
상기 격벽들은 방전셀을 독립적으로 형성하는 6각형의 미앤더(meander) 격벽 구조를 형성한다.
상기 방전유지전극들은 방전셀에 대하여 어드레스전극 신장 방향으로 X-Y, Y-X로 반복 배치되는 X, Y 전극으로 형성되며, 이 X, Y 전극들은 인접하는 2개의 방전셀에 걸쳐 형성된다. 상기 X, Y 전극들은 각 방전셀의 중심을 향하여 돌출 형성되는 투명전극과 이 투명전극에 전기적으로 연결되고 격벽에 대응하여 미앤더 타입으로 형성되는 버스전극을 포함한다.
이하, 첨부한 도면을 참조하여 본 발명의 다양한 실시예를 상세하게 설명한다.
도 1은 본 발명에 따른 플라즈마 디스플레이 패널의 제1 기판의 제1 실시예를 개략적으로 도시한 부분 평면도이다.
이 도면을 참조하기에 앞서, PDP를 개략적으로 설명하면, PDP는 제1 기판(1, 전면기판에 해당하며, 이하에서 전면기판이라 한다)과 제2 기판(미도시, 배면기판에 해당하며 이하에서 배면기판이라 한다)을 상호 면 대향 봉착하고, 이 전면기판(1)과 배면기판 사이에 불활성 가스를 충전하여 형성된다. 이 전면기판(1)과 배면기판 사이에 형성되는 공간에는 다수의 격벽(3, 5)들이 배치되어 복수의 방전셀(7R, 7G, 7B)을 형성한다. 이 방전셀(7R, 7G, 7B) 내에는 적(R), 녹(G), 청(B)색의 형광체가 형성된다.
상기 전면기판(1) 상에는 도면의 x축 방향을 따라 복수의 방전유지전극(9, 11)들이 신장 형성되고, 배면기판 상에는 상기 방전유지전극(9, 11)들과 교차하는, 즉 도면의 y축 방향을 따라 복수의 어드레스전극(13)들이 신장(伸長) 형성된다.
이 어드레스전극(13)들은 통상적으로 배면기판에 형성되므로 본 발명은 배면기판에 어드레스전극(13)들을 형성하는 구성과, 전면기판(1)이나 격벽(3) 등에 어드레스전극(13)들을 형성하는 구성을 모두 포함한다. 또한 어드레스전극(13)들은 방전셀(7R, 7G, 7B)에서 벽전하를 형성하여 어드레스 방전을 일으키도록 유전층(미도시)으로 덮여진다.
이와 같은 전면기판(1)과 배면기판 사이에 구비되는 격벽(3, 5)들은 서로 이 웃하는 다른 격벽(3, 5)들과 평행 및 교차하게 배치되어, 플라즈마 방전에 필요한 방전셀(7R, 7G, 7B)들을 구획 형성한다. 도 1은 방전유지전극(9, 11)에 대응하는 격벽(3, 5)들의 위치를 개략적으로 도시한다.
즉, 본 실시예는 어드레스전극(13)들과 나란하게 형성(y축 방향으로 신장 형성)된 격벽(3)들 및 어드레스전극(13)들과 교차하게 형성되(x축 방향으로 신장 형성되)는 격벽(5)들에 의하여 방전셀(7R, 7G, 7B)들을 각각 독립적으로 폐쇄하여 구획하는 폐쇄형 격벽 구조를 예로 도시하고 있으나, 본 발명은 이 구성에 한정되지 않고 어드레스전극(13)들과 나란한 격벽(3에 해당)들로만 형성되는 스트라이프형 격벽 구조에도 적용될 수 있다. 상기 격벽(3, 5)들은 방전셀(7R, 7G, 7B)을 4각형의 폐쇄형 격벽 구조로 형성할 수도 있으나, 도 7에 도시된 바와 같이 6각형의 폐쇄형 격벽 구조로 형성할 수도 있다.
한편, 상기 전면기판(1)과 이에 형성되는 방전유지전극(9, 11)들 사이에는 외광 흡수막(15)이 구비되어 있다. 이 외광 흡수막(15)은 외부에서 PDP로 조사되는 PDP의 외광(外光)을 흡수하여 콘트라스트, 즉 명실 콘트라스트를 향상시킨다. 이를 위하여 외광 흡수막(15)은 방전셀(7R, 7G, 7B)의 휘도를 저해하지 않거나 미미한 휘도 저하를 감수하면서 콘트라스트를 크게 향상시키도록 전면기판(1)의 비방전 영역에 형성되는 것이 바람직하다. 즉, 비방전 영역은 격벽(3, 5)의 형상에 따라 결정되므로 스트라이프 격벽 구조에서는 스트라이프 상으로 형성되고, 본 실시예와 같이 폐쇄형 격벽 구조에서는 격자형으로 이루어진다.
따라서, 상기 외광 흡수막(15)은 방전유지전극(9, 11), 즉 X, Y 전극(9, 11) 의 신장 방향(x축 방향)의 격벽(5)에 대하여 전(全)영역에 형성되는 제1 부분(15a)과, 이 제1 부분(15a)에서 어드레스전극(13)의 신장 방향(y축 방향)의 격벽(3)에 대하여 일부 영역에 형성되는 제2 부분(15b)을 포함하여 구성된다. 이 제1 부분(15a) 및 제2 부분(15b)은 좌표 x-y 평면상에 형성한다. 이 외광 흡수막(15)이 비전도성 물질인 경우, 상기 X, Y 전극(9, 11) 측에 각각 형성되는 제2 부분(15b, 15b)들은 도 1에 도시된 바와 같이 상호 분리 형성될 수도 있으나 상호 연결되어도 좋다. 외광 흡수막(15)이 비전도성 물질인 경우에는 제2 부분(15b)을 전도성 물질에 비하여 크게 형성할 수 있어 외광을 보다 효과적으로 흡수할 수 있게 된다.
도 2는 도 1의 A-A 선에 따른 부분 단면도이다.
편의상, 이 도면을 참조하여 전면기판(1)에 형성된 외광 흡수막(15)을 설명한다. 외광 흡수막(15)은, 방전유지전극(9, 11)들이 각각 투명전극(9a, 11a) 및 버스전극(9b, 11b)으로 형성되거나 버스전극(9b, 11b)만으로 형성되는 경우에도, 이 방전유지전극(9, 11)들과 제1 기판(1) 사이에 형성될 수 있으며, 본 실시예에는 투명전극(9a, 11a)과 버스전극(9b, 11b)을 모두 구비하는 경우를 도시하고 있다. 어떤 경우이든 상기 버스전극(9b, 11b)을 외광으로부터 완전히 차단할 수 있도록 버스전극(9b, 11b)의 폭보다 큰 폭으로 형성되는 것이 좋다. 이와 같이 버스전극(9b, 11b)의 폭보다 넓게 형성되는 외광 흡수막(15)은, 버스전극(9b, 11b)이 Al과 같은 금속으로 이루어지므로 격벽(3, 5)과 함께 기왕에 형성하는 비방전영역에 위치하면서 외광을 최대한 흡수한다. 상기 폭 관계는 방전셀(7R, 7G, 7B)의 플라즈마 방전에 의한 휘도를 저하시키지 않으면서 외광 흡수를 최대화시킨다. 즉 버스전극(9b, 11b)은 격벽(3, 5)에 대응하여 전면기판(1)에 형성된다. 또한 이 버스전극(9b, 11b)은 투명전극(9a, 11a)의 높은 저항을 보상하여 통전성을 확보하기 위하여 상기한 Al과 같은 금속으로 형성되는 것이 좋다.
즉, 전면기판(1) 상에 외광 흡수막(15)이 먼저 형성되고, 이 외광 흡수막(15) 상에 방전유지전극(9, 11)의 투명전극(9a, 11a) 또는 버스전극(9b, 11b)이 순차적인 적층 구조로 형성된다. 이 외광 흡수막(15)이 구비됨에 따라, 전도성을 좋게 하는 화이트 부분과 외광 흡수성을 좋게 하는 블랙 부분의 2층으로 구성되는 통상의 버스전극(9b, 11b)을 화이트 부분에 의한 1층 구조로 형성할 수 있게 한다. 즉 이 경우 오광 흡수막(15)은 버스전극(9b, 11b)의 블랙 부분의 외광 흡수 작용을 담당하게 된다.
도 3 내지 도 5는 제2 내지 제4 실시예의 단면도이다.
도 2 및 도 3 내지 도 5를 참조하여 이 적층 구조를 더 설명하면, 도 2는 전면기판(1)에 외광 흡수막(15), 투명전극(9a, 11a), 및 버스전극(9b, 11b)을 순차적으로 적층한 구조를 도시하고, 도 3은 전면기판(1)에 외광 흡수막(15), 버스전극(9b, 11b), 및 투명전극(9a, 11a)을 순차적으로 적층한 구조를 도시한다.
또한, 도 4는 전면기판(1)에 외광 흡수막(15)을 구비하고, 이 외광 흡수막(15)을 투명전극(9a, 11a)으로 매립하고, 이 투명전극(9a, 11a) 상에 버스전극(9b, 11b)을 구비하는 적층 구조를 도시하며, 도 5는 전면기판(1)에 외광 흡수막(15)과 버스전극(9b, 11b)을 순차적으로 구비하고, 이 외광 흡수막(15)과 버스전극(9b, 11b)을 투명전극(9a, 11a)으로 매립하는 적층 구조를 도시한다.
즉, 1차로 외광 흡수막(15)을 전면기판(1)에 구비하고, 이 외광 흡수막(15) 상에 2차로 투명전극(9a, 11a)과 버스전극(9b, 11b)을, 또는 버스전극(9b, 11b)과 투명전극(9a, 11a)을 순차적으로 형성한다. 이 버스전극(9b, 11b)과 투명전극(9a, 11b)은 그 적층 순서가 바뀌어도 유전체(19)로 덮여지므로 동일한 작용 효과를 가지게 된다.
상기와 같이 방전유지전극(9, 11)과 전면기판(1) 사이에 구비되는 외광 흡수막(15)은 PDP의 외광을 효과적으로 흡수할 수 있도록 어두운 색으로 형성되며, 검은 색으로 형성되는 것이 바람직하다.
한편, 투명전극(9a, 11a)들은 각 버스전극(9b, 11b)에 전기적으로 연결되어 각 방전셀(7R, 7G, 7B)의 중심을 향하여 돌출 형성된다. 이 투명전극(9a, 11a)은 본 실시예에 도시된 바와 같이 돌출형으로 형성되는 것은 물론이고, 버스전극(9b, 11b)과 같은 방향으로 신장 형성되는 스트라이프 타입으로 형성될 수도 있다. 이 투명전극(9a, 11a)은 방전셀(7R, 7G, 7B) 내부에서 플라즈마 방전을 일으키는 역할을 하는 것으로써 휘도 확보를 위하여 투명한 ITO(Indium Tin Oxide)로 형성되는 것이 바람직하다.
한편, 전면기판(1)에는 방전유지전극(9, 11)을 포함한 다른 전극들이 다양하게 더 배치될 수 있다. 도 1은 전면기판(1)에 X, Y 전극(9, 11)과 M 전극(17)을 배치한 것을 예시한다.
성가 M 전극(17)은 상기한 방전유지전극(9, 11)들과 같이 투명전극(17a) 및 버스전극(17b)으로 구성되는 것이 바람직하다. 이 M 전극(17)의 투명전극(17a) 및 버스전극(17b)은 상기한 방전유지전극(9, 11)들과 동일한 구조로 적용 가능하므로 이에 대한 구체적인 설명을 생략한다.
상기한 방전유지전극(9, 11) 및 M 전극(17))들은 유전층(19)과 MgO 보호막(21)으로 덮여있다. 이 유전층(19)은 가시광의 투과율을 확보할 수 있도록 투명 유전체로 형성되는 것이 바람직하다.
한편, 상기와 같은 구조를 가지는 방전유지전극(9, 11) 및 M 전극(17)들은 전면기판(1)에 다양하게 배치된다.
먼저, 방전유지전극(9, 11)은 어드레스방전을 일으킨 후, 방전셀(7R, 7G, 7B)에서 유지방전을 일으키도록 서로 대향하는 X 전극(9) 및 Y 전극(11)으로 이루어진다. 상기 X, Y 전극(9, 11)은 어드레스전극(13)과 함께 어드레스방전, 유지방전, 및 리셋방전을 구현할 수도 있으나, 도시된 바와 같이 X, Y 전극(9, 11)사이에 M 전극(15, 중간 전극)을 별도로 더 구비하여 이 M 전극(17)의 스캔 전압과 어드레스전극(13)의 어드레스전압으로 어드레스방전을 구현하고, X, Y 전극(9, 11)으로는 유지방전 및 리셋방전을 구현할 수도 있다. 이러한 전극들의 작용은 이에 한정되지 않고 다양하게 변환될 수 있다.
또한, 이 X, Y 전극(9, 11)은 어드레스전극(13)의 신장 방향(y축 방향)을 따라 다양한 배치 구조를 가질 수 있으며, M 전극(17)을 구비하는 경우 더욱 다양한 배치 구조를 가지게 된다.
본 실시예에는 어드레스전극(13)의 신장 방향을 따라, X 전극(9), M 전극(17), Y 전극(11), M 전극(17), 그리고 X 전극(9)이 순차적으로 배치되어 있 다. 즉 하나의 방전셀(7R, 7G, 7B) 각각에는 상기한 X 전극(9), M 전극(17), 및 Y 전극(11)이 배치된다. 이들 X 전극(9)과 Y 전극(11)은 인접하는 2개의 방전셀(7R, 7G, 7B)에 걸쳐 형성된다. 따라서 이 X, Y 전극(9, 11)들은 각 방전셀(7R, 7G, 7B)에 대하여 어드레스전극(13) 방향(y축 방향)으로 X-Y, Y-X, ..., X-Y, Y-X로 반복 배치되고, 각 X, Y 전극(9, 11) 사이에 M 전극(17)이 배치된다. 이와 같은 4전극 구조는 고정세화를 실현하고, 발광 면적 및 개구율의 증가로 고휘도를 실현한다.
도 6은 본 발명에 따른 플라즈마 디스플레이 패널의 제1 기판의 제5 실시예를 개략적으로 도시한 부분 평면도이다.
제5 실시예는 도 1의 제1 실시예와 비교하여, 그 전체적인 구성 및 작용이 상호 유사하므로 여기서는 상호 다른 부분들과 전극들의 배치 구조에 대해서 설명한다.
제5 실시예는 제1 실시예에 비하여 M 전극(17)을 구비하지 않으면서 방전유지전극(23, 25, 27)들을 다르게 배치하고 있다. 즉, 제5 실시예의 방전유지전극(23, 25, 27)들은 방전셀(7R, 7G, 7B)에 대하여 어드레스전극(13) 신장 방향으로 Y-X1-Y, Y-X2-Y로 대응 배치되는 X1, X2, Y 전극(23, 25, 27)으로 형성된다. 즉 Y 전극(27) 사이에 서로 다른 전압이 인가되는 X1 전극(23)과 X2 전극(25)을 교호적으로 구비된다.
이 방전유지전극(23, 25, 27)들 중, X1 전극(23)과 Y 전극(27)은 짝수행, X2 전극(25)과 Y 전극(27)은 홀수행으로 구분하여 교호적으로 반복 배치되어, PDP의 고정세화를 실현하며, 발광면적 및 개구율의 증가로 고휘도를 실현한다.
이들 X1, X2, Y 전극(23, 25, 27)들은 인접하는 2개의 방전셀(7R, 7G, 7B)에 걸쳐 형성되며, 각 방전셀(7R, 7G, 7B)의 중심을 향하여 돌출 형성되는 투명전극(23a, 25a, 27a)과 이 투명전극(23a, 25a, 27a)에 전기적으로 연결되고 격벽(3, 5)에 대응하여 스트라이프 타입으로 형성되는 버스전극(23b, 25b, 27b)으로 형성된다.
따라서, 제5 실시예의 외광 흡수막(15)은 제1 실시예와 같이 방전유지전극(23, 25, 27), 즉 X1, X2, Y 전극(23, 25, 27)의 신장 방향(x축 방향)의 격벽(5)에 대하여 전(全)영역에 형성되는 제1 부분(15a)과, 이 제1 부분(15a)에서 어드레스전극(13)의 신장 방향(y축 방향)의 격벽(3)에 대하여 일부 영역에 형성되는 제2 부분(15b)을 포함한다. 이 제1, 제2 부분(15a, 15b)은 좌표 x-y 평면상에 형성된다. 이 외광 흡수막(15)이 비전도성 물질인 경우, X1, X2, Y 전극(23, 25, 27) 각 측의 제2 부분(15b, 15b)들은 도 6에 도시된 바와 같이 상호 분리 형성될 수도 있으나 상호 연결되어도 좋다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 제1 기판의 제6 실시예를 개략적으로 도시한 부분 평면도이다.
제6 실시예는 상기한 제1 실시예와 비교하여, 그 전체적인 구성 및 작용이 상호 유사하므로 여기서는 서로 다른 부분과 전극들의 배치 구조에 대해서 설명한다.
제6 실시예는 제1 실시예에 비하여 M 전극(17)을 구비하지 않으면서 미앤더 격벽 구조를 형성하고 있다. 즉 이 격벽(29)들은 방전셀(7R, 7G, 7B)을 독립적으로 폐쇄형 6각형으로 형성한다. 이로 인하여 방전셀(7R, 7G, 7B)은 델타 구조를 형성한다.
그리고, 방전유지전극(9, 11)들은 방전셀(7R, 7G, 7B)에 대하여 어드레스전극(13) 신장 방향으로 X-Y, Y-X로 반복 배치되는 X, Y 전극(9, 11)으로 형성된다. 이 X, Y 전극(9, 11)들은 상기와 같이 인접하는 2개의 방전셀(7R, 7G, 7B)에 걸쳐 형성되고, 각 방전셀(7R, 7G, 7B)의 중심을 향하여 돌출 형성되는 투명전극(9a, 11a)과 이 투명전극(9a, 11a)에 전기적으로 연결되고 격벽(29)에 대응하여 미앤더 타입으로 형성되는 버스전극(9b, 11b)으로 구성된다.
따라서, 제6 실시예의 외광 흡수막(15)은 제1 실시예와 같이 방전유지전극(9, 11), 즉 X, Y 전극(9, 11)의 신장 방향(x축 방향)의 격벽(5)에 대하여 전(全)영역에 형성되는 제1 부분(15a)과, 이 제1 부분(15a)에서 어드레스전극(13)의 신장 방향(y축 방향)의 격벽(3)에 대하여 일부 영역에 형성되는 제2 부분(15b)을 포함한다. 이 제1, 2 부분(15a, 15b)은 좌표 x-y 평면상에 형성된다. 이 외광 흡수막(15)이 비전도성 물질인 경우, X, Y 전극(9, 11) 측 제2 부분(15b, 15b)들은 도 4에 도시된 바와 같이 상호 분리 형성될 수도 있으나 상호 연결되어도 좋다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 제1 기판과 방전유지전극 사이에 외광(外光) 흡수막을 구비함으로써, 외광을 흡수하여 이의 반사를 저감시켜 PDP의 콘트라스트를 향상시키는 효과가 있다.

Claims (12)

  1. 제1 기판과 제2 기판;
    상기 제1 기판과 제2 기판 사이의 공간에 배치되어 방전셀들을 형성하는 격벽들;
    상기 각 방전셀 내에 형성되는 형광체;
    상기 각 방전셀에 대응하여 형성되는 어드레스전극들;
    상기 어드레스전극들과 교차하여 제1 기판에 형성되는 방전유지전극들; 및
    상기 방전유지전극들과 제1기판 사이에 구비되는 외광 흡수막을 포함하며,
    상기 외광 흡수막은 방전유지전극의 신장(伸長) 방향의 격벽 전(全)영역에 형성되는 제1 부분과, 이 제1 부분에서 어드레스전극의 신장 방향의 격벽 일부 영역에 형성되는 제2 부분을 포함하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 외광 흡수막은 비방전 영역에 형성되는 플라즈마 디스플레이 패널.
  3. 삭제
  4. 제 1 항에 있어서,
    상기 외광 흡수막은 투명전극과 버스전극으로 형성되는 방전유지전극에서, 투명전극과 제1 기판 사이에 형성되는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 외광 흡수막은 투명전극과 버스전극으로 형성되는 방전유지전극에서, 버스전극과 제1 기판 사이에 형성되는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 외광 흡수막은 투명전극과 버스전극으로 형성되는 방전유지전극에서, 투명전극에 의하여 제1 기판 측에 매립되는 플라즈마 디스플레이 패널.
  7. 제 1 항에 있어서,
    상기 외광 흡수막은 투명전극과 버스전극으로 형성되는 방전유지전극에서, 투명전극에 의하여 제1 기판 측에 버스전극과 같이 매립되는 플라즈마 디스플레이 패널.
  8. 제 1 항에 있어서,
    상기 격벽들은 방전셀을 독립적으로 형성하는 폐쇄형 격벽 구조를 형성하는 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 방전유지전극들은 방전셀에 대하여 어드레스전극 신장 방향으로 X-Y, Y-X로 반복 배치되는 X, Y 전극으로 형성되며, 이 X, Y 전극들 사이에는 M 전극이 각각 구비되고, 상기 X, Y 전극들은 인접하는 2개의 방전셀에 걸쳐 형성되는 플라즈마 디스플레이 패널.
  10. 제 8 항에 있어서,
    상기 방전유지전극들은 방전셀에 대하여 어드레스전극 신장 방향으로 Y-X1-Y, Y-X2-Y로 반복 대치되는 배치되는 X1, Y, X2 전극으로 형성되며, 이 X1, X2, Y 전극들은 인접하는 2개의 방전셀에 걸쳐 형성되는 플라즈마 디스플레이 패널.
  11. 제 1 항에 있어서,
    상기 격벽들은 방전셀을 독립적으로 형성하는 6각형의 미앤더(meander) 격벽 구조를 형성하는 플라즈마 디스플레이 패널.
  12. 제 11 항에 있어서,
    상기 방전유지전극들은 방전셀에 대하여 어드레스전극 신장 방향으로 X-Y, Y-X로 반복 배치되는 X, Y 전극으로 형성되며, 이 X, Y 전극들은 인접하는 2개의 방전셀에 걸쳐 형성되는 플라즈마 디스플레이 패널.
KR1020040034220A 2004-05-14 2004-05-14 플라즈마 디스플레이 패널 KR100590076B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040034220A KR100590076B1 (ko) 2004-05-14 2004-05-14 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040034220A KR100590076B1 (ko) 2004-05-14 2004-05-14 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050109170A KR20050109170A (ko) 2005-11-17
KR100590076B1 true KR100590076B1 (ko) 2006-06-14

Family

ID=37285129

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040034220A KR100590076B1 (ko) 2004-05-14 2004-05-14 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100590076B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11144674B2 (en) 2018-10-23 2021-10-12 Inje University Industry-Academic Cooperation Foundation Method and system for risk identification of personal information

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11144674B2 (en) 2018-10-23 2021-10-12 Inje University Industry-Academic Cooperation Foundation Method and system for risk identification of personal information

Also Published As

Publication number Publication date
KR20050109170A (ko) 2005-11-17

Similar Documents

Publication Publication Date Title
JP4227972B2 (ja) プラズマディスプレイパネル
KR20070097703A (ko) 플라즈마 디스플레이 패널
KR100669396B1 (ko) 플라즈마 디스플레이 패널 및 그 제조방법
KR100578881B1 (ko) 플라즈마 디스플레이 패널
KR100590056B1 (ko) 플라즈마 디스플레이 패널
KR100590076B1 (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
KR100589393B1 (ko) 플라즈마 디스플레이 패널
KR100552012B1 (ko) 점화전극을 갖는 플라즈마 디스플레이 패널
KR100590054B1 (ko) 플라즈마 디스플레이 패널
KR100536213B1 (ko) 점화전극을 갖는 플라즈마 디스플레이 패널
KR100560543B1 (ko) 플라즈마 디스플레이 패널
KR100590037B1 (ko) 플라즈마 디스플레이 패널
US7768203B2 (en) Plasma display panel including black projections
KR100599689B1 (ko) 플라즈마 디스플레이 패널
KR100669461B1 (ko) 플라즈마 디스플레이 패널
KR100599688B1 (ko) 플라즈마 디스플레이 패널
KR100667926B1 (ko) 플라즈마 디스플레이 패널
KR100590079B1 (ko) 플라즈마 디스플레이 패널
KR20050119775A (ko) 플라즈마 디스플레이 패널 및 그 구동회로장치
KR100560496B1 (ko) 플라즈마 디스플레이 패널
KR100730203B1 (ko) 플라즈마 디스플레이 패널
KR100590055B1 (ko) 보조전극을 갖는 플라즈마 디스플레이 패널
KR100560497B1 (ko) 플라즈마 디스플레이 패널
KR20050117015A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120521

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130522

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee