KR100599688B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100599688B1
KR100599688B1 KR1020040038935A KR20040038935A KR100599688B1 KR 100599688 B1 KR100599688 B1 KR 100599688B1 KR 1020040038935 A KR1020040038935 A KR 1020040038935A KR 20040038935 A KR20040038935 A KR 20040038935A KR 100599688 B1 KR100599688 B1 KR 100599688B1
Authority
KR
South Korea
Prior art keywords
electrode
transparent electrode
discharge
address
transparent
Prior art date
Application number
KR1020040038935A
Other languages
English (en)
Other versions
KR20050113820A (ko
Inventor
이정두
김정남
전병민
김태우
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040038935A priority Critical patent/KR100599688B1/ko
Publication of KR20050113820A publication Critical patent/KR20050113820A/ko
Application granted granted Critical
Publication of KR100599688B1 publication Critical patent/KR100599688B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes

Abstract

본 발명은 방전유지전극과 어드레스전극 사이의 케패시턴스 저감으로 방전유지전극에서의 방전전류 및 소비 전력을 저감시키면서 효율을 향상시키는 플라즈마 디스플레이 패널에 관한 것이다.
본 발명에 따른 플라즈마 디스플레이 패널은, 서로 대향 배치되는 제1 기판과 제2 기판; 상기 제1 기판 상에 신장 형성되는 방전유지전극들; 상기 방전유지전극들과 교차하는 방향으로 제2 기판 상에 신장 형성되는 어드레스전극들; 상기 제1 기판과 제2 기판 사이의 공간에 배치되어 복수의 방전셀들을 형성하면서 상기 어드레스전극 신장 방향으로 인접한 방전셀들 사이에 공간을 두어 셀 구조의 비방전 영역을 형성하는 격벽들; 및 상기 각 방전셀 내에 형성되는 형광체층;을 포함하고, 상기 방전유지전극들은 어드레스전극 신장 방향과 교차하여 방전셀들에 형성되는 투명전극들을 포함하며, 상기 투명전극들은 어드레스전극의 전면(全面)에 대응하는 제1 투명전극부와 이 제1 투명전극부에 연결되어 상기 어드레스전극의 일부분(一部分)에 대응하는 제2 투명전극부를 포함한다.
플라즈마 디스플레이, 투명전극, 제2 투명전극부, 개구, 폭, 면적, 케패시턴스

Description

플라즈마 디스플레이 패널 {PLASMA DISPLAY PANEL}
도 1은 본 발명에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
도 2는 도 1에 도시된 제1 실시예의 부분 평면도이다.
도 3은 본 발명에 따른 플라즈마 디스플레이 패널의 제2 실시예의 부분 평면도이다.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 제3 실시예의 부분 평면도이다.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 제4 실시예의 부분 평면도이다.
본 발명은 화상을 표시하는 플라즈마 디스플레이 패널(Plasm Display Panel : PDP, 이하 PDP라 한다)에 관한 것이다.
일반적으로 PDP는 기체방전을 통하여 얻어진 플라즈마로부터 방사되는 진공자외선(VUV: Vacuum Ultra-Violet)이 형광체를 여기시킴으로서 발생되는 적(R), 녹(G), 청(B)의 가시광을 이용하여 영상을 구현하는 디스플레이 소자이다. 이러한 PDP는 60인치 이상의 초대형 화면을 불과 10㎝ 이내의 두께로 구현할 수 있고, CRT와 같은 자발광 디스플레이 소자이므로 색재현력 및 시야각에 따른 왜곡현상이 없는 특성을 가지며, 또한 LCD 등에 비해 제조공법이 단순하여 생산성 및 원가 측면에서도 강점을 갖는 TV 및 산업용 평판 디스플레이로 각광 받고 있다.
일반적인 AC PDP에서, 배면기판 상에 일방향(Y축 방향)을 따라 어드레스전극들이 형성되고 이 어드레스전극들을 덮으면서 배면기판의 전면에 유전층이 형성된다. 이 유전층 위로 각 어드레스전극들 사이에 배치되도록 스트라이프(stripe) 형상의 격벽들이 형성되며 각각의 격벽들 사이에는 적(R), 녹(G), 청(B)색의 형광체층이 형성된다.
그리고, 배면기판에 대향하는 전면기판의 일면에는 어드레스전극들과 교차하는 방향을 따라 배치되어 면방전을 일으키는 한 쌍의 투명전극과 이에 방전 전압을 인가하는 버스전극으로 각각 구성되는 X, Y 전극들, 즉 방전유지전극들이 형성되고, 이 X, Y 전극들을 덮으면서 전면기판 전체에 유전층과 MgO보호막이 차례로 형성된다.
상기 배면기판 상의 어드레스전극들과 전면기판 상의 한 쌍의 X, Y 전극들이 교차하는 지점이 방전셀을 구성하는 부분이 된다.
이렇게 구성되는 PDP의 내부에는 수백만 개 이상의 단위 방전셀들이 매트릭스(Matrix) 형태로 배열되어 있다. 매트릭스 형태로 배열된 AC PDP의 방전셀들을 동시 구동하기 위해서는 기억특성을 이용한 구동을 하게 된다.
보다 자세히 설명하면, 한 쌍의 방전유지전극을 구성하는 X 전극과 Y 전극 사이에 방전을 일으키기 위해서는 특정 전압 이상의 전위차가 필요하며, 이 경계가 되는 전압을 방전개시전압(Vf: Firing Voltage)이라고 한다. 이 때, 어드레스전압을 Y 전극과 어드레스전극 사이에 인가하면 방전이 개시되어 방전셀 내에 플라즈마가 형성되고, 이 플라즈마 안의 전자와 이온은 반대극성을 갖는 전극 쪽으로 이동하게 되어 전류가 흐른다.
한편, AC PDP의 각 전극에는 유전층이 각각 도포되어 있어 이동된 공간전하들의 대부분은 반대 극성을 가지는 유전층 위에 쌓이며, 결국 Y 전극과 어드레스전극 사이의 순(net) 공간전위는 원래 인가된 어드레스전압(Va)보다 작아져 방전은 약해지고 어드레스방전은 소멸된다. 이 때, X 전극 측에는 상대적으로 적은 양의 전자가 쌓이며, Y 전극 측에는 상대적으로 많은 양의 이온이 쌓이게 되는데, 이들 X 전극 및 Y 전극을 덮고 있는 유전층 위에 쌓인 전하들을 벽전하(Qw: Wall Charge)라 하고, 이들 벽전하에 의해 X, Y 전극 사이에 형성되는 공간전압을 벽전압(Vw: Wall Voltage)이라고 한다.
계속해서 X 전극 Y 전극 사이에 일정한 전압(Vs: 방전유지전압)을 인가할 경우, 상기 방전유지전압(Vs)과 벽전압(Vw)의 크기를 합친 값(Vs+Vw)이 방전개시전압(Vf)보다 높게 되면 방전셀 내에서 방전이 일어나게 되며, 이 때 발생하는 진공 자외선(VUV)이 해당 형광체층을 여기시켜 투명한 전면기판을 통하여 가시광을 방출하므로 PDP는 화상을 구현하게 된다.
상기와 같은 PDP는 방전유지전극들의 투명전극과 이에 대향하는 어드레스전 극과의 대응 면적에 따른 케패시턴스가 크기 때문에 방전유지전극에서의 방전전류를 증대시키고, 이로 인하여 소비 전력을 증대시키면서 효율을 저하시키는 문제점을 가진다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위하여 창안된 것으로서, 그 목적은 방전유지전극과 어드레스전극 사이의 케패시턴스를 저감시켜 방전유지전극에서의 방전전류 및 소비 전력을 저감시키고 또한 효율을 향상시키는 플라즈마 디스플레이 패널을 제공하는 것이다.
상기의 목적을 달성하기 위하여 본 발명에 따른 플라즈마 디스플레이 패널은,
서로 대향 배치되는 제1 기판과 제2 기판;
상기 제1 기판 상에 신장 형성되는 방전유지전극들;
상기 방전유지전극들과 교차하는 방향으로 제2 기판 상에 신장 형성되는 어드레스전극들;
상기 제1 기판과 제2 기판 사이의 공간에 배치되어 복수의 방전셀들을 형성하면서 상기 어드레스전극 신장 방향으로 인접한 방전셀들 사이에 공간을 두어 셀 구조의 비방전 영역을 형성하는 격벽들; 및
상기 각 방전셀 내에 형성되는 형광체층;
을 포함하고,
상기 방전유지전극들은 어드레스전극 신장 방향과 교차하여 방전셀들에 형성되는 투명전극들을 포함하며,
상기 투명전극들은 어드레스전극의 전면(全面)에 대응하는 제1 투명전극부와 이 제1 투명전극부에 연결되어 상기 어드레스전극의 일부분(一部分)에 대응하는 제2 투명전극부를 포함한다.
상기 방전유지전극은 X, Y 전극을 포함하며, 이 X, Y 전극은 어드레스전극의 신장 방향으로 인접한 방전셀의 양측에 걸쳐 형성된다.
상기 X 전극과 Y 전극 사이의 방전셀 중심부에는 어드레스전극과 교차하는 방향으로 M 전극이 신장 형성된다.
상기 방전셀은 어드레스전극 신장 방향으로 위치하는 양쪽 끝단부가 사다리꼴로 형성된다.
상기 투명전극들은 방전셀의 양측에서 중심을 향하여 돌출 형성된다.
상기 투명전극의 어드레스전극 신장 방향 양측에는 어드레스전극과 교차하는 방향으로 형성되는 버스전극이 구비된다.
상기 제1 투명전극부는 방전셀의 중심부에 배치되고, 제2 투명전극부는 제1 투명전극부에 연결되어 어드레스전극 신장 방향에 대하여 방전셀의 양쪽 끝단에 배치된다.
상기 제1 투명전극부는 방전셀의 중심에 구비되는 M 전극의 형상에 대응하는 구조로 형성된다. 즉 M 전극이 스트라이프 형상인 경우, 제1 투명전극부는 방전셀의 중심에서 직선으로 형성되고, M 전극이 방전셀의 중심에서 원형인 경우, 제1 투 명전극부는 방전셀의 중심에서 오목하게 형성되는 것이 좋다.
상기 제1 투명전극부는 제2 투명전극부의 면적보다 넓은 면적으로 형성된다. 상기 제1 투명전극부와 제2 투명전극부는 어드레스전극의 폭 방향에 대하여 제1 투명전극부의 폭이 제2 투명전극부의 폭 보다 넓게 형성된다. 상기 제1 투명전극부는 어드레스전극의 폭 보다 넓게 형성되고, 제2 투명전극부는 어드레스전극의 폭 보다 좁게 형성되는 부분을 가진다.
(제1 실시예)
상기 제1 투명전극부는 방전셀의 중심부에서 어드레스전극의 신장 방향과 교차하는 방향으로 형성되는 제1 횡부에 연결되고, 이 제1 횡부는 방전셀의 외곽 양측에서 어드레스전극의 신장 방향으로 형성되는 제1, 제2 종부에 연결되며, 이 제1, 제2 종부는 어드레스전극의 신장 방향과 교차하는 방향으로 방전셀의 외곽에 형성되는 제2 횡부에 연결된다.
상기 제1, 제2 종부는 어드레스전극의 신장 방향으로 형성되는 방전셀의 양측 격벽 상에 대응하여 배치된다.
상기 제1 투명전극부는 4각형으로 형성되고, 제2 투명전극부는 이 제1 투명전극부에 연결되는 3각형으로 형성된다.
(제2 실시예)
상기 제1 투명전극부는 방전셀의 중심부에서 제2 투명전극부에 연결되고, 이 제2 투명전극부는 어드레스전극의 신장 방향과 교차하는 방향으로 방전셀의 외곽에 형성되는 제2 횡부에 연결된다.
상기 제1 투명전극부는 어드레스전극 신장 방향과 교차하는 방향으로 장측을 가지는 4각형으로 형성되고, 제2 투명전극부는 이 제1 투명전극부의 중심에서 어드레스전극 신장 방향으로 장측을 가지는 4각형으로 형성된다.
(제3 실시예)
상기 제1 투명전극부는 어드레스전극 신장 방향과 교차하는 방향으로 장측을 가지는 구조로 형성되고, 제2 투명전극부는 이 제1 투명전극부의 중심에서 방전셀의 외곽으로 가면서 좁아지고 다시 어드레스전극 신장 방향으로 장측을 가지는 구조로 형성된다.
상기 제2 횡부는 이에 대응하는 격벽의 폭보다 좁은 폭으로 형성된다.
(제4 실시예)
상기 제1 투명전극부는 어드레스전극 신장 방향과 교차하는 방향으로 장측을 가지는 구조로 형성되고, 제2 투명전극부는 이 제1 투명전극부의 중심에서 방전셀의 외곽으로 가면서 좁아지는 구조로 형성된다.
상기 제2 횡부는 개구를 형성한다. 이 개구는 제2 횡부의 신장 방향으로 연속하여 형성된다.
이하, 첨부한 도면을 참조하여 본 발명의 다양한 실시예를 상세하게 설명한다.
도 1은 본 발명에 따른 플라즈마 디스플레이 패널을 개략적으로 도시한 부분 분해 사시도이다.
이 도면을 참조하여 PDP를 설명하면, 본 실시예에 따른 PDP는 제1 기판(1, 이하 전면기판이라 한다)과 제2 기판(3, 이하 배면기판이라 한다)의 면 대향 봉착 구조로 형성된다. 이 전면기판(1)과 배면기판(3) 사이의 공간에는 다수의 격벽(5)들이 배치되어 플라즈마 방전을 일으킬 수 있도록 복수의 방전셀(7R, 7G, 7B)을 구획하여 형성한다. 이 방전셀(7R, 7G, 7B)의 내면에는 적(R), 녹(G), 청(B)색의 형광체층(9R, 9G, 9B)이 형성된다.
이 방전셀(7R, 7G, 7B)에 대응하도록 상기 전면기판(1) 상에는 도면의 x 축 방향을 따라 신장(伸長) 형성된 방전유지전극(11, 13)들이 y 축 방향을 따라 방전셀(7R, 7G, 7B)에 대응하는 간격을 유지하면서 나란하게 배치되고, 이 방전유지전극(11, 13)들과 교차하는 방향(도면의 y 축 방향)을 따라 신장 형성된 어드레스전극(15)들이 x 방향을 따라 방전셀(7R, 7G, 7B)에 대응하는 간격을 유지하면서 상기 배면기판(3) 상에 나란하게 배치된다.
상기 방전유지전극(11, 13)들은 각 방전셀(7R, 7G, 7B)에 대응하도록 서로 나란하게 배치되는 제1 전극(11, 이하 X 전극이라 한다)과 제2 전극(13, 이하 Y 전극이라 한다)으로 구성된다. 이 X 전극(11) 및 Y 전극(13)은 전면기판(1)에 구비되어, 유전층(17)과 MgO 보호막(19)에 의한 적층 구조를 형성한다.
이 X, Y 전극(11, 13)은 각각 투명전극(11a, 13a)과 버스전극(11b, 13b)으로 이루어진다. 여기서 투명전극(11a, 13a)은 방전셀(7R, 7G, 7B) 내부에서 면방전을 일으키는 역할을 하는 것으로써 개구율을 확보하여 가시광의 투과율을 확보하기 위하여 투명한 ITO 전극으로 형성되며, 버스전극(11b, 13b)은 이러한 투명전극(11a, 13a)의 높은 저항을 보상하여 통전성을 확보하기 위하여 Ag과 같은 금속전극으로 형성되는 것이 바람직하다. 각 방전셀(7R, 7G, 7B)에 대응되는 한 쌍의 버스전극(11b, 13b)들은 x 축 방향을 따라 일자형으로 신장되어 y 축 방향으로 간격을 유지하면서 서로 나란하게 형성 배치된다. 투명전극(11a, 13a)은 이 버스전극(11b, 13b)과 같이 x 축 방향으로 따라 신장되는 스트라이프 형상으로 이루어질 수도 있으나 본 실시예에서와 같이 상기 버스전극(11b, 13b)으로부터 방전셀(7R, 7G, 7B)의 중심을 향해 돌출 구조로 형성될 수도 있다. 또한 버스전극(11b, 13b)은 격벽(5)의 형상에 따라 미앤더(meander) 형상으로 이루어질 수도 있다.
또한, 이 X, Y 전극(11, 13)은 어드레스전극(15)의 신장 방향으로 인접한 방전셀(7R, 7G, 7B)의 양측에 걸쳐 형성된다. 즉, 방전유지전극(11, 13)은 X-Y-X, ..., Y-X-Y 전극 배열을 형성되어, X, Y 전극(11, 13)은 인접한 방전셀(7R, 7G, 7B)의 유지방전에 작용하게 된다.
제1 기판(1)에는 상기와 같은 X, Y 전극(11, 13)이 구비될 수 있고, 이에 더하여 이 X, Y 전극(11, 13) 사이에 제3 전극(21, 이하, M 전극이라 한다)을 더 구비할 수도 있다. 이 M 전극(21)은 방전셀(7R, 7G, 7B)의 중심부에서 어드레스전극(15)과 교차하는 방향으로 신장 형성된다.
이 M 전극(21)은 상기한 X 전극(11) 및 Y 전극(13)과 같이, 투명전극(21a)과 버스전극(21b)으로 이루어질 수 있다. 투명전극(21a)은 방전셀(11) 내부에서 어드레스전극(15)과 대향 방전을 일으키는 역할을 하는 것으로 개구율 확보를 위하여 투명한 소재가 사용되는 바, 일례로 ITO(Indium Tin Oxide)전극이 사용될 수 있다. 버스전극(21b)은 이러한 투명전극의 높은 저항을 보상하여 통전성을 확보하기 위한 것으로 Al과 같은 금속전극을 사용하는 것이 바람직하다. 이 때, 각 방전셀(7R, 7G, 7B)에 대응되는 버스전극(21b)은 일자형으로 서로 나란히 형성되고, 투명전극(21a)은 버스전극(21b)에 나란히 부착 형성되어 있다.
이 M 전극(21)은 기존의 3전극 면방전 전극 구조에 비하여, 방전유지전극(11, 13)인 X 전극(11)과 Y 전극(13) 사이의 주방전 경로를 증가시키고, 이로 인하여 방전셀(7R, 7G, 7B) 내부에 보다 넓은 영역에 걸쳐 가스방전을 일으키게 한다. 이때 X 전극(11) 및 Y 전극(13)으로는 주로 유지방전 전압을 인가하고 있고, M 전극(21)으로는 리셋 파형 및 스캔 펄스 전압을 인가한다.
상기 어드레스전극(15)들은 X, Y 전극(11, 13) 및 M 전극(21)에 교차하는 방향(y 축 방향으로 신장되어 x 축 방향으로 간격을 유지한다)으로 배면기판(3)에 구비되어 유전층(23)으로 덮여있다.
또한, 격벽(5)들은 상기와 같이 X, Y 전극(11, 13)을 구비한 전면기판(1)과 어드레스전극(15)을 구비한 배면기판(3) 사이의 공간에 구비되어 플라즈마 방전에 필요한 방전셀(7R, 7G, 7B)을 각각 독립적으로 구획하여 형성하게 된다. 이 격벽(5)들은 어드레스전극(15)의 신장 방향(y 축 방향)으로 인접한 방전셀(7R, 7G, 7B)들 사이에 공간을 두어 셀(cell) 구조의 비방전 영역(a)을 형성한다. 즉, 본 발명은 격벽(5)에 의한 비방전 영역을 구비함과 아울러 빈 공간의 셀 구조에 의한 비방전 영역(a)을 더 구비하게 된다.
도 2는 도 1에 도시된 제1 실시예의 부분 평면도이다.
이 도면을 참조하여 격벽(5)들을 설명하면, 이 격벽(5)들은 상기 어드레스전 극(15)의 신장 방향(도면의 y 축 방향)으로 인접하는 방전셀(7R, 7G, 7B)들 사이에 공간을 두어 방전셀(7R, 7G, 7B)의 외부에 비방전 영역(a)을 형성하면서 그 내부로 방전영역인 방전셀(7R, 7G, 7B)을 형성하게 된다. 즉, 이 격벽(5)들은 전면기판(1)과 배면기판(3) 사이의 좌표 x-y 평면상에 폐쇄 구조의 방전셀(7R, 7G, 7B)들을 형성하고, 이 방전셀(7R, 7G, 7B)들을 x, y 축 방향으로 상호 부착 연결하면서 x, y 축이 교차하는 부분에 비방전 영역(a)을 개재하여, 방전셀(7R, 7G, 7B)의 모서리 부분에서 상호 부착되는 구조와 방전셀(7R, 7G, 7B)의 모퉁이 부근에서 서로 격리되는 구조를 구비하여 형성된다. 또한, 이 비방전 영역(a)은 인접한 방전셀(7R, 7G, 7B)들 사이에 공간을 두어 셀 구조로 형성된다. 즉 이 비방전 영역(a)은 인접한 어드레스전극(15) 사이의 중심과 인접한 방전유지전극(11, 13) 사이의 중심이 교차하는 부분에 독립적인 셀 구조로 형성된다.
상기 방전셀(7R, 7G, 7B)은 그 내부에 방전 가스를 포함하고 있으며, 어드레스전압 또는 방전유지전압이 인가될 때, 내부에서 가스방전을 일으키는 공간이며, 비방전 영역(a)은 그 내부에 별도의 전압이 인가되지 않는 방전 또는 발광이 예정되지 않은 영역 또는 공간이다.
이 방전셀(7R, 7G, 7B)과 비방전 영역(a)을 구획하는 격벽(5)들은 다양한 구조로 형성될 수 있으나, 본 실시예는 제1, 제2, 제3 격벽부재(5a, 5b, 5c)들로 형성되는 것을 예시한다.
먼저, 상기 제1 격벽부재(5a)들은 어드레스전극(15)의 신장 방향(y 축 방향)으로 신장 형성되어 x 축 방향으로 방전셀(7R, 7G, 7B)에 대응하는 간격을 유지하 면서 서로 나란하게 형성되며, y 축 방향으로 인접하는 방전셀(7R, 7G, 7B)들이 모퉁이 부분에서 분리되도록 각각 분리 형성된다. 제2 격벽부재(5b)들은 제1 격벽부재(5a)들의 신장 방향(y 축 방향)에 대하여 교차하는 방향(x 축 방향)으로 형성되어 y 축 방향으로 방전셀(7R, 7G, 7B)에 대응하는 간격을 유지하면서 서로 나란하게 형성된다. 이 제2 격벽부재(15b)들은 x 축 방향으로 인접하는 방전셀(7R, 7G, 7B)들이 모퉁이 부분에서 분리되도록 각각 분리 형성된다. 또한, 제3 격벽부재(5c)는 제1 격벽부재(5a)와 제2 격벽부재(5b)에 의하여 구획되는 방전셀(7R, 7G, 7B)의 4곳 모퉁이 부분에 구비되어 상기 제1 격벽부재(5a)와 제2 격벽부재(5b)를 상호 경사지게 연결한다. 따라서 방전셀(7R, 7G, 7B)의 모퉁이 4곳은 이 제3 격벽부재(5c)에 의하여 경사지게 연결된다. 상기와 같은 제1, 제2 격벽부재(5a, 5b)를 2개씩 그리고 제3 격벽부재(5c)를 4개씩 구비하여 형성되는 격벽(5)들은 x, y 축 방향을 비교할 때, y 축 방향으로 길게 형성되고 x 축 방향으로 짧게 형성되는 8각형 구조의 방전셀(7R, 7G, 7B)을 형성한다. 즉, 상기 격벽(5)에 의한 방전셀(7R, 7G, 7B)은 어드레스전극(15) 신장 방향(y 축 방향)으로 위치하는 양쪽 끝단부가 사다리꼴로 형성되어 있다. 이 사다리꼴의 방전셀(7R, 7G, 7B)은 그 양쪽 끝 부분에 넓은 표면적으로 형광체층(9R, 9G, 9B)을 형성하여 발광 효율을 향상시킨다.
이와 같은 구조로 형성되는 방전셀(7R, 7G, 7B)에 대응하는 방전유지전극(11, 13)은 상기한 바와 같이 각각 투명전극(11a, 13a)을 구비하며, 이 투명전극(11a, 13a)들은 어드레스전극(15)의 신장 방향(y 축 방향)과 교차하여(x 축 방향) 전면기판(1)에 형성된다. 이 투명전극(11a, 13a)은 상기한 바 와 같이 방전셀(7R, 7G, 7B)의 중심을 향하여 돌출 형성되고, 버스전극(11b, 13b)은 이 투명전극(11a, 13a)에 전압을 인가하도록 어드레스전극(15)과 교차하는 방향으로 형성된다.
한편, 상기 투명전극(11a, 13a)들은 어드레스전극(15)의 전면(全面)에 대응하는 제1 투명전극부(11aa, 13aa)와 이 제1 투명전극부(11aa, 13aa)에 연결되어 상기 어드레스전극(15)의 일부분(一部分)에 대응하는 제2 투명전극부(11ab, 13ab)를 포함하여 형성된다. 또한, 투명전극(11a, 13a)은 방전셀(7R, 7G, 7B)을 사이에 두고 어드레스전극(15)과 z 축 방향으로 대향 배치되는 데, 이때 제2 투명전극부(11ab, 13ab)는 어드레스전극(15)과의 대항하는 면적(A)을 작게 하여 이들 양자 간의 케패시턴스(C)를 작게 한다.
한편, 방전셀(7R, 7G, 7B)을 사이에 둔 투명전극(11a, 13a)과 어드레스전극(15) 간의 케패시턴스(C)는 아래의 식에서 상기 면적(A)에 의하여 결정되는 것을 알 수 있고, 이 면적(A)이 감소함에 따라 케패시턴스(C)가 감소되는 것을 알 수 있다.
각 방전셀(7R, 7G, 7B)에서, X, Y 전극(11, 13)의 투명전극(11a, 13a)과 어드레스전극(15) 사이에 간격(d)이 있고, 전압 V인 케패시턴스터(C)가 존재한다고 볼 수 있다.
전기장(E)은
Figure 112004023253193-pat00001
이고, 면적이 A이고 유전율 ε일 때, 케패시턴스(C)는
Figure 112004023253193-pat00002
이며, 케패시터에 저장되는 전기에너지(E)는
Figure 112004023253193-pat00003
이므로 발광 효율η 은 다음과 같다.
Figure 112004023253193-pat00004
즉, 제2 투명전극부(11ab, 13ab)에 의하여 투명전극(11a, 13a)과의 대항 면적(A)이 저감됨에 따라 케패시턴스(C)가 상기한 바와 같이 작아지게 되므로 소비 전력이 감소하면서 발광 효율이 증가하게 된다.
상기와 같이 작용하는 제1 투명전극부(11aa, 13aa)와 제2 투명전극부(11ab, 13ab)는 다양하게 형성되어, 방전셀(7R, 7G, 7B)에 다양한 구조로 배치될 수 있다.
즉, 제1 투명전극부(11aa, 13aa)는 방전셀(7R, 7G, 7B)의 중심부에 배치되고, 제2 투명전극부(11ab, 13ab)는 어드레스전극(15)의 신장 방향(y 축 방향)에 대하여 방전셀(7R, 7G, 7B)의 양쪽 끝단에 배치된다. 이렇게 배치 형성되는 제1 투명전극부(11aa, 13aa)는 상기한 바와 같이 어드레스전극(15)과의 대항 면적이 제2 투명전극부(11ab, 13ab)에서 더 좁게 형성되도록 제2 투명전극부(11ab, 13ab)의 면적보다 넓은 면적으로 형성되는 것이 바람직하다. 이러한 구조의 일예로 도 2에는 제1 투명전극부(11aa, 13aa)와 제2 투명전극부(11ab, 13ab)는 어드레스전극(15)의 폭 방향(x 축 방향)에 대하여 제1 투명전극부(11aa, 13aa)의 폭(W1)이 제2 투명전극부(11ab, 13ab)의 폭(W2) 보다 넓게 형성되는 것을 예시한다. 또한, 이를 구체적으로 보면, 제1 투명전극부(11aa, 13aa)는 어드레스전극(15)의 폭(W3) 보다 넓게 형성되고, 상기 제2 투명전극부(11ab, 13ab)는 어드레스전극(15)의 폭(W3) 보다 좁게 형성되는 부분을 가진다. 이 제2 투명전극부(11ab, 13ab)의 폭(W2)이 어드레스 전극(15)의 폭(W3)보다 좁게 형성됨에 따라 양자 사이에 케패시턴스(C)가 저감된다.
이 제1 투명전극부(11aa, 13aa) 및 제2 투명전극부(11ab, 13ab)를 구체적으로 설명하면, 제1 투명전극부(11aa, 13aa)는 방전셀(7R, 7G, 7B)의 중심부에서 어드레스전극(15)의 신장 방향(y 축 방향)과 교차하는 방향(x 축 방향)으로 형성되는 제1 횡부(11ac, 13ac)에 연결되고, 이 제1 횡부(11ac, 13ac)는 방전셀(7R, 7G, 7B)의 외곽 양측에서 어드레스전극(15)의 신장 방향(y 축 방향)으로 형성되는 제1 종부(11ad, 13ad) 및 제2 종부(11ae, 13ae)에 연결되며, 이 제1 종부(11ad, 13ad) 및 제2 종부(11ae, 13ae)는 어드레스전극(15)의 신장 방향(y 축 방향)과 교차하는 방향(x 축 방향)으로 방전셀(7R, 7G, 7B)의 외곽에 형성되는 제2 횡부(11af, 13af)에 연결된다.
상기 제1 종부(11ad, 13ad) 및 제2 종부(11ae, 13ae)는 어드레스전극(15)의 신장 방향(y 축 방향)으로 형성되는 방전셀(7R, 7G, 7B)의 양측 격벽(5), 즉 제1 격벽부재(5a) 상에 대응하여 배치된다. 이 구조는 방전셀(7R, 7G, 7B)의 방전 영역을 차단하지 않게 되므로 휘도를 향상시키게 된다.
또한, 제1 투명전극부(11aa, 13aa)는 4각형으로 형성되고, 이 제1 투명전극부(11aa, 13aa)에 연결되는 제2 투명전극부(11ab, 13ab)는 3각형으로 형성된다.
한편, 상기한 바와 같이 X, Y 전극(11, 13) 사이에 M 전극(21)이 구비될 수도 있다. 이 경우 제1 투명전극부(11aa, 13aa)는 방전셀(7R, 7G, 7B)의 중심에 구비되는 M 전극(21)의 형상에 대응하는 구조로 형성되는 것이 바람직하다.
즉, 도 1 내지 도 3에 도시된 바와 같이 M 전극(21)이 스트라이프 형상인 경우, 제1 투명전극부(11aa, 13aa)는 방전셀(7R, 7G, 7B)의 중심에서 직선으로 형성되는 것이 바람직하고, 도 4 및 도 5에 도시된 바와 같이 M 전극(21)이 방전셀(7R, 7G, 7B)의 중심에서 원형인 경우 제1 투명전극부(11aa, 13aa)는 방전셀(7R, 7G, 7B)의 중심에서 오목하게 형성되는 것이 바람직하다.
도 3은 본 발명에 따른 플라즈마 디스플레이 패널의 제2 실시예의 부분 평면도이다.
이 제2 실시예는 그 전체적인 구성 및 작용 효과에 있어서 제1 실시예의 그것과 유사 내지 동일하므로 이에 대하여 전체적이고 구체적인 설명을 생략하고 제1 실시예와 다른 부분에 대해서 설명한다.
제2 실시예에서, 제1 투명전극부(11aa, 13aa)는 방전셀(7R, 7G, 7B)의 중심부에서 제2 투명전극부(11ab, 13ab)에 연결되고, 이 제2 투명전극부(11ab, 13ab)는 어드레스전극(15)의 신장 방향(y 축 방향)과 교차하는 방향(x 축 방향)으로 방전셀(7R, 7G, 7B)의 외곽에 형성되는 제2 횡부(11af)에 연결된다.
상기 제1 투명전극부(11aa, 13aa)는 어드레스전극(15) 신장 방향(y 축 방향)과 교차하는 방향(x 축 방향)으로 장측을 가지는 4각형으로 형성되고, 제2 투명전극부(11ab, 13ab)는 이 제1 투명전극부(11aa, 13aa)의 중심에서 어드레스전극(15) 신장 방향(y 축 방향)으로 장측을 가지는 4각형으로 형성된다.
제2 실시예는 이 제2 투명전극부(11ab, 13ab)의 폭(W2)을 어드레스전극(15)의 폭(W3)보다 좁게 형성하여 양자 사이에 형성되는 대응 면적을 저감시키게 된다. 이 제2 투명전극부(11ab, 13ab)의 좁아진 폭(W2)은 유지방전시 방전전류를 저감시키고 이로 인하여 소비 전력을 저감시키게 된다.
도 4는 본 발명에 따른 플라즈마 디스플레이 패널의 제3 실시예의 부분 평면도이다.
이 제3 실시예는 그 전체적인 구성 및 작용 효과에서 제1 실시예와 유사 내지 동일하므로 이에 대하여 전체적이고 구체적인 설명을 생략하고 제1 실시예와 다른 부분에 대해서 설명한다.
상기 제1 투명전극부(11aa, 13aa)는 어드레스전극(15) 신장 방향(y 축 방향)과 교차하는 방향(x 축 방향)으로 장측을 가지는 구조로 형성되고, 제2 투명전극부(11ab, 13ab)는 이 제1 투명전극부(11aa, 13aa)의 중심에서 방전셀(7R, 7G, 7B)의 외곽으로 가면서 좁아지고 이어서 어드레스전극(15) 신장 방향(y 축 방향)으로 장측을 가지는 구조로 형성된다.
이 제2 투명전극부(11ab, 13ab)의 폭(W2)은 어드레스전극(15)의 폭(W3)보다 좁게 형성되어 양자 사이에 형성되는 대응 면적을 저감시켜 소비 전력을 저감시키게 된다.
이에 더하여, 제2 투명전극부(11ab, 13ab)와 연결되는 제2 횡부(11af, 13af)는 이에 대응하는 격벽(5), 즉 제2 격벽부재(5b)의 폭(W4)보다 좁은 폭(W5)으로 형성된다. 이와 같이 좁은 폭(W5)으로 형성되는 제2 횡부(11af, 13af)는 유지방전시 방전전류를 저감시키고 이로 인하여 소비 전력을 저감시키게 된다.
도 5는 본 발명에 따른 플라즈마 디스플레이 패널의 제4 실시예의 부분 평면 도이다.
이 제4 실시예는 그 전체적인 구성 및 작용 효과에서 제1 실시예와 유사 내지 동일하므로 이에 대하여 전체적이고 구체적인 설명을 생략하고 제1 실시예와 다른 부분에 대해서 설명한다.
상기 제1 투명전극부(11aa, 13aa)는 어드레스전극(15)의 신장 방향(y 축 방향)과 교차하는 방향(x 축 방향)으로 장측을 가지는 구조로 형성되고, 제2 투명전극부(11ab, 13ab)는 이 제1 투명전극부(11aa, 13aa)의 중심에서 방전셀(7R, 7G, 7B)의 외곽으로 가면서 좁아지는 구조로 형성된다.
이 제2 투명전극부(11ab, 13ab)는 어드레스전극(15)의 폭(W3)보다 좁은 폭(W2)으로 형성되는 부분을 가지므로 이 부분에서 양자 사이에 형성되는 대응 면적을 저감시켜 소비 전력을 저감시키게 된다.
이에 더하여, 상기 제2 투명전극부(11ab, 13ab)에 연결되는 제2 횡부(11af, 13af)는 개구(11ag, 13ag)를 구비한다. 이 개구(11ag, 13ag)는 제2 횡부(11af, 13af)의 신장 방향(x 축 방향)을 따라 간헐적으로 형성될 수도 있으나 어드레스전극(15)과의 대응 면적(A)을 최소화하기 위하여 연속하여 형성되는 것이 바람직하다. 이와 같은 개구(11ag, 13ag)는 어드레스전극(15)과의 대응 면적(A)을 저감시켜, 유지방전시 방전전류를 저감시키고 이로 인하여 소비 전력을 저감시키게 된다.
상기와 같이 투명전극(11aa, 13a)에 구비되는 제2 투명전극부(11ab, 13ab)의 폭(W2), 제2 횡부(11af, 13af)의 폭(W5), 및 이에 형성되는 개구(11ag, 13ag) 등은 투명전극(11a, 13a)과 어드레스전극(15)과의 대응 면적(A)을 저감시켜, 상기한 케 패시턴스(C)를 저감시키게 된다.
이상을 통해 본 발명의 바람직한 실시예에 대하여 설명하였지만, 본 발명은 이에 한정되는 것이 아니고 특허청구범위와 발명의 상세한 설명 및 첨부한 도면의 범위 안에서 여러 가지로 변형하여 실시하는 것이 가능하고 이 또한 본 발명의 범위에 속하는 것은 당연하다.
이상 설명한 바와 같이 본 발명에 따른 플라즈마 디스플레이 패널에 의하면, 방전셀에 대응하는 방전유지전극의 투명전극을 어드레스전극에 대하여 전면(全面)으로 대응하는 제1 투명전극부와 어드레스전극의 일부분(一部分)에 대응하는 제2 투명전극부로 구성함으로써, 이 제2 투명전극부에 의하여 어드레스전극과 투명전극 사이에서 대응 면적을 작게 하여 이들 사이의 케패시턴스를 저감시켜, 방전유지전극에서의 방전전류 및 소비 전력을 저감시키면서 효율을 향상시키는 효과가 있다.

Claims (23)

  1. 서로 대향 배치되는 전면기판과 배면기판;
    상기 전면기판 상에 신장 형성되는 방전유지전극들;
    상기 방전유지전극들과 교차하는 방향으로 배면기판 상에 신장 형성되는 어드레스전극들;
    상기 전면기판과 배면기판 사이의 공간에 배치되어 복수의 방전셀들을 독립적인 구조로 형성하면서 상기 어드레스전극 신장 방향으로 인접한 방전셀들 사이에 독립적인 공간을 두어 셀 구조의 비방전 영역을 형성하는 격벽들; 및
    상기 각 방전셀 내에 형성되는 형광체층;
    을 포함하고,
    상기 방전유지전극들은 어드레스전극 신장 방향과 교차하여 방전셀들에 형성되는 투명전극들을 포함하며,
    상기 투명전극들은 어드레스전극의 전면(全面)에 대응하는 제1 투명전극부와 이 제1 투명전극부에 연결되어 상기 어드레스전극의 일부분(一部分)에 대응하는 제2 투명전극부를 포함하고,
    상기 방전유지전극은 상기 어드레스전극 신장 방향으로 이웃하는 방전셀들에 걸쳐 형성되며,
    상기 상전셀은 상기 제2 투명전극부에 대응하도록 상기 어드레스전극의 신장 방향으로 위치하는 양쪽으로 가면서 좁아지는 구조로 형성되는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 방전유지전극은 제1 전극과 제2 전극을 포함하는 플라즈마 디스플레이 패널.
  3. 제 2 항에 있어서,
    상기 제1 전극과 제2 전극 사이의 방전셀 중심부에는 어드레스전극과 교차하는 방향으로 신장 형성되는 제3 전극을 포함하는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 방전셀은 어드레스전극의 신장 방향 양쪽 끝단부에서 사다리꼴로 형성되는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 투명전극들은 방전셀의 양측에서 중심을 향하여 돌출 형성되는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 투명전극의 어드레스전극 신장 방향 양측에는 어드레스전극과 교차하는 방향으로 형성되는 버스전극이 구비되는 플라즈마 디스플레이 패널.
  7. 제 1 항에 있어서,
    상기 제1 투명전극부는 방전셀의 중심부에 배치되고, 상기 제2 투명전극부는 제1 투명전극부에 연결되어 어드레스전극 신장 방향에 대하여 방전셀의 양쪽 끝단에 배치되는 플라즈마 디스플레이 패널.
  8. 제 1 항에 있어서,
    상기 제1 투명전극부는 방전셀의 중심에 구비되는 제3 전극의 형상에 대응하는 구조로 형성되는 플라즈마 디스플레이 패널.
  9. 제 8 항에 있어서,
    상기 제3 전극은 스트라이프 형상이고, 상기 제1 투명전극부는 방전셀의 중심에서 직선으로 형성되는 플라즈마 디스플레이 패널.
  10. 제 8 항에 있어서,
    상기 제3 전극은 방전셀의 중심에서 원형이고, 상기 제1 투명전극부는 방전셀의 중심에서 오목하게 형성되는 플라즈마 디스플레이 패널.
  11. 제 1 항에 있어서,
    상기 제1 투명전극부는 제2 투명전극부의 면적보다 넓은 면적으로 형성되는 플라즈마 디스플레이 패널.
  12. 제 1 항에 있어서,
    상기 제1 투명전극부와 제2 투명전극부는 어드레스전극의 폭 방향에 대하여 제1 투명전극부의 폭이 제2 투명전극부의 폭 보다 넓게 형성되는 플라즈마 디스플레이 패널.
  13. 제 1 항에 있어서,
    상기 제1 투명전극부는 어드레스전극의 폭 보다 넓게 형성되고, 상기 제2 투명전극부는 어드레스전극의 폭 보다 좁게 형성되는 부분을 가지는 플라즈마 디스플레이 패널.
  14. 제 1 항에 있어서,
    상기 제1 투명전극부는 방전셀의 중심부에서 어드레스전극의 신장 방향과 교차하는 방향으로 형성되는 제1 횡부(橫部)에 연결되고, 이 제1 횡부는 방전셀의 외곽 양측에서 어드레스전극의 신장 방향으로 형성되는 제1, 제2 종부(縱部)에 연결되며, 이 제1, 제2 종부는 어드레스전극의 신장 방향과 교차하는 방향으로 방전셀의 외곽에 형성되는 제2 횡부에 연결되는 플라즈마 디스플레이 패널.
  15. 제 14 항에 있어서,
    상기 제1 종부 및 제2 종부는 어드레스전극 신장 방향으로 형성되는 방전셀의 양측 격벽 상에 대응하여 배치되는 플라즈마 디스플레이 패널.
  16. 제 14 항에 있어서,
    상기 제1 투명전극부는 4각형으로 형성되고, 상기 제2 투명전극부는 이 제1 투명전극부에 연결되는 3각형으로 형성되는 플라즈마 디스플레이 패널.
  17. 제 1 항에 있어서,
    상기 제1 투명전극부는 방전셀의 중심부에서 제2 투명전극부에 연결되고, 이 제2 투명전극부는 어드레스전극의 신장 방향과 교차하는 방향으로 방전셀의 외곽에 형성되는 제2 횡부에 연결되는 플라즈마 디스플레이 패널.
  18. 제 17 항에 있어서,
    상기 제1 투명전극부는 어드레스전극 신장 방향과 교차하는 방향으로 장측(長側)을 가지는 4각형으로 형성되고, 제2 투명전극부는 이 제1 투명전극부의 중심에서 어드레스전극 신장 방향으로 장측을 가지는 4각형으로 형성되는 플라즈마 디스플레이 패널.
  19. 제 1 항에 있어서,
    상기 제1 투명전극부는 어드레스전극 신장 방향과 교차하는 방향으로 장측을 가지는 구조로 형성되고, 제2 투명전극부는 이 제1 투명전극부의 중심에서 방전셀의 외곽으로 가면서 좁아지고 다시 어드레스전극 신장 방향으로 장측을 가지는 구조로 형성되는 플라즈마 디스플레이 패널.
  20. 제 19 항에 있어서,
    상기 제2 횡부는 이에 대응하는 격벽의 폭보다 좁은 폭으로 형성되는 플라즈마 디스플레이 패널.
  21. 제 1 항에 있어서,
    상기 제1 투명전극부는 어드레스전극 신장 방향과 교차하는 방향으로 장측을 가지는 구조로 형성되고, 제2 투명전극부는 이 제1 투명전극부의 중심에서 방전셀의 외곽으로 가면서 좁아지는 구조로 형성되는 플라즈마 디스플레이 패널.
  22. 제 21 항에 있어서,
    상기 제2 횡부는 개구(開口)를 형성하는 플라즈마 디스플레이 패널.
  23. 제 12 항에 있어서,
    상기 개구는 제2 횡부의 신장 방향으로 연속하여 형성되는 플라즈마 디스플레이 패널.
KR1020040038935A 2004-05-31 2004-05-31 플라즈마 디스플레이 패널 KR100599688B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040038935A KR100599688B1 (ko) 2004-05-31 2004-05-31 플라즈마 디스플레이 패널

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040038935A KR100599688B1 (ko) 2004-05-31 2004-05-31 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050113820A KR20050113820A (ko) 2005-12-05
KR100599688B1 true KR100599688B1 (ko) 2006-07-13

Family

ID=37288273

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040038935A KR100599688B1 (ko) 2004-05-31 2004-05-31 플라즈마 디스플레이 패널

Country Status (1)

Country Link
KR (1) KR100599688B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003303548A (ja) 2002-04-11 2003-10-24 Sony Corp プラズマ表示装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003303548A (ja) 2002-04-11 2003-10-24 Sony Corp プラズマ表示装置

Also Published As

Publication number Publication date
KR20050113820A (ko) 2005-12-05

Similar Documents

Publication Publication Date Title
KR100739048B1 (ko) 플라즈마 디스플레이 패널 및 그 제조 방법
KR100578878B1 (ko) 플라즈마 디스플레이 패널
KR100615304B1 (ko) 플라즈마 디스플레이 패널
KR20070097703A (ko) 플라즈마 디스플레이 패널
US7449836B2 (en) Plasma display panel (pdp) having first, second, third and address electrodes
KR100578881B1 (ko) 플라즈마 디스플레이 패널
KR100589393B1 (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
JP4325807B2 (ja) プラズマディスプレイパネル
KR100599688B1 (ko) 플라즈마 디스플레이 패널
KR100667926B1 (ko) 플라즈마 디스플레이 패널
KR100552012B1 (ko) 점화전극을 갖는 플라즈마 디스플레이 패널
KR100560543B1 (ko) 플라즈마 디스플레이 패널
KR100590037B1 (ko) 플라즈마 디스플레이 패널
KR100536213B1 (ko) 점화전극을 갖는 플라즈마 디스플레이 패널
KR100590056B1 (ko) 플라즈마 디스플레이 패널
KR100590076B1 (ko) 플라즈마 디스플레이 패널
KR100590079B1 (ko) 플라즈마 디스플레이 패널
KR100551056B1 (ko) 플라즈마 디스플레이 패널
KR100599779B1 (ko) 플라즈마 디스플레이 패널
KR20050119775A (ko) 플라즈마 디스플레이 패널 및 그 구동회로장치
KR100550994B1 (ko) 플라즈마 디스플레이 패널
KR100589348B1 (ko) 플라즈마 디스플레이 패널
KR100536256B1 (ko) 플라즈마 디스플레이 패널
KR20050117015A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee