KR20010059546A - 반도체 소자의 비트라인 콘택 형성방법 - Google Patents

반도체 소자의 비트라인 콘택 형성방법 Download PDF

Info

Publication number
KR20010059546A
KR20010059546A KR1019990067063A KR19990067063A KR20010059546A KR 20010059546 A KR20010059546 A KR 20010059546A KR 1019990067063 A KR1019990067063 A KR 1019990067063A KR 19990067063 A KR19990067063 A KR 19990067063A KR 20010059546 A KR20010059546 A KR 20010059546A
Authority
KR
South Korea
Prior art keywords
bit line
forming
oxide layer
line contact
etching
Prior art date
Application number
KR1019990067063A
Other languages
English (en)
Other versions
KR100431821B1 (ko
Inventor
장헌용
장수익
Original Assignee
박종섭
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박종섭, 주식회사 하이닉스반도체 filed Critical 박종섭
Priority to KR10-1999-0067063A priority Critical patent/KR100431821B1/ko
Publication of KR20010059546A publication Critical patent/KR20010059546A/ko
Application granted granted Critical
Publication of KR100431821B1 publication Critical patent/KR100431821B1/ko

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/48Data lines or contacts therefor
    • H10B12/485Bit line contacts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823475MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type interconnection or wiring or contact manufacturing related aspects
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

본 발명은 반도체 소자의 비트라인 콘택 형성방법에 관한 것으로, 셀 지역의 랜딩 플러그 폴리 위와 페리 지역의 액티브를 동시에 오픈하고, 워드라인 위를 따로 오픈하여 가능한 정션 손실을 줄여 트랜지스터의 동작 특성을 향상시킬 수 있는 방법에 관한 기술이다.

Description

반도체 소자의 비트라인 콘택 형성방법{Method for forming bitline contact of semiconductor device}
본 발명은 반도체 소자의 비트라인 콘택 형성방법에 관한 것으로, 특히 워드라인위의 비트라인 콘택과 셀 및 페리 지역의 비트라인 콘택을 달리 형성하는 것에 의해 정션 손실을 줄여 반도체 소자의 제조공정 수율 및 신뢰성 향상을 도모할 수 있는 반도체 소자의 비트라인 콘택 형성방법에 관한 것이다.
종래에는 폴리 비트라인을 사용함으로 인해 셀 지역에는 비트라인 콘택을 오픈하였고, 페리 지역의 PMOS 에는 비트라인 콘택을 오픈할 수 없으므로 메탈 콘택을 오픈하여 트랜지스터가 동작되도록 하였다.
페리 지역에 비트라인 콘택이 랜딩 플러그 폴리(Landing Plug Poly) 위에 오픈되면서 저항과 캐패시턴스가 트랜지스터의 동작특성을 나쁘게 하였다.
상기한 문제들로 인해 메탈 비트라인 콘택을 액티브 영역의 위에 직접적 오픈하는 방법이 적용되었다. 즉, 셀 지역의 랜딩 플러그 폴리 위에 비트라인 콘택을 오픈하고 페리 지역의 워드라인 위와 액티브 위에 또 하나의 비트라인 콘택을 오픈하는 방법을 적용하였다.
상기와 같이 액티브와 워드라인 위를 동시에 오픈하므로 워드라인 하드 마스크와 액티브 위의 산화막의 식각률이 다르므로 정션 손실(junction loss)이 200∼300Å 정도 되어 트랜지스터의 동작 특성을 떨어 뜨리게 되는 문제점이 있다.
또한 메탈 비트라인이 적용되면서 비트라인 콘택 마스크를 두 번 사용하게 되었고, 셀 지역에 먼저 비트라인 콘택을 오픈 하였고, 페리 지역은 워드라인과 액티브 위에 또 다른 마스크를 사용하여 비트라인 콘택을 오픈 하였다.
그러나 페리 지역에 워드라인 위의 하드 마스크 질화막과 액티브 지역의 산화막의 식각률이 다르므로 정션 손실이 일어 나면서 트랜지스터의 동작특성을 나쁘게 하였다.
따라서 본 발명은 상기한 종래의 문제점을 해결하기 위한 것으로, 본 발명의 목적은 셀 지역의 랜딩 플러그 폴리 위와 페리 지역의 액티브를 동시에 오픈하고, 워드라인 위를 따로 오픈하여 가능한 정션 손실을 줄여 트랜지스터의 동작 특성을향상시킬 수 있는 반도체 소자의 비트라인 콘택 형성방법을 제공함에 있다.
도 1 내지 도 8 은 본 발명의 방법에 따른 비트라인 콘택 형성공정 단계를 도시한 단면도
<도면의 주요 부분에 대한 부호의 설명>
1 : 워드라인 2 : 제1 산화막
3 : 랜딩 플러그 폴리 4 : 제2 산화막
5 : 제1 비트라인 콘택 마스크 6 : 비트라인
상기 목적을 달성하기 위한 본 발명의 반도체 소자의 비트라인 콘택 형성방법은,
반도체 기판상에 워드라인을 형성하고, 그 위에 제1 산화막을 형성하는 단계와;
상기 제1 산화막을 랜딩 플러그 폴리 마스크를 이용한 식각공정으로 식각하되 셀 지역의 산화막만을 식각하는 단계와;
전체 구조 상부에 랜딩 플러그 폴리를 증착한 후에 CMP 공정으로 상기 랜딩 플러그 폴리가 분리되도록 한 단계와;
전체 구조 상부에 제2 산화막을 일정 두께 형성하는 단계와;
상기 제2 산화막의 상부에 셀 지역과 페리 지역의 액티브 영역을 오픈하기 위한 제1 비트라인 콘택 마스크를 형성하는 단계와;
상기 제1 비트라인 콘택 마스크를 이용하여 하부의 제2 산화막을 식각함에 의해 셀 지역과 페리 지역의 액티브 위를 동시에 오픈 시키는 단계와;
제2 비트라인 콘택 마스크를 이용하여 상기 워드라인 위의 제2 산화막을 식각하여 워드라인 위를 오픈시키는 단계와;
전체 구조 상부에 비트라인을 증착한 후에 식각하는 단계를 포함하는 것을 특징으로 한다.
상기한 본 발명의 방법에서,
상기 제1 산화막의 증착 두께는 2000∼8000Å 로 하고,
상기 랜딩 플러그 폴리의 증착 두께는 500∼3000Å 로 하며,
상기 제2 산화막의 증착 두께는 500∼2000Å 로 하는 것을 특징으로 한다.
또한 상기 본 발명의 목적을 달성하기 위한 본 발명의 방법은,
반도체 기판상에 워드라인을 형성하고, 그 위에 제1 산화막을 형성하는 단계와;
상기 제1 산화막을 랜딩 플러그 폴리 마스크를 이용한 식각공정으로 식각하되 셀 지역의 산화막만을 식각하는 단계와;
전체 구조 상부에 랜딩 플러그 폴리를 증착한 후에 CMP 공정으로 상기 랜딩 플러그 폴리가 분리되도록 한 단계와;
전체 구조 상부에 제2 산화막을 일정 두께 형성하는 단계와;
상기 제2 산화막의 상부에 제2 비트라인 콘택 마스크를 형성한 후, 상기 제2 비트라인 콘택 마스크를 이용하여 상기 워드라인 위의 제2 산화막을 식각하여 워드라인 위를 오픈시키는 단계와;
상기 제2 산화막의 상부에 셀 지역과 페리 지역의 액티브 영역을 오픈하기 위한 제1 비트라인 콘택 마스크를 형성하는 단계와;
상기 제1 비트라인 콘택 마스크를 이용하여 하부의 제2 산화막을 식각함에 의해 셀 지역과 페리 지역의 액티브 위를 동시에 오픈 시키는 단계와;
전체 구조 상부에 비트라인을 증착한 후에 식각하는 단계를 포함하는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명의 적합한 실시예에 에 대해 상세히 설명하기로 한다.
도 1 내지 도 8 은 본 발명의 방법에 따른 비트라인 콘택 형성 공정단계를 도시한 단면도이다.
도 1 은 반도체 기판상에 워드라인(1)을 형성하고, 그 위에 제1 산화막(2)을 2000∼8000Å으로 증착한 상태의 단면도다.
도 2 는 상기 제1 산화막(2)의 상부에 랜딩 플러그 폴리 마스크(미도시)를 이용하여 상기 제1 산화막(2)을 식각한 상태의 단면도이다.
이때, 랜딩 플러그 폴리는 셀 지역에만 이용하므로 페리 지역은 오픈하지 않는다.
도 3 은 전체 구조 상부에 랜딩 플러그 폴리(3)를 증착한 후에 화학적 기계적 연마(Chemical Mechanical Polishing ; 이하 'CMP'라 함) 공정으로 상기 랜딩 플러그 폴 리가 분리되도록 한 상태의 단면도이다.
도 4 는 전체 구조 상부에 제2 산화막(4)을 500∼2000Å 정도로 증착한 상태의 단면도이다.
도 5 는 상기 제2 산화막(4)의 상부에 셀 지역과 페리 지역의 액티브 영역을 오픈하기 위한 제1 비트라인 콘택 마스크(5)를 형성한 상태의 단면도이다.
도 6 은 상기 제1 비트라인 콘택 마스크(5)를 이용하여 하부의 제2 산화막(4)을 식각함에 의해 셀 지역과 페리 지역의 액티브 위를 동시에 오픈 시킨 상태의 단면도이다.
도 7 은 제2 비트라인 콘택 마스크(미도시)를 이용하여 워드라인(1) 위의 제2 산화막(4)을 식각한 상태의 단면도이다.
도 8 은 전체 구조 상부에 비트라인을 증착한 후에 식각한 상태의 단면도이다.
한편, 상기한 본 발명의 공정 과정에서 상기 제1 비트라인 콘택 마스크와 제2 비트라인 콘택 마스크의 공정순서를 서로 바꾸어 진행할 수도 있다.
이상 상술한 바와 같은 본 발명의 방법, 즉 셀 지역의 랜딩 플러그 폴리 위와 페리 지역의 액티브를 동시에 오픈하고, 워드라인 위를 따로 오픈함으로써 가능한 정션 손실을 줄여 트랜지스터의 동작 특성을 향상시킬 수 있다.

Claims (8)

  1. 반도체 소자의 비트라인 콘택 형성방법에 있어서,
    반도체 기판상에 워드라인을 형성하고, 그 위에 제1 산화막을 형성하는 단계와;
    상기 제1 산화막을 랜딩 플러그 폴리 마스크를 이용한 식각공정으로 식각하되 셀 지역의 산화막만을 식각하는 단계와;
    전체 구조 상부에 랜딩 플러그 폴리를 증착한 후에 CMP 공정으로 상기 랜딩 플러그 폴리가 분리되도록 한 단계와;
    전체 구조 상부에 제2 산화막을 일정 두께 형성하는 단계와;
    상기 제2 산화막의 상부에 셀 지역과 페리 지역의 액티브 영역을 오픈하기 위한 제1 비트라인 콘택 마스크를 형성하는 단계와;
    상기 제1 비트라인 콘택 마스크를 이용하여 하부의 제2 산화막을 식각함에 의해 셀 지역과 페리 지역의 액티브 위를 동시에 오픈 시키는 단계와;
    제2 비트라인 콘택 마스크를 이용하여 상기 워드라인 위의 제2 산화막을 식각하여 워드라인 위를 오픈시키는 단계와;
    전체 구조 상부에 비트라인을 증착한 후에 식각하는 단계를 포함하는 반도체 소자의 비트라인 콘택 형성방법
  2. 제 1 항에 있어서,
    상기 제1 산화막의 증착 두께는 2000∼8000Å 로 하는 것을 특징으로 하는 반도체 소자의 비트라인 콘택 형성방법
  3. 제 1 항에 있어서,
    상기 랜딩 플러그 폴리의 증착 두께는 500∼3000Å 로 하는 것을 특징으로 하는 반도체 소자의 비트라인 콘택 형성방법
  4. 제 1 항에 있어서,
    상기 제2 산화막의 증착 두께는 500∼2000Å 로 하는 것을 특징으로 하는 반도체 소자의 비트라인 콘택 형성방법
  5. 반도체 소자의 비트라인 콘택 형성방법에 있어서,
    반도체 기판상에 워드라인을 형성하고, 그 위에 제1 산화막을 형성하는 단계와;
    상기 제1 산화막을 랜딩 플러그 폴리 마스크를 이용한 식각공정으로 식각하되 셀 지역의 산화막만을 식각하는 단계와;
    전체 구조 상부에 랜딩 플러그 폴리를 증착한 후에 CMP 공정으로 상기 랜딩 플러그 폴리가 분리되도록 한 단계와;
    전체 구조 상부에 제2 산화막을 일정 두께 형성하는 단계와;
    상기 제2 산화막의 상부에 제2 비트라인 콘택 마스크를 형성한 후, 상기 제2비트라인 콘택 마스크를 이용하여 상기 워드라인 위의 제2 산화막을 식각하여 워드라인 위를 오픈시키는 단계와;
    상기 제2 산화막의 상부에 셀 지역과 페리 지역의 액티브 영역을 오픈하기 위한 제1 비트라인 콘택 마스크를 형성하는 단계와;
    상기 제1 비트라인 콘택 마스크를 이용하여 하부의 제2 산화막을 식각함에 의해 셀 지역과 페리 지역의 액티브 위를 동시에 오픈 시키는 단계와;
    전체 구조 상부에 비트라인을 증착한 후에 식각하는 단계를 포함하는 반도체 소자의 비트라인 콘택 형성방법
  6. 제 5 항에 있어서,
    상기 제1 산화막의 증착 두께는 2000∼8000Å 로 하는 것을 특징으로 하는 반도체 소자의 비트라인 콘택 형성방법
  7. 제 5 항에 있어서,
    상기 랜딩 플러그 폴리의 증착 두께는 500∼3000Å 로 하는 것을 특징으로 하는 반도체 소자의 비트라인 콘택 형성방법
  8. 제 5 항에 있어서,
    상기 제2 산화막의 증착 두께는 500∼2000Å 로 하는 것을 특징으로 하는 반도체 소자의 비트라인 콘택 형성방법
KR10-1999-0067063A 1999-12-30 1999-12-30 반도체 소자의 비트라인 콘택 형성방법 KR100431821B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-1999-0067063A KR100431821B1 (ko) 1999-12-30 1999-12-30 반도체 소자의 비트라인 콘택 형성방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-1999-0067063A KR100431821B1 (ko) 1999-12-30 1999-12-30 반도체 소자의 비트라인 콘택 형성방법

Publications (2)

Publication Number Publication Date
KR20010059546A true KR20010059546A (ko) 2001-07-06
KR100431821B1 KR100431821B1 (ko) 2004-05-20

Family

ID=19634183

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-1999-0067063A KR100431821B1 (ko) 1999-12-30 1999-12-30 반도체 소자의 비트라인 콘택 형성방법

Country Status (1)

Country Link
KR (1) KR100431821B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040088301A (ko) * 2003-04-09 2004-10-16 주식회사 하이닉스반도체 비트라인 콘택플러그 형성방법

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100261329B1 (ko) * 1997-12-31 2000-09-01 김영환 반도체소자의 제조방법
KR100292943B1 (ko) * 1998-03-25 2001-09-17 윤종용 디램장치의제조방법
KR100578120B1 (ko) * 1999-09-13 2006-05-10 삼성전자주식회사 신뢰성 있는 비트라인 콘택 구조 및 이를 형성하는 방법
KR100341663B1 (ko) * 1999-09-27 2002-06-24 윤종용 사진공정이 감소된 반도체 장치의 비트라인 콘택홀을 형성하는 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040088301A (ko) * 2003-04-09 2004-10-16 주식회사 하이닉스반도체 비트라인 콘택플러그 형성방법

Also Published As

Publication number Publication date
KR100431821B1 (ko) 2004-05-20

Similar Documents

Publication Publication Date Title
KR100328810B1 (ko) 반도체 장치를 위한 콘택 구조 및 제조 방법
KR100721185B1 (ko) 반도체 소자의 비트라인 형성방법
KR100334572B1 (ko) 반도체 장치의 자기정렬 콘택 형성 방법
KR100471410B1 (ko) 반도체소자의 비트라인 콘택 형성방법
KR100431821B1 (ko) 반도체 소자의 비트라인 콘택 형성방법
KR100461335B1 (ko) 반도체 소자의 콘택 형성 방법
KR20040007949A (ko) 반도체 소자의 제조 방법
KR100333539B1 (ko) 반도체소자의미세콘택홀형성방법
US6188116B1 (en) Structure of a polysilicon plug
US6867095B2 (en) Method for the fabrication of a semiconductor device utilizing simultaneous formation of contact plugs
KR100400285B1 (ko) 반도체 소자의 제조방법
KR20000044673A (ko) 반도체 메모리소자의 제조방법
KR100505592B1 (ko) 셀캐패시터의제조방법
KR20010005109A (ko) 반도체 소자의 콘택 형성방법
KR20020055158A (ko) 반도체소자의 제조방법
KR20020051296A (ko) 폴리실리콘 슬러리를 이용한 폴리실리콘 플러그 형성방법
KR19980031005A (ko) 반도체장치의 제조방법
KR20020002880A (ko) 반도체 소자의 제조방법
KR20010073705A (ko) 선택적 에피텍셜 성장을 이용한 반도체 장치의 콘택 형성방법
JPH03191569A (ja) 半導体メモリの製造方法
KR20010059663A (ko) 반도체 소자의 제조방법
KR20050031524A (ko) 반도체 장치의 제조 방법
JPH09148436A (ja) 半導体装置及びその製造方法
KR20040002228A (ko) 반도체소자의 형성방법
KR20040059924A (ko) 디램 메모리 소자의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110429

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee