KR20010003999A - 고속 센스 증폭기 - Google Patents
고속 센스 증폭기 Download PDFInfo
- Publication number
- KR20010003999A KR20010003999A KR1019990024584A KR19990024584A KR20010003999A KR 20010003999 A KR20010003999 A KR 20010003999A KR 1019990024584 A KR1019990024584 A KR 1019990024584A KR 19990024584 A KR19990024584 A KR 19990024584A KR 20010003999 A KR20010003999 A KR 20010003999A
- Authority
- KR
- South Korea
- Prior art keywords
- amplifier
- signal
- sense amplifier
- voltage
- gate
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 claims description 13
- 238000000034 method Methods 0.000 claims 8
- 101100508744 Schizosaccharomyces pombe (strain 972 / ATCC 24843) sal3 gene Proteins 0.000 abstract description 18
- 230000003321 amplification Effects 0.000 description 17
- 238000003199 nucleic acid amplification method Methods 0.000 description 17
- 238000010586 diagram Methods 0.000 description 4
- 238000004088 simulation Methods 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 101150110971 CIN7 gene Proteins 0.000 description 1
- 101150110298 INV1 gene Proteins 0.000 description 1
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/062—Differential amplifiers of non-latching type, e.g. comparators, long-tailed pairs
-
- A—HUMAN NECESSITIES
- A01—AGRICULTURE; FORESTRY; ANIMAL HUSBANDRY; HUNTING; TRAPPING; FISHING
- A01K—ANIMAL HUSBANDRY; AVICULTURE; APICULTURE; PISCICULTURE; FISHING; REARING OR BREEDING ANIMALS, NOT OTHERWISE PROVIDED FOR; NEW BREEDS OF ANIMALS
- A01K61/00—Culture of aquatic animals
- A01K61/60—Floating cultivation devices, e.g. rafts or floating fish-farms
- A01K61/65—Connecting or mooring devices therefor
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F16—ENGINEERING ELEMENTS AND UNITS; GENERAL MEASURES FOR PRODUCING AND MAINTAINING EFFECTIVE FUNCTIONING OF MACHINES OR INSTALLATIONS; THERMAL INSULATION IN GENERAL
- F16L—PIPES; JOINTS OR FITTINGS FOR PIPES; SUPPORTS FOR PIPES, CABLES OR PROTECTIVE TUBING; MEANS FOR THERMAL INSULATION IN GENERAL
- F16L9/00—Rigid pipes
- F16L9/12—Rigid pipes of plastics with or without reinforcement
- F16L9/127—Rigid pipes of plastics with or without reinforcement the walls consisting of a single layer
- F16L9/128—Reinforced pipes
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/06—Sense amplifiers; Associated circuits, e.g. timing or triggering circuits
- G11C7/065—Differential amplifiers of latching type
Landscapes
- Life Sciences & Earth Sciences (AREA)
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Environmental Sciences (AREA)
- Mechanical Engineering (AREA)
- Marine Sciences & Fisheries (AREA)
- Zoology (AREA)
- Animal Husbandry (AREA)
- Biodiversity & Conservation Biology (AREA)
- Static Random-Access Memory (AREA)
- Dram (AREA)
- Read Only Memory (AREA)
Abstract
본 발명은 반도체 메모리 소자에 있어서 고전압 상태 및 저전압 상태에서 고속 동작이 가능한 고속 센스 증폭기에 관한 것이다.
본 발명은 전류 미러형 차동 증폭기와 NMOS 크로스 커플형 차동 증폭기를 병렬로 연결함으로써, 전원 전압이 기준 전압 이상인 고전압 상태와 전원 전압이 기준 전압 이하인 저전압 상태에서 모두 고속 동작이 가능한 센스 증폭기에 있어서, 입력되는 비트 신호를 감지 증폭하는 1차 증폭부; 제 1 감지 증폭기 인에이블 신호가 로우일 때 상기 1차 증폭부의 출력 신호를 등가화 시키는 등가화 수단; 고전압 상태에서 상기 1차 증폭 신호를 고속으로 감지 증폭하기 위한 고전압 감지 증폭부와 저전압 상태일 때 상기 1차 증폭 신호를 고속으로 감지 증폭하기 위한 저전압 감지 증폭부가 병렬로 연결된 2차 증폭부; 고전압 상태에서는 상기 고전압 감지 증폭부의 출력 신호를 제공하는 제 1 출력 수단과, 저전압 상태에서는 상기 저전압 감지 증폭부의 출력 신호를 제공하는 제 2 출력 수단으로 이루어진 출력부; 전원 전압 상태 신호를 발생하는 전압 발생부; 및, 상기 전압 발생부에서 발생되는 신호와 제 1 감지 증폭기 인에이블 신호를 이용하여 상기 저전압 감지 증폭부의 출력을 제어하는 저전압 출력 제어부를 포함한다.
Description
본 발명은 반도체 메모리 소자에 관한 것으로서, 전류 미러형 차동 증폭기와 NMOS 크로스 커플형 차동 증폭기를 병렬로 연결함으로써, 전원 전압이 기준 전압 이상인 고전압 상태와 전원 전압이 기준 전압 이하인 저전압 상태에서 모두 고속 동작이 가능한 센스 증폭기에 관한 것이다.
일반적으로 입력 전압의 크기에 따라 출력되는 전압을 증폭하기 위한 전류 미러형(Current Mirror Type) 센스 증폭기는 차동 증폭기(Differential Amplifier)로 구성되는데, 상기의 차동 증폭기는 PMOS 트랜지스터(P-channel Metal Oxide Semiconductor Transistor)와 NMOS 트랜지스터(N-channel Metal Oxide Semiconductor Transistor)로 이루어진다.
도 1은 종래의 전류 미러형 차동 증폭기를 도시한 것이다. 종래의 전류 미러형 차동 증폭기는 소오스(Source)에 전원(Vcc)이 각각 연결된 전류 미러형 제 1 및 제 2 PMOS 트랜지스터(P1, P2)와, 드레인(Drain)이 상기 제 1 및 제 2 PMOS 트랜지스터(P1, P2)의 드레인과 각각 연결된 제 1 및 제 2 NMOS 트랜지스터(N1, N2)로 이루어진다.
상기에서 제 1 PMOS 트랜지스터(P1)의 드레인과 제 2 PMOS 트랜지스터(P2)의 드레인에는 크기가 같은 전류가 흐르게 되어, 제 1 및 제 2 NMOS 트랜지스터(N1, N2)의 소오스가 연결된 제 1 노드(n1)에는 일정한 전류의 정전류(Constant Current: I)가 흐르게 된다.
그리고, 제 1 NMOS 트랜지스터(N1)와 제 2 NMOS 트랜지스터(N2)의 게이트에 인가되는 전압차(Vd)에 의해 출력 전압(Vout)이 정해지는데, 이 때는 입력 전압(Vd)과 제 2 PMOS 트랜지스터(P2)의 출력 저항(rp2) 및 제 2 NMOS 트랜지스터(N2)의 출력 저항(rn2)에 비례하여 출력 전압(Vout)이 나타나게 된다.
상기와 같은 전류 미러형 차동 증폭기를 구성 요소로 하는 종래의 전류 미러형 센스 증폭기를 도 2에 도시하였다. 도 2를 참조하면, 종래의 전류 미러형 센스 증폭기는 입력되는 비트 신호(b1b, b1)를 감지 증폭하는 1차 증폭부(100); 제 1 감지 증폭기 인에이블 신호(pse1)가 로우일 때 상기 1차 증폭부(100)의 출력 신호(sa1ob, sa1o)를 등가화 시키는 등가화 수단(30); 상기 1차 증폭부(100)에서 감지 증폭된 1차 증폭 신호(sa1ob, sa1o)를 다시 감지 증폭하는 2차 증폭부(200); 상기 2차 증폭부(200)에서 감지 증폭된 2차 증폭 신호(sa2ob, sa2o)를 출력하는 출력부(40)를 포함한다.
상기 1차 증폭부(100)는 비트 바 신호(b1b)와 비트 신호(b1)를 감지 증폭하기 위한 제 1 전류 미러형 감지 증폭부(10) 및 제 2 전류 미러형 감지 증폭부(20)를 포함한다. 상기 제 1 전류 미러형 감지 증폭부(10)는 비트 바 신호(b1b)와 비트 신호(b1)를 입력으로 하여 1 쌍의 1차 증폭 신호(sa1ob, sa1o) 중에서 반전 신호(sa1ob)를 출력하고, 제 2 전류 미러형 감지 증폭부(20)는 비트 신호(b1)와 비트 바 신호(b1b)를 입력으로 하여 1 쌍의 1차 증폭 신호(sa1ob, sa1o) 중에서 비반전 신호(sa1o)를 출력하는데, 상기 제 1 및 제 2 전류 미러형 감지 증폭부(10, 20)의 구성 및 동작은 도 1에 도시된 전류 미러형 차동 증폭기의 구성 및 동작과 동일하다.
다만, 상기 제 1 전류 미러형 감지 증폭부(10)에서 NMOS 트랜지스터(N1, N2)의 소오스는 제 3 NMOS 트랜지스터(N3)를 통하여 접지 전원이 연결되고, 제 2 전류 미러형 감지 증폭부(20)에서 NMOS 트랜지스터(N4, N5)의 소오스는 제 6 NMOS 트랜지스터(N6)를 통하여 접지 전원이 연결된다. 제 1 감지 증폭기 인에이블 신호(pse1)가 상기 제 3 및 제 6 NMOS 트랜지스터(N3, N6)의 게이트에 인가되어 상기 제 1 감지 증폭기 인에이블 신호(pse1)가 하이 상태로 인가되는 경우에만 감지 증폭 동작을 수행하게 된다.
상기 등가화 수단(30)은 상기 제 1 전류 미러형 감지 증폭부(10)의 출력 신호(sa10b)와 제 2 전류 미러형 감지 증폭부(20)의 출력 신호(sa1o)가 PMOS 트랜지스터(P7)를 통하여 연결되고, 소오스에 전원이 인가되는 PMOS 트랜지스터(P5, P6)가 상기 출력 신호(sa1ob, sa1o)에 각각 연결되는데, 상기 제 5 내지 제 7 PMOS 트랜지스터(P5, P6, P7)의 게이트에는 제 1 감지 증폭기 인에이블 신호(pse1)가 인가된다. 상기에서, 제 1 감지 증폭기 인에이블 신호(pse1)가 하이(High) 상태로 인가될 때는 상기 제 5 내지 제 7 PMOS 트랜지스터(P5, P6, P7)가 턴-오프(Turn-Off)되어 제 1 및 제 2 전류 미러형 감지 증폭부(10, 20)의 출력 신호인 1차 증폭 신호(sa1ob, sa1o)를 정상적으로 2차 증폭부(200)로 전달한다. 반면에, 제 1 감지 증폭기 인에이블 신호(pse1)가 로우(Low) 상태로 인가될 때는 상기 제 5 내지 제 7 PMOS 트랜지스터(P5, P6, P7)가 턴-온(Turn-On)되어 상기 1차 증폭 신호(sa1ob, sa1o)를 등가화(Equalize)시킴으로써 2차 증폭부(200)는 감지 증폭 동작을 수행하지 않게 된다.
상기 2차 증폭부(200)는 1차 증폭부(100)에서 감지 증폭된 신호(sa1ob, sa1o)를 입력 신호로 하여 2차 증폭 신호(sa2ob)를 발생하는 부분으로 구성 및 동작은 도 1에 도시된 상기 전류 미러형 차동 증폭기 구성 및 동작과 동일하다. 다만, NMOS 트랜지스터(N7, N8)의 소오스는 제 2 감지 증폭기 인에이블 신호(pse2)를 게이트의 입력으로 하는 NMOS 트랜지스터(N9)를 통하여 접지 전원에 연결된다. 따라서, 상기 제 2 감지 증폭기 인에이블 신호(pse2)가 하이 상태로 인가되는 경우에만 감지 증폭 동작을 수행하게 된다.
상기 출력부(40)는 2차 증폭부(200)의 출력 신호(sa2ob)를 그대로 출력하는 단자와 상기 출력 신호(sa2ob)를 반전시켜서 출력하기 위한 인버터(IN1)로 구성된다.
제 1 감지 증폭기 인에이블 신호(pse1)가 하이 상태로 인가되면, 상기 등가화 수단(30)는 PMOS 트랜지스터(P5, P6, P7)가 모두 턴-오프 되어 있고, 상기 1차 증폭부(100)는 입력 신호(b1b, b1)를 1차로 감지 증폭한 신호(sa1ob, sa1o)를 출력한다. 2차 증폭부(200)는 상기 1차 증폭 신호(sa1ob, sa1b)를 다시 감지 증폭한 2차 증폭 신호(sa2ob)를 발생하여 출력부(40)에서는 상기 2차 증폭 신호(sa2ob)와 반전된 2차 증폭 신호(sa2o)를 출력한다.
그러나, 종래의 전류 미러형 센스 증폭기에 있어서, 전원 전압이 기준 전압 이하인 저전압 상태로 인가되면 상기 전류 미러형 센스 증폭기는 입력 신호의 변화에 따라 출력 신호가 제대로 따라가지 못하고 동작 속도가 저하되는 단점이 있다.
본 발명은 상기한 바와 같은 문제점을 해결하기 위한 것으로써, 전류 미러형 차동 증폭기와 NMOS 크로스 커플(Cross Couple)형 차동 증폭기를 병렬로 연결함으로써, 전원 전압이 기준 전압 이상인 고전압 상태와 전원 전압이 기준 전압 이하인 저전압 상태에서 모두 고속 동작이 가능한 고속 센스 증폭기를 제공하는 것을 그 목적으로 한다.
도 1은 종래의 전류 미러형 차동 증폭기 회로도,
도 2는 종래의 전류 미러형 센스 증폭기 회로도,
도 3은 본 발명의 실시예에 따른 반도체 메모리 소자의 고속 센스 증폭기,
도 4는 전원 전압이 1.3 볼트의 저전압 상태일 때, 종래의 센스 증폭기에 있어서 입력 신호의 변화에 대한 출력 신호의 시뮬레이션 결과를 도시한 도면,
도 5는 전원 전압이 1.3 볼트의 저전압 상태일 때, 본 발명의 고속 센스 증폭기에 있어서 입력 신호의 변화에 대한 출력 신호의 시뮬레이션 결과를 도시한 도면,
(도면의 주요 부분에 대한 부호의 명칭)
300, 400: 증폭부 500: 출력부
10, 20: 전류 미러형 감지 증폭부 30: 등가화 수단
50: 저전압 감지 증폭부 60: 고전압 감지 증폭부
80: 전압 발생부 90: 저전압 출력 제어부
P1, ... , P11: PMOS 트랜지스터 N1, ... , N15: NMOS 트랜지스터
T1, T2: 전달 게이트 NA: NAND 게이트
NOR: NOR 게이트 IN1, IN2: 인버터
상기한 본 발명의 목적을 달성하기 위하여, 본 발명은 전류 미러형 차동 증폭기와 NMOS 크로스 커플형 차동 증폭기를 병렬로 연결함으로써, 전원 전압이 기준 전압 이상인 고전압 상태와 전원 전압이 기준 전압 이하인 저전압 상태에서 모두 고속 동작이 가능한 센스 증폭기에 있어서, 입력되는 비트 신호를 감지 증폭하는 1차 증폭부; 제 1 감지 증폭기 인에이블 신호가 로우일 때 상기 1차 증폭부의 출력 신호를 등가화 시키는 등가화 수단; 고전압 상태에서 상기 1차 증폭 신호를 고속으로 감지 증폭하기 위한 고전압 감지 증폭부와 저전압 상태일 때 상기 1차 증폭 신호를 고속으로 감지 증폭하기 위한 저전압 감지 증폭부가 병렬로 연결된 2차 증폭부; 고전압 상태일 때는 상기 고전압 감지 증폭부의 출력 신호를 제공하는 제 1 출력 수단과, 저전압 상태일 때는 상기 저전압 감지 증폭부의 출력 신호를 제공하는 제 2 출력 수단으로 이루어진 출력부; 전원 전압 상태 신호를 발생하는 전압 발생부; 및, 상기 전압 발생부에서 발생되는 신호와 제 1 감지 증폭기 인에이블 신호를 이용하여 상기 저전압 감지 증폭부의 출력을 제어하는 저전압 출력 제어부로 이루어지는 것을 특징으로 한다.
상기 2차 증폭부의 고전압 감지 증폭부는 전류 미러형 차동 증폭기로 이루어지는 것을 특징으로 한다.
상기 2차 증폭부의 저전압 감지 증폭부는 NMOS 크로스 커플형 차동 증폭기로 이루어지는 것을 특징으로 한다.
상기 제 2 출력 수단은 제 1 및 제 2 전달 게이트(Transmission Gate)로 구성되어 전원 전압이 기준 전압 이하인 저전압 상태에서 상기 제 1 및 제 2 전달 게이트를 턴-온시켜서 저전압 감지 증폭부의 출력 신호를 제공하는 것을 특징으로 한다.
상기 전압 발생부는 전원 전압이 기준 전압 이상인 고전압 상태에서는 로우 상태의 신호를 출력하고, 전원 전압이 기준 전압 이하인 저전압 상태에서는 하이 상태의 신호를 출력하는 것을 특징으로 한다.
상기 저전압 출력 제어부는 전압 발생부에서 제공되는 신호와 제 1 감지 증폭기 인에이블 신호를 입력으로 하여, 전원 전압이 기준 전압 이하인 저전압 상태일 때만 상기 제 2 출력 수단의 전달 게이트를 턴-온시키기 위한 신호를 제공하는 것을 특징으로 한다.
이하, 첨부한 도면에 의거하여 본 발명의 바람직한 실시예를 자세히 설명하도록 한다.
도 3은 본 발명의 실시예에 따른 반도체 메모리 소자의 센스 증폭기를 도시한 것이다. 도 3을 참조하면, 본 발명의 실시예에 따른 고속 센스 증폭기는 입력되는 비트 신호(b1b, b1)를 감지 증폭하는 1차 증폭부(300); 제 1 감지 증폭기 인에이블 신호(pse1)가 로우일 때 상기 1차 증폭부(300)의 출력 신호를 등가화시키는 등가화 수단(30); 고전압 상태에서 상기 1차 증폭 신호(sb1ob, sb1o)를 고속으로 감지 증폭하기 위한 고전압 감지 증폭부(60)와 저전압 상태일 때 상기 1차 증폭 신호(sb1ob, sb1o)를 고속으로 감지 증폭하기 위한 저전압 감지 증폭부(50)가 병렬로 연결된 2차 증폭부(400); 고전압 상태일 때는 상기 고전압 감지 증폭부(60)의 출력 신호(sb2ob, sb2o)를 제공하는 제 1 출력 수단(40)과, 저전압 상태일 때는 상기 저전압 감지 증폭부(50)의 출력 신호(sb2ob, sb2o)를 제공하는 제 2 출력 수단(70)으로 이루어진 출력부(500); 전원 전압 상태 신호(Vg_out)를 발생하는 전압 발생부(80); 및, 상기 전압 발생부(80)에서 발생되는 신호(Vg_out)와 제 1 감지 증폭기 인에이블 신호(pse1, pse1b)를 이용하여 상기 저전압 감지 증폭부(50)의 출력을 제어하는 저전압 출력 제어부(90)로 이루어지는 것을 특징으로 한다.
상기 1차 증폭부(300)와 등가화 수단(30)의 구성 및 동작은 도 2에서 도시된 종래의 전류 미러형 센스 증폭기의 1차 증폭부(100)와 등가화 수단(30)의 구성 및 동작과 동일하다.
상기 고전압 감지 증폭부(60)는 1차 증폭부(300)에서 감지 증폭된 신호(sb1ob, sb1o)를 입력 신호로 하여 2차 증폭 신호(sb2ob)를 발생하는 부분으로 구성 및 동작은 도 1에서 도시된 전류 미러형 차동 증폭기 구성 및 동작과 동일하다. 다만, NMOS 트랜지스터(N7, N8)의 소오스는 제 2 감지 증폭기 인에이블 신호(pse2)를 게이트의 입력으로 하는 NMOS 트랜지스터(N9)를 통하여 접지 전원에 연결된다. 따라서, 상기 제 2 감지 증폭기 인에이블 신호(pse2)가 하이 상태로 인가되는 경우에만 감지 증폭 동작을 수행하게 된다.
상기 저전압 감지 증폭부(50)는 도 1에서 도시된 차동 증폭기의 PMOS 트랜지스터(P1, P2)를 NMOS 트랜지스터(N10, N11)로 대체한 형태로서, 상기 NMOS 트랜지스터(N10, N11)의 게이트가 각각 마주보고 있는 NMOS 트랜지스터(N11, N10)의 드레인으로 연결되고 동작을 제어하기 위한 NMOS 트랜지스터(N14)의 게이트에는 제 2 감지 증폭기 인에이블 신호(pse2)가 인가된다. 이 때, 제 2 감지 증폭기 인에이블 신호(pse2)가 하이의 상태인 경우에만, 1차 증폭부(300)의 출력 신호(sb1ob, sb1o)를 감지 증폭하게 된다.
상기 제 1 출력 수단(40)은 고전압 감지 증폭부(60)의 출력 신호(sb2ob)를 반전시키기 위한 인버터(INV1)를 포함하고, 상기 고전압 감지 증폭부(60)의 출력 신호(sb2ob)와 상기 출력 신호(sb2ob)를 반전시킨 신호(sb2o)를 제공한다.
상기 제 2 출력 수단(70)은 제 1 및 제 2 전달 게이트(T1, T2)로 이루어져서 전원 전압이 기준 전압 이하인 저전압 상태에서만 상기 저전압 감지 증폭부(50)의 출력 신호(net4, net3)를 전달한다. 상기 제 2 출력 수단(70)은 PMOS 트랜지스터(P10, P11)와 NMOS 트랜지스터(N14, N15)가 각각 병렬로 연결된 제 1 및 제 2 전달 게이트(T1, T2)가 직렬로 연결되어 있는데, 상기 제 1 및 제 2 전달 게이트(T1, T2)의 PMOS 트랜지스터(P10, P11)의 게이트가 서로 연결되고, 제 1 및 제 2 전달 게이트(T1, T2)의 NMOS 트랜지스터(N14, N15)의 게이트가 서로 연결되어 있다. 상기 제 1 전달 게이트(T1)는 저전압 감지 증폭부(50)의 제 10 NMOS 트랜지스터(N10)의 출력 신호(net4)를 2차 증폭부(400)의 출력 신호(sb2ob)로서 전달하고, 제 2 전달 게이트(T2)는 저전압 감지 증폭부(50)의 제 11 NMOS 트랜지스터(N11)의 출력 신호(net3)를 2차 증폭부(400)의 출력 신호(sb2o)로서 전달한다.
이 때, 상기 제 1 출력 수단(40)에서 제공되는 출력 신호(sb2ob, sb2o)와 제 2 출력 수단(70)에서 제공되는 출력 신호(sb2ob, sb2o)는 연결되어 있다.
상기 전압 발생부(80)는 전원 전압을 감지하여 상기 전원 전압이 기준 전압 이상일 때는 로우의 신호를 내보내고, 전원 전압이 기준 전압 이하일 때는 하이의 신호를 저전압 출력 제어부(90)로 제공한다.
상기 저전압 출력 제어부(90)는 전압 발생부(80)의 출력 신호(Vg_out) 및 제 1 감지 증폭기 인에이블 신호(pse1)을 입력으로 하는 NAND 게이트(NA)와 전압 발생부(80) 출력 신호(Vg_out)가 인버터(IN2)를 통해 반전된 신호(Vg_outb) 및 제 1 감지 증폭기 인에이블 신호(pse1)의 반전 신호(pse1b)를 입력으로 하는 NOR 게이트(NOR)로 이루어진다. 상기 NAND 게이트(NA)의 출력 신호(net1)는 상기 제 2 출력 수단(70)의 PMOS 트랜지스터(P10, 11)의 게이트에 인가되고, NOR 게이트(NOR)의 출력 신호(net2)는 상기 제 2 출력 수단(70)의 NMOS 트랜지스터(N14, N15)의 게이트에 인가된다. 저전압 출력 제어부(90)는 제 1 감지 증폭기 인에이블 신호(pse1)가 하이 상태인 동작 상태에서 전원 전압이 기준 전압 이하(Vg_out이 하이)인 경우에만 상기 출력 신호(net1, net2)가 각각 로우와 하이가 되어 상기 제 1 및 제 2 전달 게이트(T1, T2)를 턴-온시키게 된다.
본 발명의 고속 센스 증폭기는 제 1 감지 증폭기 인에이블 신호(pse1)가 하이 상태로 인가되는 동안에는 상기 등가와 수단(30)의 PMOS 트랜지스터(P5, P6, P7)가 모두 턴-온되어 상기 1차 증폭부(300)는 입력 신호(b1b, b1)의 감지 증폭 동작을 정상적으로 수행하고, 제 2 감지 증폭기 인에이블 신호(pse2)가 하이 상태로 인가되는 동안에는 상기 2차 증폭부(400)가 1차 증폭 신호(sb1ob, sb1o)의 감지 증폭 동작을 정상적으로 수행한다. 상기와 같이 1차 및 2차 증폭부(300, 400)가 정상적으로 동작되는 경우에 있어서, 전원 전압이 기준 전압 이상인 고전압 상태로 되면, 전압 발생부(80)에서는 출력 신호(Vg_out)가 로우 상태가 되고, 저전압 출력 제어부(90)에서는 출력 신호(net1, net2)가 각각 하이와 로우 상태가 되어 제 2 출력 수단(70)의 제 1 및 제 2 전달 게이트(T1, T2)를 턴-오프시킨다. 따라서, 저전압 감지 증폭부(50)의 출력 신호(net3, net4)는 차단되고, 고전압 감지 증폭부(60)의 출력 신호(sb2ob)가 제 1 출력 수단(40)을 통하여 출력된다.
한편, 1차 및 2차 증폭부(300, 400)가 정상적으로 증폭 동작을 수행하고 있는 경우에 있어서, 전원 전압이 기준 전압 이하인 저전압 상태로 되면, 전압 발생부(80)에서는 출력 신호(Vg_out)가 하이 상태로 되고, 저전압 출력 제어부(90)의 출력 신호(net1, net2)는 로우와 하이 상태가 되어 제 2 출력 수단(70)의 제 1 및 제 2 전달 게이트(T1, T2)를 턴-온시킨다. 결국, 제 2 출력 수단(70)은 저전압 상태에서 고속 동작이 이루어지는 저전압 감지 증폭부(50)의 출력 신호(net3, net4)를 출력부(500)를 통하여 출력하게 된다.
상기와 같이 전원 전압이 기준 전압 이상인 고전압 상태에서는 고전압 상태에서 고속 동작이 가능한 전류 미러형 차동 증폭기로 이루어진 고전압 감지 증폭부(60)의 출력 신호가 출력되고, 전원 전압이 기준 전압 이하인 저전압 상태에서는 저전압 상태에서 고속 동작이 가능한 NMOS 크로스 커플형 차동 증폭기로 이루어진 저전압 감지 증폭부(50)의 출력 신호가 출력됨으로써, 고전압과 저전압 상태에서 모두 고속 동작이 가능하다.
그러나, 제 1 감지 증폭기 인에이블 신호(pse1)가 로우 상태로 인가되는 경우에 1차 증폭부(300)의 제 1 및 제 2 전류 미러형 감지 증폭부(10, 20)는 각각 증폭 동작을 수행하지 않고, 등가화 수단(30)은 1차 증폭부(300)의 출력 신호(sb1ob, sb1o)를 서로 연결하여 등가시키게 되어서, 1차 증폭이 이루어지지 않는다. 그리고, 제 2 감지 증폭기 인에이블 신호(pse2)가 로우 상태로 인가되는 경우에, 2차 증폭부(400)의 고전압 감지 증폭부(60)와 저전압 감지 증폭부(50)는 증폭 동작을 수행하지 않게 된다.
상기에서 설명한 본 발명에 따른 효과를 알아보기 위해, 입력되는 비트 신호(b1b, b1)가 기준 전압 1.5 볼트 이하일 때, 종래의 센스 증폭기와 본 발명에 따른 고속 센스 증폭기의 시뮬레이션 결과를 도 4와 도 5에 도시하였다.
도 4는 비트 신호(b1)가 1.3 볼트이고 비트 바 신호(b1b)가 상기 비트 신호(b1)와 20mV 정도의 작은 차이를 갖는 신호로 인가될 때, 종래의 센스 증폭기에 있어서의 출력 신호의 변화를 도시한 것이다.
도 5는 상기의 도 4와 동일한 조건에서, 본 발명에 따른 고속 센스 증폭기에 있어서의 출력 신호의 변화를 도시한 것이다.
도 4를 참조하면, 전원 전압이 1.3 볼트의 저전압 상태에서 제 1 감지 증폭기 인에이블 신호(pse1)가 46ns 순간에 로우에서 하이의 상태로 천이하고, 제 2 감지 증폭기 인에이블 신호(pse2)가 48ns의 순간에 로우에서 하이의 상태로 천이하는 경우에, 2차 증폭부(200)의 출력 신호(sa2ob)는 90ns의 순간에 출력되고, 인버터(IN1)를 통한 출력 신호(sa2o)는 82ns의 순간에 출력되는 것을 알 수 있다.
반면에, 본 발명에 따른 고속 센스 증폭기에 있어서 상기와 동일한 조건에서 제 1 및 제 2 감지 증폭기 인에이블 신호(pse1, pse2)가 인가되면, 제 2 출력 수단(70)을 통과한 저전압 감지 증폭부(50)의 출력 신호(sb2ob, sb2o)는 각각 49ns의 순간과 53ns의 순간에 출력됨을 알 수 있다.
이상에서 자세히 설명된 바와 같이, 본 발명의 고속 센스 증폭기에 따르면, 전원 전압이 기준 전압 이상일 때는 종래의 전류 미러형 차동 증폭기가 동작하지만, 전원 전압이 기준 전압 이하의 저전압 상태에서는 NMOS 크로스 커플형 차동 증폭기가 동작되어 저전압 상태에서도 전압 이득이 감소하지 않고, 고속의 동작이 가능하다.
또한, 본 발명은 8 개의 센스 증폭기를 포함하는 하나의 메모리 셀에 전압 발생부와 저전압 출력 제어부를 하나 씩만 설치하여도 상기의 메모리 셀을 제어할 수 있기 때문에 회로 제작시 면적을 크게 차지하지 않고도 상기의 효과를 얻을 수 있다.
이하, 본 발명은 그 요지를 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.
Claims (11)
- 전류 미러형 차동 증폭기와 NMOS 크로스 커플형 차동 증폭기를 병렬로 연결함으로써, 전원 전압이 기준 전압 이상인 고전압 상태와 전원 전압이 기준 전압 이하인 저전압 상태에서 모두 고속 동작이 가능한 센스 증폭기에 있어서,입력되는 비트 신호를 감지 증폭하는 1차 증폭부;제 1 감지 증폭기 인에이블 신호가 로우일 때 상기 1차 증폭부의 출력 신호를 등가화 시키는 등가화 수단;고전압 상태에서 상기 1차 증폭 신호를 고속으로 감지 증폭하기 위한 고전압 감지 증폭부와 저전압 상태일 때 상기 1차 증폭 신호를 고속으로 감지 증폭하기 위한 저전압 감지 증폭부가 병렬로 연결된 2차 증폭부;고전압 상태에서 상기 고전압 감지 증폭부의 출력 신호를 출력하기 위한 제 1 출력 수단과, 저전압 상태에서 상기 저전압 감지 증폭부의 출력 신호를 출력하기 위한 제 2 출력 수단으로 이루어진 출력부;전원 전압 상태 신호를 발생하는 전압 발생부; 및,상기 전압 발생부에서 발생되는 신호와 제 1 감지 증폭기 인에이블 신호를 이용하여 상기 저전압 감지 증폭부의 출력을 제어하는 저전압 출력 제어부를 포함하는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 1 항에 있어서, 상기 1차 증폭부는비트 바 신호와 비트 신호를 감지 증폭하기 위한 제 1 전류 미러형 감지 증폭부와 제 2 전류 미러형 감지 증폭부를 포함하는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 2 항에 있어서, 제 1 전류 미러형 감지 증폭부는소오스에 전원이 각각 연결되고 게이트가 서로 연결된 전류 미러형 제 1 및 제 2 PMOS 트랜지스터와;상기 제 1 및 제 2 PMOS 트랜지스터와 드레인끼리 서로 연결된 제 1 및 제 2 NMOS 트랜지스터와;상기 NMOS 트랜지스터의 소오스에 드레인이 연결된 제 3 NMOS 트랜지스터로 이루어져서,상기 제 3 NMOS 트랜지스터의 게이트에는 제 1 감지 증폭기 인에이블 신호가 인가되고, 소오스에는 접지 전원이 연결되며,제 1 NMOS 트랜지스터의 게이트와 제 2 NMOS 트랜지스터의 게이트에 비트 바 신호와 비트 신호를 각각 입력받아 이를 감지 증폭하는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 2 항에 있어서, 제 2 전류 미러형 감지 증폭부는소오스에 전원이 각각 연결되고 게이트가 서로 연결된 전류 미러형 제 1 및 제 2 PMOS 트랜지스터와;상기 제 1 및 제 2 PMOS 트랜지스터와 드레인끼리 서로 연결된 제 1 및 제 2 NMOS 트랜지스터와;상기 NMOS 트랜지스터의 소오스에 드레인이 연결된 제 3 NMOS 트랜지스터로 이루어져서,상기 제 3 NMOS 트랜지스터의 게이트에는 제 1 감지 증폭기 인에이블 신호가 인가되고, 소오스에는 접지 전원이 연결되며,제 1 NMOS 트랜지스터의 게이트와 제 2 NMOS 트랜지스터의 게이트에 비트 신호와 비트 바 신호를 각각 입력받아 이를 감지 증폭하는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 1 항에 있어서, 상기 등가화 수단는상기 제 1 전류 미러형 감지 증폭부의 출력 신호와 제 2 전류 미러형 감지 증폭부의 출력 신호가 제 1 PMOS 트랜지스터를 통하여 연결되고;소오스에 전원이 인가되는 제 2 및 제 3 PMOS 트랜지스터가 상기 제 1 및 제 2 전류 미러형 감지 증폭부의 출력 신호에 각각 연결되며;상기 제 1 내지 제 3 PMOS 트랜지스터의 게이트에는 제 1 감지 증폭기 인에이블 신호가 인가되는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기
- 제 1 항에 있어서, 2차 증폭부의 고전압 감지 증폭부는소오스에 전원이 각각 연결되고 게이트가 서로 연결된 전류 미러형 제 1 및 제 2 PMOS 트랜지스터와;상기 제 1 및 제 2 PMOS 트랜지스터와 드레인끼리 서로 연결된 제 1 및 제 2 NMOS 트랜지스터와;상기 제 1 및 제 2 NMOS 트랜지스터의 소오스에 드레인이 연결된 제 3 NMOS 트랜지스터로 이루어져서,상기 제 3 NMOS 트랜지스터의 게이트에는 제 2 감지 증폭기 인에이블 신호가 인가되고, 소오스에는 접지 전원이 연결되며,제 1 NMOS 트랜지스터의 게이트와 제 2 NMOS 트랜지스터의 게이트에 제 1 전류 미러형 감지 증폭부의 출력 신호와 제 2 전류 미러형 감지 증폭부의 신호를 각각 입력받아 이를 감지 증폭하는 전류 미러형 차동 증폭기인 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 1 항에 있어서, 상기 2차 증폭부의 저전압 감지 증폭부는소오스에 전원이 각각 연결되고 게이트가 크로스 형태로 마주하는 NMOS 트랜지스터의 드레인으로 연결된 크로스 커플형 제 1 및 제 2 NMOS 트랜지스터와;상기 제 1 및 제 2 NMOS 트랜지스터와 드레인끼리 서로 연결된 제 3 및 제 4 NMOS 트랜지스터와;상기 제 3 및 제 4 NMOS 트랜지스터의 소오스에 드레인이 연결된 제 5 NMOS 트랜지스터로 이루어져서,상기 제 5 NMOS 트랜지스터의 게이트에는 제 2 감지 증폭기 인에이블 신호가 인가되고, 소오스에는 접지 전원이 연결되며,제 3 NMOS 트랜지스터의 게이트와 제 4 NMOS 트랜지스터의 게이트에 제 2 전류 미러형 감지 증폭부의 출력 신호와 제 1 전류 미러형 감지 증폭부의 신호를 각각 입력받아 이를 감지 증폭하는 NMOS 크로스 커플형 차동 증폭기인 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 1 항에 있어서, 상기 제 1 출력 수단은상기 고전압 감지 증폭부의 출력 신호와;상기 출력 신호가 인버터를 통해 반전된 신호를 출력하는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 1 항에 있어서, 상기 제 2 출력 수단은제 1 PMOS 트랜지스터 및 제 1 NMOS 트랜지스터가 병렬로 연결된 제 1 전달 게이트와 제 2 PMOS 트랜지스터 및 제 2 NMOS 트랜지스터가 병렬로 연결된 제 2 전달 게이트가 직렬로 연결되어서;상기 제 1 및 제 2 전달 게이트의 PMOS 트랜지스터 게이트끼리 서로 연결되고, 제 1 및 제 2 전달 게이트의 NMOS 트랜지스터 게이트끼리 서로 연결되며,상기 저전압 감지 증폭부의 출력 신호를 상기 제 1 및 제 2 전달 게이트를 통하여 전달하는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 1 항에 있어서, 상기 전압 발생부는전원 전압을 감지하여 상기 전원 전압이 기준 전압 이상일 때는 로우의 출력 신호가 저전압 출력 제어부로 제공되고, 전원 전압이 기준 전압 이하일 때는 하이의 출력 신호가 저전압 출력 제어부로 제공되는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
- 제 1 항에 있어서, 상기 저전압 출력 제어부는상기 전압 발생부의 출력 신호 및 제 1 감지 증폭기 인에이블 신호를 입력으로 하는 NAND 게이트와;전압 발생부 출력 신호가 반전된 신호 및 제 1 감지 증폭기 인에이블 신호가 반전된 신호를 입력으로 하는 NOR 게이트로 이루어져서,상기 NAND 게이트의 출력 신호는 상기 제 2 출력 수단의 PMOS 트랜지스터의 게이트에 인가되고,NOR 게이트의 출력 신호는 상기 제 2 출력 수단의 NMOS 트랜지스터의 게이트에 인가되는 것을 특징으로 하는 반도체 메모리 소자의 고속 센스 증폭기.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990024584A KR100299522B1 (ko) | 1999-06-28 | 1999-06-28 | 고속 센스 증폭기 |
US09/595,045 US6205072B1 (en) | 1999-06-28 | 2000-06-15 | High-speed sense amplifier of a semi-conductor memory device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019990024584A KR100299522B1 (ko) | 1999-06-28 | 1999-06-28 | 고속 센스 증폭기 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010003999A true KR20010003999A (ko) | 2001-01-15 |
KR100299522B1 KR100299522B1 (ko) | 2001-11-01 |
Family
ID=19595786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019990024584A KR100299522B1 (ko) | 1999-06-28 | 1999-06-28 | 고속 센스 증폭기 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6205072B1 (ko) |
KR (1) | KR100299522B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100403346B1 (ko) * | 2001-09-14 | 2003-11-01 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 감지증폭기 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100550637B1 (ko) * | 2000-12-30 | 2006-02-10 | 주식회사 하이닉스반도체 | 저전압 감지기를 내장한 고전압 검출기 |
KR100464536B1 (ko) * | 2002-03-22 | 2005-01-03 | 주식회사 하이닉스반도체 | 자기 저항 램 |
JP2006054017A (ja) * | 2004-08-13 | 2006-02-23 | Micron Technology Inc | メモリディジット線のキャパシタ支持によるプレチャージ |
EP1647989A1 (en) * | 2004-10-18 | 2006-04-19 | Dialog Semiconductor GmbH | Dynamical adaption of memory sense electronics |
KR100772686B1 (ko) * | 2004-10-30 | 2007-11-02 | 주식회사 하이닉스반도체 | 저전압용 반도체 메모리 장치 |
US8537606B2 (en) | 2011-01-21 | 2013-09-17 | Qualcomm Incorporated | Read sensing circuit and method with equalization timing |
US9053761B2 (en) * | 2012-11-07 | 2015-06-09 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Circuit and method for improving sense amplifier reaction time in memory read operations |
CN111540396B (zh) * | 2020-04-27 | 2022-04-01 | 中国科学院微电子研究所 | 一种克服存储单元工艺浮动的mram读取装置和方法 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0294096A (ja) | 1988-09-29 | 1990-04-04 | Mitsubishi Electric Corp | 半導体記憶回路 |
JP3101298B2 (ja) | 1990-03-30 | 2000-10-23 | 株式会社東芝 | 半導体メモリ装置 |
KR920013458A (ko) | 1990-12-12 | 1992-07-29 | 김광호 | 차동감지 증폭회로 |
JPH05166365A (ja) * | 1991-12-12 | 1993-07-02 | Toshiba Corp | ダイナミック型半導体記憶装置 |
JPH05217387A (ja) * | 1992-02-05 | 1993-08-27 | Mitsubishi Electric Corp | 半導体メモリ装置 |
US5487048A (en) | 1993-03-31 | 1996-01-23 | Sgs-Thomson Microelectronics, Inc. | Multiplexing sense amplifier |
KR960013400B1 (ko) * | 1993-12-23 | 1996-10-04 | 현대전자산업 주식회사 | 반도체 기억소자의 감지 증폭기 |
JPH07282582A (ja) * | 1994-04-11 | 1995-10-27 | Mitsubishi Electric Corp | 半導体記憶装置 |
US5528543A (en) * | 1994-09-16 | 1996-06-18 | Texas Instruments Incorporated | Sense amplifier circuitry |
KR970051315A (ko) * | 1995-12-28 | 1997-07-29 | 김주용 | 저전압 고속 동작용 cmos sram의 센스 증폭기 |
US5684750A (en) * | 1996-03-29 | 1997-11-04 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device with a sense amplifier including two types of amplifiers |
KR19990004899A (ko) * | 1997-06-30 | 1999-01-25 | 김영환 | 반도체 소자의 크로스-커플형 감지 증폭기 |
-
1999
- 1999-06-28 KR KR1019990024584A patent/KR100299522B1/ko not_active IP Right Cessation
-
2000
- 2000-06-15 US US09/595,045 patent/US6205072B1/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100403346B1 (ko) * | 2001-09-14 | 2003-11-01 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 감지증폭기 |
Also Published As
Publication number | Publication date |
---|---|
KR100299522B1 (ko) | 2001-11-01 |
US6205072B1 (en) | 2001-03-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100394573B1 (ko) | 반도체 메모리장치의 센스앰프회로 | |
US5162681A (en) | Differential sense amplifier | |
JP2002208285A (ja) | 半導体メモリ装置の電流感知増幅回路 | |
KR100190763B1 (ko) | 차동 증폭기 | |
EP0748042B1 (en) | Improved current sensing differential amplifier for low voltage operation | |
KR100299522B1 (ko) | 고속 센스 증폭기 | |
KR950034259A (ko) | 전류차 감지 방식의 고속 감지 증폭기 | |
KR100419015B1 (ko) | 전류 센스 증폭기 | |
CN108282153B (zh) | 一种低电压双边放大的灵敏放大器电路 | |
US4658160A (en) | Common gate MOS differential sense amplifier | |
US5436866A (en) | Low-power, high-speed sense amplifier | |
US6597612B2 (en) | Sense amplifier circuit | |
JP3968818B2 (ja) | アンプ | |
KR100670727B1 (ko) | 전류미러형 감지증폭기 | |
KR100762866B1 (ko) | 센스 앰프의 이중 전원공급회로 | |
KR100766383B1 (ko) | 반도체 메모리 장치의 증폭 회로 | |
KR20070115054A (ko) | 반도체 메모리의 차동 증폭기 | |
KR100365426B1 (ko) | 고이득 저전류 센스 증폭기 | |
JP3618144B2 (ja) | 半導体メモリ装置の読出し回路 | |
KR100242469B1 (ko) | 고속 동작 교차 결합 증폭기 | |
KR100851999B1 (ko) | 입출력 센스 앰프 | |
KR970023402A (ko) | 반도체 메모리 장치의 데이타 고속 전송회로 | |
KR950005575B1 (ko) | 교차 결합 증폭기 | |
KR960002820B1 (ko) | 개선된 센스 증폭기 | |
KR950002064B1 (ko) | 고성능 교차 결합 증폭기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120524 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |