KR19990070226A - 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치 - Google Patents

표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치 Download PDF

Info

Publication number
KR19990070226A
KR19990070226A KR1019980004961A KR19980004961A KR19990070226A KR 19990070226 A KR19990070226 A KR 19990070226A KR 1019980004961 A KR1019980004961 A KR 1019980004961A KR 19980004961 A KR19980004961 A KR 19980004961A KR 19990070226 A KR19990070226 A KR 19990070226A
Authority
KR
South Korea
Prior art keywords
signal
image data
control signal
read
display device
Prior art date
Application number
KR1019980004961A
Other languages
English (en)
Inventor
김태성
Original Assignee
윤종용
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자 주식회사 filed Critical 윤종용
Priority to KR1019980004961A priority Critical patent/KR19990070226A/ko
Priority to CN99107531A priority patent/CN1119785C/zh
Priority to US09/251,942 priority patent/US6822647B1/en
Priority to JP11039816A priority patent/JPH11288256A/ja
Publication of KR19990070226A publication Critical patent/KR19990070226A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory

Abstract

기억 소자를 이용하여 쓰기와 읽기를 별개의 신호에 동기시켜 수행하는 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치. PLL(phase locked loop) 회로가 외부로부터 입력되는 수평 동기 신호로부터 쓰기 클락 신호를 생성하여 수평 동기 신호와 함께 쓰기 제어기로 출력하면, 쓰기 제어기는 이를 이용하여 쓰기 제어 신호를 생성하여 외부로부터 입력되는 디지털 화상 데이터 신호를 기억 소자에 쓰기를 제어한다. 읽기 제어기의 입력단에 연결되어 있는 발진기가 수평 동기 신호와는 별개의 클락 신호를 생성하여 출력하면, 읽기 제어기는 이로부터 읽기 제어 신호를 생성하고 이를 기억 소자 및 표시 장치로 출력하여 기억 소자로부터의 읽기를 제어한다. 이와 같이, 읽기와 쓰기를 별개의 신호에 동기시켜 수행함으로써 안정적인 표시를 행할 수 있다.

Description

표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치
본 발명은 표시 장치용 화상 신호 처리 장치에 관한 것으로서, 특히 기억 소자를 사용하여 외부로부터 들어오는 화상 신호를 저장하고 저장된 화상 신호를 읽어서 표시 장치에 표시하기 위한 장치 및 방법에 관한 것이다.
음극선관(CRT : cathode ray tube)을 대신하는 평판 표시 장치의 이용이 날로 늘어가고 있으며, 이중에서도 박막 트랜지스터(TFT : thin film transistor)를 이용한 능동 행렬형(active matrix type) 액정 표시 장치(LCD : liquid crystal display)가 널리 이용되고 있다.
표시 장치로 입력되는 화상 데이터를 기억 소자에 저장하였다가 다시 표시 장치로 출력할 때에는 외부로부터 입력되는 수평 또는 수직 동기 신호에 위상이 동기된 클락(clock) 신호에 맞추어 쓰기와 읽기를 하는 것이 일반적이다. 이와 관련된 종래의 기술로는 미국 특허 제5,406,308호를 들 수 있는데, 이 특허의 공보를 보면 외부 화상 신호 공급원으로부터 제공된 수평 동기 신호(HSYNC)를 입력받아 생성한 클락(clock) 신호(TCK)와 동기하여 프레임 메모리(frame memory)에 쓰고, 동일한 클락 신호(TCK)와 동기하여 프레임 메모리로부터 읽어 액정 표시 장치로 출력하는 구조가 나타나 있다.
그런데, 표시 장치에 화상 신호를 공급하는 화상 신호원의 시스템 속도, 특히 표시 장치가 PC(personal computer)의 모니터에 사용되는 경우 화상 신호원인 PC의 시스템 속도는 매우 다양하며 이에 따라 수평 동기 신호나 수직 동기 신호 등 표시 제어 신호도 달라지고 기억 소자의 동작 속도도 달라진다. 이에 반하여 표시 장치를 구동하는 구동 집적 회로(driving IC : driving integrated circuit)의 구동 속도는 제한되어 있다. 종래 기술에서처럼 쓰기와 읽기를 모두 동일한 클락 신호에 동기시켜 행할 경우, 구동 집적 회로로 출력되는 속도가 구동 집적 회로의 구동 속도와는 관계없이 기억 소자의 동작 속도에 따라 좌우되며 이는 구동 집적 회로의 비정상적인 동작을 유발할 수 있다.
예를 들어, 화상 신호 공급원의 속도가 빨라 화상 신호의 주파수 대역이 표시 장치의 최대 동작 속도보다 빠른 경우가 있으며, 이 경우에 종래 기술에서처럼 쓰기 및 읽기를 모두 동일한 클락 신호로 제어하면 읽기 속도가 구동 집적 회로의 구동 속도보다 빨라 구동 집적 회로가 속도를 맞추지 못하기 때문에 비정상적인 동작을 하기 쉬울 뿐 아니라 구동 시간이 짧아져서 화상이 제대로 표시되지 못할 수 있다.
또한 이러한 종래의 장치에서는 읽기와 쓰기의 시각을 정확하게 맞추어서 쓰기 속도와 읽기 속도가 어긋나지 않아야 한다. 그러나 앞서 언급하였듯이 기억 소자의 동작 속도는 다양하나 표시 장치의 구동 집적 회로의 동작 속도는 제한되어 있으므로 화상 신호의 수직 리프레시 속도가 변화하는 경우 정상적인 표시가 어렵다.
또한, 외부의 화상 신호가 입력되지 않는 동안에는 기억 소자의 읽기와 쓰기가 모두 정지되어 표시 장치에 화상 데이터가 입력되지 않으므로 이상 화면이 표시되고 표시 장치의 신뢰성이 떨어진다.
이러한 문제점은 특히, 화소의 충전 속도가 늦고 구동 집적 회로의 구동 능력이 제한되어 있는 액정 표시 장치에서는 더욱 특징적으로 나타난다.
본 발명이 이루고자 하는 기술적 과제는 구동 집적 회로의 오동작을 방지하는 것이다.
본 발명이 이루고자하는 또다른 기술적 과제는 외부 화상 신호 공급원의 수직 주파수가 변하더라도 안정된 표시 동작을 수행하는 표시 장치를 구현하는 것이다.
본 발명의 또다른 과제는 외부로부터 화상 신호가 입력되지 않더라도 이상 화면이 나타나지 않는 표시 장치를 구현하는 것이다.
본 발명의 또다른 과제는 간편하게 표시 장치를 제어하는 것이다.
도 1은 본 발명의 제1 실시예에 따른 표시 장치용 화상 신호 처리 장치의 블록도이고,
도 2는 본 발명의 제1 실시예에 따른 화상 신호 처리 장치에 입력되는 표시 제어 신호 및 화상 신호의 파형도이고,
도 3은 본 발명의 제1 실시예에서 쓰기와 관련된 제어 신호 및 화상 신호의 파형도이고,
도 4는 본 발명의 제1 실시예에서 읽기와 관련된 제어 신호 및 화상 신호의 파형도이고,
도 5는 본 발명의 제2 실시예에 따른 액정 표시 장치용 화상 신호 처리 장치의 블록도이고,
도 6은 본 발명의 제2 실시예에서 기억 소자의 화상 데이터 저장 방법을 설명하기 위한 블록도이며,
도 7 내지 도 9는 본 발명의 제2 실시예에 사용되는 각종 신호들의 파형도이다.
본 발명에서는 이러한 과제를 달성하기 위하여, 기억 소자에 화상 데이터를 쓰기 위한 쓰기 제어부는 외부 신호원에 동기된 제어 신호에 맞추어 쓰고, 기억 소자에 저장된 화상 데이터를 읽어 표시 장치에 표시하고자 할 때에는 외부 신호원과 별개의 클락 신호에 맞추어 제어한다. 이렇게 함으로써 외부 신호원의 쓰기 속도에 관계없이 안정된 화상 신호를 표시 장치에 공급하게 된다.
또한 기억 소자의 읽기를 제어하는 신호를 기준으로 표시 장치의 각종 제어 신호를 동기 분주하여 사용하므로 표시 장치의 구동 속도가 기억 소자의 읽기 속도와 항상 일치되어 안정된 화상을 표시 할 수 있다.
또한, 기억 소자에서 화상 데이터 쓰기 혹은 읽기 혹은 쓰기와 읽기 과정에서 표시 장치에 맞는 출력 형태를 갖추게 되므로 표시 장치의 신호처리는 단순하게 된다.
그러면, 첨부한 도면을 참고로 하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 본 발명의 실시예에 대하여 설명한다.
도 1은 표시 장치용 화상 신호 처리 장치의 블록도이다.
도 1에서 보는 바와 같이, PC의 그래픽 카드(graphic card) 등 외부로부터 입력되는 디지털 화상 데이터 신호를 일시적으로 저장하기 위한 기억 소자(10)의 쓰기 및 읽기 제어 단자가 기억 소자(10)에 쓰기 및 기억 소자(20)로부터의 읽기를 각각 제어하는 쓰기 제어기(write controller)(20) 및 읽기 제어기(read controller)(30)의 출력단과 연결되어 있다. 쓰기 제어기(20)는 수평 동기 신호(HS) 등 외부로부터 입력되는 외부 표시 제어 신호로부터 쓰기 클락 신호(WCLK)를 생성하여 외부 표시 제어 신호와 함께 출력하는 PLL(phase locked loop) 회로(40)의 출력단에 연결되어 있으며, 읽기 제어기(30)는 외부 표시 제어 신호와는 별도의 클락 신호(CLKOSC)를 생성하여 출력하는 발진기(50)의 출력단과 연결되어 있다. 표시 장치(60)의 제어기는 기억 소자(10) 및 읽기 제어기(30)의 출력단에 연결되어 읽기 제어기(30)로부터의 신호에 따라 기억 소자(10)로부터 화상 데이터를 읽어 표시한다. 여기에서 표시 장치(60)의 제어기는 읽기 제어기(30)로부터 신호를 받아 이에 동기시키거나 분주시켜 표시 장치(60)를 제어한다.
또한 기억 소자(10)는 다양한 메모리 소자들을 사용할 수 있으나, 특히 프레임 메모리를 사용하는 것이 바람직하다.
그러면, 이러한 구조의 표시 장치용 화상 신호 처리 장치의 동작에 대하여 도 1 내지 도 4를 참고로 하여 상세히 설명한다.
도 2는 외부로부터 시스템에 입력되는 신호의 파형도로서, 수직 동기 신호(VS), 수평 동기 신호(HS) 및 유효 화상 데이터(data)를 보여주고 있다. 여기에서 유효 화상 데이터란 외부로부터 실제 들어오는 데이터 전체가 아니라 기억 소자에 저장되는 화상 데이터만을 의미한다.
도 3은 기억 소자(10)에 쓰기 동작과 관련된 신호의 파형도로서, 수평 동기 신호(HS), 쓰기 클락 신호(WCLK), 유효 화상 데이터(data) 및 쓰기 가능 신호(WE)를 보여주고 있다.
도 2 및 도 3에 도시한 바와 같은 수평 동기 신호(HS)가 입력되면, PLL 회로(40)는 쓰기 클락 신호(WCLK)를 생성하여 이를 수평 동기 신호(HS)와 함께 쓰기 제어기(20)로 출력한다. 이때 쓰기 클락 신호(WCLK)는 수평 동기 신호(HS)로부터 위상을 동기시켜 분주한 것으로 항상 수평 동기 신호(HS)와 동일한 위상을 가진다.
한편, 수직 동기 신호(VS)는 PLL 회로(40)를 거치지 않고 직접 쓰기 제어기(20)로 전달된다.
여기에서는 수평 동기 신호(HS)를 PLL 회로(40)에 입력하여 쓰기 클락 신호(WCLK)를 만들어내는 것으로 하였지만, 반대로 수직 동기 신호(VS)를 PLL 회로(40)에 입력하여 쓰기 클락 신호(WCLK)를 만들어낼 수도 있으며 이 경우에 수평 동기 신호(HS)는 PLL 회로(40)를 거치지 않고 직접 쓰기 제어기(20)에 입력된다.
쓰기 제어기(20)는 수평 및 수직 동기 신호(HS, VS)와 쓰기 클락 신호(WCLK)를 이용하여 쓰기 제어 신호를 생성하고 쓰기 클락 신호(WCLK)와 함께 기억 소자(10)로 출력하여 외부로부터 기억 소자(10)로 입력되는 화상 데이터 신호의 쓰기를 제어한다.
여기에서 화상 데이터 신호는 적·녹·청으로 분리된 색 신호로서 이 신호들이 디지털 신호인 경우에는 바로 기억 소자(10)로 입력되지만, TV 신호 등 아날로그 신호인 경우에는 디지털 신호로 변환되어 기억 소자(10)로 입력된다.
도 2를 보면, 수평 동기 신호(HS) 신호가 낮은 수준으로 내려가고 쓰기 클락 신호(WCLK)의 수 개의 펄스(pulse)가 지나간 후 쓰기 제어 신호 중 하나인 쓰기 가능 신호(WE)가 낮은 수준으로 내려간다. 쓰기 가능 신호(WE)가 낮은 수준을 유지하는 동안 쓰기 클락 신호(WCLK)가 높은 수준으로 올라갈 때마다 화상 데이터를 기억 소자(10)에 저장한다. 이때 기억 소자가 여러 블록으로 구분되어 있고 이 블록들에 화상 데이터를 나누어 저장하고자 한다면, 쓰기 가능 신호(WE)를 여러 개를 사용하면 원하는 화상 데이터를 적절한 블록에 저장할 수 있다. 여기에 대해서는 제2 실시예에서 상세히 설명한다.
다음, 기억 소자(10)로부터의 읽기에 관련된 신호의 파형도인 도 4를 참고로 읽기 동작에 대하여 설명한다.
먼저, 수정 진동자 등의 발진기(50)가 일정한 주기를 가지고 있으며 수평 동기 신호(HS)나 수직 동기 신호(VS)와 관계없이 프리러닝(free running)하는 클락 신호(CLKOSC)를 생성하여 읽기 제어기(30)로 출력한다.
읽기 제어기(30)는 클락 신호(CLKOSC)를 그대로 사용하거나 클락 신호(CLKOSC)를 분주하여 (도 4에서는 2분주한 파형이 도시되어 있음) 읽기 클락 신호(RCLK)를 생성한다. 또한 읽기 제어기(30)는 외부 입력 신호원에 수직 해상도에 대응하는 수에 설계에 따라 정해지는 여분의 수를 합한 만큼의 수로 읽기 클락 신호를 분주하여 읽기 수평 동기 신호(RHS : read horizontal synchronization)를 생성한다. 읽기 제어기(30)는 또한 읽기 수평 동기 신호(RHS)를 수평 해상도에 대응하는 수에 설계에 따라 정해지는 여분의 수를 더한 만큼의 수로 분주하여 읽기 수직 동기 신호(VHS : read vertical synchronization)를 생성한다. 뿐만 아니라, 읽기 제어기(30)는 수직 동기 신호(VHS)의 펄스가 생성된 후 일정 수의 읽기 클락 신호(RCLK) 펄스가 지나간 후에 활성화되는 읽기 가능 신호(RE : read enable)를 생성한다. 읽기 제어기(30)는 읽기 가능 신호(RE)를 포함하는 읽기 제어 신호를 읽기 클락 신호(RCLK)와 함께 기억 소자(10)로 출력하고, 읽기 수평 동기 신호(RHS)와 읽기 수직 동기 신호(RVS)를 읽기 클락 신호(RCLK)와 함께 표시 장치(60)의 제어기로 출력하여 기억 소자(10)로부터의 읽기를 제어한다. 이때, 읽기 수평 동기 신호(RHS), 읽기 수직 동기 신호(RVS), 읽기 클락 신호(RCLK) 등 표시 장치(60)로 입력되는 신호들은 표시 장치(60)에 적합하게 만들어진 신호들이다.
기억 소자(10)로부터의 읽기는 읽기 수평 동기 신호(RHS)가 낮은 수준으로 내려가고 그로부터 몇 개의 읽기 클락 신호(RCLK) 펄스가 지나간 후 읽기 가능 신호(RE)가 낮은 수준으로 활성화되면 시작된다. 읽기 가능 신호(RE)가 낮은 수준을 유지하는 동안 읽기 클락 신호(RCLK)의 상승면에 동기되어 기억 소자(10)에 저장된 화상 데이터가 순차적으로 출력되어 표시 장치(60)로 입력된다.
여기에서, 입력과 출력의 포맷이 같은 방식인 경우는 수평 주기의 순서대로 도 4에서의 신호와 같이 화상 데이터를 출력한다. 그러나 표시 장치가 특별한 포맷을 갖는 경우에는 그에 따른 적절한 읽기 제어 신호 및/또는 쓰기 제어 신호를 생성하여 화상 데이터의 쓰기 순서 또는 읽기 순서를 바꾸거나 동시에 화상 데이터를 몇 개의 출력군으로 나누어 출력하여 읽어냄으로써 표시 장치의 포맷에 맞춘다. 이때 기억 소자로 프레임 메모리를 이용하면 이러한 작업을 용이하게 수행할 수 있다.
이와 같이, 본 발명의 제1 실시예에서는 외부 신호원에 의하여 결정되는 기억 소자의 리프레시 주기에 관계없이 표시 장치에 맞추어 최적화된 형태로 기억 소자에 저장된 화상 데이터를 읽을 뿐 아니라, 읽기와 관련된 신호를 표시 장치의 제어기에 입력하여 표시 장치를 제어하기 때문에, 표시 장치는 외부 신호원과 관계없이 항상 최적의 일정한 주파수로 구동되고 외부 신호원에 이상이 있더라도 독자적으로 기억 소자에 저장된 화상 데이터를 읽으므로 안정적인 표시가 가능하다.
다음으로, 액정 표시 장치에 본 발명을 적용한 제2 실시예에 대하여 도 5 내지 도 9를 참고로 하여 설명한다.
본 발명의 제2 실시예에서는 액정 표시 장치의 포맷에 맞는 기억 소자를 채택하고, 외부로부터 들어오는 색신호를 미리 액정 표시 장치에 맞도록 포맷하여 기억 소자에 저장하고 출력하는 화상 신호 처리 장치를 제시한다.
도 5에 도시한 바와 같이, 본 실시예에서 사용되는 액정 표시 장치(60)는 패널(70)과 다수의 게이트 및 소스 드라이버(GD1, ……, GDm; USD1, ……, USDn; LSD1, ……, LSDn) 및 LCD 제어기(80)로 이루어진다. 패널(70)은 상부 및 하부 패널(71, 72)로 나뉘어 있으며, 두 패널(71, 72)은 각각 수직 신호선과 수평 주사선을 가지고 있다. 다수의 게이트 드라이버(GD1, ……, GDm) 중 일부는 상부 패널(71)의 수평 주사선과 연결되고 나머지는 하부 패널(72)의 수평 주사선과 연결되어 있으며, 다수의 상부 및 하부 소스 드라이버(USD1, ……, USDn; LSD1, ……, LSDn)는 패널(70)의 상부 및 하부에 각각 위치하여 각각 상부 패널(71) 및 하부 패널(72)의 수직 신호선에 연결되어 있다. 따라서, 본 실시예의 액정 표시 장치는 상부 패널(71) 및 하부 패널(71)을 별개로 동시에 구동하는 이중 스캐닝(dual scanning) 방식을 취하고 있다. 또한, 상부 및 하부 소스 드라이버(USD1, ……, USDn; LSD1, ……, LSDn) 중 각각 홀수 번째 드라이버(USD1, USD3, ……; LSD1, LSD3, ……)와 짝수 번째 드라이버(USD2, USD4, ……; LSD2, LSD4, ……)는 서로 다른 신호선으로 기억 소자(10)와 연결되어 있어 2분주 구동되는 액정 표시 장치이다.
본 실시예에서는 PC 등 외부 신호원으로부터 들어오는 적(R), 녹(G), 청(B)의 색신호들이 아날로그 신호이므로 이를 디지털 신호로 바꾸기 위하여 아날로그/디지털 변환기(ADC : analogue/digital converter)(90)를 기억 소자(10)의 전단에 추가한다. 여기에서 PLL 회로(40)는 쓰기 클락 신호(WCLK) 또는 이를 분주하여 만든 클락 신호를 사용하여 샘플링 주기 신호(FS : sampling frequency)를 생성하여 아날로그/디지털 변환기(90)로 출력하면, 변환기(90)는 이 샘플링 주기 신호(FS)에 따라 외부로부터의 색신호를 샘플링하여 기억 소자(10)에 전달한다.
쓰기 제어기(20)는 제1 실시예에서와 마찬가지의 방식으로, 즉 PLL 회로(40)로부터 수평 동기 신호(HS) 및 쓰기 클락 신호(WCLK)를 입력받아 쓰기 가능 신호(WE) 등의 쓰기 제어 신호를 쓰기 클락 신호와 함께 기억 소자(10)에 출력하여 기억 소자(10)에 쓰기를 제어한다. 단, 저장하고자 하는 포맷(format)에 따라서 화상 데이터 신호들을 저장하기 위하여 다수의 쓰기 제어 신호를 출력한다. 본 실시예에서는 기억 소자로서 프레임 메모리를 사용하여 액정 표시 장치의 포맷에 맞도록 데이터를 저장하고 출력한다.
기억 소자(10)는 프레임 메모리로서 도 5에 도시한 바와 같이 적·녹·청의 색신호를 따로 저장하는 세 개의 블록(11, 12, 13)으로 나뉘어 있으며, 도 6에 도시한 것처럼 각 블록(11, 12, 13)은 또한 4 개의 소블록(RBL1, ……, RBL4; GBL1, ……, GBL4; BBL1, ……, BBL4)으로 나뉘어 있으며 각 소블록에는 상부 홀수 번째 소스 드라이버(USD1, USD3, ……)에 저장되는 데이터 신호, 상부 짝수 번째 소스 드라이버(USD2, USD4, ……)에 저장되는 데이터 신호, 하부 홀수 번째 소스 드라이버(LSD1, LSD3, ……)에 저장되는 데이터 신호, 상부 짝수 번째 소스 드라이버(LSD2, LSD4, ……)에 저장되는 데이터 신호가 저장된다.
예를 들어, SVGA의 해상도를 가지는 액정 표시 장치에서는 적·녹·청의 각 색신호를 전달하는 수직 신호선의 수가 각각 800이므로, 상부 및 하부 패널(71, 72) 각각의 수직 신호선의 수는 2,400이고, 패널(70) 전체의 수직 신호선의 수는 4,800이 된다. 소스 드라이버 하나의 출력단의 수를 100이라고 하고 상부 패널(71)로부터 하부 패널(72)에 이르기까지의 수직 신호선에 일련 번호를 붙이면, 도 6에 도시한 바와 같은 블록별 저장 방법을 고려할 수 있다. 즉, 적색 신호를 저장하는 4 개의 소블록(RBL1, ……, RBL4) 중 첫째 소블록(RBL1)에는 상부 소스 드라이버(USD1, ……, USDn) 중 홀수 번째 소스 드라이버(USD1, USD3, ……)를 통하여 인가될 신호, 즉 첫째 화소에서부터 100째 화소, 201째 화소에서부터 300째 화소 등과 같은 적색 신호를 전달하는 수직 신호선을 통하여 인가될 데이터 신호가 저장된다. 둘째 소블록(RBL2)에는 상부 소스 드라이버(USD1, ……, USDn) 중 짝수 번째 소스 드라이버(USD2, USD4, ……)를 통하여 인가될 신호, 즉 101째 화소에서부터 200째 화소, 301째 화소에서부터 400째 화소 등과 같은 수직 신호선 중 적색 신호를 전달하는 수직 신호선을 통하여 인가될 데이터 신호가 저장된다. 셋째 소블록(RBL3)에는 하부 소스 드라이버(LSD1, ……, LSDn) 중 홀수 번째 소스 드라이버(LSD1, LSD3, ……)를 통하여 인가될 적색 신호가 저장되고, 넷째 소블록(RBL4)에는 하부 소스 드라이버(LSD1, ……, LSDn) 중 짝수 번째 소스 드라이버(LSD2, LSD4, ……)를 통하여 인가될 신호가 저장된다.
나머지 녹색 신호와 청색 신호를 저장하는 소블록(GBL1, ……, GBL; BBL1, ……, BBL4)에도 동일한 방식으로 신호가 저장된다.
여기에서는 기억 소자(10)가 여러 개의 블록으로 나누어져 있는 것으로 설명하였지만, 하나의 블록이 하나의 기억 소자 소자에 해당할 수도 있다.
기억 소자(10)에 쓰기 과정은 제1 실시예에서와 유사하다. 즉, 도 7에 도시한 바와 같이 수평 동기 신호(HS)가 낮은 수준으로 내려가고 쓰기 클락 신호(WCLK) 펄스가 수 개 지나간 후 쓰기 가능 신호(WE)가 낮은 수준으로 내려가고, 쓰기 가능 신호(WE)가 낮은 수준을 유지하는 동안 쓰기 클락 신호(WCLK)에 맞추어 기억 소자(10)에 화상 데이터 신호가 쓰여진다.
다음, 읽기의 제어 동작도 제1 실시예에서와 유사하다. 즉, 자가 발진하는 수정 진동자 등의 발진기(50)는 외부로부터 입력되는 수평 및 수직 동기 신호(HS, VS)와는 별개의 클락 신호(CLKOSC)를 생성하여 읽기 제어기(30)로 출력한다. 도 8에 도시한 바와 같이 읽기 제어기(30)는 이 클락 신호(CLKOSC)를 이용하여 이에 동기되는 읽기 클락 신호(RCLK), 읽기 수평 동기 신호(RHS), 읽기 수직 동기 신호(RVS) 및 읽기 제어 신호 등을 생성한다. 읽기 제어기(30)는 이렇게 만들어낸 읽기 제어 신호를 읽기 클락 신호(RCLK)와 함께 기억 소자(10)로 출력하여 기억 소자(10)로부터의 읽기를 제어하고, 읽기 수평 동기 신호(RHS) 및 읽기 수직 동기 신호(RVS)를 읽기 클락 신호(RCLK)와 함께 액정 표시 장치(60)의 LCD 제어기(80)로 출력한다.
이를 도 9의 파형도를 참고하여 더 구체적으로 설명하면 다음과 같다.
도 9에서 보면, 읽기 제어 신호 중 하나인 읽기 가능 신호(RE)는 읽기 수평 동기 신호(RHS)가 낮은 수준으로 내려가고 일정 개수의 읽기 클락 신호(RCLK) 펄스가 지나간 후에 활성화되어 낮은 수준으로 내려가며, 이 신호(RE)는 동시에 12개의 소블록으로 입력되어 동시에 각 소블록에 저장되어 있는 색신호 데이터를 읽어서 차례로 출력한다.
즉, 도 6에서 기억 소자(10)의 각 소블록 내에 위치하는 데이터들은 직렬로 출력되지만, 12개의 소블록에 저장된 데이터들은 서로 병렬로 출력된다. 이때, 각 기억 소자 블록(11, 12, 13)의 첫째 소블록(RBL1, GBL1, BBL1)에 저장된 화상 데이터(R1, G1, B1)는 상부 소스 드라이버(USD1, ……, USDn) 중 홀수 번째의 소스 드라이버(USD1, USD3, ……)로 함께 출력되고, 둘째 소블록(RBL2, GBL2, BBL2)에 저장된 화상 데이터(R2, G2, B2)는 상부 소스 드라이버(USD1, ……, USDn) 중 짝수 번째의 소스 드라이버(USD2, USD4, ……)로 함께 출력되고, 셋째 소블록(RBL3, GBL3, BBL3)에 저장된 화상 데이터(R3, G3, B3)는 하부 소스 드라이버(LSD1, ……, LSDn) 중 홀수 번째의 소스 드라이버(LSD1, LSD3, ……)로 함께 출력되며, 넷째 소블록(RBL4, GBL4, BBL4)에 저장된 화상 데이터(R4, G4, B4)는 하부 소스 드라이버(LSD1, ……, LSDn) 중 짝수 번째의 소스 드라이버(LSD2, LSD4, ……)로 함께 출력되므로, 출력되는 색 신호군은 크게 4 개가 된다.
LCD 제어기(80)는 입력되는 신호(RCLK, RHS, RVS)에 맞추어 게이트 드라이버(GD1, ……, GDm) 및 소스 드라이버(USD1, ……, USDn; LSD1, ……, LSDn)를 제어하여 화상 데이터를 표시한다.
이와 같이 본 실시예에서는 이중 스캐닝 방식을 취하며 2 분주로 소스 드라이버를 구동하는 액정 표시 장치의 포맷에 맞도록 데이터를 쓰는 방식을 취하고 있으므로, 메모리의 구조와 읽기 방식도 그에 맞추어 이루어진다. 즉, 본 실시예에서는 개의 소블록으로 이루어진 3개의 블록을 갖는 기억 소자 또는 4개의 블록으로 나누어진 3개의 기억 소자 또는 12개의 기억 소자 등을 사용하여 데이터를 저장하고 이에 맞는 쓰기 제어 신호 및 읽기 제어 신호를 만들어 사용한다.
그러나, 본 실시예에서와는 달리, 쓰기를 할 때에는 아무런 포맷이 없이 입력되는 순서대로 색신호 데이터를 저장하고, 읽을 때에만 적정한 읽기 제어 신호를 만들어 출력함으로써 본 실시예와 동일한 출력 색신호를 얻을 수 있음은 물론이며, 쓰기와 읽기를 모두 적정한 포맷으로 수행함으로써 동일한 출력을 얻을 수 있음은 당업자에게는 자명한 것이다.
본 발명은 액정 표시 장치를 안정적으로 구동할 수 있고, 입력 신호원이 이상이 있더라도 독자적인 기억 소자의 화상 데이터를 반복하여 읽을 수 있으므로 구동 집적 회로의 오동작을 막을 수 있으며, 표시 장치를 간편하게 설계할 수 있다.

Claims (16)

  1. 외부로부터의 화상 데이터를 저장하는 기억 소자,
    외부로부터의 표시 제어 신호와 동기하는 제1 클락 신호를 생성하는 신호 생성기,
    외부로부터의 표시 제어 신호와 동기되며 상기 기억 소자에 상기 화상 데이터를 저장하기 위한 쓰기 제어 신호를 생성하는 쓰기 제어기,
    상기 표시 제어 신호와 별개의 제2 클락 신호를 생성하는 발진기,
    상기 제2 클락 신호와 동기하여 상기 기억 소자에 저장된 상기 화상 데이터를 읽기 위한 읽기 제어 신호를 생성하는 읽기 제어기,
    상기 기억 소자로부터 출력되는 상기 화상 데이터를 입력받아 화상을 표시하는 표시부
    를 포함하며,
    상기 기억 소자에 저장된 데이터는 상기 표시부에서 정하여진 출력 형태를 가지도록 출력되는 표시 장치.
  2. 제3항에서,
    상기 표시부는 액정 표시 장치인 표시 장치.
  3. 제2항에서,
    상기 액정 표시 장치는 2 분주 방식으로 구동되는 표시 장치.
  4. 제2항에서,
    상기 액정 표시 장치는 이중 스캐닝 방식을 사용하는 표시 장치.
  5. 제3항 또는 4항에서,
    상기 기억 소자는 프레임 메모리인 표시 장치.
  6. 제3항 또는 제4항에서,
    상기 표시부에서 정하여진 상기 출력 형태는 상기 쓰기 제어부 및 읽기 제어부 중 하나 또는 모두로부터 출력되는 상기 읽기 제어 신호 및 쓰기 제어 신호를 이용하여 행하는 표시 장치.
  7. 제2항에서,
    상기 표시부는 상기 화상 데이터를 입력받는 화상 데이터 처리 회로와 상기 읽기 제어 신호를 입력받는 표시 장치 제어 회로를 포함하는 표시 장치.
  8. 제1항에서,
    상기 외부로부터의 화상 데이터가 아날로그 신호인 경우 상기 아날로그 화상 데이터를 디지털 화상 데이터로 변환하는 수단을 더 포함하는 표시 장치.
  9. 외부로부터의 화상 데이터를 저장하는 기억 소자,
    외부로부터의 표시 제어 신호와 동기하는 제1 클락 신호를 생성하는 신호 생성기,
    외부로부터의 표시 제어 신호와 동기되며 상기 기억 소자에 상기 화상 데이터를 저장하기 위한 쓰기 제어 신호를 생성하는 쓰기 제어기,
    상기 표시 제어 신호와 별개의 제2 클락 신호를 생성하는 발진기,
    상기 제2 클락 신호와 동기하여 상기 기억 소자에 저장된 상기 화상 데이터를 읽기 위한 읽기 제어 신호를 생성하는 읽기 제어기,
    상기 기억 소자로부터 출력되는 상기 화상 데이터를 입력받아 화상을 표시하며 상기 읽기 제어 신호에 의하여 구동되는 표시부
    를 포함하는 표시 장치.
  10. 제9항에서,
    상기 표시부는 액정 표시 장치인 표시 장치.
  11. 제10항에서,
    상기 액정 표시 장치는 2 분주 방식으로 구동되는 표시 장치.
  12. 제10항에서,
    상기 액정 표시 장치는 이중 스캐닝 방식을 사용하는 표시 장치.
  13. 제11항 또는 12항에서,
    상기 기억 소자는 프레임 메모리인 표시 장치.
  14. 제11항 또는 제12항에서,
    상기 기억 소자에 저장된 데이터는 상기 표시부에서 정하여진 출력 형태를 가지도록 출력되며, 상기 표시부에서 정하여진 상기 출력 형태는 상기 쓰기 제어부 및 읽기 제어부 중 하나 또는 모두로부터 출력되는 상기 읽기 제어 신호 및 쓰기 제어 신호를 이용하여 행하는 표시 장치.
  15. 제10항에서,
    상기 표시부는 상기 화상 데이터를 입력받는 화상 데이터 처리 회로와 상기 읽기 제어 신호를 입력받는 표시 장치 제어 회로를 포함하는 표시 장치.
  16. 제9항에서,
    상기 외부로부터의 화상 데이터가 아날로그 신호인 경우 상기 아날로그 화상 데이터를 디지털 화상 데이터로 변환하는 수단을 더 포함하는 표시 장치.
KR1019980004961A 1998-02-18 1998-02-18 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치 KR19990070226A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019980004961A KR19990070226A (ko) 1998-02-18 1998-02-18 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치
CN99107531A CN1119785C (zh) 1998-02-18 1999-02-18 具有图像数据处理器的显示器
US09/251,942 US6822647B1 (en) 1998-02-18 1999-02-18 Displays having processors for image data
JP11039816A JPH11288256A (ja) 1998-02-18 1999-02-18 表示装置用画像信号処理装置及びこれを用いた表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980004961A KR19990070226A (ko) 1998-02-18 1998-02-18 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치

Publications (1)

Publication Number Publication Date
KR19990070226A true KR19990070226A (ko) 1999-09-15

Family

ID=19533278

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980004961A KR19990070226A (ko) 1998-02-18 1998-02-18 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치

Country Status (4)

Country Link
US (1) US6822647B1 (ko)
JP (1) JPH11288256A (ko)
KR (1) KR19990070226A (ko)
CN (1) CN1119785C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100415028B1 (ko) * 2000-09-29 2004-01-13 세이코 엡슨 가부시키가이샤 표시 제어 방법, 표시 제어기, 표시 유닛 및 전자 기기

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020006019A (ko) * 1998-12-14 2002-01-18 도날드 피. 게일 휴대용 마이크로디스플레이 시스템
US7002565B2 (en) * 2002-08-28 2006-02-21 Hewlett-Packard Development Company, L.P. Signaling display device to automatically characterize video signal
KR100573119B1 (ko) * 2003-10-30 2006-04-24 삼성에스디아이 주식회사 패널구동장치
TWM261751U (en) * 2004-07-09 2005-04-11 Uniwill Comp Corp Switching display processing architecture for information device
US7932891B2 (en) * 2005-09-13 2011-04-26 Chunghwa Picture Tubes, Ltd. Driving method and system thereof for LCD multiple scan
TWI277036B (en) * 2005-12-08 2007-03-21 Au Optronics Corp Display device with point-to-point transmitting technology
TWI335756B (en) * 2006-04-11 2011-01-01 Novatek Microelectronics Corp Method and apparatus for controlling an image capturing device
CN109801660A (zh) * 2018-12-24 2019-05-24 惠科股份有限公司 显示面板的读写操作控制方法、存储器及显示面板

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH084340B2 (ja) * 1985-08-07 1996-01-17 セイコーエプソン株式会社 インタ−フエイス装置
JP2634866B2 (ja) * 1988-07-19 1997-07-30 株式会社日立製作所 液晶表示装置
JP2673386B2 (ja) * 1990-09-29 1997-11-05 シャープ株式会社 映像表示装置
JPH0743581B2 (ja) * 1990-10-31 1995-05-15 ヤマハ株式会社 ディスプレイ制御装置
JP3245918B2 (ja) * 1992-01-20 2002-01-15 カシオ計算機株式会社 画像表示装置
JP2531426B2 (ja) * 1993-02-01 1996-09-04 日本電気株式会社 マルチスキャン型液晶ディスプレイ装置
JPH07129139A (ja) * 1993-11-05 1995-05-19 Fujitsu Ltd 表示装置
JPH07261703A (ja) * 1994-03-17 1995-10-13 Oki Electric Ind Co Ltd 液晶表示制御装置
JP3400082B2 (ja) * 1994-03-31 2003-04-28 株式会社日立製作所 液晶表示装置
JPH0830236A (ja) 1994-07-15 1996-02-02 Sanyo Electric Co Ltd 液晶表示装置
JPH08248925A (ja) * 1995-03-10 1996-09-27 Sharp Corp 電子機器
US5606348A (en) * 1995-01-13 1997-02-25 The United States Of America As Represented By The Secretary Of The Army Programmable display interface device and method
JP3253481B2 (ja) * 1995-03-28 2002-02-04 シャープ株式会社 メモリインターフェイス回路
US5900857A (en) * 1995-05-17 1999-05-04 Asahi Glass Company Ltd. Method of driving a liquid crystal display device and a driving circuit for the liquid crystal display device
JPH08334743A (ja) * 1995-06-07 1996-12-17 Hitachi Ltd 液晶表示装置
JP3307807B2 (ja) * 1995-09-29 2002-07-24 三洋電機株式会社 映像信号処理装置
JP3713084B2 (ja) * 1995-11-30 2005-11-02 株式会社日立製作所 液晶表示制御装置
US6229516B1 (en) * 1995-12-30 2001-05-08 Samsung Electronics Co., Ltd. Display a driving circuit and a driving method thereof
KR100186556B1 (ko) * 1996-05-15 1999-05-01 구자홍 액정표시장치
JPH10133172A (ja) * 1996-10-30 1998-05-22 Sharp Corp 単純マトリクス型表示装置の駆動回路
US6177922B1 (en) * 1997-04-15 2001-01-23 Genesis Microship, Inc. Multi-scan video timing generator for format conversion

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100415028B1 (ko) * 2000-09-29 2004-01-13 세이코 엡슨 가부시키가이샤 표시 제어 방법, 표시 제어기, 표시 유닛 및 전자 기기

Also Published As

Publication number Publication date
CN1119785C (zh) 2003-08-27
CN1239277A (zh) 1999-12-22
JPH11288256A (ja) 1999-10-19
US6822647B1 (en) 2004-11-23

Similar Documents

Publication Publication Date Title
US6181317B1 (en) Display and method of and drive circuit for driving the display
KR950013444B1 (ko) 액정 표시장치
US20030197672A1 (en) Method and apparatus for driving liquid crystal display
US6333730B1 (en) Source driver of liquid crystal display and method for driving the same
KR970073058A (ko) 비디오신호 변환장치 및 그 장치를 구비한 표시장치(a video signal conversion device and a display device having the same)
US6340959B1 (en) Display control circuit
KR19990070226A (ko) 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치
KR19980081010A (ko) 평면표시장치 및 표시방법
JPH07121143A (ja) 液晶表示装置及び液晶駆動方法
US6271821B1 (en) Interface for liquid crystal display
KR19980024944A (ko) 플랫 패널 표시 장치
US7583245B2 (en) Method and apparatus for driving memory of liquid crystal display device
JPH10240195A (ja) 液晶表示装置
JPH0147797B2 (ko)
JPH0854601A (ja) アクティブマトリクス型液晶表示装置
JP2835247B2 (ja) 液晶表示装置
WO2000045364A1 (fr) Procede d'attaque de cristaux liquides et circuit d'attaque de cristaux liquides
JP2924842B2 (ja) 液晶表示装置
KR19990078397A (ko) 평면표시장치
KR100516065B1 (ko) 저해상도 화상 데이터를 확대 표시하는 고해상도 액정 표시 장치 및 그 방법
JPH10327374A (ja) 平面表示装置および表示方法
KR0138935B1 (ko) 씨알티및 엘씨디를동시에제어하기위한 이중패널이중드라이브그래픽제어장치
JP3020513B2 (ja) 液晶表示装置および画像表示方式
JP2001249644A (ja) 液晶表示装置
KR100537884B1 (ko) 듀얼 스캔용 그래픽 카드

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application