JPH0830236A - 液晶表示装置 - Google Patents
液晶表示装置Info
- Publication number
- JPH0830236A JPH0830236A JP16382794A JP16382794A JPH0830236A JP H0830236 A JPH0830236 A JP H0830236A JP 16382794 A JP16382794 A JP 16382794A JP 16382794 A JP16382794 A JP 16382794A JP H0830236 A JPH0830236 A JP H0830236A
- Authority
- JP
- Japan
- Prior art keywords
- liquid crystal
- signal
- data
- read
- dot data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
(57)【要約】
【目的】 入力される画像信号における1水平期間内の
ドットデータの数が液晶パネルの画素数よりも少ない場
合でも最適な画像を表示することが可能な液晶表示装置
を提供する。 【構成】 第1のPLL回路から発振される書込クロッ
ク信号WCに応答して画像信号PSのドットデータがメ
モリ5に書込まれ、第2のPLL回路2から発振される
読出クロック信号RCに応答してメモリ5からデータが
読出される。また、第2のPLL回路2からメモリ5に
は、ダミーデータを読出すためのリードリセット信号R
Rも供給される。画像信号PSの1水平期間内のドット
データ数が液晶パネル8の水平方向の画素数よりも少な
い場合には、メモリ5から読出される画像信号PS1
が、メモリ5に書込まれたドットデータにダミーデータ
が加えられたデータになる。したがって、画像信号のド
ット数が増える。このため、最適な画像が表示できる。
ドットデータの数が液晶パネルの画素数よりも少ない場
合でも最適な画像を表示することが可能な液晶表示装置
を提供する。 【構成】 第1のPLL回路から発振される書込クロッ
ク信号WCに応答して画像信号PSのドットデータがメ
モリ5に書込まれ、第2のPLL回路2から発振される
読出クロック信号RCに応答してメモリ5からデータが
読出される。また、第2のPLL回路2からメモリ5に
は、ダミーデータを読出すためのリードリセット信号R
Rも供給される。画像信号PSの1水平期間内のドット
データ数が液晶パネル8の水平方向の画素数よりも少な
い場合には、メモリ5から読出される画像信号PS1
が、メモリ5に書込まれたドットデータにダミーデータ
が加えられたデータになる。したがって、画像信号のド
ット数が増える。このため、最適な画像が表示できる。
Description
【0001】
【産業上の利用分野】この発明は、画像を表示する液晶
表示装置に関し、特に、入力される画像信号のドットデ
ータの数にかかわらず画像を適切に表示する液晶表示装
置に関する。
表示装置に関し、特に、入力される画像信号のドットデ
ータの数にかかわらず画像を適切に表示する液晶表示装
置に関する。
【0002】
【従来の技術】液晶表示装置では、1水平期間におい
て、入力される画像信号が有するドットデータの1ドッ
トと、液晶パネルの1画素との同期がとられて画像が表
示される。このような液晶表示装置においては、コンピ
ュータから出力される画像信号に応じて画像を表示する
ことが行なわれている。
て、入力される画像信号が有するドットデータの1ドッ
トと、液晶パネルの1画素との同期がとられて画像が表
示される。このような液晶表示装置においては、コンピ
ュータから出力される画像信号に応じて画像を表示する
ことが行なわれている。
【0003】しかし、コンピュータから出力される画像
信号は、画像が1画素ごとに形成され、画素間の相関性
がない。
信号は、画像が1画素ごとに形成され、画素間の相関性
がない。
【0004】このため、たとえば、640×480の画
素(水平方向画素数×垂直方向画素数)を有する液晶パ
ネルにおいて、水平方向のデータの部分(1水平期間内
のドットデータ)が640ドットであるVGA(Vidio
Graphics Array)等の画像信号に応じた画像を最適な状
態で表示するためには、画像信号のドットデータと、サ
ンプリングクロックとを1対1の対応で同期させる必要
がある。このような同期方法は、画素同期と呼ばれる。
素(水平方向画素数×垂直方向画素数)を有する液晶パ
ネルにおいて、水平方向のデータの部分(1水平期間内
のドットデータ)が640ドットであるVGA(Vidio
Graphics Array)等の画像信号に応じた画像を最適な状
態で表示するためには、画像信号のドットデータと、サ
ンプリングクロックとを1対1の対応で同期させる必要
がある。このような同期方法は、画素同期と呼ばれる。
【0005】このような液晶表示装置において、信号処
理系の周波数の特性により、画素同期がとれない場合に
は、画素同期がとれるようにサンプリングクロックの位
相を調整する必要もあった。
理系の周波数の特性により、画素同期がとれない場合に
は、画素同期がとれるようにサンプリングクロックの位
相を調整する必要もあった。
【0006】近年においては、多種多様な仕様のコンピ
ュータが製造されている。これらのコンピュータは、種
類が異なると、画像信号の特性が異なる場合が多い。し
たがって、コンピュータに接続されて画像を表示する液
晶表示装置には、複数種類のコンピュータに対応可能な
汎用性が要求される。
ュータが製造されている。これらのコンピュータは、種
類が異なると、画像信号の特性が異なる場合が多い。し
たがって、コンピュータに接続されて画像を表示する液
晶表示装置には、複数種類のコンピュータに対応可能な
汎用性が要求される。
【0007】図3は、従来の液晶表示装置の要部の構成
を示すブロック図である。図3を参照して、この液晶表
示装置には、極性反転回路70、液晶パネル80、PL
L回路20およびマイクロコンピュータ30が含まれ
る。
を示すブロック図である。図3を参照して、この液晶表
示装置には、極性反転回路70、液晶パネル80、PL
L回路20およびマイクロコンピュータ30が含まれ
る。
【0008】液晶表示装置が接続されたコンピュータ
(図示せず)から供給される画像信号PSは、極性反転
回路70において極性が反転されて、液晶パネル80に
供給される。一方、そのコンピュータから供給される水
平同期信号HSSは、PLL回路20に供給される。
(図示せず)から供給される画像信号PSは、極性反転
回路70において極性が反転されて、液晶パネル80に
供給される。一方、そのコンピュータから供給される水
平同期信号HSSは、PLL回路20に供給される。
【0009】PLL回路20は、位相同期ループ中に分
周回路(図示せず)を含む。このPLL回路20は、マ
イクロコンピュータ30から、接続されたコンピュータ
に応じた分周比のデータ(1水平期間内のクロック数に
相当するデータ)を受け、そのデータに基づいて分周回
路の分周比を調節することにより、画像信号PSのドッ
トデータと同期したサンプリングクロック信号SCを発
生する。
周回路(図示せず)を含む。このPLL回路20は、マ
イクロコンピュータ30から、接続されたコンピュータ
に応じた分周比のデータ(1水平期間内のクロック数に
相当するデータ)を受け、そのデータに基づいて分周回
路の分周比を調節することにより、画像信号PSのドッ
トデータと同期したサンプリングクロック信号SCを発
生する。
【0010】そのサンプリングクロック信号SCは、液
晶パネル80に供給される。液晶パネル80は、ドライ
バ回路(図示せず)を有し、供給される画像信号PSお
よびサンプリングクロック信号SCに基づいて画像を表
示する。
晶パネル80に供給される。液晶パネル80は、ドライ
バ回路(図示せず)を有し、供給される画像信号PSお
よびサンプリングクロック信号SCに基づいて画像を表
示する。
【0011】このような構成の従来の液晶表示装置にお
いて、画像信号PSの特性が異なる多種のコンピュータ
に対応して最適な画像を表示するためには、図4に示す
ように画素同期をとる必要がある。
いて、画像信号PSの特性が異なる多種のコンピュータ
に対応して最適な画像を表示するためには、図4に示す
ように画素同期をとる必要がある。
【0012】図4は、画素同期がとられた信号の状態を
示すタイミングチャートである。図4には、水平同期信
号HSS、画像信号PSおよびサンプリングクロック信
号SCが示される。この図4は、液晶パネル80の水平
方向の画素数が640画素である場合のタイミングチャ
ートである。この図4においては、サンプリングパルス
信号SCの1つのパルスが1つの上向きの矢印で示さ
れ、その矢印の上側にパルスの番号が示される。
示すタイミングチャートである。図4には、水平同期信
号HSS、画像信号PSおよびサンプリングクロック信
号SCが示される。この図4は、液晶パネル80の水平
方向の画素数が640画素である場合のタイミングチャ
ートである。この図4においては、サンプリングパルス
信号SCの1つのパルスが1つの上向きの矢印で示さ
れ、その矢印の上側にパルスの番号が示される。
【0013】液晶パルス80における水平方向の画素数
が640画素である場合には、図4に示されるように、
640ドットのサンプリングクロック信号SCと、画像
信号PSのドットデータとが画素同期すれば、画像が最
適な状態で表示される。
が640画素である場合には、図4に示されるように、
640ドットのサンプリングクロック信号SCと、画像
信号PSのドットデータとが画素同期すれば、画像が最
適な状態で表示される。
【0014】
【発明が解決しようとする課題】しかし、コンピュータ
の種類によっては、画像信号PSにおける1水平期間内
のドットデータ数が、液晶パネル80の水平方向の画素
数よりも少ない場合がある。このような場合には、次の
ような問題が生じる。その問題点の具体例を以下に説明
する。
の種類によっては、画像信号PSにおける1水平期間内
のドットデータ数が、液晶パネル80の水平方向の画素
数よりも少ない場合がある。このような場合には、次の
ような問題が生じる。その問題点の具体例を以下に説明
する。
【0015】図5は、画像信号PSにおける1水平期間
内のドットデータ数が液晶パネル80の水平方向の画素
数よりも少ない場合の信号の状態を示すタイミングチャ
ートである。この図5においては、図4と同様の態様で
サンプリングクロック信号SCが示される。この図5に
おいても、液晶パネル80の水平方向の画素数が640
画素である場合を代表例として示す。
内のドットデータ数が液晶パネル80の水平方向の画素
数よりも少ない場合の信号の状態を示すタイミングチャ
ートである。この図5においては、図4と同様の態様で
サンプリングクロック信号SCが示される。この図5に
おいても、液晶パネル80の水平方向の画素数が640
画素である場合を代表例として示す。
【0016】図5を参照して、このような場合には、画
素同期をとると、1水平期間内において、画素同期がと
れるサンプリングクロック信号SCの数が液晶パネル8
0の水平方向の画素数(640画素)よりも少なくな
る。このような場合には、液晶パネル80上の画面の端
部が、画像を表示せずに白くなる。したがって、画像が
最適な状態で表示できない。
素同期をとると、1水平期間内において、画素同期がと
れるサンプリングクロック信号SCの数が液晶パネル8
0の水平方向の画素数(640画素)よりも少なくな
る。このような場合には、液晶パネル80上の画面の端
部が、画像を表示せずに白くなる。したがって、画像が
最適な状態で表示できない。
【0017】このように、従来の液晶表示装置において
は、画像信号PSにおける1水平期間内のドットデータ
数が液晶パネル80の水平方向の画素数よりも少ない場
合に、画像が最適な状態で表示できないという問題があ
った。
は、画像信号PSにおける1水平期間内のドットデータ
数が液晶パネル80の水平方向の画素数よりも少ない場
合に、画像が最適な状態で表示できないという問題があ
った。
【0018】この発明は、このような問題を解決するた
めになされたものであり、入力される画像信号における
1水平期間内のドットデータの数が液晶パネルの水平方
向の画素数よりも少ない場合でも、最適な画像を表示す
ることが可能である液晶表示装置を提供することを目的
とする。
めになされたものであり、入力される画像信号における
1水平期間内のドットデータの数が液晶パネルの水平方
向の画素数よりも少ない場合でも、最適な画像を表示す
ることが可能である液晶表示装置を提供することを目的
とする。
【0019】
【課題を解決するための手段】請求項1に記載の本発明
は、任意数のドットデータを1水平期間内に有する画像
信号に応じて画像を液晶パネルに表示する液晶表示装置
であって、記憶手段および読出信号発生手段を備える。
は、任意数のドットデータを1水平期間内に有する画像
信号に応じて画像を液晶パネルに表示する液晶表示装置
であって、記憶手段および読出信号発生手段を備える。
【0020】記憶手段は、画像信号のドットデータが書
込まれる。読出信号発生手段は、記憶手段からデータを
1水平期間中読出すための読出クロック信号と、1水平
期間内の読出クロック信号のクロック数が1水平期間内
の画像信号のドットデータ数を超えた時点からその1水
平期間の終了までの間に記憶手段から任意の情報をダミ
ーデータとして読出すための制御信号とを記憶手段に供
給する。
込まれる。読出信号発生手段は、記憶手段からデータを
1水平期間中読出すための読出クロック信号と、1水平
期間内の読出クロック信号のクロック数が1水平期間内
の画像信号のドットデータ数を超えた時点からその1水
平期間の終了までの間に記憶手段から任意の情報をダミ
ーデータとして読出すための制御信号とを記憶手段に供
給する。
【0021】請求項2に記載の本発明は、請求項1に記
載の発明に、さらに、書込信号発生手段を備える。その
書込信号発生手段は、記憶手段にドットデータを書込む
ための書込クロック信号を記憶手段に供給する。さら
に、読出クロック信号による読出周期が書込クロック信
号による書込周期よりも短くされる。
載の発明に、さらに、書込信号発生手段を備える。その
書込信号発生手段は、記憶手段にドットデータを書込む
ための書込クロック信号を記憶手段に供給する。さら
に、読出クロック信号による読出周期が書込クロック信
号による書込周期よりも短くされる。
【0022】
【作用】請求項1に記載の本発明によれば、画像信号の
ドットデータが書込まれる。記憶手段に書込まれたドッ
トデータは、読出信号発生手段から供給される読出クロ
ック信号に応答して読出される。そして、1水平期間内
において、読出クロック信号のクロック数が画像信号の
ドットデータ数を超えた時点からその1水平期間の終了
までの間には、読出信号発生手段から供給される制御信
号に応答して、記憶手段から任意の情報がダミーデータ
として読出される。
ドットデータが書込まれる。記憶手段に書込まれたドッ
トデータは、読出信号発生手段から供給される読出クロ
ック信号に応答して読出される。そして、1水平期間内
において、読出クロック信号のクロック数が画像信号の
ドットデータ数を超えた時点からその1水平期間の終了
までの間には、読出信号発生手段から供給される制御信
号に応答して、記憶手段から任意の情報がダミーデータ
として読出される。
【0023】このため、1水平期間内の画像信号のドッ
トデータ数が液晶パネルでの表示に必要な数よりも少な
い場合、液晶パネルでの表示に用いられる画像信号は、
ドットデータにダミーデータを加えた信号になる。
トデータ数が液晶パネルでの表示に必要な数よりも少な
い場合、液晶パネルでの表示に用いられる画像信号は、
ドットデータにダミーデータを加えた信号になる。
【0024】したがって、1水平期間内の画像信号のド
ットデータ数が液晶パネルでの表示に必要な数よりも少
ない場合でも、液晶パネルでの表示に必要なデータ数を
有する画像信号を得ることが可能である。
ットデータ数が液晶パネルでの表示に必要な数よりも少
ない場合でも、液晶パネルでの表示に必要なデータ数を
有する画像信号を得ることが可能である。
【0025】請求項2に記載の本発明によれば、記憶手
段には、書込信号発生手段から書込クロック信号が供給
され、読出信号発生手段から読出クロック信号が供給さ
れる。読出クロック信号による読出周期が書込クロック
信号による書込周期よりも短いため、液晶パネルでも表
示に用いる画像信号のドットデータ数を増やすことが可
能である。
段には、書込信号発生手段から書込クロック信号が供給
され、読出信号発生手段から読出クロック信号が供給さ
れる。読出クロック信号による読出周期が書込クロック
信号による書込周期よりも短いため、液晶パネルでも表
示に用いる画像信号のドットデータ数を増やすことが可
能である。
【0026】
【実施例】次に、この発明の実施例を図面に基づいて詳
細に説明する。
細に説明する。
【0027】図1は、この発明の実施例による液晶表示
装置の要部の構成を示すブロック図である。
装置の要部の構成を示すブロック図である。
【0028】図1を参照して、この液晶表示装置は、第
1のPLL回路1、第2のPLL回路2、マイクロコン
ピュータ3、A/D変換回路4、メモリ5、D/A変換
回路6、信号処理回路7および液晶パネル8を含む。以
下、この液晶表示装置が、コンピュータに接続され、そ
のコンピュータから画像信号PSおよび水平同期信号H
SS等の信号を受ける場合について説明する。
1のPLL回路1、第2のPLL回路2、マイクロコン
ピュータ3、A/D変換回路4、メモリ5、D/A変換
回路6、信号処理回路7および液晶パネル8を含む。以
下、この液晶表示装置が、コンピュータに接続され、そ
のコンピュータから画像信号PSおよび水平同期信号H
SS等の信号を受ける場合について説明する。
【0029】第1のPLL回路1は、位相同期ループ中
に分周回路を含む回路であり、その分周回路の分周比を
変化させることにより、発振する書込クロック信号WC
の周期を変更可能なように構成される。第1のPLL回
路1は、水平同期信号HSSを位相同期のための基準信
号として受けるとともに、マイクロコンピュータ3から
分周比のデータを受ける。この分周比のデータに応じて
第1のPLL回路1の分周回路の分周比が設定される。
に分周回路を含む回路であり、その分周回路の分周比を
変化させることにより、発振する書込クロック信号WC
の周期を変更可能なように構成される。第1のPLL回
路1は、水平同期信号HSSを位相同期のための基準信
号として受けるとともに、マイクロコンピュータ3から
分周比のデータを受ける。この分周比のデータに応じて
第1のPLL回路1の分周回路の分周比が設定される。
【0030】マイクロコンピュータ3から第1のPLL
回路1に供給される分周比のデータは、読出クロック信
号WCと、画像信号PSのドットデータとが画素同期さ
れるような値に設定される。したがって、この分周比の
データは、液晶表示装置が接続されたコンピュータに応
じて異なる。このような分周比のデータは、接続される
可能性がある代表的なコンピュータに対応してマイクロ
コンピュータ3に予め記憶されている。
回路1に供給される分周比のデータは、読出クロック信
号WCと、画像信号PSのドットデータとが画素同期さ
れるような値に設定される。したがって、この分周比の
データは、液晶表示装置が接続されたコンピュータに応
じて異なる。このような分周比のデータは、接続される
可能性がある代表的なコンピュータに対応してマイクロ
コンピュータ3に予め記憶されている。
【0031】第1のPLL回路1は、水平同期信号HS
Sを基準信号として、画像信号PSと画素同期する書込
クロック信号WCをA/D変換回路4およびメモリ5に
供給する。
Sを基準信号として、画像信号PSと画素同期する書込
クロック信号WCをA/D変換回路4およびメモリ5に
供給する。
【0032】A/D変換回路4は、さらに画像信号PS
を受け、その画像信号PSを書込クロック信号WCに基
づいてA/D変換し、メモリ5へ供給する。メモリ5へ
の画像信号PSのドットデータの書込は、A/D変換回
路4およびメモリ5のそれぞれに供給される書込クロッ
ク信号WCに基づいて行なわれる。
を受け、その画像信号PSを書込クロック信号WCに基
づいてA/D変換し、メモリ5へ供給する。メモリ5へ
の画像信号PSのドットデータの書込は、A/D変換回
路4およびメモリ5のそれぞれに供給される書込クロッ
ク信号WCに基づいて行なわれる。
【0033】第2のPLL回路2は、位相同期ループ中
に分周回路(図示せず)を含むPLL回路であり、その
分周回路の分周比を変化させることにより、発振する読
出クロック信号RCおよびサンプリングクロック信号S
Cの周期を変更可能なように構成される。
に分周回路(図示せず)を含むPLL回路であり、その
分周回路の分周比を変化させることにより、発振する読
出クロック信号RCおよびサンプリングクロック信号S
Cの周期を変更可能なように構成される。
【0034】さらに、この第2のPLL回路2は、メモ
リ5からダミーデータを読出すためのリードリセット信
号RR(またはリードイネーブル信号)も発生する。こ
のリードリセット信号信号RRは、メモリ5における読
出動作をリセットするための信号でもある。
リ5からダミーデータを読出すためのリードリセット信
号RR(またはリードイネーブル信号)も発生する。こ
のリードリセット信号信号RRは、メモリ5における読
出動作をリセットするための信号でもある。
【0035】第2のPLL回路2は、水平同期信号HS
Sを位相同期の基準信号として受けるとともに、マイク
ロコンピュータ3から接続されたコンピュータに応じた
分周比のデータと、リードリセット信号RR(またはリ
ードイネーブル信号)を発生させるためのリセットデー
タとを受ける。その分周比のデータに応じて第2のPL
L回路2における分周回路の分周比が設定される。
Sを位相同期の基準信号として受けるとともに、マイク
ロコンピュータ3から接続されたコンピュータに応じた
分周比のデータと、リードリセット信号RR(またはリ
ードイネーブル信号)を発生させるためのリセットデー
タとを受ける。その分周比のデータに応じて第2のPL
L回路2における分周回路の分周比が設定される。
【0036】そのリセットデータは、リードリセット信
号RRの出力タイミングおよび出力期間を規定するため
のデータである。言換えると、そのリセットデータは、
メモリ5からダミーデータを出力するタイミングおよび
出力する期間を規定するためのデータである。
号RRの出力タイミングおよび出力期間を規定するため
のデータである。言換えると、そのリセットデータは、
メモリ5からダミーデータを出力するタイミングおよび
出力する期間を規定するためのデータである。
【0037】第2のPLL回路2から出力される読出ク
ロック信号RCの周波数は、書込クロック信号WCの周
波数よりも高い値に設定される。言換えると、読出クロ
ック信号に応答するデータの読出周期が書込クロック信
号WCに応答するデータの書込周期よりも短い。したが
って、1水平期間内にメモリ5から読出されるデータ
は、1水平期間内にメモリ5に書込まれたデータよりも
多くなる。
ロック信号RCの周波数は、書込クロック信号WCの周
波数よりも高い値に設定される。言換えると、読出クロ
ック信号に応答するデータの読出周期が書込クロック信
号WCに応答するデータの書込周期よりも短い。したが
って、1水平期間内にメモリ5から読出されるデータ
は、1水平期間内にメモリ5に書込まれたデータよりも
多くなる。
【0038】読出クロック信号RCは、メモリ5および
D/A変換回路6に供給される。リードリセット信号R
Rは、メモリ5に供給される。サンプリングクロック信
号SCは、液晶パネル8に供給される。メモリ5からの
データの読出は、読出クロック信号RCに応答して行な
われる。
D/A変換回路6に供給される。リードリセット信号R
Rは、メモリ5に供給される。サンプリングクロック信
号SCは、液晶パネル8に供給される。メモリ5からの
データの読出は、読出クロック信号RCに応答して行な
われる。
【0039】そして、メモリ5では、リードリセット信
号RRに応答してダミーデータが読出される。そのダミ
ーデータは、1水平期間内で画像信号PSのドットデー
タがない期間に読出される。D/A変換回路6は、メモ
リ5から読出されたデータをD/A変換し、その変換さ
れた画像信号PS1を信号処理回路7に供給する。
号RRに応答してダミーデータが読出される。そのダミ
ーデータは、1水平期間内で画像信号PSのドットデー
タがない期間に読出される。D/A変換回路6は、メモ
リ5から読出されたデータをD/A変換し、その変換さ
れた画像信号PS1を信号処理回路7に供給する。
【0040】信号処理回路7は、極性反転回路およびブ
ランキング処理回路等の処理回路(図示せず)を含む。
信号処理回路7では、画像信号PS1に極性反転処理お
よびブランキング処理をする。そのように処理された画
像信号PS1は、信号処理回路7から液晶パネル8に供
給される。
ランキング処理回路等の処理回路(図示せず)を含む。
信号処理回路7では、画像信号PS1に極性反転処理お
よびブランキング処理をする。そのように処理された画
像信号PS1は、信号処理回路7から液晶パネル8に供
給される。
【0041】信号処理回路7におけるブランキング処理
は、画像信号PS1の1水平期間内におけるダミーデー
タの部分に対して行なわれる。これにより、そのダミー
データの部分は、ブランキング期間となる。
は、画像信号PS1の1水平期間内におけるダミーデー
タの部分に対して行なわれる。これにより、そのダミー
データの部分は、ブランキング期間となる。
【0042】液晶パネル8においては、各々が画素を構
成する複数の液晶セル(図示せず)がマトリクス状に配
置される。この液晶パネル8には、液晶セルを駆動する
ためのドライバ回路も含まれる。この液晶パネル8で
は、サンプリングクロック信号SCに基づいて、与えら
れた画像信号をサンプリングし、そのサンプリングされ
た画像信号に基づいて画像を表示する。
成する複数の液晶セル(図示せず)がマトリクス状に配
置される。この液晶パネル8には、液晶セルを駆動する
ためのドライバ回路も含まれる。この液晶パネル8で
は、サンプリングクロック信号SCに基づいて、与えら
れた画像信号をサンプリングし、そのサンプリングされ
た画像信号に基づいて画像を表示する。
【0043】次に、図1の液晶表示装置の特徴的な動作
を、各信号のタイミングチャートに基づいて説明する。
を、各信号のタイミングチャートに基づいて説明する。
【0044】図2は、図1の液晶表示装置の動作を示す
タイミングチャートである。この図2には、水平同期信
号HSS、画像信号PS、書込クロック信号WC、読出
クロック信号RC、リードリセット信号RR、画像信号
PS1およびサンプリングクロック信号SCが示され
る。
タイミングチャートである。この図2には、水平同期信
号HSS、画像信号PS、書込クロック信号WC、読出
クロック信号RC、リードリセット信号RR、画像信号
PS1およびサンプリングクロック信号SCが示され
る。
【0045】この図2においては、書込クロック信号W
C、読出クロック信号RCおよび画像信号PS1の各々
について、1つのパルスが1つの上向きの矢印で示さ
れ、その矢印の上側にパルスの番号が示される。この図
2においては、液晶パネル8が水平方向に640ドット
の画素を有し、画像信号PSが640ドットよりも少な
いドットデータを1水平期間内に有する場合を一例とし
て説明する。
C、読出クロック信号RCおよび画像信号PS1の各々
について、1つのパルスが1つの上向きの矢印で示さ
れ、その矢印の上側にパルスの番号が示される。この図
2においては、液晶パネル8が水平方向に640ドット
の画素を有し、画像信号PSが640ドットよりも少な
いドットデータを1水平期間内に有する場合を一例とし
て説明する。
【0046】図2を参照して、画像信号PSのドットデ
ータは、画素同期された書込クロック信号WCに同期し
てメモリ5に書込まれる。そして、メモリ5に書込まれ
たドットデータは、書込クロック信号WCよりも周期が
短い読出クロック信号RCに同期して、高速で読出され
る。
ータは、画素同期された書込クロック信号WCに同期し
てメモリ5に書込まれる。そして、メモリ5に書込まれ
たドットデータは、書込クロック信号WCよりも周期が
短い読出クロック信号RCに同期して、高速で読出され
る。
【0047】このように読出が行なわれていくと、1水
平期間内において読出すべきドットデータが不足する。
それは、1水平期間内における画像信号PSのドットデ
ータ数が640ドットよりも少ないためである。
平期間内において読出すべきドットデータが不足する。
それは、1水平期間内における画像信号PSのドットデ
ータ数が640ドットよりも少ないためである。
【0048】このように、読出されるドットデータがな
くなった時点で、リードリセット信号RRがHレベルに
立上がる。そのリードリセット信号RRは、1水平期間
が終了するまでHレベルに保持される。
くなった時点で、リードリセット信号RRがHレベルに
立上がる。そのリードリセット信号RRは、1水平期間
が終了するまでHレベルに保持される。
【0049】リードリセット信号RRがHレベルになる
と、メモリ5からの読出がリセットされ、メモリ5から
ダミーデータが読出される。そのダミーデータは、1水
平期間の終了時まで継続して読出される。
と、メモリ5からの読出がリセットされ、メモリ5から
ダミーデータが読出される。そのダミーデータは、1水
平期間の終了時まで継続して読出される。
【0050】この場合のダミーデータは、たとえば、メ
モリ5に記憶されているドットデータのうちの最初のア
ドレスから順に再び読出されたデータである。ただし、
そのダミーデータは、ダミーのドットデータに相当する
ものであればどのようなデータでもよい。
モリ5に記憶されているドットデータのうちの最初のア
ドレスから順に再び読出されたデータである。ただし、
そのダミーデータは、ダミーのドットデータに相当する
ものであればどのようなデータでもよい。
【0051】このようにダミーデータが読出されるた
め、1水平期間内の画像信号PS1は、画像信号PSに
基づく正規のドットデータにダミーデータを加えたデー
タになる。
め、1水平期間内の画像信号PS1は、画像信号PSに
基づく正規のドットデータにダミーデータを加えたデー
タになる。
【0052】液晶パネル8において最適な画像を表示す
るためには、1水平期間内において水平方向の画素数に
対応する640ドットのサンプリングクロック信号のそ
れぞれに対応するドットデータを有する画像信号PS1
が存在することが必要である。
るためには、1水平期間内において水平方向の画素数に
対応する640ドットのサンプリングクロック信号のそ
れぞれに対応するドットデータを有する画像信号PS1
が存在することが必要である。
【0053】画像信号PS1は、入力される画像信号P
Sが1水平期間内に有する正規のドットデータに、1水
平期間内において正規のドットデータがない期間におけ
るダミーのドットデータ(ダミーデータ)が加えられて
いる。このため、液晶パネル8においては、1水平期間
内に必要なサンプリングクロック信号SCの640ドッ
トのすべてに対応するドットデータを1水平期間内に有
する画像信号PS1が供給される。
Sが1水平期間内に有する正規のドットデータに、1水
平期間内において正規のドットデータがない期間におけ
るダミーのドットデータ(ダミーデータ)が加えられて
いる。このため、液晶パネル8においては、1水平期間
内に必要なサンプリングクロック信号SCの640ドッ
トのすべてに対応するドットデータを1水平期間内に有
する画像信号PS1が供給される。
【0054】したがって、液晶パネル8においては、画
像を最適な状態で表示することが可能である。この場合
の画像信号PS1におけるダミーデータの部分は、信号
処理回路7においてブランキング処理されているため、
液晶パネル8の画面上において、たとえば黒い色の画像
で表示される。
像を最適な状態で表示することが可能である。この場合
の画像信号PS1におけるダミーデータの部分は、信号
処理回路7においてブランキング処理されているため、
液晶パネル8の画面上において、たとえば黒い色の画像
で表示される。
【0055】このように、この液晶表示装置において
は、入力される画像信号PSの1水平期間内のドットデ
ータ数が液晶パネル8の水平方向の画素数よりも少ない
場合に、画像信号PSのドットデータにダミーデータが
加えられる。このため、最適な画像を表示するために必
要なドットデータが確保される。
は、入力される画像信号PSの1水平期間内のドットデ
ータ数が液晶パネル8の水平方向の画素数よりも少ない
場合に、画像信号PSのドットデータにダミーデータが
加えられる。このため、最適な画像を表示するために必
要なドットデータが確保される。
【0056】したがって、液晶表示装置がどのようなコ
ンピュータに接続されても、画像を最適な状態で表示す
ることが可能である。
ンピュータに接続されても、画像を最適な状態で表示す
ることが可能である。
【0057】
【発明の効果】請求項1に記載の本発明によれば、1水
平期間内における画像信号のドットデータの数が液晶パ
ネルでの表示に必要なデータの数よりも少ない場合に
は、1水平期間内の画像信号において、ドットデータに
ダミーデータが加えられる。このため、1水平期間内の
ドットデータの数が液晶パネルの水平方向の画素数より
も少ない場合でも最適な画像を表示することができる。
平期間内における画像信号のドットデータの数が液晶パ
ネルでの表示に必要なデータの数よりも少ない場合に
は、1水平期間内の画像信号において、ドットデータに
ダミーデータが加えられる。このため、1水平期間内の
ドットデータの数が液晶パネルの水平方向の画素数より
も少ない場合でも最適な画像を表示することができる。
【0058】請求項2に記載の本発明によれば、記憶手
段での読出周期が書込周期よりも短くされるため、1水
平期間内における液晶パネルでの表示に用いる画像信号
のドット数を増やすことができる。したがって、1水平
期間内のドットデータの数が液晶パネルの水平方向の画
素数よりも少ない場合でも、さらに最適な画像を表示す
ることができる。
段での読出周期が書込周期よりも短くされるため、1水
平期間内における液晶パネルでの表示に用いる画像信号
のドット数を増やすことができる。したがって、1水平
期間内のドットデータの数が液晶パネルの水平方向の画
素数よりも少ない場合でも、さらに最適な画像を表示す
ることができる。
【図1】この発明の実施例による液晶表示装置の要部の
構成を示すブロック図である。
構成を示すブロック図である。
【図2】図1の液晶表示装置の動作を示すタイミングチ
ャートである。
ャートである。
【図3】従来の液晶表示装置の要部の構成を示すブロッ
ク図である。
ク図である。
【図4】画素同期がとられた場合の信号の状態を示すタ
イミングチャートである。
イミングチャートである。
【図5】画像信号における1水平期間内のドットデータ
数が液晶パネルの水平方向の画素数よりも少ない場合の
信号の状態を示すタイミングチャートである。
数が液晶パネルの水平方向の画素数よりも少ない場合の
信号の状態を示すタイミングチャートである。
1 第1のPLL回路 2 第2のPLL回路 5 メモリ 8 液晶パネル
Claims (2)
- 【請求項1】 任意数のドットデータを1水平期間内に
有する画像信号に応じて画像を液晶パネルに表示する液
晶表示装置であって、 前記画像信号のドットデータが書込まれる記憶手段と、 前記記憶手段からデータを1水平期間中読出すための読
出クロック信号と、1水平期間内の前記読出クロック信
号のクロック数が1水平期間内の前記画像信号のドット
データ数を超えた時点からその1水平期間の終了までの
間に前記記憶手段から任意の情報をダミーデータとして
読出すための制御信号とを前記記憶手段に供給する読出
信号発生手段とを備えた、液晶表示装置。 - 【請求項2】 前記記憶手段に前記ドットデータを書込
むための書込クロック信号を前記記憶状態に供給する書
込信号発生手段をさらに備え、 前記読出クロック信号による読出周期を前記書込クロッ
ク信号による書込周期よりも短くした、請求項1記載の
液晶表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16382794A JPH0830236A (ja) | 1994-07-15 | 1994-07-15 | 液晶表示装置 |
US08/500,755 US5736972A (en) | 1994-07-15 | 1995-07-11 | Liquid crystal display apparatus capable of displaying a complete picture in response to an insufficient video signal |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP16382794A JPH0830236A (ja) | 1994-07-15 | 1994-07-15 | 液晶表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0830236A true JPH0830236A (ja) | 1996-02-02 |
Family
ID=15781501
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP16382794A Pending JPH0830236A (ja) | 1994-07-15 | 1994-07-15 | 液晶表示装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0830236A (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6160488A (en) * | 1996-10-14 | 2000-12-12 | Denso Corporation | Anti-theft device using code type transponder |
US6822647B1 (en) | 1998-02-18 | 2004-11-23 | Samsung Electronics Co., Ltd. | Displays having processors for image data |
-
1994
- 1994-07-15 JP JP16382794A patent/JPH0830236A/ja active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6160488A (en) * | 1996-10-14 | 2000-12-12 | Denso Corporation | Anti-theft device using code type transponder |
US6822647B1 (en) | 1998-02-18 | 2004-11-23 | Samsung Electronics Co., Ltd. | Displays having processors for image data |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6331862B1 (en) | Image expansion display and driver | |
EP0540294B1 (en) | Display control device and display apparatus with display control device | |
US6340970B1 (en) | Liquid crystal display control device, liquid crystal display device using the same, and information processor | |
KR0162529B1 (ko) | 멀티스캔 lcd 용 디스플레이 제어기와 디스플레이 제어방법 | |
US5602565A (en) | Method and apparatus for displaying video image | |
US5422996A (en) | System for raster imaging with automatic centering and image compression | |
US6340959B1 (en) | Display control circuit | |
JPS6061796A (ja) | 表示装置 | |
JP2002132224A (ja) | 液晶表示装置および液晶駆動方法 | |
US6928118B1 (en) | Device and method for displaying video | |
US6271821B1 (en) | Interface for liquid crystal display | |
US5339160A (en) | Character display device for synchronizing operation of video ram to operation of CPU | |
US6822647B1 (en) | Displays having processors for image data | |
KASAI et al. | Digital Packet Video Link for super high resolution display | |
JPH0830236A (ja) | 液晶表示装置 | |
US6943783B1 (en) | LCD controller which supports a no-scaling image without a frame buffer | |
JPH0830237A (ja) | 液晶表示装置 | |
JP2001331157A (ja) | 映像信号変換装置 | |
EP1111576A2 (en) | Liquid crystal display and driving method for liquid crystal display | |
JP2000122594A (ja) | 画像表示方法と画像表示装置 | |
US6339452B1 (en) | Image display device and image displaying method | |
WO1990012367A1 (en) | System for raster imaging with automatic centering and image compression | |
JPS61289389A (ja) | 液晶パネルの駆動方式 | |
JPH08129356A (ja) | 表示装置 | |
JPH11327499A (ja) | 画像表示装置およびその駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 19980922 |