KR19980024944A - 플랫 패널 표시 장치 - Google Patents

플랫 패널 표시 장치 Download PDF

Info

Publication number
KR19980024944A
KR19980024944A KR1019970048645A KR19970048645A KR19980024944A KR 19980024944 A KR19980024944 A KR 19980024944A KR 1019970048645 A KR1019970048645 A KR 1019970048645A KR 19970048645 A KR19970048645 A KR 19970048645A KR 19980024944 A KR19980024944 A KR 19980024944A
Authority
KR
South Korea
Prior art keywords
display
data
panel
input
resolution
Prior art date
Application number
KR1019970048645A
Other languages
English (en)
Inventor
마사히로 쿠리하라
Original Assignee
니시무로 타이조
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 타이조, 가부시기가이샤 도시바 filed Critical 니시무로 타이조
Publication of KR19980024944A publication Critical patent/KR19980024944A/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0232Special driving of display border areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

저해상도 표시에 있어서의 표시 가능한 최대 컬러수를 최대 해상도로 표시했을 때보다도 증가시킨다.
TFT 액정 표시 패널(114)에 표시 가능한 최대 해상도보다도 낮은 해상도로 표시를 행할 때, 저해상도 표시 화면의 표시 라인 하나분에 대응하는 표시 데이터는 TFT 액정 표시 패널(114)상의 표시 영역에 대응하는 소스·드라이버 SD2∼SD7의 중 시작단의 소스·드라이버 SD2로부터 입력이 개시된다. 또한, 표시 패널(114)상의 비표시 영역에 대응하는 소스·드라이버 SDl, SD8에 대해서는, 디스플레이 콘트롤러(11)로부터의 데이터가 아니라, 「DATASET」신호에 의해「블랙 데이터」등의 미리 정해진 표시 데이터가 설정된다. 이 때문에, 저해상도 표시에 대응하는 표시 라인 하나분의 표시 데이터의 전송과 병행하여 블랙 데이터의 설정이 가능해진다.

Description

플랫 패널 표시 장치
본 발명은 액정표시장치(LCD:Liquid Cristal Display), 플라즈마 디스플레이, EL(Electroluminescence)디스플레이, FED(Field Emission Display)등의 플랫표시 패널을 이용한 플랫 패널 표시 장치에 관한것이다.
컴퓨터의 디스플레이등으로 사용되고 있는 전형적인 플랫 표시 패널로서 TFT 컬러 LCD 패널이 알려져 있다. TFT 컬러 LCD 패널에 있어서는 복수의 소스·드라이버 IC에 표시 라인 하나분의 표시 데이터를 입력한 뒤, 그들 소스·드라이버 IC로부터 동시에 표시 데이터를 모든 소스 전극선에 출력 하는 것으로 표시가 행해지고 있다. 이 경우, 표시 콘트롤러로부터의 표시 데이터는 왼쪽 끝의 소스·드라이버 IC에서 오른쪽 끝의 소스·드라이버 IC의 순으로 순차 입력된다.
이와 같이 왼쪽 끝의 소스·드라이버 IC에서 표시 데이터를 순차 입력한다고 하는 데이터 입력 방식은 액정 표시부 전체 표시에 사용하는 경우뿐만 아니라 액정 표시부의 일부 표시에 사용하는 경우에도 마찬가지이다.
이 때문에, 도 6과 같이 액정 표시부에서 표시 가능한 최대 해상도보다도 낮은 해상도로 표시하는 경우라도, 액정 표시부 전체(표시에 사용하지 않은 부분을 포함하는 모든 도트)에 표시 콘트롤러로부터 데이터를 보내지 않으면 안되었다. 따라서, 표시 콘트롤러는 도 6과 같이 화면 전체보다도 작은 표시 영역에 표시를 행하는 경우에도 화면 전체를 표시하기 위해서 필요한 타이밍으로 동작하는 것이 필요해졌다.
도 7은 종래의 TFT 패널 유닛의 구성을 나타낸다.
도 7에 있어서, 각 소스·드라이버 IC의「입력 DATA」는「R·G·B의 디지탈신호」로, 「출력 DATA」는「R·G·B의 아날로그 신호」이다. 각 소스·드라이버 IC는 데이터 입력 개시를 나타내는 신호「SPi」가 드라이버 콘트롤러로부터 입력되면, 클록신호「Ck」마다「입력 DATA」를 시프트 레지스터에 입력하는 동작을 개시한다. 또한, 데이터 출력 신호「Ls」가 입력되면, 「출력 DATA」를 출력한다.
최종단 이외의 소스·드라이버 IC는 자기의 모든 시프트 레지스터에 데이터 입력이 끝나면, 데이터 입력 종료를 나타내는 신호「SPo」를 출력한다. 최종단 이외의 소스·드라이버 IC의 출력신호「SPo」는 다음단의 소스·드라이버 IC의 입력신호「SPi」로 되어 있다.
게이트·드라이버 IC는「SPi」가 입력되면, 주사신호「Cls」마다 액정 표시부의 표시 라인에(최초행으로부터 순차로) 한 라인씩 전압을 가하는 동작을 개시한다. 전압이 가해진 한 라인의 모든 트랜지스터는 ON이 된다.
최종단 이외의 게이트·드라이버 IC는 자기의 맨 마지막 줄의 표시 라인에 전압을 가하면 「SPo」를 출력한다. 최종단 이외의 게이트·드라이버 IC의 출력신호「SPo」는 다음단의 게이트·드라이버 IC의 입력신호「SPi」로 되어 있다.
도 8∼도 10은 표시 동작 타이밍을 나타낸다.
도 8은 1024x768도트의 XGA 사양의 해상도를 가지는 패널에 XGA의 해상도(1024x768도트)로 표시하는 경우를 나타내고 있다.
여기에서 소스·드라이버 IC는 8개로, 도 6의 소스·드라이버 IC를 왼쪽으로부터 순서대로「SD1」∼「SD8」이라고한다.
도 중, 수직 동기 신호 Vsync, 수평 동기 신호 Hsync, 표시 데이터 및 표시 데이터의 전송 타이밍을 도트 단위로 나타내는 시프트 클록 SHFCLK은 표시 콘트롤러(컴퓨터 본체측)의 출력 신호이다. 또한, 스크린부는 신호의 H, L의 변화가 있는 것을 나타낸다.
SD1입력∼SD8입력은 8개의 소스·드라이버 IC의 입력 신호(입력 데이터)를 나타내고 있다. 또한 도 중, A는 소스·드라이버 SD1에「Spi」가 입력되는 타이밍을 나타낸다. B는 소스·드라이버 SD1가「Spo」를 출력하여 소스·드라이버 SD2에「Spi」가 입력되는 타이밍을 나타낸다. C는 소스·드라이버 SD1∼SD8에「Ls」가 입력되는 타이밍을 나타낸다.
이와 같이, 종래 방식의 패널로서는 복수의 소스·드라이버 IC가 동시에 데이터를 입력하는 일이 없다.
도 9는 1024x768 도트의 XGA 사양의 해상도를 가지는 패널에 VGA의 해상도(640x480 도트)로 표시하는 경우를 나타내고 있다.
Vsync, Hsync, Data, SHFCLK은 표시 콘트롤러의 출력 신호이고, 도 8의 경우와 같은 동작 타이밍이다. 데이터의 검게 칠한 부분은 표시 콘트롤러가 블랙 데이터를 출력하는 타이밍을 보이고 있다. 블랙 데이터는 R, G, B 모두가 0의 표시 데이터이다.
DS1∼8 입력의 검게 칠한 부분은 시프트 레지스터에 블랙 데이터를 입력하는 타이밍을 보이고 있다.
즉, 양단의 소스·드라이버 SD1와 SD8에 있어서는 128 도트분의 블랙 데이터가 입력되고, 또한, SD2에 입력되는 128 도트분의 데이터내의 좌측 64 도트분의 데이터는 블랙 데이터이고, SD7에 입력되는 128 도트분의 데이터 내의 오른쪽의 64 도트분의 데이터도 블랙 데이터가 된다.
도 10은 640x480 도트의 VGA 사양의 해상도를 가진 패널에 VGA의 해상도(640x480 도트)로 표시하는 경우를 보이고 있다.
여기에서 소스·드라이버 IC는 5개로, 도 6의 소스·드라이버 IC를 왼쪽으로부터 순차로「SD1」∼「SD5」라고한다. Vsync, Hsync, Data, SHFCLK는 표시 콘트롤러의 출력 신호이고, 또한, SD1입력∼SD5입력은 5개의 소스·드라이버 SD1∼SD5의 입력 데이터이다.
도 8과 도 9를 비교하면, SHFCLK 및 Hsync의 주파수가 낮게 되어 있는 것을 알 수 있다. 이것은 패널의 해상도가 낮기 때문이다.
상기와 같이, 종래에는 액정 표시부의 일부를 표시에 사용하는 경우라도 표시 콘트롤러의 동작 속도·타이밍은 액정 표시부 전체를 표시에 사용할 때와 동일하여, 표시에 사용하지 않은 부분에는 블랙 데이터를 표시 콘트롤러로부터 LCD 패널에 보낼 필요가 있었다.
따라서, 표시 콘트롤러는 LCD 패널의 일부를 사용하여 표시하는 경우에도 전체를 사용해서 표시하는 경우와 같은 속도로 동작하지 않으면 안되었고, 기능(표시 가능한 최대 컬러수)의 제한의 기준이 되었다.
예컨대, 표시 콘트롤러에 다음과 같은 제한이 있는 경우, 도 11의 스크린부의 표시는 행할 수 없다.
표시용 메모리 용량 : 2MB 이하
전송 레이트 : 1/60초당 2MB 이하
이 표시 콘트롤러에 종래 방식인 640×480패널을 접속한 경우에는 최대 16M색의 표시가 가능하다. 그러나, 종래 방식의 1024×768패널에 있어서, 그 일부만을 사용하여 640×480 표시를 한 경우에는, 표시 가능한 최대 컬러수는 64K색이 되어 640×480패널을 사용한 경우보다도 표시 가능한 최대 컬러수가 뒤떨어진다.
따라서, 종래 방식의 1024×768패널로는 800X600 도트로 16M색의 표시 및 640×480 도트로 16M색의 표시를 행할 수 없다.
본 발명은 이러한 점을 감안하여 이루어진 것으로서 표시 가능한 최대 해상도 이하의 해상도로 표시했을 때, 표시 가능한 최대 해상도로 표시할 때보다도 표시 콘트롤러가 저속 동작되도록 하여, 저해상도 표시에 있어서의 표시 가능한 최대 컬러수를 최대 해상도로 표시했을 때보다도 증가시키는 것이 가능한 플랫 패널 표시 장치를 제공하는 것을 목적으로 한다.
도 1은 본 발명의 한 실시 형태에 관한 플랫 패널 표시 장치의 구성을 나타내는 블럭도.
도 2는 동 실시 형태의 플랫 패널 표시 장치에 표시 가능한 최대 해상도보다도 낮은 해상도로 표시되는 경우의 표시 영역과 비표시 영역의 관계를 나타낸 도면.
도 3은 동 실시 형태의 플랫 패널 표시 장치의 표시 동작 타이밍을 나타내는타이밍도.
도 4는 동 실시 형태의 플랫 패널 표시 장치의 표시 동작 타이밍을 나타내는타이밍도.
도 5는 동 실시 형태의 플랫 패널 표시 장치에 있어서 표시 해상도와 표시색수의 관계를 나타낸 도면.
도 6은 종래의 플랫 패널 표시 장치의 표시 동작의 원리를 설명하기 위한 도면.
도 7은 종래의 표시 패널의 구성을 나타내는 블럭도.
도 8은 종래의 표시 패널을 이용한 표시 동작 타이밍을 나타내는 타이밍도.
도 9는 종래의 표시 패널을 이용한 표시 동작 타이밍을 나타내는 타이밍도.
도 10은 종래의 표시 패널을 이용한 표시 동작 타이밍을 나타내는 타이밍도.
도 11은 종래의 표기 방식에 있어서의 표시 해상도와 표시색수와의 관계를 도시한 도면.
〈도면의 주요 부분에 대한 부호의 설명〉
11 : 디스플레이 콘트롤러
12 : 표시 유닛
111 : 연결기
113 : 드라이버 콘트롤러
114 : TFT 액정 표시 판넬
115 : 소스·드라이버 IC
116 : 게이트·드라이버 IC
201 : 타이밍 제어 회로
202 : 데이터 래치 회로
본 발명 플랫 패널 표시 장치는 행 및 열의 매트릭스 모양으로 배치된 복수의 화소를 포함하는 표시 패널과, 이 표시 패널의 행방향을 따라서 세로로 이어져 접속되고 상기 표시 패널의 복수의 열 전극을 구동하는 복수의 열 드라이버와, 상기 표시 패널의 복수의 행 전극을 행 단위로 주사하는 행 전극 주사 수단을 갖추어 표시 콘트롤러로부터 전송되는 표시 라인 하나분의 표시 데이터가 시작단의 열 드라이버 회로로부터 최종단의 열 드라이버 회로에 걸쳐 그 접속순으로 순차 입력되고, 입력된 표시 데이터는 상기 복수의 열 드라이버 회로에서 상기 복수의 열 전극으로 동시에 출력되어, 상기 행 전극 주사 수단에 의해서 주사된 행의 표시 라인에 표시된 플랫 패널 표시 장치에 있어서, 상기 표시 패널에 표시 가능한 최대 해상도보다도 낮은 해상도로 표시를 행할 때, 상기 표시 콘트롤러로부터 전송되는 상기 저해상도 표시 화면의 표시 라인 하나분에 대응하는 표시 데이터의 입력을 상기 표시 패널상의 표시 영역에 대응하는 열 드라이버 중 시작단의 열 드라이버로부터 개시시키는 수단과 상기 표시 패널상의 비표시 영역에 대응하는 각 열 드라이버를 미리 지정된 표시 데이터를 입력한 상태에 설정하는 표시 데이터 설정 수단을 구비하는 것을 특징으로 한다.
이 플랫 패널 표시 장치에 있어서, 표시 패널에 표시 가능한 최대 해상도보다도 낮은 해상도로 표시를 행할 때, 그 저해상도 표시 화면의 표시 라인 하나분에 대응하는 표시 데이터는 표시 패널상의 표시 영역에 대응하는 열 드라이버 중 시작단의 열 드라이버로부터 입력이 개시된다. 또한, 표시 패널상의 비표시 영역에 대응하는 각 열 드라이버에 대해서는 표시 콘트롤러부터의 데이터가 아니라, 표시 데이터 설정 수단에 의해서「블랙 데이터」등의 미리 정해진 표시 데이터가 설정된다. 이 때문에, 저해상도 표시에 대응하는 표시 라인 하나분의 표시 데이터의 전송과 병행하여 블랙 데이터의 설정을 하는 것이 가능해진다. 따라서, 표시 콘트롤러는 저해상도 표시에 대응하는 표시 라인 하나분의 표시 데이터를 전송하는 것으로 끝나고 표시 패널에 표시 가능한 최대 해상도에 대응하는 표시 데이터를 전송하는데 필요한 동작 타이밍보다도 느린 타이밍으로 동작하는 것이 가능해진다. 예컨대, 표시 패널에 표시 가능한 최대 해상도가 1024X768 도트이고, 거기에 640X480 도트의 표시를 행하는 경우, 표시 콘트롤러는 768 라인 중의 480라인에 관해서만 표시 데이터를 전송하면 되고 또한 그 480 라인의 각 표시 라인에 대해서는 640 도트분의 데이터를 전송하기만 하면 된다. 따라서, 1024X768 도트의 표시 패널에 640X480 도트의 표시를 하는 경우, 표시 콘트롤러는 640X480 도트의 표시에 필요한 타이밍으로 동작하면 바람직하다.
또한, 연속하는 2이상의 행(연속하는 2이상의 표시 라인)의 모든 화소가 비표시 영역에 속할 때, 상기 표시 데이터 설정 수단에 의해서 상기 미리 정해진 표시 데이터가 설정된 각 열 드라이버 회로는 상기 2이상의 행에 걸쳐 동일 데이터를 되풀이하여 출력되도록 구성하는 것이 바람직하다. 이에 따라, 표시 라인마다 표시 데이터 갱신을 하지 않고서 동일 데이터를 되풀이 출력하는 구성에 의해 행 전극의 주사 타이밍을 빠르게 하는 것이 가능해진다.
또한, 본 발명 플랫 패널 표시 장치는 행 및 열의 매트릭스 모양으로 배치된 복수의 화소를 포함하는 표시 패널과 이 표시 패널의 행방향을 따라서 세로로이어져 접속되고, 상기 표시 패널의 복수의 열 전극을 구동하는 복수의 열 드라이버와 상기 표시 패널의 복수의 행 전극을 행단위로 주사하는 행 전극 주사 수단을 갖고, 표시 콘트롤러로부터 전송되는 표시 라인 하나분의 표시 데이터가 시작단의 열 드라이버 회로에서 최종단의 열 드라이버 회로에 걸쳐 접속순으로 순차 입력되어, 입력된 표시 데이터는 상기 복수의 열 드라이버 회로에서 상기 복수의 열 전극에 동시에 출력되고, 상기 행 전극 주사 수단에 의해서 주사된 행 표시 라인에 표시된 플랫 패널 표시 장치에 있어서, 상기 표시 콘트롤러부터의 동기 신호에 근거하여 상기 표시 패널에 표시하고자 하는 해상도를 판별하는 수단과, 판별된 해상도가 상기 표시 패널로 표시 가능한 최대 해상도보다도 낮은 해상도일 때, 그 저해상도 표시 화면과 상기 표시 패널로 표시 가능한 최대 해상도에 근거하여, 상기 표시 패널의 행 전극마다 표시 영역에 대응하는 열 드라이버 회로와 비표시 영역에 대응하는 열 드라이버 회로를 결정하여, 상기 표시 영역에 대응하는 열 드라이버 회로에 관해서는 열 드라이버 회로에서 상기 표시 데이터의 입력을 개시하여, 상기 비표시 영역에 대응하는 열 드라이버 회로에 관해서는 미리 정해진 표시 데이터를 입력한 상태에 설정하는 수단을 구비하는 것을 특징으로 한다.
이 플랫 패널 표시 장치에 있어서, 표시 콘트롤러로부터의 수평 동기 신호, 수직 동기 신호, 시프트 클록등의 동기 신호의 타이밍으로부터 표시 패널에 표시하고자하는 해상도가 판별되어 그 판별 결과와 표시 패널로 표시 가능한 최대 해상도와의 관계에 근거하여, 표시 패널의 행 전극마다 표시 영역에 대응하는 열 드라이버 회로와 비표시 영역에 대응하는 열 드라이버 회로가 결정된다. 그리고, 표시 영역에 대응하는 열 드라이버 회로에 있어서는 그 시작단의 열 드라이버 회로에서 상기 표시 데이터의 입력을 개시하고 상기 비표시 영역에 대응하는 열 드라이버 회로에 있어서는 미리 정해진 표시 데이터를 입력한 상태로 설정한다. 이와 같이, 표시하고자 하는 해상도가 자동적으로 판별되어 그에 따라 열 드라이버 회로의 제어가 행해지기 때문에, 어떠한 해상도로 표시하는 경우라도 표시 콘트롤러는 그 해상도의 표시에 필요한 동작 타이밍으로 동작하기만 하면 된다.
이하, 도면을 참조하여 지렛대의 발명의 실시 형태를 설명한다.
도 1은 본 발명의 한 실시 형태에 관련된 플랫 패널 표시 장치가 표시되어 있다. 이 플랫 패널 표시 장치는 컴퓨터 본체의 디스플레이 콘트롤러(11)와 그 컴퓨터의 디스플레이 모니터로서 사용되는 표시 유닛(12)으로 구성되어 있다.
표시 유닛(12)은 연결기(111), 바이어스 전압 발생 회로(112), 드라이버 콘트롤러(113), TFT 액정 표시 패널부(114), n개의 소스·드라이버 IC(115) 및 m개의 게이트·드라이버 IC(116)로 구성되어 있다.
드라이버 콘트롤러(113)는 n개의 소스·드라이버 IC(115) 및 m개의 게이트·드라이버 IC(116)를 제어하기 위한 각종 타이밍 신호를 발생시키기 위한 것으로, 이 타이밍 신호의 발생은 액정 표시 패널부(114)의 해상도와 실제로 표시하고자 하는 해상도와의 관계에 따라서 제어된다. 실제로 표시하고자 하는 해상도는 디스플레이 콘트롤러(11)로부터의 Vsync, Hsync, SHFCLK 등으로부터 타이밍 제어 회로(201)로 계산하여 얻는다.
각 소스·드라이버(115)는 TFT 액정 표시 패널부(114)의 소스 전극을 구동하는 것으로, 표시 데이터를 입력하여 유지하기 위한 시프트 레지스터를 갖추고 있다. 또한, 각 소스·드라이버(115)는 종래 갖추고 있는 제어신호(이하의 4종)를 구비하며 다음과 같다.
(1)「Ls」 …(타이밍 제어 회로(201)로부터 입력된다)
(2)「CK」 …(타이밍 제어 회로(201)로부터 입력된다)
(3)「SPi」…(타이밍 제어 회로(201)및 왼쪽 옆의 소스·드라이버 IC로부터 입력된다)
(4)「SPo」…(오른쪽 옆의 소스·드라이버 IC로 출력한다)
이밖에도, 덧붙여, 이하의 2가지 제어 신호를 갖추고 있다.
(5)「SPo 인에이블」…(타이밍 제어 회로(201)로부터 입력된다)
(6)「DATASET」…(타이밍 제어 회로(201)로부터 입력된다)
여기서, 「SPo 인에이블」은 신호「SPo」를 오른쪽 옆의 소스·드라이버 IC에 출력할지 여부를 지시하기 위한 신호이고, SPo 인에이블이 공급된 소스, 드라이버 IC는 자신의 시프트 레지스터에 대하는 표시 데이터의 설정이 완료될 때, 신호「SPo」를 오른쪽 옆의 소스·드라이버 IC에 출력한다.
「DATASET」는 디스플레이 콘트롤러(11)로부터의 표시 데이터 대신에 미리 정해진 표시 데이터, 예컨대 블랙 데이터를 시프트 레지스터에 입력하는 것을 지시하기 위한 신호이고, 「DATASET」를 받은 소스·드라이버 IC는 신호「Ls」가 입력될 때, 블랙 데이터에 대응하는 각 소스 전극선상에 출력된다.
표시 데이터 및 제어신호「Ls」,「CK」는 모든 소스·드라이버 IC에 공통으로 입력되어 있다. 또한, 제어신호「SPi」는 소스·드라이버(115)의 수만큼 준비되어 있고, 타이밍 제어 회로(201)로부터 n개의 소스·드라이버(115) 각각에 독립적으로 입력된다. 이 경우, 두번째단 이후의 소스·드라이버(115)에 있어서는 타이밍 제어 회로(201)와 왼쪽 옆의 소스·드라이버 IC에서 OR 회로를 통해서 입력된다. 이러한 제어신호「SPi」의 접속 구성은 어떤 소스·드라이버 IC에서라도 표시 데이터의 입력을 개시할 수 있도록 한다.
또한, 제어신호「DATASET」에 관해서도, 소스·드라이버(115)의 수만큼 준비되어 있고, 타이밍 제어 회로(201)로부터 n개의 소스·드라이버(115) 각각에 독립적으로 입력된다. 이에 따라, 임의의 소스 드라이버에 대하여, 블랙 데이터를 설정할 수가 있다. 블랙 데이터가 설정되었을 때, 각 소스 드라이버는 한 화소를 구성하는 R, G, B의 3가지의 도트에 대응하는 열 전극선 각각에 0V의 전압치를 출력한다. 즉, 제어 신호「DATASET」가 입력된 소스·드라이버는 블랙 데이터를 출력하는 상태로 설정된다.
각 소스·드라이버 IC는,
(1)「SPi」신호가 들어오면 「CK」마다 시프트 레지스터의 왼쪽 끝 쪽에서 순차 표시 데이터「DATA」를 그 시프트 레지스터에 입력한다.
(2)「DATASET」신호가 ON의 경우는, 소스·드라이버 IC에 입력되는 표시 데이터 대신에 소정의 값(빛깔)(여기서는, 검정)의 데이터를 시프트 레지스터에 입력한다. 오른쪽 끝 이외의 임의의 소스·드라이버 IC의 출력「SPo」는 오른쪽 옆의 소스·드라이버 IC의 입력「SPi」라고 되어 있기 때문에, 오른쪽 끝 이외의 임의의 소스·드라이버 IC의 입력「SPo 인에이블」이 ON이면, 오른쪽 끝 이외의 임의의 소스·드라이버 IC에서 오른쪽 옆의 소스·드라이버 IC로 연속하여 데이터를 시프트 레지스터에 입력할 수 있다.
(3)「DATASET」신호가 OFF인 경우는, 시프트 레지스터에 입력되는 데이터는 소스·드라이버 IC에 입력되는 표시 데이터「DATA」에 의해서 결정된다.
(4)시프트 레지스터의 오른쪽 끝까지 데이터가 입력됨과 동시에, 「SPo 인에이블」이 ON되면, 「SPo」신호를 출력한다. 오른쪽 끝 이외의 임의의 소스·드라이버 IC의 출력「SPo」는 오른쪽 옆의 소스·드라이버 IC의 입력「SPi」라고 되어 있기 때문에, 오른쪽 끝 이외의 임의의 소스·드라이버 IC의 입력 「SPo 인에이블」이 ON이면, 오른쪽 끝 이외의 임의의 소스·드라이버 IC에서 오른쪽 옆의 소스·드라이버 IC로 연속하여 시프트 레지스터에 입력할 수 있다.
(5)시프트 레지스터의 오른쪽 끝까지 데이터가 입력됨과 동시에, 「SPo 인에이블」이 OFF되면, 「SPo」신호는 출력되지 않는다.
(6)「Ls」신호가 들어오면 모든「DATA」를 액정 표시부에 출력한다. 출력하는 데이터는 시프트 레지스터의 내용에 의해서 결정된다.
이어서, 도 2를 참조하여 구체적인 동작을 설명한다.
도 2에 있어서는 TFT 액정 표시 패널부(114)가 1024X768 도트의 해상도를 가져 여기에 640X480 도트의 해상도로 표시하는 경우의 모양이 표시되어 있다. 이 경우, 표시 영역은 도의 A영역이 된다. 다른 B, C 영역은 비표시 영역이 된다.
또한, 여기에서는, 소스·드라이버 IC가 SD1∼SD8의 8개이고, 각 소스·드라이버 IC가 128화소에 대응하는 소스 전극선을 구동하는 경우를 상정하고 있다.
A부와 B부의 경계는 표시 영역을 포함하는 소스·드라이버 IC와 표시 영역을 포함하지 않은 소스·드라이버 IC와의 경계이다.
A·B부의 하단은 게이트·드라이버 IC의 경계에 관계없이 표시 영역의 하단이 된다.
(1) A부와 B부는 A부의 소스·드라이버 IC가 시프트 레지스터에 데이터를 기록하는 것과 동시에, B부의 소스·드라이버 IC도 시프트 레지스터에 데이터를 기록하기 때문에, 라인 하나분의 데이터의 기록에 이러한 시간은 종래의 A/(A+B)로 된다.
이에 따라, 표시 콘트롤러의 수평 방향의 데이터 출력 동작 속도를 느리게 할 수 있다.
(2) C부에서는 각각의 소스·드라이버 IC가 동시에 각각의 시프트 레지스터에 블랙 데이터를 기록하는 것에 의해, 라인 하나분의 데이터 기록에 걸리는 시간은 종래의 1/소스·드라이버 IC의 수가 된다.
또한, C부에서는 모든 화소가 표시되지 않는 표시 라인이 연속하여 존재하고 있으므로, 그 최상단의 라인을 표시할 때에 블랙 데이터를 일단 기록한 뒤 「Cls]를 연속하여 입력함으로써, 두 번째 라인 이후를 위한 기록 시간을 생략할 수 있다. 이 경우에는, C부의 최상단 라인에 출력하는 것과 같은 데이터가 두 번째라인 이후에도 출력되게 된다.
이에 따라, 디스플레이 콘트롤러(11)의 수직 방향의 데이터 출력 동작 속도를 느리게 할 수가 있다.
도 3에는 도 2로 설명한 표시, 즉 1024x768 도트의 XGA 사양의 해상도를 가지는 패널에 VGA의 해상도(640x480 도트)에서 표시되는 경우의 타이밍이 표시되고 있다.
Vsync, Hsync, Data, SHFCLK는 디스플레이 콘트롤러(11)의 출력 신호이다. Data 이외의 타이밍은 도 10으로 설명한 VGA 패널에 VGA 사이즈의 표시를 행한 경우와 동일하다.
타이밍 제어 회로(201)는 Vsync, Hsync, Data, SHFCLK로 표시하려고 하는 해상도를 조사하여, 도 2로 설명한 표시 영역 A, B, C의 위치를 인식한다. 즉, 이전 화면내의 상부와 하부에 비표시 라인이 연속하는 C부가 있고 그 C부에서는 SD1∼SD8이 모두 비표시 영역에 대응한다고 판단된다. 또한, A부에 속하는 표시 라인에 관해서는 SD1과 SD8이 비표시 영역에 대응하여 SD2∼SD7가 표시 영역에 대응한다고 판단한다. 또한 이 경우, SD2와 SD7에 관해서는 표시 영역과 비표시 영역에 걸치는 것도 동시에 인식된다.
A부에 속하는 표시 라인의 표시에 있어서는, 전술한 바와 같이 SD1과 SD8가 비표시 영역(B부)에 SD2∼SD7가 표시 영역(A부)에 대응하므로, 「DATASET」를 B 영역의 소스·드라이버 IC인 SD1와 SD8에 입력하여, A영역을 표시하는 소스·드라이버 IC인 SD2∼SD7 중의 가장 왼쪽 끝인 SD2에「SPi」를 입력한다. 또한, SD2∼SD6에 대해서는 SPO인에이블 신호가 ON이 된다.
이에 따라, A영역을 표시하는 소스·드라이버 IC인 SD2∼SD7의 시프트 레지스터에 표시 데이터를 순차 입력하는 것과 병행하여, B영역을 표시하는 소스·드라이버 IC인 SD1와 SD8의 시프트 레지스터에 블랙 데이터를 입력할 수가 있다.
표시 영역과 비표시 영역에 걸쳐 있는 소스·드라이버 IC인 SD2와 SD7에 있어서는, 그 시프트 레지스터의 비표시 영역에 대응하는 부분에는 「블랙」데이터가 입력된다. 이것은 데이터 래치 회로(202)가 표시 데이터의 출력 개시 전후에 일정 기간씩 R, G, B 각각의 데이터로 0를 출력함으로써 실현된다.
이어서 도 4를 참조하여, 도 2의 C영역의 표시 타이밍 동작을 설명한다.
(a) 우선 C영역의 처음에 소스·드라이버 IC 8개를 동시에 동작시켜, 시프트 레지스터에 블랙 데이터(또는 달리 미리 정하여 놓은 빛깔)를 입력한다. 이것은 소스·드라이버 IC 모두에 대응하는「DATASET」신호를 ON으로 함으로써 실현된다.
(b) 이어서「Ls」(소스·드라이버 IC의 입력신호)와「Cls」(게이트·드라이버 IC의 입력신호)를 연속하여 입력하고, C영역에 데이터(전압)를 출력한다. (a)로 입력한 데이터를 되풀이해서 사용하여, 같은 데이터를 C영역의 수평 라인수만큼 출력한다.
C영역에 데이터(전압)를 출력하고 있는 동안은, 「DATASET」신호를 ON인 그대로 유지한다. 이에 따라, 시프트 레지스터내의 데이터는 검정인 채로 유지된다. 따라서, 모든 소스·드라이버 IC에 관해서, 그 시프트 레지스터의 데이터 내용의 갱신이 행하여지지 않기 때문에, 「Ls」를 연속하여 소스·드라이버 IC에 입력함으로써 종래보다도 단시간에 화면 주사를 행할 수 있다.
즉, C 영역에 있어서는,「Ls」와 같이 「Cls」의 타이밍을 B영역보다도 빠르게 설정할 수 있다.
이상과 같이, 이 실시 형태에 의하면, TFT 액정 표시 패널(114)에 표시 가능한 최대 해상도보다도 낮은 해상도로 표시를 할 때는, 그 저해상도 표시 화면의 표시 라인 하나분에 대응하는 표시 데이터는 TFT 액정 표시 패널(114)상의 표시 영역 A에 대응하는 소스·드라이버 SD2∼SD7 중 시작단의 소스·드라이버 SD2로부터 입력이 개시된다. 또한, 표시 패널(114)상의 비표시 영역 B에 대응하는 소스·드라이버 SD1, SD8에 대해서는 디스플레이 콘트롤러(11)로부터의 데이터가 아니라, 「DATASET」신호에 의해「블랙 데이터」등의 소정의 표시 데이터가 설정된다. 이 때문에, 저해상도 표시에 대응하는 표시 라인 하나분의 표시 데이터의 전송과 병행하여 블랙 데이터의 설정이 가능해진다. 따라서, 디스플레이 콘트롤러(11)는 저해상도 표시에 대응하는 표시 라인 하나분의 표시 데이터를 전송하기만 하면 되고, 표시 패널에 표시 가능한 최대 해상도에 대응하는 표시 데이터를 전송하는데 필요한 동작 타이밍보다도 느린 타이밍으로 동작하는 것이 가능해진다. 예컨대, 전술한 예와 같이, 표시 패널(114)에 표시 가능한 최대 해상도는 1024 X768 도트이고, 거기에 640X480 도트의 표시를 행하는 경우에는, 디스플레이 콘트롤러(11)는 768 라인 중의 480 라인에 관해서만 표시 데이터를 전송하면 되고, 또한 그 480 라인의 각 표시 라인에 대해서는 640 도트분의 데이터전송으로 끝난다. 따라서, 1024X768 도트의 표시 패널에 640X480 도트의 표시를 하는 경우에는, 디스플레이 콘트롤러(11)는 640X480 도트의 표시에 필요한 타이밍으로 동작하면 바람직하다.
또한, 전술의 C 영역과같이 연속된 2이상의 표시 라인의 모든 화소가 비표시 영역에 속할 때는, 모든 소스·드라이버 SD1∼SD8에 블랙 데이터가 설정되고, 또한 그들 소스·드라이버 SD1∼SD8는 동일 블랙 데이터를 C 영역의 모든 라인에 대하여 되풀이하여 출력한다. 이와 같이 표시 라인마다 표시 데이터 갱신을 하지 않고 동일 데이터를 되풀이하여 출력하는 구성에 의해 표시 라인의 주사 타이밍을 빠르게 하는 것이 가능해진다.
도 5는 본 발명의 방식을 1024×768 패널로 채택한 경우에 있어서의 표시해상도와 컬러수와의 관계가 표시되고 있다. 스크린으로 보이는 부분은 표시 불가능한 것을 나타내고 있다.
도 5로부터 알 수 있듯이, 종래 방식의 1024×768 패널로는 800×600×16M 색 및 640×480×16색의 표시를 행할 수 없지만, 본 발명 방식의 1024×768 패널로는 그것을 행할 수 있게 된다.
또, 이 실시 형태로는 1024×768 패널로 640×480 표시를 하는 예를 들었지만, 원리적으로는 다른 해상도의 조합도 가능하다.
또한, TFT 액정 패널뿐만 아니라 STN 등의 다른 액정 패널이나 플라즈마 디스플레이, EL(Electroluminescence)디스플레이, FED(Field Emission Display)등, 액정이외의 플랫 표시 패널에 대해서도 적용할 수 있다.
게다가 도 1의 드라이버 콘트롤러(113)를 컴퓨터 본체측에 설치하는 등, 여러가지 변형이 가능하다.
이상 설명한 바와 같이 본 발명에 의하면, 표시 가능한 최대 해상도 이하의 해상도로 표시했을 때, 표시 가능한 최대 해상도로 표시한 때보다도 표시 콘트롤러를 저속 동작시키게 되어 저해상도 표시에 있어서의 표시 가능한 최대 컬러수를 최대 해상도로 표시하였을 때보다도 증가시키는 것이 가능해진다.

Claims (7)

  1. 행 및 열의 매트릭스 모양으로 배치된 복수의 화소를 포함하는 표시 패널과, 이 표시 패널의 행방향을 따라서 세로로 이어져 접속되고, 상기 표시 패널의 복수의 열 전극을 구동하는 복수의 열 드라이버와, 상기 표시 패널의 복수의 행 전극을 행단위로 주사하는 행 전극 주사 수단을 갖추어, 표시 콘트롤러로부터 전송되는 표시 라인 하나분의 표시 데이터가 시작단의 열 드라이버 회로에서 최종단의 열 드라이버 회로에 걸쳐 그 접속순으로 순차 입력되고, 입력된 표시 데이터는 상기 복수의 열 드라이버 회로에서 상기 복수의 열 전극에 동시에 출력되어, 상기 행 전극 주사 수단에 의해서 주사된 행의 표시 라인에 표시된 플랫 패널 표시 장치에 있어서,
    상기 표시 패널에 표시 가능한 최대 해상도보다도 낮은 해상도로 표시를 행할 때, 상기 표시 콘트롤러로부터 전송되는 상기 저해상도 표시 화면의 표시 라인 하나분에 대응하는 표시 데이터의 입력을 상기 표시 패널상의 표시 영역에 대응하는 열 드라이버 중 시작단의 열 드라이버로부터 개시시키는 수단과, 상기 표시 패널상의 비표시 영역에 대응하는 각 열 드라이버를 소정의 표시 데이터를 입력한 상태로 설정하는 표시 데이터 설정 수단을 구비하는 것을 특징으로 하는 플랫 패널 표시 장치.
  2. 제1항에 있어서, 상기 복수의 열 드라이버 회로에는 표시 데이터의 입력 개시를 나타내는 복수의 입력 개시 신호가 각각 입력되어, 입력 개시 신호가 인에이블 상태로 설정된 열 드라이버 회로에서 순서대로 그 후단의 열 드라이버 회로에 대하여 표시 데이터의 입력이 개시되는 것을 특징으로 하는 플랫 패널 표시 장치.
  3. 제1항에 있어서, 상기 복수의 열 드라이버 회로는 상기 미리 정해진 표시 데이터를 입력한 상태로 설정하는 것을 나타내는 복수의 표시 데이터 설정 신호가 각각 입력되어, 표시 데이터 설정 신호가 인에이블 상태로 설정된 각 열 드라이버 회로는 상기 소정의 표시 데이터를 대응하는 열 전극상에 출력하는 것을 특징으로 하는 플랫 패널 표시 장치.
  4. 제1항에 있어서, 연속하는 2이상의 행의 모든 화소가 상기 비표시 영역에 속할 때, 상기 표시 데이터 설정 수단에 의해서 상기 소정의 표시 데이터 또는 상기 표시 콘트롤러로부터 출력된 표시 데이터가 설정된 각 열 드라이버 회로는 상기 2행 이상에 걸쳐 동일 데이터를 되풀이하여 출력하는 것을 특징으로 하는 플랫 패널 표시 장치.
  5. 행 및 열의 매트릭스 모양으로 배치된 복수의 화소를 포함하는 표시 패널과, 이 표시 패널의 행방향을 따라서 세로로 이어져 접속되고 상기 표시 패널의 복수의 열 전극을 구동하는 복수의 열 드라이버와, 상기 표시 패널의 복수의 행 전극을 행단위로 주사하는 행 전극 주사 수단을 갖춘 표시 콘트롤러로부터 전송되는 표시 라인 하나분의 표시 데이터가 시작단의 열 드라이버 회로에서 최종단의 열 드라이버 회로에 걸쳐 그 접속순으로 순차 입력되고, 입력된 표시 데이터는 상기 복수의 열 드라이버 회로에서 상기 복수의 열 전극에 동시에 출력되고, 상기 행 전극 주사 수단에 의해서 주사된 행 표시 라인에 표시되는 플랫 패널 표시 장치에 있어서,
    상기 표시 콘트롤러로부터의 동기 신호에 근거하여 상기 표시 패널에 표시하고자하는 해상도를 판별하는 수단과, 판별된 해상도가 상기 표시 패널로 표시 가능한 최대 해상도보다도 낮은 해상도일 경우, 그 저해상도 표시 화면과 상기 표시 패널로 표시 가능한 최대 해상도에 근거하여, 상기 표시 패널의 행 전극마다 표시 영역에 대응하는 열 드라이버 회로와 비표시 영역에 대응하는 열 드라이버 회로를 결정하고, 상기 표시 영역에 대응하는 열 드라이버 회로에 있어서는 그 시작단의 열 드라이버 회로에서 상기 표시 데이터의 입력을 개시하여, 상기 비표시 영역에 대응하는 열 드라이버 회로에 있어서는 미리 정해진 표시 데이터를 입력한 상태로 설정하는 수단을 구비하는 것을 특징으로 하는 플랫 패널 표시 장치.
  6. 표시 패널과 이 표시 패널상의 화면 표시를 제어하는 표시 콘트롤러를 포함하는 플랫 패널 표시 장치에 있어서,
    상기 표시 패널로 표시 가능한 최대 해상도보다도 낮은 해상도로 표시를 행할 때, 그 저해상도 화면이 표시되는 상기 표시 패널상의 표시 영역을 제외한 다른 비표시 영역에 관한 표시를 제어하는 수단을 구비하고,
    상기 표시 콘트롤러는 상기 저해상도 화면의 표시에 필요한 타이밍으로 동작하도록 구성되어 있는 것을 특징으로 하는 플랫 패널 표시 장치.
  7. 표시 패널과, 이 표시 패널의 복수의 표시 라인을 주사하는 수단과, 상기 표시패널의 표시 라인 하나분의 표시 데이터를 유지하는 데이터 유지 수단을 갖는 플랫 패널 표시 장치에 있어서,
    상기 표시 패널로 표시 가능한 최대 해상도보다도 낮은 해상도로 표시를 행할 때, 2이상 연속하는 표시 라인의 화소 모두가 비표시 영역에 속할 때, 상기 데이터 유지 수단에 유지되어 있는 동일한 표시 데이터를 모든 화소가 상기 비표시 영역에 속하는 연속된 표시 라인에 걸쳐 되풀이하여 출력하는 수단과,
    상기의 화소 전부가 상기 비표시 영역에 속하는 연속하는 표시 라인의 주사를 표시 영역의 표시 라인의 주사 타이밍보다도 고속으로 실행시키는 수단을 구비하는 것을 특징으로 하는 플랫 패널 표시 장치.
KR1019970048645A 1996-09-30 1997-09-25 플랫 패널 표시 장치 KR19980024944A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP8258556A JPH10105107A (ja) 1996-09-30 1996-09-30 フラットパネル表示装置
JP96-258556 1996-09-30

Publications (1)

Publication Number Publication Date
KR19980024944A true KR19980024944A (ko) 1998-07-06

Family

ID=17321875

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970048645A KR19980024944A (ko) 1996-09-30 1997-09-25 플랫 패널 표시 장치

Country Status (3)

Country Link
US (1) US6020874A (ko)
JP (1) JPH10105107A (ko)
KR (1) KR19980024944A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100692816B1 (ko) * 2005-04-08 2007-03-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 화상처리 장치 및 화상처리방법

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3266119B2 (ja) * 1998-11-19 2002-03-18 日本電気株式会社 液晶表示装置及び映像データ転送方法
JP2001194642A (ja) * 2000-01-12 2001-07-19 Nec Viewtechnology Ltd 液晶表示のブランキング装置及びそのブランキング方法
JP2002099269A (ja) * 2000-09-25 2002-04-05 Toshiba Corp 表示システム及び情報処理装置
US20020145580A1 (en) * 2001-04-06 2002-10-10 Waterman John Karl Minimizing frame writing time of a liquid crystal display
JP4817533B2 (ja) * 2001-05-29 2011-11-16 東芝モバイルディスプレイ株式会社 フラットパネル表示装置
AU2003224084A1 (en) * 2002-04-22 2003-11-03 Telefonaktiebolaget Lm Ericsson (Publ) Display device with plurality of display models
EP1357534A1 (en) * 2002-04-22 2003-10-29 TELEFONAKTIEBOLAGET L M ERICSSON (publ) Display device with plurality of display modes
JP4152934B2 (ja) 2003-11-25 2008-09-17 シャープ株式会社 表示装置及びその駆動方法
WO2012120675A1 (ja) * 2011-03-10 2012-09-13 Necディスプレイソリューションズ株式会社 液晶モニタ、及び液晶モニタの制御方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3852148T2 (de) * 1987-06-19 1995-04-06 Toshiba Kawasaki Kk Anzeigemodusumschaltsystem für ein Plasmaanzeigegerät.
JP3126360B2 (ja) * 1989-09-01 2001-01-22 キヤノン株式会社 表示システム及びその表示制御方法
CA2041819C (en) * 1990-05-07 1995-06-27 Hiroki Zenda Color lcd display control system
JP2531426B2 (ja) * 1993-02-01 1996-09-04 日本電気株式会社 マルチスキャン型液晶ディスプレイ装置
KR0150123B1 (ko) * 1995-05-17 1998-10-15 김광호 모드 검출 및 자동 센터링 디스플레이 구동 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100692816B1 (ko) * 2005-04-08 2007-03-14 엘지전자 주식회사 플라즈마 디스플레이 패널의 화상처리 장치 및 화상처리방법

Also Published As

Publication number Publication date
JPH10105107A (ja) 1998-04-24
US6020874A (en) 2000-02-01

Similar Documents

Publication Publication Date Title
US10847114B2 (en) Electro-optical device and electronic device
KR100749876B1 (ko) 표시 장치 및 그 구동 방법
US7724269B2 (en) Device for driving a display apparatus
KR100497703B1 (ko) 화상표시시스템 및 그 구동방법
US6329973B1 (en) Image display device
US6922189B2 (en) Image-signal driving circuit eliminating the need to change order of inputting image data to source driver
US5926173A (en) Circuit for driving liquid crystal display having power saving feature
US7423623B2 (en) Image display device
JP7114875B2 (ja) 電気光学装置、電気光学装置の制御方法および電子機器
KR19980024944A (ko) 플랫 패널 표시 장치
JP4152934B2 (ja) 表示装置及びその駆動方法
KR101182270B1 (ko) 백라이트 유닛, 디스플레이장치 및 그 제어방법
US20080084378A1 (en) Display device and method for driving the same
KR100825900B1 (ko) 화상표시방법, 시스템 및 유닛
KR19990070226A (ko) 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치
JPH10240195A (ja) 液晶表示装置
JPH10268838A (ja) 液晶表示装置
JPH0854601A (ja) アクティブマトリクス型液晶表示装置
JP4817533B2 (ja) フラットパネル表示装置
KR100490059B1 (ko) 액정 표시 장치 및 그 구동 방법
KR950010755B1 (ko) 박막트랜지스터의 액정표시판넬 콘트롤회로
KR100516065B1 (ko) 저해상도 화상 데이터를 확대 표시하는 고해상도 액정 표시 장치 및 그 방법
KR0138935B1 (ko) 씨알티및 엘씨디를동시에제어하기위한 이중패널이중드라이브그래픽제어장치
JPH01123291A (ja) 表示装置
KR19980067902A (ko) 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application