KR950010755B1 - 박막트랜지스터의 액정표시판넬 콘트롤회로 - Google Patents

박막트랜지스터의 액정표시판넬 콘트롤회로 Download PDF

Info

Publication number
KR950010755B1
KR950010755B1 KR1019920022488A KR920022488A KR950010755B1 KR 950010755 B1 KR950010755 B1 KR 950010755B1 KR 1019920022488 A KR1019920022488 A KR 1019920022488A KR 920022488 A KR920022488 A KR 920022488A KR 950010755 B1 KR950010755 B1 KR 950010755B1
Authority
KR
South Korea
Prior art keywords
source
circuit
driving
control circuit
gate
Prior art date
Application number
KR1019920022488A
Other languages
English (en)
Other versions
KR940012018A (ko
Inventor
윤희경
Original Assignee
엘지전자주식회사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자주식회사, 이헌조 filed Critical 엘지전자주식회사
Priority to KR1019920022488A priority Critical patent/KR950010755B1/ko
Publication of KR940012018A publication Critical patent/KR940012018A/ko
Application granted granted Critical
Publication of KR950010755B1 publication Critical patent/KR950010755B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

내용 없음.

Description

박막트랜지스터의 액정표시판넬 콘트롤회로
제 1 도는 종래의 박막트랜지스터 액정표시판넬 콘트롤회로도.
제 2 도는 본 발명의 박막트랜지스터 액정표시판넬 콘트롤회로도.
* 도면의 주요부분에 대한 부호의 설명
1, 21 : 판넬 2, 3, 4, 5, 22, 23 : 소오스구동회로
6, 24 : 게이트구동회로 10, 30 : 소오스게이트제어회로
11, 31 : 래치회로 12 : 멀티플렉서
13 : 업데이타구동회로 14 : 다운데이타구동회로
15, 34 : 타이밍콘트롤회로 HS : 수평동기신호
VS : 수직동기신호
본 발명은 박막트랜지스터(Thin Film Transistor ; 이하 "TFT"라 함)의 액정표시판넬(Liquid Crystal Display Panel ; 이하 "LCD"라 함) 콘트롤회로에 관한 것으로서, 특히 XGA(Extended Graphic Array)급 (1024RGB×768) TFT LCD를 구동시킬 수 있게 한 TFT LCD 콘트롤회로에 관한 것이다.
종래의 TFT LCD 구동회로는 제 1 도와 같이 TFT LCD판넬(21)과, 상기 TFT의 소오스라인을 구동하는 상, 하측소오스구동부(22, 23)와, 상기 TFT의 게이트라인을 구동하는 게이트구동부(24)와, 수직동기신호(VS)와 수평동기신호(HS)를 입력으로 하여 상기 소오스구동부(22, 23) 및 게이트구동부(24)를 제어하는 타이밍콘트롤부(34)와, RGB 디지탈신호를 인가받아 래치시키는 래치회로(31)와, 래치회로의 신호로부터 상기 상측소오스구동부(22)로 인가할 홀수열신호에 해당하는 업데이타(Up data)를 래치시키는 업데이타래치회로(32)와, 상기 래치회로로부터 상기 하측소오스구동부(23)로 인가할 짝수열신호에 해당하는 다운데이타(down data)를 래치하는 다운데이타래치회로(33)와 상기 타이밍콘트롤부(34)로 구성한다.
상기와 같은 종래의 TFT LCD구동회로의 동작을 설명하기로 한다.
비디오카드로부터 RGB의 비디오신호를 인가받아 소오스게이트제어회로(30)의 래치회로(31)를 통하여 홀수열에 해당하는 상측데이타와 짝수열에 해당하는 하측데이타로 전송할 데이타를 업데이타래치회로(32)와 다운데이타래치회로(33)로 각각 래치시켜 클럭에 맞게 소오스구동회로(22, 23)에 공급한다. 그리고 비디오입력으로부터 수평동기신호(HS)와 수직동기신호(VS)를 입력으로 한 타이밍콘트롤러(34)는 상측소오스구동회로(22)와 하측소오스구동회로(23)에 가해지는 시작펄스와 시프트클럭(Shift Clock)등의 각종 제어신호를 출력하여 RGB 디지탈데이타를 TFT의 LCD판넬에 맞도록 래치시켜 TFT의 소오스에 디지탈데이타신호를 제공하게 된다. 그리고 게이트구동회로(24)는 상기 타이밍콘트롤회로(34)로부터 시작펄스와 시프트클럭을 인가받아 TFT의 LCD판넬(21)에 게이트데이타신호를 수평라인에 맞추어 주사하게 된다. 상기와 같이 게이트구동회로(24)와 소오스구동회로(22, 23)의 신호에 의해 TFT LCD판넬(21)에 영상을 표시하게 된다.
그러나 상기와 같은 종래의 TFT LCD 구동회로는 VGA(Video Graphic Array)급(640RGB×480) 화소를 갖는 TFT LCD판넬을 구동하는 회로이기 때문에, 클럭주파수가 매우 높아지는 대면적 고화소 표시소자를 동작시키기에는 상기 구동회로로는 불가능하게 된다. 따라서 상기 종래의 회로로 사무용 대면적 고화소를 갖는 워크스테이션(Work Station)용으로는 사용할 수 없게 되는 문제점을 가지고 있었다.
본 발명은 상기와 같은 종래의 문제점을 해결하고자, 워크스테이션 모니터용 XGA급 TFT LCD판넬을 구동시킬 수 있게한 콘트롤회로를 제공하고자 한 것에 목적을 둔 것이다.
상기와 같은 목적을 가진 본 발명은 일반 데스크탑 퍼스날컴퓨터로부터 수평동기신호와 수직동기신호를 지원받고, 모니터로 지원되는 디지탈 데이타를 XGA급 모드로 지원받아 TFT LCD판넬을 구동할 수 있도록 한 것으로 구동에 있어서 TFT LCD판넬을 양분하여 가각 구동시키는 것을 특징으로 한다.
이를 첨부도면 제 2 도에 따라서 상세히 설명하기로 한다.
본 발명에 의한 TFT의 LCD판넬(1) 구동회로는, 상기 판넬(1)의 상측소오스를 구동시키는 상측과, 우소오스구동회로(2),(3)와, 상기 판넬(1)의 하측소오스를 구동시키는 하측 좌, 우소오스구동회로(4)(5)와, 상기 판넬(1)의 게이트를 구동시키는 게이트구동회로(6)와, 상기 상, 하측 좌, 우소오스구동회로(2,3,4,5)와 게이트구동회로(6)를 RGB신호와 수평수직동기신호(HS, VS)에 의해서 제어하는 소오스게이트제어회로(10)로서 구성한다.
상기 소오스게이트제어회로(10)는 RBG비데오신호를 래치하는 래치회로(11)와, 상기 래치회로에 의해서 데이타를 분리하는 멀티플렉서(12)와, 상기 멀티플렉서(12)에 의해서 신호를 인가받아 데이타구동을 콘트롤하는 상기 상측좌,우소오스구동회로(2, 3)에 인가시키는 제 1 데이타구동회로(13)와, 상기 멀티플렉서(12)에 의해서 신호를 인가받아 상기 하측좌,우소오스구동회로(4, 5)를 콘트롤하는 제 2 데이타구동회로(14)와, 수평수직동기신호(HS, VS)를 인가받아 상기 래치회로(11)와 게이트구동회로(6) 및 소오스구동회로(2, 3, 4, 5)와 타이밍을 콘트롤하는 타이밍콘트롤회로(15)로서 구성한다.
상기와 같이 구성된 본 발명의 동작 및 작용효과를 설명하기로 한다.
수평동기신호(HS : 48KHz)와 수직동기신호(VS : 60KHz) 주파수를 입력으로 하여 타이밍콘트롤러(15)는 래치회로(11)와 게이트구동회로(6) 및 소오스구동회로(2, 3, 4, 5)에 타이밍을 콘트롤하는 제어신호를 입력시키게 된다. R. G. B 비디오신호로부터 입력되는 디지탈데이타를 래치회로(11)에서 각 라인의 홀수(odd)번째의 데이타를 짝수데이타(even data)가 입력될 기간동안 래치했다가 짝수데이타와 동시에 출력한다. 상기 래치회로(11)로부터 동시에 출력된 홀수, 짝수데이타를 입력으로 하여 멀티플렉서(12)에서 상측, 하측데이타로 공급될 데이타를 분리하여 출력하게 된다. 상기 멀티플렉서(12)의 출력신호를 입력으로 하여 업데이타를 구동시키는 제 1 데이타구동회로(13)에서 좌,우측구동데이타를 알맞게 상측좌,우소오스구동회로(2, 3)에 공급한다. 또한 상기 멀티플렉서(12)의 출력 신호를 입력으로 하여 다운데이타를 구동시키는 제 2 데이타구동회로(14)에서 하측 좌,우 구동데이타에 알맞게 하측좌,우소오스구동회로(4, 5)에 공급한다.
상기와 같이 상,하측 좌,우소오스구동회로(2, 3, 4, 5)에 의해서 상, 하 및 좌, 우로 나누어 판넬을 분할하여 구동시키는 이유는 고화소의 XGA(Extended Graphic Array)판넬(1024RGB×768)을 구동시키기 위해서는 주파수가 상당히 높아져 종래의 구동회로로는 구동하기가 어려움에 따라 주파수를 저하시키기 위한 것으로, 데이타구동회로(13, 14)를 사용하여 동시에 좌,우소오스구동회로(2, 3, 4, 5)에 각각 데이타를 공급함으로써 데이타구동회로의 주파수증가를 수반하지 않고도 구동할 수 있게 된다. 따라서 본 발명은 고화소 TFT의 LCD를 구동하기 위한 XGA 모드에 알맞게 랩탑(Laptop)용 비디오카드가 보급화되어 있지 않기 때문에 일반 데스크탑(Desk Top) 퍼스날컴퓨터에서 모니터를 구동하기 위해 지원되는 데이타와 주파수스펙을 지원받아 TFT LCD의 XGA급 판넬의 구동이 가능하게 할 수 있게 된다. 그리고 고화소의 XGA급은 소오스구동회로로 데이타를 전송하는 클럭이 높은 주파수(High Frequency)로 되므로 종래의 소오스구동회로로는 구동이 불가능하지만 상기 본 발명에서 제시한 콘트롤회로를 이용하여 좌,우측으로 판넬을 분할해서 데이타를 전송하게 되면 주파수가 1/2로 분할된 주파수를 입력하므로서 기존의 소오스구동회로로도 동작시킬 수 있게 된다.
이와 같이 본 발명은 XGA급 TFT의 LCD판넬을 1/2 주파수로 구동시킬 수 있게 되므로서 기존의 소오스구동회로를 이용하여 고화소의 대면적 워크스테이션용으로 사용할 수 있게 된 유용한 것이다.

Claims (2)

  1. TFT의 LCD판넬(1) 구동을 위하여 좌,우 분할된, 상기 판넬의 상측 소오스를 좌,우로 분리하여 구동하는 상측 좌,우소오스구동회로(2, 3)와 상기 판넬의 하측소오스를 좌,우로 분리하여 구동하는 하측좌,우소오스구동회로(4, 5)와 상기 판넬의 게이타를 구동시키는 게이트구동회로(6)와, 상기 소오스구동회로(2, 3, 4, 5)와 게이트구동회로(6)를 RGB신호와 동기신호를 입력으로 하여 제어하는 소오스게이트제어회로(10)로서 구성함을 특징으로 하는 박막트랜지스터 액정표시판넬 콘트롤회로.
  2. 제 1 항에 있어서, 상기 소오스게이트제어회로(10)는, RGB 신호를 입력하여 래치하는 래치회로(11)와, 상기 래치회로의 출력을 입력으로 하여 신호를 분리시키는 멀티플렉서(12)와, 상기 멀티플렉서의 출력을 입력으로 상측좌,우소오스구동회로(2, 3)에 데이타를 입력시키는 업데이타구동용 제 1 데이타콘트롤회로(13)와, 상기 멀티플렉서의 출력을 입력으로 하측좌,우소오스구동회로(4, 5)에 데이타를 입력시키는 다운데이타구동용 제 2 데이타콘트롤회로(14)와, 수평동기신호(HS)와 수직동기신호(VS)를 입력으로 하는 상기 래치회로(11)와 게이트구동회로(6) 및 소오스구동회로(2, 3, 4, 5)에 제어신호를 입력하는 타이밍콘트롤회로(15)로 구성됨을 특징으로 하는 박막트랜지스터 액정표시판넬 콘트롤회로.
KR1019920022488A 1992-11-26 1992-11-26 박막트랜지스터의 액정표시판넬 콘트롤회로 KR950010755B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920022488A KR950010755B1 (ko) 1992-11-26 1992-11-26 박막트랜지스터의 액정표시판넬 콘트롤회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920022488A KR950010755B1 (ko) 1992-11-26 1992-11-26 박막트랜지스터의 액정표시판넬 콘트롤회로

Publications (2)

Publication Number Publication Date
KR940012018A KR940012018A (ko) 1994-06-22
KR950010755B1 true KR950010755B1 (ko) 1995-09-22

Family

ID=19344000

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920022488A KR950010755B1 (ko) 1992-11-26 1992-11-26 박막트랜지스터의 액정표시판넬 콘트롤회로

Country Status (1)

Country Link
KR (1) KR950010755B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100393670B1 (ko) * 1996-08-13 2003-10-17 삼성전자주식회사 대형 화면용 액정 표시 장치를 위한 인터페이스장치
KR100712541B1 (ko) * 2005-12-13 2007-04-30 삼성전자주식회사 디스플레이용 구동 집적회로
KR100712542B1 (ko) * 2005-12-20 2007-04-30 삼성전자주식회사 디스플레이용 구동 집적회로 및 디스플레이 구동방법

Also Published As

Publication number Publication date
KR940012018A (ko) 1994-06-22

Similar Documents

Publication Publication Date Title
US6181317B1 (en) Display and method of and drive circuit for driving the display
US7710377B2 (en) LCD panel including gate drivers
US7136040B1 (en) Liquid crystal display and a method for driving the same
JP2002287721A (ja) 液晶表示装置
US8269761B2 (en) Display device and method of controlling the same
US5602560A (en) Apparatus for driving liquid crystal display panel with small deviation of feedthrough voltage
KR20050053447A (ko) 액정 표시 장치 및 그 구동 방법
US6128045A (en) Flat-panel display device and display method
US7391405B2 (en) Method and apparatus for driving liquid crystal display
KR950010755B1 (ko) 박막트랜지스터의 액정표시판넬 콘트롤회로
KR19980024944A (ko) 플랫 패널 표시 장치
KR100918653B1 (ko) 액정표시장치
KR20010036308A (ko) 이종 반전 구동법을 갖는 액정 표시 장치 및 이의 구동 방법
KR101351408B1 (ko) 액정표시장치의 구동장치 및 그 구동방법
KR100361469B1 (ko) 액정표시소자 구동장치 및 그 방법
KR100764047B1 (ko) 액정 디스플레이 장치 및 그 구동방법
US20100309108A1 (en) Liquid crystal display device
JPH11282422A (ja) 液晶表示装置
JPH10268838A (ja) 液晶表示装置
JPH10327374A (ja) 平面表示装置および表示方法
KR100363329B1 (ko) 소스 드라이브 아이씨의 개수가 감소된 액정 디스플레이모듈 및 소스 라인들을 구동하는 방법
KR101526573B1 (ko) 액정 패널 구동 장치
KR100864975B1 (ko) 액정표시장치의 구동장치 및 구동방법
JPH0926583A (ja) 液晶パネル及びそれを用いた投射型画像表示装置
KR100878273B1 (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070702

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee