KR19980081010A - 평면표시장치 및 표시방법 - Google Patents

평면표시장치 및 표시방법 Download PDF

Info

Publication number
KR19980081010A
KR19980081010A KR1019980011588A KR19980011588A KR19980081010A KR 19980081010 A KR19980081010 A KR 19980081010A KR 1019980011588 A KR1019980011588 A KR 1019980011588A KR 19980011588 A KR19980011588 A KR 19980011588A KR 19980081010 A KR19980081010 A KR 19980081010A
Authority
KR
South Korea
Prior art keywords
video signal
sampling
signal
image
period
Prior art date
Application number
KR1019980011588A
Other languages
English (en)
Other versions
KR100288023B1 (ko
Inventor
아나이기미오
Original Assignee
니시무로다이조
가부시키가이샤도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로다이조, 가부시키가이샤도시바 filed Critical 니시무로다이조
Publication of KR19980081010A publication Critical patent/KR19980081010A/ko
Application granted granted Critical
Publication of KR100288023B1 publication Critical patent/KR100288023B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/0122Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal the input and the output signals having different aspect ratios

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Graphics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

본 발명은 평면표시장치에 관한 것으로 특히 유효표시영역 내에 각종 종횡비가 다른 화상표시가 가능한 평면표시장치 및 표시방법에 관한 것으로서, 회로 점유면적 및 비용의 증대를 수반하지 않고, 스크린의 종횡비와 다른 종횡비를 갖는 신호화상을 표시하는 것을 가능하게 하기 위해서, 액정표시장치는 복수의 화소(31) 및 복수의 데이터 신호선(34)를 포함하는 액정패널(30)과 하이비젼 신호화상 및 NTSC 신호화상을 선택적으로 표시하도록 액정패널(30)을 제어하는 패널 제어부(CNT)를 구비하고, 제어부(CNT)는 NTSC모드에 있어서 액정패널(30)의 스크린 위에서 NTSC 신호화상의 표시영역의 양측에 설치되는 제 1 및 제 2 잔여영역에 표시해야 하는 보조화상을 나타내는 보조영상신호를 발생하는 보조영상신호 발생회로(13)와 보조영상신호를 NTSC 영상신호의 수평 블랭킹 기간에 샘플링하고 NTSC 영상신호의 1수평 주사기간으로부터 이 수평 블랭킹 기간을 제외한 기간에 NTSC 영상신호를 샘플링 하여 복수의 데이터 신호선(34)을 각각 구동하는 회로(14, 15, 16a, 16b, 18, 19, 20)를 포함하는 것을 특징으로 한다.

Description

평면표시장치 및 표시방법
본 발명은 평면표시장치에 관한 것으로서, 특히 유효표시영역 내에 각종 종횡비가 다른 화상표시가 가능한 평면표시장치 및 표시방법에 관한 것이다.
근래, 액정표시장치로 대표되는 평면표시장치는 9:16의 종횡비의 유효표시영역을 구비한 장치가 개발되고 있다.
이러한 평면표시장치에 입력된 영상신호에는 예를 들면 종횡비 9:16의 화상정보를 갖는 하이비젼방식(또는 EDTVⅡ방식) 등의 것 이외에, 종횡비 3:4의 화상정보를 갖는 예를 들면 NTSC방식 등이 있다.
9:16의 종횡비의 유효표시영역을 구비한 평면표시장치에 종횡비 3:4의 화상정보를 갖는 영상신호가 입력되면 3:4의 종횡비는 9:16의 종횡비로 무너져서, 유효표시영역 전체에 가로방향으로 늘어난 화상이 표시된다.
즉, 종래의 평면표시장치는 영상신호의 종횡비와는 완전히 무관계로, 유효표시영역 전체에 화상표시가 이루어지는 소위 풀(full) 표시모드를 갖는데 지나지 않고, 예를 들면 3:4의 종횡비를 유지한 상태에서 유효표시영역 내에 화상표시를 실행할 수는 없었다.
이것은 종횡비 9:16의 표시영역중에 종횡비 3:4의 화상정보를 갖는 영상신호를 그 종횡비를 무너뜨리지 않고 표시하는 경우, 수평방향으로 소정의 비표시영역을 설치할 필요가 있기 때문이다. 즉, 종횡비 3:4의 화상정보를 갖는 영상신호를 통상의 샘플링 선택 타이밍으로 순서대로 샘플링을 실행하면 그 블랭킹 기간 내에 비표시영역에 대응하는 샘플링을 완료시킬 수 없기 때문이다.
이와 같은 중, 예를 들면 일본국 특개평 6-27903호 공보에 개시된 액정표시장치가 알려졌다. 이 액정표시장치는 유효표시영역을 구성하는 복수의 화소의 매트릭스 어레이에 대하여 수평방향으로 나열된 복수의 데이터 신호선을 구동하기 위해 신호선 구동회로를 갖는다. 이 신호선 구동회로는 복수의 데이터 신호선을 블럭 단위로 구동하는 제 1-제 4 드라이버 IC를 구비한다. 즉, 제 1-제 3 드라이버 IC는 NTSC 신호화상의 표시영역에 대응하는 3블럭의 데이터 신호선을 구동하고, 제 4 드라이버 IC가 잔여영역에 대응하는 1블럭의 데이터 신호선을 구동한다.
그리고, 제 1-제 3 드라이버 IC의 동작중에 제 4 드라이버 IC를 동작시키는 것에 의해 각 수평주사기간 내에 대응하는 모든 데이터 신호선에 영상신호를 배정하는 것이 가능하다.
그러나, 종횡비가 다른 신호화상의 표시영역을 설정하는 경우, 상기한 구성으로는 표시영역이 드라이버 IC의 분할수에 의존한다. 이 때문에 그 자유도를 높이기 위해서는 드리아버 IC에 의한 분할수를 증대시키는 것이 필수이고, 비용의 증대를 초래한다.
본 발명은 상기한 문제점을 해결하기 위해 이루어진 것으로서 회로점유면적 및 비용의 증대를 수반하지 않고, 각종 종횡비를 갖는 신호화상의 표시가 가능한 평면표시장치 및 표시방법을 제공하는 것을 목적으로 한다.
도 1은 본 발명의 한 실시형태인 액정표시장치의 회로구성을 나타내는 도면,
도 2는 도 1에 나타나는 액정표시장치의 액정표시 패널의 스크린을 구분하여 얻어지는 복수의 영역을 나타내는 도면,
도 3은 도 1에 나타나는 타이밍 발생회로의 회로구성을 나타내는 도면,
도 4는 도 3에 나타나는 샘플링 클록신호 발생회로의 회로구성을 나타내는 도면,
도 5는 도 4에 나타나는 샘플링 클록신호 발생회로의 동작을 설명하기 위한 타임챠트,
도 6은 도 1에 나타나는 액정표시장치의 NTSC모드 동작을 설명하기 위한 타임챠트,
도 7은 왼쪽 위치가 선택된 때의 액정표시장치의 동작을 나타내는 도면 및
도 8은 오른쪽 위치가 선택된 때의 액정표시장치의 동작을 나타내는 도면이다.
*도면의 주요부분에 대한 부호의 설명
10: 액정표시장치 13: 보조영상신호 발생회로
14: 타이밍 발생회로 15: 영상선택회로
16a, 16b, 18: 스위치회로 19: 영상신호 처리회로
21: 주사선 구동회로 30: 액정패널
31: 화소전극 32: 스위칭소자
33: 주사선 34: 데이터신호선
40: 하이비젼 영상신호발생원 41: NTSC 영상신호발생원
51: 주사선 구동제어회로 52: PLL회로
53: 위상비교회로 54: 루프 필터
55: 전압제어 발진기 56: 카운터
57: 영상처리 제어회로 61: 신호선 구동제어회로
62: 샘플링 개시제어회로 63: 클록 조정회로
64: 클록 주파수 전환제어회로 65: 샘플링 클록신호 발생회로
66: 클록 정지제어회로 71: 제 1 분주회로
72: 제 2 분주회로 73: 전환회로
74: 금지회로 CNT: 패널제어부
PV: 레벨 반전회로 CVG: 공통전압 발생회로
PG: 극성반전신호 발생회로 IP: 표시위치 선택회로
본 발명은 매트릭스형상으로 배열된 복수의 화소 및 각 행마다 이러한 화소의 위치를 각각 설정하는 복수의 데이터 신호선을 포함하고, 이러한 화소의 전위분포에 따른 화상을 표시하는 표시패널과, 제 1 표시모드에 있어서 제 1 영상신호에 대응하는 제 1 화상을 표시하고, 제 2 표시모드에 있어서 상기 제 1 화상보다도 낮은 종횡비로 제 2 영상신호에 대응하는 제 2 화상을 표시하도록 상기 표시패널을 제어하는 제어수단을 구비하고, 상기 제어수단은 상기 제 2 표시모드에 있어서 상기 제 1 화상과 상기 제 2 화상과의 종횡비의 차이에서 상기 표시패널의 스크린상에서 상기 제 2 화상의 표시영역을 뺀 잔여영역에 표시해야 하는 보조화상을 나타낸 보조영상신호를 발생하는 보조영상신호 발생수단과, 이 보조영상신호를 상기 제 2 영상신호의 수평 블랭킹 기간에 샘플링하고, 상기 제 2 영상신호의 1수평 주사기간에서 이 수평 블랭킹 기간을 뺀 기간에 제 2 영상신호를 샘플링하는 것에 의해 각 수평주사기간마다 얻을 수 있는 샘플링 결과에 대응하여 상기 복수의 데이터 신호선을 각각 구동하는 신호선 구동수단을 포함하는 것을 특징으로 하는 평면표시장치이다.
이 평면표시장치는 제 2 영상신호의 수평 블랭킹 기간을 이용하여 보조영상신호의 샘플링을 완료할 수 있다. 이 때문에 예를 들면 화상처리를 위한 프레임 메모리 등을 필요로 하지 않고, 화상의 표시위치를 적절하게 설정할 수 있다.
이하, 본 발명의 한 실시형태에 관한 액정표시장치를 도면을 참조하여 설명한다.
도 1은 이 액정표시장치(10)의 회로구성을 나타낸다.
이 액정표시장치(10)는 예를 들면 TV수상기에 포함되어, 종횡비 9:16의 화상을 나타내는 하이비젼 영상신호를 동기신호와 같이 발생하는 외부 영상신호원(40) 및 종횡비 3:4의 화상을 나타내는 NTSC 영상신호를 동기신호와 같이 발생하는 외부영상신호원(41)에 접속된다.
이 액정표시장치(10)는 유효표시영역의 종횡비가 9:16으로 설정되는 액정표시 패널(30)과 하이비젼 영상신호 및 NTSC 영상신호에 기초하여 액정표시 패널(30)을 제어하는 패널 제어부(CNT)로 구성된다.
그리고, 이 액정표시장치(10)에서는 종횡비 9:16의 하이비젼 신호화상을 액정표시패널(30)의 유효표시영역 전체에 표시하고, 또 종횡비 3:4의 NTSC신호화상을 유효표시영역의 전체에 표시하며 또는 유효표시영역의 중앙부에 종횡비 3:4를 유지하여 표시하는 것을 가능하게 한다. 이 NTSC신호화상을 유효표시영역의 중앙부에 종횡비 3:4를 유지하여 표시하는 경우에는 두 개의 잔여영역(RA, RB)이 도 2에 나타낸 바와 같이 NTSC신호화상의 표시영역(RM) 양측에 설치된다.
액정표시패널(30)은 매트릭스 형상으로 배열된 복수의 화소전극(31), 이러한 화소전극(31)의 행을 따라 형성되고 주사신호를 전송하는 복수의 주사선(33), 이러한 화소전극(31)의 열을 따라 형성된 복수의 데이터 신호선(34) 및 이러한 주사선(33) 및 데이터 신호선(34)과의 교차위치에 대응하여 형성된 복수의 박막 트랜지스터(TFT)로 이루어진 스위칭소자(32)를 포함하는 어레이기판과, 복수의 화소전극(31)에 대향하는 대향전극을 포함하는 대향기판과, 이러한 어레이기판 및 대향기판간에 유지되는 광변조층으로서의 액정층으로 구성된다. 각 스위칭 소자(32)를 구성하는 TFT는 주사선(33)에 접속된 게이트전극, 화소전극(31)에 접속된 드레인전극 및 데이터 신호선(34)에 접속된 소스전극을 포함한다.
그리고, 이 주사선(33)을 통해 공급된 주사신호에 의해 소스 드레인 전극간이 도통하고, 데이터 신호선에 따라 설정된 데이터 신호선(34)의 전위를 화소전극(31)에 인가한다.
액정패널(30)의 유효표시영역은 화소전극(31), 대향전극, 화소전극(31)과 대향전극과의 사이에 배치된 액정층으로 구성된 복수의 표시화소로 이루어지고, 각 표시화소의 광투과율은 이러한 표시전극(31)과 대향전극과의 사이의 전위차에 의해 제어된다.
패널 제어부(CNT)는 보조영상신호 발생회로(13), 타이밍 발생회로(14), 영상선택회로(15), 제 1 스위치 회로(16a), 제 2 스위치 회로(16b), 제 3 스위치 회로(18), 영상신호 처리회로(19), 신호선 구동회로(20), 주사선 구동회로(21), 극성반전회로(PV) 및 공통전압 발생회로(CVG)를 포함한다.
영상신호 처리회로(19)는 액정표시패널(30)을 적절하게 구동하기 위해 감마 보정 등의 영상신호 처리를 실행한다.
주사선 구동회로(21)는 복수의 주사선(33)에 순서대로 주사신호를 공급하는 구동동작을 실행한다. 이 주사선 구동회로(21)는 복수의 주사선(33)에 대응하여 수직스타트신호(STV)를 전송하기 위해 직렬로 접속된 복수의 플립플롭으로 구성된 시프트 레지스터 회로를 갖는다. 이 시프트 레지스터 회로는 수직주사 클록신호(CPV)에 응답하여 수직스타트신호(STV)의 시프트 동작을 실행하고, 수직스타트신호(STV)를 래치한 플립플롭에 대응하는 주사선(33)에 주사신호를 출력한다.
신호선 구동회로(20)는 영상신호 처리회로(19)에서 공급된 영상신호를 데이터 신호선(34)에 대응하여 순서대로 샘플 홀드하고, 샘플 홀드된 이러한 데이터 신호에 따라 복수의 데이터 신호선(34)을 구동하는 동작을 실행한다. 이 신호선 구동회로(20)는 서로 마찬가지로 구성되고 4블럭의 데이터 신호선(34)을 각각 구동하는 제 1-제 4 드라이버 IC(20a-20d)를 구비한다. 여기에서 1블럭의 데이터 신호선 수는 액정패널(30)의 유효표시영역에 있어서 NTSC신호화상의 표시영역의 양측에 설치된 잔여영역(RA, RB)에 관계없이 결정된다. 제 1-제 4 드라이버 IC(20a-20d)는 수평스타트신호(STH)를 전송하기 위해 직렬로 접속되고, 각각 1블럭의 데이터 신호선(34)에 대응하여 직렬로 접속되는 복수의 플립플롭으로 구성되는 적어도 1개의 시프트 레지스터를 갖는다. 각 시프트 레지스터는 샘플링 클록신호(CPH)에 응답하여 수평스타트신호(STH)의 시프트 동작을 실행한다. 제 1-제 4 드라이버 IC(20a-20d)는 각 플립플롭이 수평스타트신호(STH)를 출력하는 타이밍으로 영상신호를 샘플 홀드하고, 이 플립플롭에 대응하는 데이터 신호선(34)에 데이터 신호로서 공급한다.
보조영상신호 발생회로(13)는 잔여영역(RA, RB)에 표시된 채널정보 등의 보조화상을 나타내는 보조영상신호를 NTSC 영상신호의 수평 블랭킹 기간을 이용하여 발생한다. 영상선택회로(15)는 하이비젼 영상신호 또는 NTSC 영상신호를 선택하는 선택신호를 스위치회로(16a, 16b)에 출력하는 동시에 유효표시영역 전체에 표시하는 풀 표시모드 또는 유효표시영역의 중앙에 3:4의 종횡비로 표시하는 센터링 표시모드를 선택하고, 이 선택결과에 대응하는 모드신호를 타이밍 발생회로(14)에 출력한다.
타이밍 발생회로(14)는 이 모드신호의 제어에 의해 선택모드에 대응하는 타이밍으로 보조영상신호 발생회로(13), 스위치회로(18), 영상신호 처리회로(19), 주사선 구동회로(21) 및 신호선 구동회로(20)를 제어한다.
스위치 회로(16a)는 하이비젼 영상신호가 선택되는 경우는 하이비젼 영상신호에서 수평 및 수직간 신호를 타이밍 발생회로(14)에 공급하고, NTSC 영상신호가 선택된 경우는 NTSC 영상신호에서 수평 및 수직동기신호를 타이밍 발생회로(14)에 공급하도록 선택신호에 의해 제어된다. 스위치 회로(16b)는 마찬가지로 하이비젼 영상신호가 선택되는 경우는 하이비젼 영상신호를 영상신호 처리회로(19)에 공급하고, NTSC 영상신호가 선택되는 경우는 NTSC 영상신호를 영상신호 처리회로(19)에 공급한다.
스위치 회로(18)는 NTSC 영상신호가 선택되고, 모드신호 풀 표시모드에 대응하는 경우, NTSC 영상신호를 스위치 회로(16b)를 통해 영상신호 처리회로(19)에 인도한다. 또, 스위치회로(18)는 NTSC 영상신호가 선택되고, 모드신호가 센터링 표시모드에 대응하는 경우, 보조영상신호 발생회로(13)에서의 보조화상을 나타내는 보조영상신호를 NTSC 영상신호의 수평 블랭킹 기간에 배정된 동작을 실행하고, 이것에 의해 다중화 영상신호를 스위치회로(16b)를 통해 영상신호 처리회로(19)에 인도한다.
공통전압 발생회로(CVG)는 타이밍 발생회로(14)에서의 그 반전신호(POL)의 제어에 의해 각 수평주사기간 및 각 수직주사기간마다 기준전압에 대해 레벨 반전된 공통전압(VCOM)을 발생하고, 대향전극에 공급한다.
극성반전회로(PV)는 타이밍 발생회로(14)에서의 극성반전신호(POL)의 제어에 의해 영상신호 처리회로(19)에서 공급된 하이비젼 영상신호, NTSC 영상신호 또는 다중화 영상신호를 공통전압(VCOM)의 레벨반전에 동기하여 역위상으로 기준전압에 대해 레벨반전하여 출력한다. 이것에 의해 액정인가전압의 극성이 주기적으로 반전된다.
도 3은 타이밍 발생회로(14)의 회로구성을 상세하게 나타낸다. 이 타이밍 발생회로(14)는 PLL회로(52), 주사선 구동제어회로(51), 신호선 구동제어회로(61), 화상처리 제어회로(57) 및 극성반전신호 발생회로(PG)를 갖는다.
PLL회로(52)는 위상비교회로(53), 루프 필터(54), 전압제어 발진기(VCO)(55) 및 카운터(56)로 구성된다. PLL회로(52)는 위상비교회로(53)가 스위치회로(16a)를 통해 공급되는 수평동기신호와 카운터(56)에서 공급된 기준 수평클록신호와의 위상오차를 검출하고, 이 위상오차에 따른 오차신호를 발생한다. 루프 필터(54)는 위상비교회로(53)에서 얻을 수 있는 오차신호에서 고주파성분과 잡음을 제거한 신호전압을 발생한다. VCO(55)는 루프 필터(54)에서 얻을 수 있는 신호전압에 대응하는 발진주파수의 펄스신호를 기준 샘플링 클록신호로서 발생한다. 카운터(56)는 1행분의 화소수를 카운트하고, 이 화소수에 대응하여 기준샘플링 클록신호를 분주하고, 기준 수평클록신호로서 위상비교회로(53)에 공급한다. 기준 수평클록신호 및 기준샘플링 클록신호는 또한 주사선 구동제어회로(51), 신호선 구동제어회로(61) 및 화상처리 제어회로(57)에 공급된다.
영상처리 제어회로(57)는 영상선택회로(15)에서의 모드신호와 카운터(56)에서의 기준 수평클록신호에 기초하여 보조영상신호 발생회로(13), 스위치회로(18) 및 영상신호 처리회로(19)를 제어한다. 샘플링표시모드는 영상전환신호가 NTSC 영상신호의 수평 블랭킹 기간에 있어서 보조영상신호를 유효하게 하기 위해서 제어회로(57)에서 보조영상신호 발생회로(13) 및 스위치회로(18)에 공급된다.
극성반전신호 발생회로(PG)는 레벨반전회로(PV) 및 공통전압 발생회로(CVG)에 공급되는 극성반전신호(POL)를 발생한다. 이 극성반전신호(POL)는 액정인가전압의 극성을 주기적으로 반전시키기 위해서 영상선택회로(15)에서의 모드신호 및 카운터(56)에서의 기준 수평클록신호에 기초하여 각 수평주사기간 및 각 수직주사기간마다 레벨반전되는 신호이다.
주사선 구동제어회로(51)는 영상선택회로(15)에서의 모드신호 및 카운터(56)에서의 기준 수평클록신호에 기초하여 각 프레임기간마다 수평스타트신호(STH)에 동기하여 수직스타트신호(STV)를 발생하는 동시에 각 수평주사기간마다 수직주사 클록신호(CPV)를 발생하고, 이러한 것을 제어신호로서 주사선 구동회로(21)에 공급한다.
신호선 구동제어회로(61)는 영상선택회로(15)에서의 모드신호 및 카운터(56)에서의 기준수평 클록신호에 기초하여 신호선 구동회로(20)를 제어한다. 즉, 신호선 구동제어회로(61)는 영상신호의 샘플링동작의 개시 타이밍을 제어하는 샘플링 개시제어회로(62) 및 PLL회로(52)에서 공급된 기준샘플링 클록신호를 조정하는 클록조정회로(63)를 갖는다. 샘플링 개시제어회로(62)에서는 수평스타트신호(STH), 위상제어신호 등의 제어신호가 카운터(56)에서 공급되는 기준 수평클록신호에 동기하여 소정 타이밍으로 발생된다. 이러한 소정 타이밍은 PLL회로(52)에서 공급되는 기준샘플링 클록신호의 클록수를 기준으로 하여 확인된다. 클록조정회로(63)는 기준샘플링 클록신호에서 제 1 또는 제 2 주파수의 샘플링 클록신호(CPH)를 발생하는 샘플링 클록 발생회로(65), 샘플링 개시제어회로(62)에 의해 제어되고 이러한 제 1 및 제 2 주파수의 전환을 제어하는 주파수 전환신호를 발생하는 클록주파수 제어회로(64) 및 샘플링 개시제어회로(62)에 의해 제어되고 샘플링 클록신호(CPH)를 일시적으로 정지시키는 금지신호를 발생하는 클록정지 제어회로(66)를 갖는다. 제 1 주파수는 풀 표시모드에 대응하는 샘플링 주파수이고, 제 2 주파수는 센터링 표시모드에 대응하는 주파수이다. 주파수 전환신호는 풀 표시모드에 있어서는 제 1 주파수를 선택하고, 센터링 표시모드에 있어서는 NTSC 영상신호의 수평 블랭킹 기간에 있어서 제 1 주파수를 선택하는 동시에 NTSC 영상신호의 수평 블랭킹 기간에 있어서 제 1 주파수를 선택하는 동시에 NTSC 영상신호의 1수평 주사기간에서 수평 블랭킹 기간을 뺀 기간에 있어서 제 2 주파수를 선택한다. 금지신호는 풀 표시모드에 있어서는 발생되지 않고, 센터링 표시모드에 있어서 샘플링 클록신호(CPH)의 주파수 천이기간에 대응하여 발생된다. 즉, 샘플링 클록 발생회로(65)에서는 샘플링 클록신호(CPH)의 주파수가 금지신호의 지속기간에 있어서 주파수 전환신호에 따라 전환될 수 있다. 이 때, 샘플링 클록신호(CPH)의 위상은 샘플링 개시제어회로(62)에서의 위상제어신호에 의해 적절하게 조정된다.
여기에서 샘플링 클록신호 발생회로(65)의 구성에 대해 보충한다. 이 액정표시장치는 하이비젼 영상신호 또는 NTSC 영상신호가 풀 표시모드에 있어서 도 2에 나타낸 스크린 전체에 종횡비 9:16의 화상으로 표시되고, 센터링 표시모드에 있어서는 NTSC 영상신호가 도 2에 나타낸 표시영역(RM)에 종횡비 3:4의 화상으로서 표시된다.
풀 표시모드와 센터링 표시모드 모두에 있어서도 1수평 주사기간(1H)은 공통이고, 유효표시영역에 대응하는 화소수분만큼 1수평 주사기간(1H) 내에 샘플링할 필요가 있다. 특히, 센터링 표시모드에서는 NTSC 영상신호의 종횡비에 대응하는 화소수분의 샘플링과 함께 그 블랭킹 기간 내에서 보조영상신호의 샘플링을 완료시킬 필요가 있다.
이 때문에 풀 표시모드의 샘플링 주파수(f1)와 센터링 표시모드의 샘플링 주파수(f2)는,
3×f1=4×f2
라는 관계를 갖는다.
그런데, 1수평 주사기간(1H)은 수평 블랭킹 기간을 포함하기 때문에 이 수평 블랭킹 기간을 뺀 기간(T1)이 실질적인 샘플링기간이 된다. 이 샘플링기간(T1)은 예를 들면 다음 식과 같이 된다.
T1=0.8H
NTSC모드에서는 보조영상신호가 NTSC신호화상의 표시영역의 양측에 설치된 잔여영역(RA, RB)에 각각 좌측 및 우측 보조화상으로서 표시된다. 보조영상신호는 0.2H의 블랭킹 기간에 있어서 이러한 종횡비에 대응하는 화소수 분 만큼 샘플링될 필요가 있다. 이 화소수는 좌측 보조화상에 대응하는 보조영상신호의 샘플링기간(T2) 및 샘플링주파수(f3)의 종류와 우측 보조화상에 대응하는 보조영상신호의 샘플링 기간(T3) 및 샘플링 주파수(f4)의 합이며, 이 화상수와 NTSC 영상신호의 샘플링 기간(T1) 및 샘플링 주파수(f2)의 합인 화소수와의 관계가 다음 수학식에 나타난 바와 같이 이들 잔여영역(RA, RB)의 합계 종횡비와 표시영역(RM)의 종횡비와의 관계에 일치한다.
T1×f2:T2×f3+T3×f4=12:4
상기 수학식의 T1를 0.8로 하여 정리하면, 이 관계식은
T2×f3/f2+T3×f4/f2=0.8H/3
이 된다. 여기에서 좌측 보조화상에 대응하는 보조영상신호의 샘플링 주파수(f3) 및 우측 보조화상에 대응하는 보조영상신호의 샘플링 주파수(f4)는 수학식 4를 만족시키기 위해서 NTSC 영상신호의 샘플링 주파수(f2)보다도 높게 설정할 필요가 있다. 도 3에 나타난 샘플링 클록 신호발생 회로(65)는 이러한 샘플링 주파수(f3, f4)를 독립하여 발생할 필요를 없애도록 구성되어 있다.
도 4는 샘플링 클록 신호발생회로(65)의 회로구성을 보다 상세하게 나타내고, 도 5는 샘플링 클록 신호발생회로(65)에 있어서 얻어지는 신호를 나타낸다. 이 샘플링 클록 신호발생회로(65)에서는 제 1 주파수가 풀 표시모드의 샘플링 주파수(f1)로서 이용되고, 제 2 주파수가 센터링 표시모드에서 NTSC 영상신호의 샘플링 주파수(f2)로서 이용된다. 또한 제 1 주파수는 제 2 주파수보다도 높게 설정되기 때문에 보조영상신호의 샘플링 주파수(f3, f4)로서도 이용된다. 즉, 이 샘플링 클록 신호발생회로(65)는 제 1 분주회로(71), 제 2 분주회로(72), 전환회로(73) 및 금지회로(74)에 의해 구성된다. 제 1 분주회로(71)는 기준 샘플링 클록신호를 제 1 주파수의 클록신호(CK1)로 분주하고, 제 2 분주회로(72)는 기준 샘플링 클록신호를 제 2 주파수의 클록신호(CK2)로 분주한다. 제 1 분주회로(71) 및 제 2 분주회로(72)에서는 이들 클록신호(CK1, CK2)의 위상이 샘플링 개시제어회로(62)에서의 위상제어신호에 의해 제어된다. 전환회로(73)는 클록신호(CK1) 및 클록신호(CK2)를 클록 주파수 제어회로(64)에서의 클록전환신호에 따라서 전환하고 이들 출력클록신호(CK3)로서 출력한다. 금지회로(74)는 전환회로(73)에서 얻어진 출력클록신호(CK3)을 클록 정지제어회로(66)에서의 금지신호에 의해 마스크하고 샘플링 클록신호(CPH)로서 출력한다.
지금부터 상기한 액정표시장치의 동작을 설명하도록 한다.
영상선택회로(15)는 하이비젼 영상신호에 기초한 풀 표시모드가 선택되면, 하이비젼 영상신호용 수평동기신호가 스위치회로(16a)를 통해서 타이밍 발생회로(14)에 공급됨과 동시에 하이비젼 영상신호가 스위치회로(16b)를 통해서 영상신호 처리회로(19)로 공급된다. 한편, 영상선택회로(15)가 NTSC 영상신호에 기초한 센터링 표시모드를 선택하면, NTSC 영상신호용 수평동기신호가 스위치회로(16a) 를 통해서 타이밍 발생회로(14)에 공급됨과 동시에 NTSC 영상신호와 보조영상신호와의 다중화 영상신호가 스위치회로(16b)를 통해서 영상신호 처리회로(19)에 공급된다.
타이밍 발생회로(14)는 수평동기신호에서 기준 샘플링 클록신호를 발생하고, 이 기준 샘플링 클록신호에서 수평클록신호를 발생하여, 이 수평클록신호에 의해 규정되는 1수평 주사기간마다 주사선 구동회로(21) 및 신호선 구동회로(20)를 제어한다. 신호선 구동회로(20)의 제어에서는 수평스타트신호(STH)가 수평클록신호에서 발생되고, 샘플링클록신호(CPH)가 기준 샘플링 클록신호에서 발생된다. 주사선 구동회로(21)는 1수직 주사기간에 있어서 복수의 주사선(33)에 순차 구동한다. 각 수평 주사기간에서는 주사신호가 대응 주사선(33)에 접속적으로 공급된다. 신호선 구동회로(20)는 1수평 주사기간에 있어서 영상신호 처리회로(19)에서 공급되는 영상신호에 대응하여 복수의 신호선(34)을 구동한다. 드라이버 IC(20a-20d)는 소프트 레지스터가 샘플링 클록신호(CPH)에 응답하여 수평스타트신호(STH)의 시프트 동작을 실시한다. 하이비젼 영상신호는 수평스타트신호(STH)가 각 플립플롭에 저장되어 출력되는 타이밍으로 데이터신호로서 샘플홀드되고, 이 플립플롭에 대응하는 데이터 신호선(34)에 공급된다.
이에 의해 하이비젼 모드에서는 종횡비 9:16의 하이비젼 신호화상이 도 2에 나타나는 액정패널(30)의 스크린 전체에 표시된다.
NTSC 영상신호에 기초한 센터링 표시모드에서는 종횡비 3:4의 NTSC 신호화상이 도 2에 나타나는 표시영역(RM)에 표시되고 좌측 보조화상 및 우측 보조화상이 도 2에 나타나는 잔여영역(RA, RB)에 표시된다.
여기에서 NTSC모드의 동작을 도 6를 참조하여 더욱 상세하게 설명한다.
타이밍 발생회로(14)는 센터링 표시모드에 있어서 NTSC 영상신호의 수평 블랭킹 기간에 대응하여 영상전환신호를 발생한다.
스위치회로(18)는 이 영상전환신호의 제어에 의해 보조영상신호 발생회로(13)에서의 보조영상신호를 스위치(16b)에 출력한다. 영상신호 처리회로(19)가 보조영상신호를 처리하고 출력하는 사이, 수평스타트신호(STH) 및 제 1 주파수의 샘플링 클록신호(CPH)가 타이밍 발생회로(14)에서 신호선 구동회로(20)에 공급된다. 신호선 구동회로(20)에서는 좌측 보조화상에 대응하는 보조영상신호의 샘플링이 수평스타트신호(STH)의 공급후 제 1 주파수 샘플링 클록신호(CPH)에 응답하여 실시되고, 데이터신호가 잔여영역(RA)에 대응하는 데이터신호선(34)의 수만큼 발생되어 이들 데이터신호선(34)에 공급된다. 이 샘플링이 잔여영역(RA)에 대응하는 데이터신호선(34) 중 최종 데이터신호선에 대하여 완료하면, 금지신호가 클록 정지제어회로(66)에서 샘플링 클록 발생회로(65)에 공급되고 샘플링 클록신호(CPH)가 소정기간만큼 정지한다. 이 사이 위상제어신호 및 주파수 전환신호가 각각 샘플링 개시제어회로(62) 및 클록 주파수 전환회로(64)에서 샘플링 클록 발생회로(65)에 공급됨과 동시에 영상전환신호가 보조영상신호를 NTSC 영상신호로 전환할 수 있기 때문에 변화한다.
스위치회로(18)는 이 영상전환신호의 변화에 따라서 NTSC 영상신호 발생원(41)에서의 NTSC 영상신호를 스위치(16b)에 출력하고, 영상신호 처리회로(19)가 NTSC 영상신호를 처리하여 출력한다. 상기한 금지신호의 공급이 이 NTSC 영상신호의 출력에 따라서 정지하면, 샘플링 클록 발생회로(65)가 제 2 주파수의 샘플링 클록신호(CPH)의 발생을 시작한다. 신호성 구동회로(20)에서는 NTSC 영상신호의 샘플링이 제 2 주파수의 샘플링 클록신호(CPH)에 응답하여 실시되고 데이터신호가 표시영역(RM)에 대응하는 데이터 신호선(34)의 수 만큼 발생되어 이들 데이터신호선(34)에 공급된다. 이 샘플링이 표시영역(RM)에 대응하는 데이터신호(34) 중 최종 데이터신호선에 대해서 완료하면, 금지신호가 다시 클록 정지제어회로(66)에서 샘플링 클록 발생회로(65)에 공급되고 샘플링 클록신호(CPH)가 소정 기간만큼 정지한다. 이 사이 위상제어신호 및 주파수 전환신호가 각각 샘플링 개시제어회로(62) 및 클록 주파수 전환회로(64)에서 샘플링 클록 발생회로(65)에 공급됨과 동시에 영상전환신호가 NTSC 영상신호를 보조영상신호로 전환하기 위해서 변화한다.
스위치회로(18)는 이 영상전환신호의 변화에 따라서 보조영상신호 발생회로(13)에서의 보조영상신호를 스위치(16b)에 출력하고, 영상신호 처리회로(19)가 보조영상신호를 처리하여 출력한다. 상기한 금지신호의 공급이 이 보조영상신호의 출력에 따라서 정지하면, 샘플링 클록 발생회로(65)가 제 1 주파수의 샘플링 클록신호(CPH)의 발생을 개시한다. 신호선 구동회로(20)에서는 우측 보조화상에 대응하는 보조영상신호의 샘플링이 제 1 주파수의 샘플링 클록신호(CPH)에 대응하여 실시되고, 데이터신호가 잔여영역(RB)에 대응하는 데이터신호선(34)의 수만큼 발생되고 이 데이터신호선(34)에 공급된다. 이에 이어서 다음의 좌측 보조화상에 대응하는 보조영상신호의 샘플링 동작이 실시되고, 또한 상기한 바와 같은 동작이 반복된다.
이렇게 하여 좌측 보조화상이 기간(T2)의 샘플링 동작에 의해 대응하여 잔여영역(RA)에 표시되고, NTSC 신호화상이 기간(T1)의 샘플링 동작에 의해 표시영역(RM)에 표시되며, 또한 우측 보조화상이 기간(T3)의 샘플링 동작에 의해 잔여영역(RB)에 표시된다.
상기한 실시형태의 액정표시장치에서는 NTSC 영상신호가 제 2 주파수의 샘플링 클록신호(CPH)에 동기하여 샘플링되고, 보조영상신호가 이 제 2 주파수보다도 높은 제 1 주파수의 샘플링 클록신호(CPH)에 동기하여 샘플링된다. 이 때문에 NTSC 영상신호의 수평 블랭킹 기간을 이용하여 보조영상신호의 샘플링을 완료할 수 있다. 이 때문에 신호선 구동회로(20)가 NTSC 신호화상의 표시영역(RM)의 양측에 설치되는 잔여영역(RA, RB)에 대응하는 복수의 데이터 신호선(34)을 NTSC 신호화상의 표시영역(RM)에 대응하는 복수의 데이터 신호선(34)에서 독립하여 구동할 필요가 없다. 이 때문에 드라이버 IC(20a-20d)의 각각에 따라서 구동되는 1블럭의 데이터 신호선수를 잔여영역(RA, RB)에 대응하는 데이터신호선수에 관계없이 설정하는 가능하게 된다. 즉, 이 액정표시장치에서는 높은 종횡비의 화상이 낮은 종횡비의 화상으로 전환된 때에 관찰자가 위화감을 느끼지않도록 낮은 종횡비의 화상의 중심을 높은 종횡비의 화상의 중심에 용이하게 일치시킬 수 있다. 또한 이 액정표시장치의 구성은 드라이버 IC수에 의존한 회로 점유면적 및 비용의 증가를 필요로 하지 않는다.
또한, 제 1 주파수의 샘플링 클록신호(CPH)는 풀 표시모드용이기 때문에 독립한 샘플링 클록신호 발생회로가 보조영상신호를 샘플링하기 때문에 필료로 하지 않는다.
또, 샘플링 신호발생회로(65)는 클록 금지제어회로(66)의 제어에 의해 클록 주파수의 전환에 필요한 기간에 있어서 샘플링 클록신호(CPH)의 발생을 일시적으로 정지하기 위해서 이 사이에 샘플링 클록신호(CPH)를 영상신호의 샘플링에 적합한 위상으로 설정할 수 있다.
상기한 실시예의 액정표시장치에서는 영상선택회로(15)에서의 모드신호에 기초하여 풀 표시모드 및 샘플링표시모드의 전환을 가능하게 했지만, NTSC 영상신호에 기초한 3:4의 종횡비의 표시영역(RM)은 타이밍 발생회로(14)의 설정수를 증대시킴으로써 다양한 위치로 설정할 수 있다.
예를 들면, 도 7은 왼쪽 위치가 선택된 때의 액정표시장치의 동작을 나타낸다.
이 동작에서는 수평스타트신호(STH)는 NTSC 영상신호의 유효 영상기간에 선행하는 수평 블랭킹 기간의 종료 타이밍으로 신호선 구동제어회로(61)에서 발생된다. 수직스타트신호(STV)는 각 프레임 기간에서 최초로 발생되는 수평스타트신호(STH)의 발생 타이밍이고 주사선 구동제어회로(51)에서 발생된다. 극성반전신호(PLO)는 NTSC 영상신호의 유효영상기간의 개시 타이밍이고 극성반전 신호발생회로(PG)에서 발생된다.
도 8은 오른쪽 위치가 선택된 때의 액정표시장치의 동작을 나타낸다.
이 동작에서는 수평스타트신호(STH)는 보조영상신호의 발생기간에 약간 선행하는 소정 타이밍이고 신호선 구동제어회로(61)에서 발생된다. 수직스타트신호(STV)는 각 프레임기간에서 최초로 발생되는 수평스타트신호(STH)의 발생 타이밍이고 주사선 구동제어회로(51)에서 발생된다. 극성반전신호(POL)는 NTSC 영상신호의 유효영상기간에 선행하는 수평 블랭킹 기간의 개시 타이밍이고 극성반전신호 발생회로(PG)에서 발생된다.
이 변형예에 의하면 NTSC 신호화상의 표시위치를 중앙위치에 고정할 뿐만 아니라, 오른쪽 위치 또는 왼쪽 위치로 변경할 수 있다. 또한, 수평스타트신호(STH) 등의 발생 타이밍을 조정하는 것으로 수평방향 임의의 위치에 화상표시시킬 수 있다.
또, 주사선 구동제어회로(51), 신호선 구동제어회로(61), 영상처리 제어회로(57) 및 극성반전 신호발생회로(PG)가 NTSC 신호화상의 표시위치에 적합한 타이밍 조정을 실시하기 때문에 표시위치의 변경에 따른 표시불량이 발생하는 것이 방지된다.
또한, 본 발명은 상기한 실시형태에 한정되지 않고 발명의 요지를 일탈하지 않는 범위에서 다양하게 변형하는 것이 가능하다.
이 실시예에서는 풀 표시모드의 샘플링 및 샘플링 표시모드의 보조영상신호의 샘플링을 공통의 샘플인 주파수로 했지만, 당연히 개별 주파수를 준비할 수 있다. 즉, 샘플링 표시모드, 왼쪽 또는 오른쪽 표시모드의 보조영상신호의 샘플링 주파수를 더욱 높게 설정하는 것으로 샘플링의 전환기간을 충분히 길게 설정할 수 있고, 이에 의해 양호한 표시화상을 얻을 수 있다. 이 경우는 당연히 보조영상신호의 유효영상기간은 샘플링 기간에 맞춰서 설정될 필요가 있다.
또, 상기한 샘플링 개시위치의 설정은 기준 샘플링 클록에 기초하여 설정함으로써 그 표시상태에 상관없이 항상 일정하게 설정할 수 있다.
상기가 실시형태에서 샘플링 표시모드의 종횡비는 NTSC 영상신호에 대응하는 일례로서 다양한 종횡비를 설정할 수 있다.
본 발명은 표시패널이 높은 종횡비의 화상에 대응하는 크기의 유효표시영역을 갖고, 이 애트펙트비보다도 낮은 종횡비의 화상을 이 스크린의 임의의 위치에 표시하여, 보조화상이 남겨지는 영역에 표시하는 표시모드에 적용할 수 있다.
또, 종횡비의 차이가 높은 종횡비의 화상과 낮은 종횡비의 화상 사이에 있어서 아주 작은 경우에는 이들 화상을 나타내는 영상신호용으로 발생되는 제 1 및 제 2 주파수의 샘플링 클록신호(CPH)보다도 충분히 높은 주파수의 샘플링 클록신호를 보조영상 신호용으로 발생하는 것이 필요하다.
또한, 잔여영역(RA, RB)이 수평방향에 있어서 비교적 큰 경우에는 복수의 드라이버 IC를 잔여영역(RA, RB)의 각각에 대응하여 설치하고, 높은 종횡비의 화상표시모드가 낮은 애트펙트비의 화상표시모드로 전환된 때에 잔여영역(RA)의 일부에 대응하는 드라이버 IC 및 잔여영역(RB)의 일부에 대응하는 드라이버 IC를 동시에 구동하도록 구성할 수도 있다. 다만, 이들 드라이버 IC는 동일한 보조영상신호를 샘플링하게 되기 때문에 보조영상신호가 문자 또는 도형 이외의 배경부분을 나타낼 필요가 있다. 이러한 구성으로는 보조영상신호의 샘플링 주파수를 낮은 종횡비의 화상을 타나내는 영상신호의 샘플링 주파수로 설정하는 것도 가능하게 된다. 보조영상신호의 샘플링 주파수를 예를 들면 NTSC 영상신호의 샘플링 주파수에 일치시키면, 이 보조영상신호의 샘플링 기간의 합계가 0.067H정도로 하는 것도 가능하다. 그러나, 이것은 상기한 드라이버 IC수의 증대 및 주변회로의 복잡화를 초래하기 때문에 다른 종횡비의 조합에서 이용하는 것이 현명하다.
이상과 같이 본 발명에 의하면, 회로 점유면적 및 비용의 증대를 수반하지 않고, 스크린의 종횡비와 다른 종횡비를 갖는 신호화상을 표시하는 것이 가능한 평면표시장치 및 표시방법을 제공할 수 있다.

Claims (24)

  1. 매트릭스형상으로 배열된 복수의 화소 및 각 행마다 이러한 화소의 전위를 각각 설정하는 복수의 데이터 신호선을 포함하고 이러한 화소의 전위분포에 따른 화상을 표시하는 표시패널과,
    제 1 표시모드에 있어서 제 1 영상신호에 대응하는 제 1 화상을 표시하고, 제 2 표시모드에 있어서 상기 제 1 화상보다도 낮은 종횡비로 제 2 영상신호에 대응하는 제 2 화상을 표시하도록 상기 표시패널을 제어하는 제어수단을 구비하고,
    상기 제어수단은 상기 제 2 표시모드에 있어서 상기 제 1 화상과 상기 제 2 화상과의 종횡비의 차이로 인해 상기 표시패널의 스크린상에 상기 제 2 화상의 표시영역을 뺀 잔여영역에 표시해야 하는 보조화상을 나타낸 보조영상신호를 발생하는 보조영상신호 발생수단과, 이 보조영상신호를 상기 제 2 영상신호의 수평 블랭킹 기간에 샘플링하고, 상기 제 2 영상신호의 1수평 주사기간에서 이 수평 블랭킹 기간을 뺀 기간에 제 2 영상신호를 샘플링하는 것에 의해 각 수평주사기간마다 얻을 수 있는 샘플링 결과에 대응하여 상기 복수의 데이터 신호선을 각각 구동하는 신호선 구동수단을 포함하는 것을 특징으로 하는 평면표시장치.
  2. 제 1 항에 있어서,
    상기 신호선 구동수단은 상기 보조영상신호를 상기 제 2 영상신호보다 높은 주파수로 샘플링하는 샘플링 수단을 포함하는 것을 특징으로 하는 평면표시장치.
  3. 제 2 항에 있어서,
    상기 보조영상신호의 샘플링 주파수는 상기 제 1 영상신호가 종횡비 9:16의 제 1 화상을 나타내고, 제 2 영상신호가 종횡비 3:4의 제 2 화상을 나타내는 경우에 상기 제 1 영상신호의 샘플링 주파수와 같게 설정되는 것을 특징으로 하는 평면표시장치.
  4. 제 1 항에 있어서,
    상기 신호선 구동수단은 상기 보조영상신호를 샘플링하기 위해 제 1 주파수에 설정되고 상기 제 2 영상신호의 샘플링을 하기 위해 제 2 주파수에 설정된 샘플링 클록신호를 발생하는 샘플링 클록신호 발생수단과, 상기 보조영상신호 및 상기 제 2 영상신호의 각각을 상기 샘플링 클록신호 발생수단에서의 대응샘플링 클록신호에 응답하여 샘플링하는 샘플링 수단을 포함하는 것을 특징으로 하는 평면표시장치.
  5. 제 4 항에 있어서,
    상기 샘플링 클록신호 발생수단은 기준샘플링 클록신호를 발생하는 기준샘플링 클록 발생수단과, 이 기준샘플링 클록신호를 상기 제 1 주파수의 샘플링 클록신호에 분주하는 제 1 분주수단과, 이 기준샘플링 클록신호를 상기 제 2 주파수의 샘플링 클록신호에 분주하는 제 2 분주수단과, 상기 제 1 분주수단에서 얻을 수 있는 제 1 주파수의 샘플링 클록 및 상기 제 2 분주회로에서 얻을 수 있는 제 2 주파수의 샘플링 클록신호를 전환하는 클록전환수단을 포함하는 것을 특징으로 하는 평면표시장치.
  6. 제 5 항에 있어서,
    상기 샘플링 클록 발생수단은 상기 클록전환수단에서 얻을 수 있는 샘플링 클록신호가 상기 샘플링수단에 공급되는 것을 주파수 천이기간에 대응하여 일시적으로 금지하는 클록정지수단을 포함하는 것을 특징으로 하는 평면표시장치.
  7. 제 1 항에 있어서,
    상기 신호선 구동수단은 상기 제 2 표시모드에 있어서 상기 제 2 영상신호 및 보조영상신호를 시분할로 다중화하는 영상신호 전환수단을 포함하는 것을 특징으로 하는 평면표시장치.
  8. 제 1 항에 있어서,
    상기 제어수단은 제 2 화상의 표시영역의 배치를 설정하는 배치설정부와, 이 배치설정부에 의해 설정된 배치에 대응하여 상기 신호선 구동수단의 샘플링 개시 타이밍을 조정하는 샘플링 타이밍 조정수단을 포함하는 것을 특징으로 하는 평면표시장치.
  9. 제 8 항에 있어서,
    상기 배치설정부는 상기 제 2 화상의 표시영역의 배치로서 왼쪽 위치, 오른쪽 위치 및 중앙위치 중 어느 하나를 선택하는 선택부를 포함하는 것을 특징으로 하는 평면표시장치.
  10. 제 8 항에 있어서,
    상기 제어수단은 적어도 1수평 주사기간마다 레벨반전되어 상기 복수의 화소의 기준전위가 되는 공통전압을 발생하는 공통전압 발생회로와, 상기 공통전압 발생회로에서 발생된 공통전압의 레벨반전에 동기하여 상기 제 2 영상신호 및 보조영상신호를 레벨반전하는 레벨반전회로와, 상기 배치설정부에 의해 설정된 배치에 대응하여 상기 공통전압 발생회로에서 발생된 공통전압의 레벨반전 타이밍을 조정하는 반전타이밍 조정수단을 포함하는 것을 특징으로 하는 평면표시장치.
  11. 매트릭스 형상으로 배열된 복수의 화소 및 각 행마다 이러한 화소의 전위를 각각 설정하는 복수의 데이터 신호선을 포함하고 이러한 화소의 전위분포에 따른 화상을 표시하는 표시패널과,
    상기 표시패널의 스크린보다도 낮은 종횡비로 영상신호에 대응하는 화상을 표시하도록 상기 액정패널을 제어하는 제어수단을 구비하고,
    상기 제어수단은 상기 스크린과 상기 화상과의 종횡비의 차이에서 상기 스크린상에서 상기 화상의 표시영역을 뺀 잔여영역에 표시해야 하는 보조화상을 나타낸 보조영상신호를 발생하는 보조영상신호 발생수단과, 이 보조영상신호를 상기 영상신호의 수평 블랭킹 기간에 샘플링하고, 상기 영상신호의 1수평 주사기간에서 이 수평 블랭킹 기간을 뺀 기간에 영상신호를 샘플링하는 것에 의해 각 수평주사기간마다 얻을 수 있는 샘플링 결과에 대응하여 상기 복수의 데이터 신호선을 각각 구동하는 신호선 구동수단과, 상기 화상의 표시영역의 배치를 설정하는 배치설정부와, 이 배치설정부에 의해 설정된 배치에 대응하여 상기 신호선 구동수단의 샘플링 개시 타이밍을 조정하는 샘플링 타이밍 조정수단을 포함하는 것을 특징으로 하는 평면표시장치.
  12. 제 11 항에 있어서,
    상기 배치설정부는 상기 제 2 화상의 표시영역의 배치로서 왼쪽 위치, 오른쪽 위치 및 중앙위치 중 어느 하나를 선택하는 선택부를 포함하는 것을 특징으로 하는 평면표시장치.
  13. 제 11 항에 있어서,
    상기 제어수단은 적어도 1수평 주사기간마다 레벨반전되어 상기 복수의 화소의 기준전위가 되는 공통전압을 발생하는 공통전압 발생회로와, 상기 공통전압 발생회로에서 발생되는 공통전압의 레벨반전에 동기하여 상기 제 2 영상신호 및 보조영상신호를 레벨반전하는 레벨반전회로와, 상기 배치설정부에 의해 설정된 배치에 대응하여 상기 공통전압 발생회로에서 발생되는 공통전압의 레벨반전 타이밍을 조정하는 반전타이밍 조정수단을 포함하는 것을 특징으로 하는 평면표시장치.
  14. 복수의 표시화소가 배열된 수평표시화소를 복수개 구비한 제 1 종횡비를 갖는 유효표시영역의 각 열마다의 상기 표시화소의 전위를 설정하는 복수의 데이터 신호선을 구비한 표시패널과,
    입력된 영상신호를 순서대로 샘플링하여 대응하는 전압을 상기 데이터 신호선의 각각에 공급하는 데이터 신호선 구동회로부와,
    상기 영상신호 및 상기 샘플링을 제어하는 제어회로부를 구비한 평면표시장치에 있어서,
    상기 제어회로부는 상기 유효표시영역 내에 있어서 표시영역을 설정하는 표시모드 선택부와, 이 표시모드 선택부의 출력에 기초하여 상기 샘플링의 개시위치 및 주기를 설정하는 타이밍 제어부를 포함하는 것을 특징으로 하는 평면표시장치.
  15. 제 14 항에 있어서,
    상기 영상신호는 각 수평주사기간 내에 유효영상기간 및 블랭킹 기간을 포함하는 것을 특징으로 하는 평면표시장치.
  16. 제 15 항에 있어서,
    상기 영상신호는 상기 블랭킹 기간에 다른 영상신호가 배정되어 이루어지는 것을 특징으로 하는 평면표시장치.
  17. 제 15 항에 있어서,
    상기 타이밍 제어부는 상기 샘플링의 개시위치를 상기 유효영상기간에 대응시켜 상기 샘플링의 주기를 상기 유효영상기간에 상기 데이터 신호선의 거의 모두에 대응하는 샘플링이 완료되도록 설정하는 것을 특징으로 하는 평면표시장치.
  18. 제 15 항에 있어서,
    상기 타이밍 제어부는 상기 샘플링의 개시위치를 상기 유효영상신호 기간의 상기 블랭킹 기간 내에 설정하고, 상기 샘플링의 주기를 상기 블랭킹 기간쪽이 상기 유효영상기간보다도 빠르게 설정하는 것을 특징으로 하는 평면표시장치.
  19. 제 18 항에 있어서,
    상기 샘플링 주기의 전환은 상기 샘플링이 정지되는 것을 특징으로 하는 평면표시장치.
  20. 매트릭스 형상으로 배열된 복수의 화소 및 각 행마다 이러한 화소의 전위를 각각 설정하는 복수의 데이터 신호선을 포함하고 이러한 화소의 전위분포에 따른 화상을 표시하는 표시패널에 제 1 표시모드에 있어서 제 1 영상신호에 대응하는 제 1 화상을 표시하고, 제 2 표시모드에 있어서 상기 제 1 화상보다도 낮은 종횡비로 제 2 영상신호에 대응하는 제 2 화상을 표시하는 표시방법에 있어서,
    상기 제 2 표시모드에 있어서 상기 제 1 화상과 상기 제 2 화상과의 종횡비의 차이로 인해 상기 표시패널의 스크린상에서 상기 제 2 화상의 표시영역을 뺀 잔여영역에 표시해야 하는 보조화상을 나타낸 보조영상신호를 발생하고, 이 보조영상신호를 상기 제 2 영상신호의 수평 블랭킹 기간에 샘플링하고, 상기 제 2 영상신호의 1수평 주사기간에서 이 수평 블랭킹 기간을 뺀 기간에 제 2 영상신호를 샘플링하는 것에 의해 각 수평주사기간마다 얻을 수 있는 샘플링 결과에 대응하여 상기 복수의 데이터 신호선을 각각 구동하는 것을 특징으로 하는 표시방법.
  21. 제 20 항에 있어서,
    상기 보조영상신호는 상기 제 2 영상신호보다 높은 주파수로 샘플링되는 것을 특징으로 하는 표시방법.
  22. 제 21 항에 있어서,
    상기 보조영상신호의 샘플링 주파수는 상기 제 1 영상신호가 종횡비 9:16의 제 1 화상을 나타내고, 제 2 영상신호가 종횡비 3:4의 제 2 화상을 나타내는 경우에 상기 제 1 영상신호의 샘플링 주파수와 같게 설정되는 것을 특징으로 하는 표시방법.
  23. 제 20 항에 있어서,
    상기 보조영상신호의 샘플링은 제 1 주파수, 상기 제 2 영상신호의 샘플링은 제 2 주파수로 설정되고, 상기 보조영상신호 및 상기 제 2 영상신호의 각각은 대응샘플링 클록신호에 응답하여 샘플링 되는 것을 특징으로 하는 표시방법.
  24. 제 23 항에 있어서,
    상기 샘플링 클록신호는 기준샘플링 클록신호가 분주되어 이루어지는 것을 특징으로 하는 표시방법.
KR1019980011588A 1997-03-27 1998-03-27 평면표시장치및표시방법 KR100288023B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP9-075557 1997-03-27
JP7555797 1997-03-27

Publications (2)

Publication Number Publication Date
KR19980081010A true KR19980081010A (ko) 1998-11-25
KR100288023B1 KR100288023B1 (ko) 2001-05-02

Family

ID=13579612

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980011588A KR100288023B1 (ko) 1997-03-27 1998-03-27 평면표시장치및표시방법

Country Status (3)

Country Link
US (1) US6128045A (ko)
KR (1) KR100288023B1 (ko)
TW (1) TW408242B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101432818B1 (ko) * 2007-12-07 2014-08-26 엘지디스플레이 주식회사 액정표시장치의 구동 장치 및 그 구동 방법

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9722766D0 (en) 1997-10-28 1997-12-24 British Telecomm Portable computers
US7663607B2 (en) 2004-05-06 2010-02-16 Apple Inc. Multipoint touchscreen
JP3336408B2 (ja) * 1998-07-17 2002-10-21 株式会社アドバンスト・ディスプレイ 液晶表示装置
JP2001051643A (ja) * 1999-06-02 2001-02-23 Sony Corp 表示装置およびその駆動方法
US6667704B1 (en) * 2001-08-15 2003-12-23 Cirrus Logic, Inc. Data conversion circuits and methods with input clock signal frequency detection and master mode output clock signal generation
JP2004020657A (ja) * 2002-06-12 2004-01-22 Nec Viewtechnology Ltd 液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法
KR100487437B1 (ko) * 2002-12-31 2005-05-03 엘지.필립스 엘시디 주식회사 와이드 모드 액정표시장치에서 노말 모드 구동 방법
JP2005020512A (ja) * 2003-06-27 2005-01-20 Pioneer Electronic Corp 映像信号処理装置
US7443404B2 (en) * 2003-10-17 2008-10-28 Casio Computer Co., Ltd. Image display apparatus, image display controlling method, and image display program
TWI292893B (en) * 2005-10-05 2008-01-21 Myson Century Inc Method for prevention of distorted sub-picture display on flat panel display
JP4254811B2 (ja) * 2006-05-29 2009-04-15 ソニー株式会社 画像表示装置、信号処理装置、および画像表示方法、並びにコンピュータ・プログラム
US7920129B2 (en) 2007-01-03 2011-04-05 Apple Inc. Double-sided touch-sensitive panel with shield and drive combined layer
FR2976688B1 (fr) 2011-06-16 2021-04-23 Nanotec Solution Dispositif et procede pour generer une alimentation electrique dans un systeme electronique avec un potentiel de reference variable.
FR2985049B1 (fr) 2011-12-22 2014-01-31 Nanotec Solution Dispositif de mesure capacitive a electrodes commutees pour interfaces tactiles et sans contact
CN108831370B (zh) * 2018-08-28 2021-11-19 京东方科技集团股份有限公司 显示驱动方法及其装置、显示装置和可穿戴设备

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0591447A (ja) * 1991-09-25 1993-04-09 Toshiba Corp 透過形液晶表示装置
JPH06189231A (ja) * 1992-12-16 1994-07-08 Toshiba Corp 液晶表示装置
JPH0879663A (ja) * 1994-09-07 1996-03-22 Sharp Corp 駆動回路及び表示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101432818B1 (ko) * 2007-12-07 2014-08-26 엘지디스플레이 주식회사 액정표시장치의 구동 장치 및 그 구동 방법

Also Published As

Publication number Publication date
TW408242B (en) 2000-10-11
US6128045A (en) 2000-10-03
KR100288023B1 (ko) 2001-05-02

Similar Documents

Publication Publication Date Title
EP1061499B1 (en) Liquid crystal display device and method having motion picture display performance improved by proper selection of the writing time of a reset signal
US6628253B1 (en) Picture display device and method of driving the same
US7224341B2 (en) Driving circuit system for use in electro-optical device and electro-optical device
US7030843B2 (en) Liquid crystal display with multi-frame inverting function and an apparatus and a method for driving the same
US6018331A (en) Frame display control in an image display having a liquid crystal display panel
EP0351253B1 (en) Liquid crystal projection apparatus and driving method thereof
EP0718816B1 (en) Image display device
KR100288023B1 (ko) 평면표시장치및표시방법
JP2001242841A (ja) 液晶パネルの駆動装置、液晶装置及び電子機器
JP2001075534A (ja) 液晶表示装置
US6304242B1 (en) Method and apparatus for displaying image
JP3831111B2 (ja) 平面表示装置および表示方法
US6020873A (en) Liquid crystal display apparatus with arbitrary magnification of displayed image
JPH09134149A (ja) 画像表示装置
KR100298966B1 (ko) 평면표시장치
JP2664780B2 (ja) 液晶表示装置
JPH08331486A (ja) 画像表示装置
JPS63169884A (ja) 画像表示装置
JP3064586B2 (ja) インターレース走査回路
JP3826930B2 (ja) 液晶表示装置
JPH03285479A (ja) ドットマトリクス表示素子を用いた画像表示装置
JP2002132227A (ja) 表示装置およびその駆動方法
JPH10271419A (ja) 液晶表示装置
JP2000267620A (ja) 平面表示装置
JPH04156586A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130118

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20140124

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20150123

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20160129

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee