JP2004020657A - 液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法 - Google Patents

液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法 Download PDF

Info

Publication number
JP2004020657A
JP2004020657A JP2002172039A JP2002172039A JP2004020657A JP 2004020657 A JP2004020657 A JP 2004020657A JP 2002172039 A JP2002172039 A JP 2002172039A JP 2002172039 A JP2002172039 A JP 2002172039A JP 2004020657 A JP2004020657 A JP 2004020657A
Authority
JP
Japan
Prior art keywords
liquid crystal
reference voltage
crystal panel
display device
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2002172039A
Other languages
English (en)
Other versions
JP2004020657A5 (ja
Inventor
Yasunori Ogawa
小川 康則
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp NEC Display Solutions Ltd
Original Assignee
NEC Viewtechnology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Viewtechnology Ltd filed Critical NEC Viewtechnology Ltd
Priority to JP2002172039A priority Critical patent/JP2004020657A/ja
Priority to US10/458,268 priority patent/US7221348B2/en
Priority to EP03013153A priority patent/EP1372135A3/en
Publication of JP2004020657A publication Critical patent/JP2004020657A/ja
Publication of JP2004020657A5 publication Critical patent/JP2004020657A5/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

【課題】液晶パネルの面内全域におけるフリッカを低減した液晶表示装置を提供する。
【解決手段】液晶パネル40に一定レベルのコモン電圧Vcom が供給されると共に、DAコンバータ80から液晶駆動回路50にリファレンス電圧Vfが供給され、画素データDに対応した画像が表示される。この画素データDは、1水平期間毎にリファレンス電圧Vfを中心として反転されている。リファレンス電圧Vfは、液晶パネル40の中央部よりも周辺部において高くなるように調整されて液晶駆動回路50に供給される。このため、コモン電圧Vcom が液晶パネル40のコモン電極全体において一様になっていない場合でも、同液晶パネル40全域においてフリッカの最も少ない状態に調整される。
【選択図】    図1

Description

【0001】
【発明の属する技術分野】
この発明は、液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法に係り、たとえば液晶プロジェクタなど、フリッカの低減された高品位の画面が必要な場合に用いて好適な液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法に関する。
【0002】
【従来の技術】
液晶表示装置では、液晶の劣化対策として、同液晶に印加される電圧の極性が所定の周期で反転されるように、交流駆動が行われる。
【0003】
この種の液晶表示装置は、従来では例えば図11に示すように、液晶パネル10と、液晶駆動回路20と、コモン電圧生成回路30とから構成されている。
液晶パネル10は、図12に示すように、該当する画素データDが印加される複数の信号線X1 ,…,Xi ,…,Xn 、走査信号Vが印加される複数の走査線Y1 ,…,Yj ,…,Ym 、各信号線X1 ,…,Xi ,…,Xn と各走査線Y1 ,…,Yj ,…,Ym との交差箇所に設けられた複数のMOSFET11ij(i=1,2,…,n、j=1,2,…,m)、液晶12ij(i=1,2,…,n、j=1,2,…,m)、コンデンサ13ij(i=1,2,…,n、j=1,2,…,m)、各コンデンサ13ijに共通に接続されたCs線、及び各液晶12ijに共通に接続されてコモン電圧Vcom が印加されるコモン電極14を有し、走査信号Vによって選択された走査線Y1 ,…,Yj ,…,Ym 上の液晶12ijに画素データDを供給することによって画像を表示する。
【0004】
液晶駆動回路20は、映像信号inに対応した画素データDの極性を1水平期間毎にリファレンス電圧Vfを中心として反転して液晶パネル10の各信号線X1 ,…,Xi ,…,Xn に印加すると共に、設定された順序で走査信号Vを各走査線Y1 ,…,Yj ,…,Ym に印加する。コモン電圧生成回路30は、コモン電圧Vcom を生成する。
【0005】
この液晶表示装置では、図13に示すように、液晶パネル10に一定レベルのコモン電圧Vcom が供給されると共に、液晶駆動回路20に一定レベルのリファレンス電圧Vfが供給され、画素データDに対応した画像が表示される。この画素データDは、1水平期間毎にリファレンス電圧Vfを中心として反転されている。また、コモン電圧Vcom は、画素データDが反転することによって発生するフリッカ(ちらつき)が最少になるように調整されている。
【0006】
【発明が解決しようとする課題】
しかしながら、上記従来の液晶表示装置では、次のような問題点があった。
すなわち、従来では、コモン電圧Vcom のみを調整することにより、フリッカが最小となるように調整が行われる。ところが、コモン電極14は液晶パネル10内の全域にわたって配設されているため、コモン電圧Vcom が同コモン電極14の抵抗成分による電圧降下などの要因により同液晶パネル10内の全域にわたって一様になっていないことが多い。このため、フリッカが最少となるコモン電圧com が液晶パネル10内においてばらつき、同液晶パネル10内全域においてフリッカが最小となる調整ができないことがある。たとえば、液晶パネル10の周辺部分の領域におけるフリッカが最小となるコモン電圧com と、同液晶パネル10の中央付近の領域におけるフリッカが最小となるコモン電圧com とが異なるため、同液晶パネル10の全域でフリッカが最小となるコモン電圧com の調整ができないという現象が発生する。この結果、表示画面の品位が低下するという問題があった。
【0007】
この問題点を改善するものとして、特開2000−305063 号公報に記載された液晶表示装置が提案されている。同公報に記載された液晶表示装置では、液晶パネルの面内の左右両側におけるフリッカ調整を最適にできるように、左右からそれぞれコモン電圧が供給されるようになっている。この場合、液晶パネルの左右両側でそれぞれ最適なコモン電圧が供給され、液晶パネルの面内のフリッカがほぼ一様になる効果が期待できるが、同液晶パネル自体を特殊な構成にする必要があり、その実現は容易ではない。さらに、液晶パネルの両側と中央部とでは最適なコモン電圧が異なり、結局、液晶パネル面内のフリッカが低減されない。特に、液晶パネルのサイズが大きくなると、その傾向は顕著である。
【0008】
この発明は、上述の事情に鑑みてなされたもので、液晶パネルの面内の全域におけるフリッカを低減した液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法を提供することを目的としている。
【0009】
【課題を解決するための手段】
上記課題を解決するために、請求項1記載の発明は、該当する画素データが印加される複数の信号線、走査信号が印加される複数の走査線、前記各信号線と前記各走査線との交差箇所に設けられた複数の液晶、及び前記各液晶に共通に接続されてコモン電圧が印加される1つのコモン電極を有する液晶パネルと、映像信号に対応した前記各画素データの極性を1水平期間毎又は1垂直期間毎にリファレンス電圧を中心として反転して前記各信号線に印加すると共に、設定された順序で前記走査信号を前記各走査線に印加する液晶駆動回路と、前記コモン電圧を生成するコモン電圧生成回路とを備えてなる液晶表示装置に係り、前記リファレンス電圧を前記液晶パネルにおける前記各液晶の位置に応じて最適なレベルで生成して前記液晶駆動回路に供給するリファレンス電圧生成回路が設けられ、かつ、前記コモン電圧生成回路は、前記コモン電圧を一定レベルの直流電圧として生成して前記液晶パネルの前記コモン電極に印加する構成とされていることを特徴としている。
【0010】
請求項2記載の発明は、請求項1記載の液晶表示装置に係り、前記リファレンス電圧生成回路は、前記リファレンス電圧を前記映像信号の1水平期間内で複数の液晶毎に変化させる構成とされていることを特徴としている。
【0011】
請求項3記載の発明は、請求項1記載の液晶表示装置に係り、前記リファレンス電圧生成回路は、前記リファレンス電圧を前記映像信号の1垂直期間内で複数の液晶毎に変化させる構成とされていることを特徴としている。
【0012】
請求項4記載の発明は、請求項1記載の液晶表示装置に係り、前記リファレンス電圧生成回路は、前記リファレンス電圧を前記映像信号の1水平期間内及び1垂直期間内で前記各液晶毎に変化させる構成とされていることを特徴としている。
【0013】
請求項5記載の発明は、請求項2、3又は4記載の液晶表示装置に係り、前記リファレンス電圧生成回路は、前記各液晶に対応する前記リファレンス電圧の値が格納されたLUT(ルック・アップ・テーブル)を有し、該LUTに基づいて前記リファレンス電圧を生成する構成とされていることを特徴としている。
【0014】
請求項6記載の発明は、該当する画素データが印加される複数の信号線、走査信号が印加される複数の走査線、前記各信号線と前記各走査線との交差箇所に設けられた複数の液晶、及び前記各液晶に共通に接続されてコモン電圧が印加される1つのコモン電極を有する液晶パネルと、映像信号に対応した前記各画素データの極性を1水平期間毎又は1垂直期間毎にリファレンス電圧を中心として反転して前記各信号線に印加すると共に、設定された順序で前記走査信号を前記各走査線に印加する液晶駆動回路と、前記コモン電圧を生成するコモン電圧生成回路とを備えてなる液晶表示装置に係り、前記液晶パネルにおける前記各液晶の位置に応じて最適なレベルのオフセット電圧を生成し、前記映像信号に加えて前記液晶駆動回路に供給するオフセット回路が設けられ、かつ、前記コモン電圧生成回路は、前記コモン電圧を一定レベルの直流電圧として生成して前記液晶パネルの前記コモン電極に印加する構成とされていることを特徴としている。
【0015】
請求項7記載の発明は、請求項6記載の液晶表示装置に係り、前記オフセット回路は、前記オフセット電圧を前記映像信号の1水平期間内で複数の液晶毎に変化させる構成とされていることを特徴としている。
【0016】
請求項8記載の発明は、請求項6記載の液晶表示装置に係り、前記オフセット回路は、前記オフセット電圧を前記映像信号の1垂直期間内で複数の液晶毎に変化させる構成とされていることを特徴としている。
【0017】
請求項9記載の発明は、請求項1記載の液晶表示装置に係り、前記オフセット回路は、前記オフセット電圧を前記映像信号の1水平期間内及び1垂直期間内で前記各液晶毎に変化させる構成とされていることを特徴としている。
【0018】
請求項10記載の発明は、該当する画素データが印加される複数の信号線、走査信号が印加される複数の走査線、前記各信号線と前記各走査線との交差箇所に設けられた複数の液晶、及び前記各液晶に共通に接続されてコモン電圧が印加される1つのコモン電極を有する液晶パネルと、映像信号に対応した前記各画素データの極性を1水平期間毎又は1垂直期間毎にリファレンス電圧を中心として反転して前記各信号線に印加すると共に、設定された順序で前記走査信号を前記各走査線に印加する液晶駆動回路と、前記コモン電圧を生成するコモン電圧生成回路とを備えてなる液晶表示装置において、前記液晶パネルを駆動するための駆動方法に係り、前記コモン電圧を一定レベルの直流電圧として生成しておき、前記リファレンス電圧を前記液晶パネルにおける前記各液晶の位置に応じて最適なレベルで生成して前記液晶駆動回路に供給するリファレンス電圧生成供給処理を行うことを特徴としている。
【0019】
請求項11記載の発明は、請求項10記載の液晶表示装置における液晶パネルの駆動方法に係り、前記リファレンス電圧生成供給処理では、前記リファレンス電圧を前記映像信号の1水平期間内で複数の液晶毎に変化させることを特徴としている。
【0020】
請求項12記載の発明は、請求項10記載の液晶表示装置における液晶パネルの駆動方法に係り、前記リファレンス電圧生成供給処理では、前記リファレンス電圧を前記映像信号の1垂直期間内で複数の液晶毎に変化させることを特徴としている。
【0021】
請求項13記載の発明は、請求項10記載の液晶表示装置における液晶パネルの駆動方法に係り、前記リファレンス電圧生成供給処理では、前記リファレンス電圧を前記映像信号の1水平期間内及び1垂直期間内で前記各液晶毎に変化させることを特徴としている。
【0022】
請求項14記載の発明は、該当する画素データが印加される複数の信号線、走査信号が印加される複数の走査線、前記各信号線と前記各走査線との交差箇所に設けられた複数の液晶、及び前記各液晶に共通に接続されてコモン電圧が印加される1つのコモン電極を有する液晶パネルと、映像信号に対応した前記各画素データの極性を1水平期間毎又は1垂直期間毎にリファレンス電圧を中心として反転して前記各信号線に印加すると共に、設定された順序で前記走査信号を前記各走査線に印加する液晶駆動回路と、前記コモン電圧を生成するコモン電圧生成回路とを備えてなる液晶表示装置において、前記液晶パネルを駆動するための駆動方法に係り、前記コモン電圧を一定レベルの直流電圧として生成しておき、前記液晶パネルにおける前記各液晶の位置に応じて最適なレベルのオフセット電圧を生成し、前記映像信号に加えて前記液晶駆動回路に供給するオフセット電圧生成供給処理を行うことを特徴としている。
【0023】
請求項15記載の発明は、請求項14記載の液晶表示装置における液晶パネルの駆動方法に係り、前記オフセット電圧生成供給処理では、前記オフセット電圧を前記映像信号の1水平期間内で複数の液晶毎に変化させることを特徴としている。
【0024】
請求項16記載の発明は、請求項14記載の液晶表示装置における液晶パネルの駆動方法に係り、前記オフセット電圧生成供給処理では、前記オフセット電圧を前記映像信号の1垂直期間内で複数の液晶毎に変化させることを特徴としている。
【0025】
請求項17記載の発明は、請求項14記載の液晶表示装置における液晶パネルの駆動方法に係り、前記オフセット電圧生成供給処理では、前記オフセット電圧を前記映像信号の1水平期間内及び1垂直期間内で前記各液晶毎に変化させることを特徴としている。
【0026】
【発明の実施の形態】
以下、図面を参照して、この発明の実施の形態について説明する。
第1の実施形態
 図1は、この発明の第1の実施形態である液晶表示装置の電気的構成を示すブロック図である。
この形態の液晶表示装置は、同図に示すように、液晶パネル40と、液晶駆動回路50と、コモン電圧生成回路60と、タイミングジェネレータ70と、DA(デジタル/アナログ)コンバータ80とから構成されている。液晶パネル40は、図2に示すように、該当する画素データDが印加される複数の信号線X1 ,…,Xi ,…,Xn 、走査信号Vが印加される複数の走査線Y1 ,…,Yj ,…,Ym 、各信号線X1 ,…,Xi ,…,Xn と各走査線Y1 ,…,Yj ,…,Ym との交差箇所に設けられた複数のMOSFET41ij(i=1,2,…,n、j=1,2,…,m)、液晶42ij(i=1,2,…,n、j=1,2,…,m)、コンデンサ43ij(i=1,2,…,n、j=1,2,…,m)、各コンデンサ43ijに共通に接続されたCs線、及び各液晶42ijに共通に接続されてコモン電圧Vcom が印加されるコモン電極44を有し、走査信号Vによって選択された走査線Y1 ,…,Yj ,…,Ym 上の液晶42ijに画素データDを供給することによって画像を表示する。
【0027】
液晶駆動回路50は、映像信号inに対応した画素データDの極性を1水平期間毎にリファレンス電圧Vfを中心として反転して液晶パネル40の各信号線X1 ,…,Xi ,…,Xn に印加すると共に、設定された順序で走査信号Vを各走査線Y1 ,…,Yj ,…,Ym に印加する。コモン電圧生成回路60は、コモン電圧Vcom を一定レベルの直流電圧として生成する。タイミングジェネレータ70は、リファレンス電圧(デジタル値)Rを液晶パネル40における各液晶42ijの位置に応じて異なるレベルで生成し、特に、この実施形態では、同リファレンス電圧Rを映像信号inの1水平期間内で複数の液晶42ij毎に変化させる構成となっている。DAコンバータ80は、リファレンス電圧(デジタル値)Rをデジタル/アナログ変換し、アナログ値のリファレンス電圧Vfを液晶駆動回路50に供給する。
【0028】
図3は、図1中のタイミングジェネレータ70の電気的構成を示すブロック図である。
このタイミングジェネレータ70は、図3に示すように、カウンタ71と、トリガジェネレータ72と、コンパレータ73,74と、カルキュレータ75とから構成されている。カウンタ71は、水平同期信号Hsyncをリセットの基準とし、映像信号inのピクセルクロックをクロックckとしてカウントしてカウント値hを出力する。トリガジェネレータ72は、カウント値hとData A(液晶パネルの主に解像度に基づくデータ)とに基づいてトリガ信号aを一定の周期で出力する。この周期は、液晶パネル40が例えばXGAの解像度をもち、トリガジェネレータ72が水平方向の画素1024を64分割して16ドット毎にトリガ信号aを出力する場合の1期間である。
【0029】
コンパレータ73は、カウント値hとData B(液晶パネルの主に解像度に基づくデータ)とを比較して同カウント値hがData Bよりも大きいときに低レベル(以下、“L”という)のアクティブ期間設定信号bを出力する。コンパレータ74は、カウント値hとData C(液晶パネルの主に解像度に基づくデータ)とを比較して同カウント値hがData Cよりも小さいときに“L”のアクティブ期間設定信号cを出力する。カルキュレータ75は、アクティブ期間設定信号b又はアクティブ期間設定信号cが出力されたとき、Data D(液晶パネルの種類に基づくリファレンス電圧Rに対する調整用のデータ)に基づく値のリファレンス電圧Rを生成する。
【0030】
図4は、図3のタイミングジェネレータ70の動作を説明するためのタイムチャートである。
このタイミングジェネレータ70では、図4に示すように、カウンタ71から出力されるカウント値hに基づいて、トリガジェネレータ72からトリガ信号aが周期的(たとえば、16クロック毎)に出力される。そして、アクティブ期間設定信号bが“L”のとき、リファレンス電圧Rは、“m”→“m+p”→“m+2p”→・・・のように、トリガ信号aのタイミングで“p”ずつ加算された値として出力される。また、アクティブ期間設定信号cが“L”のとき、リファレンス電圧Rは、・・・→“m+2p”→“m+p”→“m”のように、トリガ信号aのタイミングで“p”ずつ減算された値として出力される。すなわち、リファレンス電圧Rは、
“m”→“m+p”→“m+2p”→・・・→“m+2p”→“m+p”
→“m”
のように遷移する。このリファレンス電圧Rは、DAコンバータ80でデジタル/アナログ変換され、同DAコンバータ80から例えば図5に示すようなアナログのリファレンス電圧Vfが出力される。この図5(a)では、リファレンス電圧Vfが液晶パネル40の中央部よりも周辺部において高くなっていることが示されている。また、図5(b)では、図3中のカウンタ71に水平同期信号Hsyncに代えて垂直同期信号Vsyncが入力された場合のリファレンス電圧Vfが示され、同リファレンス電圧Vfが液晶パネル40の中央部よりも周辺部において高くなっていることが示されている。
【0031】
図6は、液晶パネル40におけるコモン電圧Vcom 、リファレンス電圧Vf及び画素データDを示す図である
この図を参照して、この形態の液晶表示装置における液晶パネルの駆動方法について説明する。
この液晶表示装置では、液晶パネル40に一定レベルのコモン電圧Vcom が供給されると共に、DAコンバータ80から液晶駆動回路50にリファレンス電圧Vfが供給され(リファレンス電圧生成供給処理)、画素データDに対応した画像が表示される。この画素データDは、1水平期間毎にリファレンス電圧Vfを中心として反転されている。また、コモン電圧Vcom は、画素データDが反転することによって発生するフリッカが最少になるように調整されている。図6に示すように、リファレンス電圧Vfは、液晶パネル40の中央部(Vf▲1▼)よりも周辺部(Vf▲2▼)において高いため、画素データDは、同液晶パネル40の中央部では破線で示すようになり、同液晶パネル40の周辺部では実線で示すようになっている。
【0032】
以上のように、この第1の実施形態では、リファレンス電圧Vfを液晶パネル40における各液晶42ijの位置に応じて最適なレベルで生成して液晶駆動回路50に供給するようにしたので、コモン電圧Vcom がコモン電極44全体において一様になっていない場合でも、同液晶パネル40全域においてフリッカの最も少ない状態に調整することができる。
【0033】
第2の実施形態
 図7は、この発明の第2の実施形態である液晶表示装置の電気的構成を示すブロック図であり、第1の実施形態を示す図1中の要素と共通の要素には共通の符号が付されている。
この形態の液晶表示装置では、図7に示すように、図1中のタイミングジェネレータ70に代えて、異なる構成のタイミングジェネレータ70Aが設けられている。
【0034】
図8は、図7中のタイミングジェネレータ70Aの電気的構成を示すブロック図であり、第1の実施形態を示す図3中の要素と共通の要素には共通の符号が付されている。
タイミングジェネレータ70Aは、カウンタ71と、LUT(Look Up Table 、ルック・アップ・テーブル)76とから構成されている。LUT76は、たとえばROM(Read Only Memory)やRAM(Randum Access Memory)などで構成され、各液晶42ijに対応するリファレンス電圧Rの値を格納し、カウンタ71から出力されるカウント値hに応じたリファレンス電圧Rを出力する。
【0035】
この形態の液晶表示装置における液晶パネルの駆動方法では、LUT76からカウント値hに応じたリファレンス電圧Rが出力され、この後、第1の実施形態と同様に液晶パネル40が駆動される。
【0036】
以上のように、この第2の実施形態では、タイミングジェネレータ70AにLUT76が設けられ、同LUT76に各液晶42ijに対応するリファレンス電圧Rの値が格納されているので、第1の実施形態の利点に加え、より簡単な構成で精密に調整されたリファレンス電圧Vfが得られ、液晶パネル40全域においてさらにフリッカの少ない状態に調整することができる。
【0037】
第3の実施形態
 図9は、この発明の第3の実施形態である液晶表示装置の電気的構成を示すブロック図であり、第1の実施形態を示す図1中の要素と共通の要素には共通の符号が付されている。
この形態の液晶表示装置では、図9に示すように、図1中のタイミングジェネレータ70及びDAコンバータ80が削除され、オフセット回路90が設けられている。オフセット回路90は、液晶パネル40における各液晶42ijの位置に応じて異なるレベルのオフセット電圧を生成し、特に、この実施形態では、水平同期信号Hsyncに基づいて同オフセット電圧を映像信号inの1水平期間内で複数の液晶42ij毎に変化させ、映像信号inに加えて映像信号Qとして液晶駆動回路50に供給する。なお、液晶駆動回路50には、一定のレベルのリファレンス電圧Vfが供給される。
【0038】
図10は、図9中のオフセット回路90の動作を説明する図である。
この図を参照して、この形態の液晶表示装置における液晶パネルの駆動方法について説明する。
この液晶表示装置では、リファレンス電圧Vfが一定の値に設定され、図10に示すように、映像信号Qは、そのオフセット電圧が映像信号inの1水平期間内で各液晶42ijの位置に応じて最適なレベルで調整されて液晶駆動回路50に供給される。この後、第1の実施形態と同様に液晶パネル40が駆動される。なお、この図10では、映像信号in,Qの波形は、“000”〜“3FF”の10ビットのデジタルデータをアナログデータで表したものである。
【0039】
以上のように、この第3の実施形態では、オフセット電圧が各液晶42ijの位置に応じて最適なレベルで調整された映像信号Qが液晶駆動回路50に供給されるので、コモン電圧Vcom がコモン電極44全体において一様になっていない場合でも、同液晶パネル40全域においてフリッカの最も少ない状態に調整することができる。
【0040】
以上、この発明の実施形態を図面により詳述してきたが、具体的な構成はこの実施形態に限られるものではなく、この発明の要旨を逸脱しない範囲の設計の変更などがあってもこの発明に含まれる。
例えば、図3に示すタイミングジェネレータ70は、水平同期信号Hsyncに代えて垂直同期信号Vsyncを供給することにより、リファレンス電圧Rを映像信号inの1垂直期間内で複数の液晶42ij毎に変化させる構成としても良い。また、タイミングジェネレータ70は、水平同期信号Hsync及び垂直同期信号Vsyncを供給することにより、リファレンス電圧Rを映像信号inの1水平期間及び1垂直期間内で複数の液晶42ij毎に変化させる構成としても良い。また、図9に示すオフセット回路90は、水平同期信号Hsyncに代えて垂直同期信号Vsyncを供給することにより、映像信号Qのオフセット電圧を映像信号inの1垂直期間内で複数の液晶42ij毎に変化させる構成としても良い。また、オフセット回路90は、水平同期信号Hsync及び垂直同期信号Vsyncを供給することにより、映像信号Qのオフセット電圧を映像信号inの1水平期間及び1垂直期間内で複数の液晶42ij毎に変化させる構成としても良い。
【0041】
【発明の効果】
以上説明したように、この発明の構成によれば、リファレンス電圧を液晶パネルにおける各液晶の位置に応じて最適なレベルで生成して液晶駆動回路に供給するようにしたので、コモン電圧がコモン電極全体において一様になっていない場合でも、同液晶パネル全域においてフリッカの最も少ない状態に調整することができる。また、リファレンス電圧生成回路にLUTが設けられ、同LUTに各液晶に対応するリファレンス電圧の値が格納されているので、より簡単な構成で精密に調整されたリファレンス電圧が得られ、液晶パネル全域においてさらにフリッカの少ない状態に調整することができる。また、オフセット電圧が各液晶の位置に応じて最適なレベルで調整された映像信号が液晶駆動回路に供給されるので、コモン電圧がコモン電極全体において一様になっていない場合でも、同液晶パネル全域においてフリッカの最も少ない状態に調整することができる。
【図面の簡単な説明】
【図1】この発明の第1の実施形態である液晶表示装置の電気的構成を示すブロック図である。
【図2】図1中の液晶パネル40の電気的構成を示す図である。
【図3】図1中のタイミングジェネレータ70の電気的構成を示すブロック図である。
【図4】図3のタイミングジェネレータ70の動作を説明するためのタイムチャートである。
【図5】液晶駆動回路50に供給されるリファレンス電圧Vfを示す図である。
【図6】液晶パネル40におけるコモン電圧Vcom 、リファレンス電圧Vf及び画素データDを示す図である。
【図7】この発明の第2の実施形態である液晶表示装置の電気的構成を示すブロック図である。
【図8】図7中のタイミングジェネレータ70Aの電気的構成を示すブロック図である。
【図9】この発明の第3の実施形態である液晶表示装置の電気的構成を示すブロック図である。
【図10】図9中のオフセット回路90の動作を説明する図である。
【図11】従来の液晶表示装置の構成図である。
【図12】図11中の液晶パネル10の電気的構成を示す図である。
【図13】液晶パネル10におけるコモン電圧Vcom 、リファレンス電圧Vf及び画素データDを示す図である。
【符号の説明】
40   液晶パネル
41ij   MOSFET
42ij   液晶
43ij   コンデンサ
44   コモン電極
50   液晶駆動回路
60   コモン電圧生成回路
70,70A   タイミングジェネレータ(リファレンス電圧生成回路)
76   LUT(ルック・アップ・テーブル、リファレンス電圧生成回路)
80   DAコンバータ(リファレンス電圧生成回路)
90   オフセット回路
1 ,…,Xi ,…,Xn    信号線
V   走査信号
1 ,…,Yj ,…,Ym    走査線
1 ,…,Xi ,…,Xn    信号線
Vcom    コモン電圧
V   走査信号
D   画素データ
Vf   リファレンス電圧

Claims (17)

  1. 該当する画素データが印加される複数の信号線、走査信号が印加される複数の走査線、前記各信号線と前記各走査線との交差箇所に設けられた複数の液晶、及び前記各液晶に共通に接続されてコモン電圧が印加される1つのコモン電極を有する液晶パネルと、
    映像信号に対応した前記各画素データの極性を1水平期間毎又は1垂直期間毎にリファレンス電圧を中心として反転して前記各信号線に印加すると共に、設定された順序で前記走査信号を前記各走査線に印加する液晶駆動回路と、
    前記コモン電圧を生成するコモン電圧生成回路とを備えてなる液晶表示装置であって、
    前記リファレンス電圧を前記液晶パネルにおける前記各液晶の位置に応じて最適なレベルで生成して前記液晶駆動回路に供給するリファレンス電圧生成回路が設けられ、かつ、
    前記コモン電圧生成回路は、
    前記コモン電圧を一定レベルの直流電圧として生成して前記液晶パネルの前記コモン電極に印加する構成とされていることを特徴とする液晶表示装置。
  2. 前記リファレンス電圧生成回路は、
    前記リファレンス電圧を前記映像信号の1水平期間内で複数の液晶毎に変化させる構成とされていることを特徴とする請求項1記載の液晶表示装置。
  3. 前記リファレンス電圧生成回路は、
    前記リファレンス電圧を前記映像信号の1垂直期間内で複数の液晶毎に変化させる構成とされていることを特徴とする請求項1記載の液晶表示装置。
  4. 前記リファレンス電圧生成回路は、
    前記リファレンス電圧を前記映像信号の1水平期間内及び1垂直期間内で前記各液晶毎に変化させる構成とされていることを特徴とする請求項1記載の液晶表示装置。
  5. 前記リファレンス電圧生成回路は、
    前記各液晶に対応する前記リファレンス電圧の値が格納されたLUT(ルック・アップ・テーブル)を有し、該LUTに基づいて前記リファレンス電圧を生成する構成とされていることを特徴とする請求項2、3又は4記載の液晶表示装置。
  6. 該当する画素データが印加される複数の信号線、走査信号が印加される複数の走査線、前記各信号線と前記各走査線との交差箇所に設けられた複数の液晶、及び前記各液晶に共通に接続されてコモン電圧が印加される1つのコモン電極を有する液晶パネルと、
    映像信号に対応した前記各画素データの極性を1水平期間毎又は1垂直期間毎にリファレンス電圧を中心として反転して前記各信号線に印加すると共に、設定された順序で前記走査信号を前記各走査線に印加する液晶駆動回路と、
    前記コモン電圧を生成するコモン電圧生成回路とを備えてなる液晶表示装置であって、
    前記液晶パネルにおける前記各液晶の位置に応じて最適なレベルのオフセット電圧を生成し、前記映像信号に加えて前記液晶駆動回路に供給するオフセット回路が設けられ、かつ、
    前記コモン電圧生成回路は、
    前記コモン電圧を一定レベルの直流電圧として生成して前記液晶パネルの前記コモン電極に印加する構成とされていることを特徴とする液晶表示装置。
  7. 前記オフセット回路は、
    前記オフセット電圧を前記映像信号の1水平期間内で複数の液晶毎に変化させる構成とされていることを特徴とする請求項6記載の液晶表示装置。
  8. 前記オフセット回路は、
    前記オフセット電圧を前記映像信号の1垂直期間内で複数の液晶毎に変化させる構成とされていることを特徴とする請求項6記載の液晶表示装置。
  9. 前記オフセット回路は、
    前記オフセット電圧を前記映像信号の1水平期間内及び1垂直期間内で前記各液晶毎に変化させる構成とされていることを特徴とする請求項1記載の液晶表示装置。
  10. 該当する画素データが印加される複数の信号線、走査信号が印加される複数の走査線、前記各信号線と前記各走査線との交差箇所に設けられた複数の液晶、及び前記各液晶に共通に接続されてコモン電圧が印加される1つのコモン電極を有する液晶パネルと、
    映像信号に対応した前記各画素データの極性を1水平期間毎又は1垂直期間毎にリファレンス電圧を中心として反転して前記各信号線に印加すると共に、設定された順序で前記走査信号を前記各走査線に印加する液晶駆動回路と、
    前記コモン電圧を生成するコモン電圧生成回路とを備えてなる液晶表示装置において、前記液晶パネルを駆動するための駆動方法であって、
    前記コモン電圧を一定レベルの直流電圧として生成しておき、
    前記リファレンス電圧を前記液晶パネルにおける前記各液晶の位置に応じて最適なレベルで生成して前記液晶駆動回路に供給するリファレンス電圧生成供給処理を行うことを特徴とする液晶表示装置における液晶パネルの駆動方法。
  11. 前記リファレンス電圧生成供給処理では、
    前記リファレンス電圧を前記映像信号の1水平期間内で複数の液晶毎に変化させることを特徴とする請求項10記載の液晶表示装置における液晶パネルの駆動方法。
  12. 前記リファレンス電圧生成供給処理では、
    前記リファレンス電圧を前記映像信号の1垂直期間内で複数の液晶毎に変化させることを特徴とする請求項10記載の液晶表示装置における液晶パネルの駆動方法。
  13. 前記リファレンス電圧生成供給処理では、
    前記リファレンス電圧を前記映像信号の1水平期間内及び1垂直期間内で前記各液晶毎に変化させることを特徴とする請求項10記載の液晶表示装置における液晶パネルの駆動方法。
  14. 該当する画素データが印加される複数の信号線、走査信号が印加される複数の走査線、前記各信号線と前記各走査線との交差箇所に設けられた複数の液晶、及び前記各液晶に共通に接続されてコモン電圧が印加される1つのコモン電極を有する液晶パネルと、
    映像信号に対応した前記各画素データの極性を1水平期間毎又は1垂直期間毎にリファレンス電圧を中心として反転して前記各信号線に印加すると共に、設定された順序で前記走査信号を前記各走査線に印加する液晶駆動回路と、
    前記コモン電圧を生成するコモン電圧生成回路とを備えてなる液晶表示装置において、前記液晶パネルを駆動するための駆動方法であって、
    前記コモン電圧を一定レベルの直流電圧として生成しておき、
    前記液晶パネルにおける前記各液晶の位置に応じて最適なレベルのオフセット電圧を生成し、前記映像信号に加えて前記液晶駆動回路に供給するオフセット電圧生成供給処理を行うことを特徴とする液晶表示装置における液晶パネルの駆動方法。
  15. 前記オフセット電圧生成供給処理では、
    前記オフセット電圧を前記映像信号の1水平期間内で複数の液晶毎に変化させることを特徴とする請求項14記載の液晶表示装置における液晶パネルの駆動方法。
  16. 前記オフセット電圧生成供給処理では、
    前記オフセット電圧を前記映像信号の1垂直期間内で複数の液晶毎に変化させることを特徴とする請求項14記載の液晶表示装置における液晶パネルの駆動方法。
  17. 前記オフセット電圧生成供給処理では、
    前記オフセット電圧を前記映像信号の1水平期間内及び1垂直期間内で前記各液晶毎に変化させることを特徴とする請求項14記載の液晶表示装置における液晶パネルの駆動方法。
JP2002172039A 2002-06-12 2002-06-12 液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法 Pending JP2004020657A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2002172039A JP2004020657A (ja) 2002-06-12 2002-06-12 液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法
US10/458,268 US7221348B2 (en) 2002-06-12 2003-06-11 Liquid crystal display device and method for driving the same
EP03013153A EP1372135A3 (en) 2002-06-12 2003-06-11 Liquid crystal display device and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002172039A JP2004020657A (ja) 2002-06-12 2002-06-12 液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法

Publications (2)

Publication Number Publication Date
JP2004020657A true JP2004020657A (ja) 2004-01-22
JP2004020657A5 JP2004020657A5 (ja) 2004-10-28

Family

ID=29561788

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2002172039A Pending JP2004020657A (ja) 2002-06-12 2002-06-12 液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法

Country Status (3)

Country Link
US (1) US7221348B2 (ja)
EP (1) EP1372135A3 (ja)
JP (1) JP2004020657A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007025239A (ja) * 2005-07-15 2007-02-01 Casio Comput Co Ltd 表示駆動装置及び表示装置
EP2196986A1 (en) 2006-12-01 2010-06-16 NEC Display Solutions, Ltd. Liquid crystal display apparatus and liquid crystal panel driving method
US7893908B2 (en) 2006-05-11 2011-02-22 Nec Display Solutions, Ltd. Liquid crystal display device and liquid crystal panel drive method

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7050027B1 (en) 2004-01-16 2006-05-23 Maxim Integrated Products, Inc. Single wire interface for LCD calibrator
JP2005221569A (ja) * 2004-02-03 2005-08-18 Seiko Epson Corp 液晶パネルに入力する対向電極電圧の調整
KR100566431B1 (ko) * 2004-10-15 2006-03-31 현대모비스 주식회사 엘씨디 장치 및 그의 깜빡임 방지 방법
JP2007206676A (ja) 2006-01-06 2007-08-16 Canon Inc 液晶表示装置
CN100565288C (zh) * 2006-01-06 2009-12-02 佳能株式会社 液晶显示设备
KR101355471B1 (ko) * 2006-09-13 2014-01-28 삼성전자주식회사 액정표시장치
CN101546528B (zh) * 2008-03-28 2011-05-18 群康科技(深圳)有限公司 液晶显示装置及其驱动方法
CN103996369B (zh) 2014-05-14 2016-10-05 京东方科技集团股份有限公司 电荷泵电路的控制系统、方法、装置及显示装置
CN105469767B (zh) * 2016-01-05 2017-11-07 京东方科技集团股份有限公司 一种公共电压补偿电路、补偿方法、显示面板及显示装置
TWI757813B (zh) * 2019-08-02 2022-03-11 矽創電子股份有限公司 抑制顯示面板閃爍之驅動方法及其驅動電路
CN113516937A (zh) * 2021-06-23 2021-10-19 惠科股份有限公司 驱动方法和显示装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5731796A (en) * 1992-10-15 1998-03-24 Hitachi, Ltd. Liquid crystal display driving method/driving circuit capable of being driven with equal voltages
KR0140041B1 (ko) * 1993-02-09 1998-06-15 쯔지 하루오 표시 장치용 전압 발생 회로, 공통 전극 구동 회로, 신호선 구동 회로 및 계조 전압 발생 회로
JP3346652B2 (ja) * 1993-07-06 2002-11-18 シャープ株式会社 電圧補償回路および表示装置
JPH0784552A (ja) * 1993-09-13 1995-03-31 Fujitsu Ltd 表示装置の駆動回路
US5528256A (en) * 1994-08-16 1996-06-18 Vivid Semiconductor, Inc. Power-saving circuit and method for driving liquid crystal display
TW408242B (en) * 1997-03-27 2000-10-11 Toshiba Corp Flat-panel display device and display method
JP3335560B2 (ja) * 1997-08-01 2002-10-21 シャープ株式会社 液晶表示装置および液晶表示装置の駆動方法
US6504520B1 (en) * 1998-03-19 2003-01-07 Denso Corporation Electroluminescent display device having equalized luminance
JP3472473B2 (ja) * 1998-03-25 2003-12-02 シャープ株式会社 液晶パネルの駆動方法および液晶表示装置
KR100430094B1 (ko) * 1998-08-11 2004-07-23 엘지.필립스 엘시디 주식회사 액티브매트릭스액정표시장치및그방법
JP2000305063A (ja) 1999-04-21 2000-11-02 Hitachi Ltd 液晶表示装置
JP3767320B2 (ja) * 2000-04-28 2006-04-19 セイコーエプソン株式会社 フリッカー低減方法、電気光学装置、その画像処理回路および電気光学装置の駆動方法、ならびに電子機器
JP2002055662A (ja) * 2000-08-11 2002-02-20 Nec Corp 液晶表示装置及びその駆動方法
US6714179B1 (en) * 2000-10-09 2004-03-30 Three-Five Systems, Inc. System and method for actuating a liquid crystal display
US6842160B2 (en) * 2000-11-21 2005-01-11 Canon Kabushiki Kaisha Display apparatus and display method for minimizing decreases in luminance
JP3473600B2 (ja) * 2000-12-01 2003-12-08 セイコーエプソン株式会社 液晶表示装置、画像データ補正回路、画像データ補正方法および電子機器
US6836232B2 (en) * 2001-12-31 2004-12-28 Himax Technologies, Inc. Apparatus and method for gamma correction in a liquid crystal display

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007025239A (ja) * 2005-07-15 2007-02-01 Casio Comput Co Ltd 表示駆動装置及び表示装置
US7893908B2 (en) 2006-05-11 2011-02-22 Nec Display Solutions, Ltd. Liquid crystal display device and liquid crystal panel drive method
EP2196986A1 (en) 2006-12-01 2010-06-16 NEC Display Solutions, Ltd. Liquid crystal display apparatus and liquid crystal panel driving method

Also Published As

Publication number Publication date
US20030231155A1 (en) 2003-12-18
US7221348B2 (en) 2007-05-22
EP1372135A3 (en) 2007-11-14
EP1372135A2 (en) 2003-12-17

Similar Documents

Publication Publication Date Title
US10008161B2 (en) Method of driving display panel and display apparatus for performing the same
KR102246262B1 (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US8537087B2 (en) Method and apparatus for driving liquid crystal display
JP4694890B2 (ja) 液晶表示装置及び液晶表示パネル駆動方法
JP2005527855A (ja) 液晶表示装置及びその駆動方法
JP2004199070A (ja) 複数の階調電圧を有する液晶表示装置、その駆動装置及び方法
CN1505809A (zh) 液晶显示装置及其驱动方法
JP2004020657A (ja) 液晶表示装置、及び該液晶表示装置における液晶パネルの駆動方法
KR20040021966A (ko) 액정표시장치의 신호구동회로 및 구동방법
JP2006171746A (ja) 表示装置及び表示装置の駆動装置
JP2004325808A (ja) 液晶表示装置およびその駆動方法
JP2007213056A (ja) 表示装置及びその駆動装置
JP4597949B2 (ja) 液晶表示装置の駆動装置及び駆動方法
KR20150082816A (ko) 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
JP2004020657A5 (ja)
JP2002358056A (ja) 画像表示装置および共通信号供給方法
KR101127841B1 (ko) 액정 표시장치의 구동장치 및 구동방법
JP2011150241A (ja) 表示装置、表示パネルドライバ、及び表示パネル駆動方法
KR20030055921A (ko) 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
US6982684B2 (en) Brightness compensating low power display device and controller
JP2000194325A (ja) 液晶表示装置及びその信号処理方法
KR20170030144A (ko) 표시 장치 및 이의 구동 방법
JP5081456B2 (ja) 表示装置
JP3853716B2 (ja) 液晶表示装置
KR100389023B1 (ko) 액정표시장치의 감마전압 보정 방법 및 장치

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050302

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20070515

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070925

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071126

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080108

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20080507