KR100986040B1 - 디스플레이 구동회로 - Google Patents

디스플레이 구동회로 Download PDF

Info

Publication number
KR100986040B1
KR100986040B1 KR1020080089516A KR20080089516A KR100986040B1 KR 100986040 B1 KR100986040 B1 KR 100986040B1 KR 1020080089516 A KR1020080089516 A KR 1020080089516A KR 20080089516 A KR20080089516 A KR 20080089516A KR 100986040 B1 KR100986040 B1 KR 100986040B1
Authority
KR
South Korea
Prior art keywords
voltage level
output
charge distribution
shared
shared voltage
Prior art date
Application number
KR1020080089516A
Other languages
English (en)
Other versions
KR20100030688A (ko
Inventor
손영석
송현민
조현자
안용성
오형석
한대근
Original Assignee
주식회사 실리콘웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 실리콘웍스 filed Critical 주식회사 실리콘웍스
Priority to KR1020080089516A priority Critical patent/KR100986040B1/ko
Priority to TW098129438A priority patent/TWI431580B/zh
Priority to PCT/KR2009/005030 priority patent/WO2010030097A2/ko
Priority to US13/063,539 priority patent/US8717338B2/en
Publication of KR20100030688A publication Critical patent/KR20100030688A/ko
Application granted granted Critical
Publication of KR100986040B1 publication Critical patent/KR100986040B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Abstract

본 발명은 소비되는 전류를 최소한으로 하는 디스플레이 구동회로를 개시(introduce)한다. 상기 디스플레이 구동회로는, 버퍼부, N도트 스위치회로, 전하분배 스위치회로 및 공유전압준위조정 스위치회로를 구비한다. 상기 버퍼부는 복수 개의 디지털-아날로그 변환기로부터 출력되는 복수 개의 화소구동신호들을 버퍼링한다. 상기 N도트 스위치회로는 도트 인버젼 방식에 따라 결정되는 제1경로선택신호 및 제2경로선택신호에 응답하여 상기 버퍼부로부터 출력되는 복수 개의 화소구동신호들의 경로를 선택하여 복수 개의 출력단자들로 스위칭한다. 상기 전하분배 스위치회로는 전하분배제어신호에 응답하여, 상기 복수 개의 출력단자들 사이의 전하를 분배한다. 상기 공유전압준위조정 스위치회로는 공유전압준위제어신호에 응답하여 상기 복수 개의 출력단자들 사이의 전하분배 및 전하분배시의 전압준위를 제어한다.
디스플레이, 구동회로, 소비전력,

Description

디스플레이 구동회로{Display driving circuit}
본 발명은 디스플레이 구동회로에 관한 것으로, 특히 소비전력을 감소시킨 디스플레이 구동회로에 관한 것이다.
디스플레이 구동 IC는 디스플레이 내에 존재하는 각종 이온 물질이나 극성 물질이 전극에 부착됨으로써 발생할 수 있는 잔상현상(image sticking)을 방지하기 위해서 교류 구동을 원칙으로 한다. 또한 디스플레이 패널에 배치된 TFT(Thin Film Transistor)의 기생용량에 의해 플리커(flicker) 현상이 나타나게 되는데, 이를 제어하기 위해 인버젼(inversion) 구동방식이 제안되었다.
인버젼 구동 방식은 프레임(frame) 인버젼, 라인(line) 인버젼 및 도트(dot) 인버젼 방식으로 크게 구분할 수 있다.
도 1은 프레임 인버젼 방식을 설명한다.
도 2는 라인 인버젼 방식을 설명한다.
도 3은 도트 인버젼 방식을 설명한다.
도 1을 참조하면, 프레임 인버젼 방식(frame inversion method)은 하나의 화면(N frame)이 다른 화면((N+1) frame)으로 바뀌게 될 때마다 인버젼 한다. 여기서 (+)와 (-)는 각각 서로 다른 극성을 표시한다. 도 2를 참조하면, 라인 인버젼 방식(line inversion method)은 라인 단위로 인버젼 하는데, 도면에는 수직 라인단위로 인버젼 되는 것을 표시되었다. 도 3을 참조하면, 도트 인버젼 방식(dot inversion method)은 픽셀 단위로 인버젼 하는데, 하나의 픽셀단위(1-Dot)로 인버젼 하는 경우와 2개의 이상의 픽셀을 하나의 그룹 단위(2-Dot)로 인버젼 하는 방식으로 구별될 수 있다.
도 1에 도시된 프레임 인버젼 방식은, 제1극성(+)과 제2극성(-)의 투과율 비대칭 현상에 의한 플리커 현상에 민감하고 데이터 간 간섭에 의한 잡음(cross talk)에 매우 취약하지만, 전류의 소모가 적다는 장점이 있다.
도 2에 도시된 라인 인버젼 방식은, 인접하는 라인들 사이에 인가되는 반대되는 극성의 전압에 의한 라인 간 휘도 편차를 공간 평균화법(spatial averaging)을 이용하여 보상하므로, 프레임 인버젼 방식과 비교할 때 플리커 현상 및 라인 간 잡음(cross talk)도 작지만 프레임 인버젼 방식에 비해 교류 횟수가 증가하므로 소비전류는 상대적으로 증가하게 되는 단점이 있다.
도 3에 도시된 도트 인버젼 방식은, 공간 평균화법을 적용하여 플리커 현상을 감소시킬 수 있으나 교류 횟수가 상기 2개의 방식에 비해 많으므로 소모되는 전류도 가장 많다는 단점이 있다. 그러나 플리커 현상이 최소한으로 발생한다는 장점 때문에 가장 많이 선택되는 방식이다. 이하의 설명은 도트 인버젼 방식을 수행하는 디스플레이 구동회로에 대한 것이다.
도 4는 디스플레이 구동회로의 출력단의 일부분을 나타낸다.
도 4를 참조하면, 종래의 디스플레이 구동회로(400)는 버퍼부(410), N도트 스위치회로(420) 및 전하분배 스위치회로(430)를 구비한다. 버퍼부(410)는 복수 개의 DACs(미도시)로부터 출력되는 M(M은 정수)개의 화소구동신호들(D1~DM)을 버퍼링하는 복수 개의 버퍼들(411~416)을 구비한다. N도트 스위치회로(420)는 N(N은 정수)의 값에 따라 버퍼부(410)로부터 출력되는 복수 개의 화소구동신호들(D1~DM)의 경로를 선택한다. 전하분배 스위치회로(430)는 N도트 스위치회로(420)로부터 출력되는 복수 개의 출력단자들(output#1~output#M) 사이의 전하를 분배(charge sharing)한다. 복수 개의 출력단자들(output#1~output#M)로부터 출력되는 신호는 디스플레이 패널을 구성하는 각각의 화소(미도시)를 구동한다.
DACs로부터 출력되는 데이터들(D1~DM) 각각이 해당 제1경로스위치(S1)를 경유하여 해당 출력단자(output#1~output#M)를 통해 출력되는 경우를 정상 데이터 전송이라고 할 때, 해당 제2경로스위치(S2)를 경유하여 해당 출력단자에 교차 연결되어 출력되는 경우를 인버젼 데이터 전송이라고 할 수 있다. 왜냐하면 DACs로부터 연속되게 출력되는 데이터들(D1~DM)의 위상은, 예를 들면 홀수 번째 데이터들(D1, D3, ~)이 정위상(+)을 가진다면 짝수 번째 데이터들(D2, D4, ~)은 부위상(-)을 가지기 때문이다.
도 5는 디스플레이 구동회로의 내부 파형도이다.
도 5에 도시된 파형도는 도 3에 도시된 2-Dot 인버젼 방식에 있어서, 수직 방향의 라인을 기준으로 한 것이다. 따라서 시간적으로 볼 때 Load신호(Load)에서 첫 번째 인에이블 되는 신호는 첫 번째 라인에 포함된 픽셀에 대한 것이고, 두 번 째로 인에이블 되는 신호는 두 번째 라인에 포함된 픽셀에 대한 것이다. 수직 라인으로 기준으로 한 것이므로, 도 3을 참조하면, 임의의 극성을 가지는 2개의 데이터가 연속적으로 출력되고 다음에는 상기 임의의 극성과 반대되는 극성을 가지는 2개의 데이터가 연속적으로 출력된다.
POL신호(POL) 및 Load신호(Load)에 의해 인버젼 방식이 결정되는데, 하나의 POL신호(POL)가 2개의 Load신호(Load)에 대응되므로 도 5는 2-Dot 인버젼 방식에 대한 파형도가 된다. POL신호(POL) 및 Load신호(Load)에 대한 것은 디스플레이 구동회로에서 일반적으로 사용하는 신호로서, 데이터를 저장하는 라인 레지스터(line register, 미도시)를 제어하고, 라인 레지스터로부터 출력되는 데이터에 대응하는 아날로그 전압을 이용하여 패널을 구동하는 신호를 생성하는 패널 구동IC를 제어하는 기능을 수행한다.
POL신호(POL)가 논리하이 상태일 때 임의의 수평라인에 포함된 임의의 짝수 번째 픽셀로 공급되는 출력(Even Channel)은 연속하여 2개의 제1극성(+) 데이터가 Load신호(Load)에 따라 출력되며, 상기와 동일한 수평라인에 포함된 홀수 번째 픽셀로 공급되는 출력(Odd Channel)은 연속하여 2개의 제2극성(-) 데이터가 Load신호(Load)에 따라 출력된다. POL신호(POL)가 논리 로우 상태일 때에는 임의의 홀수 번째 픽셀로 공급되는 출력(Odd Channel)은 연속하여 2개의 제2극성(-) 데이터가 Load신호(Load)에 따라 출력되며, 짝수 번째 픽셀로 공급되는 출력(Even Channel)은 연속하여 2개의 제1극성(+) 데이터가 Load신호(Load)에 따라 출력된다.
데이터 제1경로스위치들(S1)에 인가되는 제1경로선택신호(SW1)는 POL신 호(POL)와 위상이 동일하며, 데이터 제2경로스위치들(S2)에 인가되는 제2경로선택신호(SW2)는 POL신호(POL)와 위상이 반대가 된다. 임의의 짝수 번째 픽셀에 공급되는 출력신호(Even Channel)의 경우, POL신호(POL)와 위상이 논리하이일 때, 제1경로선택신호(SW1)에 의해 턴 온 되는 데이터 제1경로스위치들(S1)에 의해 버퍼부(410)를 구성하는 복수 개의 DAC들이 출력이 최종 출력으로 선택된다.
종래에는 소모전류를 감소시키기 위하여, Load신호(Load) 구간 중 일부의 구간에 인접한 칼럼(column) 데이터 출력끼리 전하공유를 하도록, 인접한 칼럼 데이터 출력 단자를 연결하는 전하공유 제어스위치(S3)에 인가하는 전하공유 제어신호(SW3)를 인에이블 시킨다. 이 때, 서로 다른 극성으로의 천이가 되는 제1극성(+)에서 제2극성(-)으로의 전압 변동이 아닌, 제1극성과 제2극성의 중간 지점인 중간전위(CSM)에서의 제1극성(+)과 CSM에서의 제2극성(-)으로의 전압 변동으로 바뀌면서 소모 전류의 양이 감소시킬 수 있었다.
그러나 전하공유 제어신호(SW3)가 턴 온 되는 전하공유구간에 있어서, 제1극성(+)으로부터 중간전위(CSM)로의 천이 및 제2극성(-)으로부터 중간전위(CSM)의 천이도 상당한 전류가 소비된다는 단점이 있다. 왜냐하면 제1극성(+)과 중간전위(CSM) 사이의 전위차 및 제2극성(-)과 중간전위(CSM) 사이의 전위차도 여전히 크기 때문이다.
본 발명이 해결하고자 하는 기술적과제는, 소비되는 전류를 최소한으로 하는 디스플레이 구동회로를 제공하는데 있다.
상기 기술적과제를 이루기 위한 본 발명에 따른 디스플레이 구동회로는, 버퍼부, N도트 스위치회로, 전하분배 스위치회로 및 공유전압준위조정 스위치회로를 구비한다. 상기 버퍼부는 복수 개의 디지털-아날로그 변환기로부터 출력되는 복수 개의 화소구동신호들을 버퍼링한다. 상기 N도트 스위치회로는 도트 인버젼 방식에 따라 결정되는 제1경로선택신호 및 제2경로선택신호에 응답하여 상기 버퍼부로부터 출력되는 복수 개의 화소구동신호들의 경로를 선택하여 복수 개의 출력단자들로 스위칭한다. 상기 전하분배 스위치회로는 전하분배제어신호에 응답하여, 상기 복수 개의 출력단자들 사이의 전하를 분배한다. 상기 공유전압준위조정 스위치회로는 공유전압준위제어신호에 응답하여 상기 복수 개의 출력단자들 사이의 전하분배 및 전하분배시의 전압준위를 제어한다.
본 발명은 소비되는 전력이 적다는 장점이 있다.
이하에서는 본 발명의 구체적인 실시 예를 도면을 참조하여 상세히 설명하도록 한다.
도 6은 전하공유구간에서 전하분배 스위치회로의 턴 온 저항 값에 따른 출력단자의 파형을 나타낸다.
도 6을 참조하면, 도 4에 도시된 전하분배 스위치회로(430)를 구성하는 스위 치들의 턴 온 저항 값(Ron)에 따라 유효데이터구간 및 전하공유구간에서의 출력신호의 파형을 나타낸다. 여기서 유효데이터라 함은, 디스플레이 패널의 화면을 구성하는데 사용되는 화상데이터를 의미하며, 유효데이터구간은 상기 화상데이터가 디스플레이 패널에 전송되는 구간을 의미한다.
이하에서는 설명의 편의를 위해 실선으로 도시된 임의의 홀수 번째 픽셀들(Odd Channel)로 공급되는 출력신호의 경우에 한정하여 설명한다. 짝수 번째 픽셀들(Even Channel)로 공급되는 출력신호에 대한 것은 홀수 번째 픽셀들로 공급되는 출력신호에 대한 설명으로부터 용이하게 유추할 수 있다. 이하의 설명에서 언급하는 출력신호는 도 4에 도시된 출력단자(output#1~output#M)로부터 출력되는 신호를 의미한다.
도 6을 참조하면, 제1극성영역은 중간준위(CSM)와 제1전원(VDD) 사이의 전압 범위를 가지고, 제2극성영역은 중간준위(CSM)와 제2전원(GND) 사이의 전압 범위를 가진다. 제2전원(GND)은 접지전압으로 대체되는 경우가 일반적이다.
제1극성영역(상부)에 포함되는 임의의 전압 값을 출력하는 연속하는 2개의 유효데이터구간 사이의 전하공유구간은 2개의 유효데이터구간의 효율을 증가시키기 위해 마련된 것이다. 앞 쪽의 유효데이터구간에서 처리하는 제1극성영역 내의 일정한 전압 크기를 가지는 데이터 신호는, 전하공유구간에서 중간전위(CSM) 근처의 전압준위로 프리 디스차지(pre discharge) 된다. 데이터 신호는 이어지는 유효데이터구간에서 프리 디스차지 된 중간전위(CSM) 근처의 전압준위로부터 제1극성영역 내의 일정한 전압 크기를 가지는 신호로 변경된다.
전하공유구간에서의 출력단자의 전압준위는 전하분배 스위치회로(430)를 구성하는 스위치들의 턴 온 저항 값(Ron)에 의해 결정된다. 즉, 스위치들의 턴 온 저항 값(Ron)이 작은 경우(붉은색 실선)에는 종래의 경우와 같이, 제1전원(VDD) 근처의 전압준위로부터 중간준위(CSM) 까지 천이한 후 다시 제1전원(VDD) 근처의 전압준위로 천이한다. 스위치들의 턴 온 저항 값(Ron)이 상대적으로 큰 경우(파란색 실선)에는, 중간준위(CSM) 보다 높은 전압준위(CSH) 까지 천이 한 후 다시 제1전원(VDD) 근처의 전압준위로 천이한다. 즉, 스위치들의 턴 온 저항 값(Ron)이 큰 경우 유효데이터 구간에서 전하공유구간으로 천이한 후 다시 유효데이터구간으로 천이할 때, 전하공유구간에서 소비되는 전력이, 스위치들의 턴 온 저항 값(Ron) 작은 경우에 비해 상대적으로 감소한다는 것을 알 수 있다.
상기의 설명에서 턴 온 저항 값의 크기는 상대적으로 크고 작다는 것이지 어는 일정한 기준 저항 값을 기준으로 한 것이 아니다.
본원발명은 상기와 같은 실험결과를 토대로 고안되었다.
도 7은 본 발명에 따른 디스플레이 구동장치를 나타낸다.
도 7을 참조하면, 디스플레이 구동장치(700)는 버퍼부(710), N도트 스위치회로(720), 전하분배 스위치회로(730) 및 공유전압준위조정 스위치회로(740)를 구비한다.
버퍼부(710)는 복수 개의 디지털-아날로그 변환기(DACs, 미도시)로부터 출력되는 복수 개의 화소구동신호들(D1~DM, M은 정수)을 버퍼링하는 복수 개의 버퍼(711~716)를 구비한다. 도 7에는 자세하게 도시되지 않았지만, 2-Dot 인버젼의 경우 홀수 번째 버퍼들(711, 713, 715)로부터 출력되는 데이터의 극성과 짝수 번째 버퍼들(712, 714)로부터 출력되는 데이터의 극성은 서로 반대이다. 또한 버퍼들로부터 출력되는 데이터의 극성은 N(N은 정수)도트 인버젼에서 선택되는 N의 값에 따라 결정된다.
N도트 스위치회로(720)는 N(N은 정수)의 값에 따라 버퍼부(710)로부터 출력되는 복수 개의 화소구동신호들(D1~DM)의 경로를 선택한다. 여기서는 설명의 편의를 위해 N은 2인 것으로 가정한다.
N도트 스위치회로(720)는 해당 버퍼들(711~716)로부터 출력되는 신호를 이에 대응되는 출력단자에 바로 연결하는데 사용되는 제1경로선택스위치들(S1)과 이웃하는 버퍼들로부터 출력되는 신호를 출력단자에 교차 연결하는 제2경로선택스위치들(S2)을 구비한다. 제1경로선택스위치들(S1)은 제1경로선택신호(SW1)에 의하여 턴 온 되고, 제2경로선택스위치들(S2)은 제2경로선택신호(SW2)에 의해 턴 온 된다. 여기서 N이 2이므로 임의의 버퍼로부터 출력되는 데이터의 극성과 이웃하는 버퍼로부터 출력되는 데이터의 극성은 서로 반대가 된다. 따라서 제1경로선택스위치(S1)에서 선택하는 데이터와 제2경로선택스위치(S2)에서 선택한 데이터의 극성은 서로 반대가 된다.
전하분배 스위치회로(730)는, 전하분배제어신호(SW3)에 응답하여 스위칭하며, 복수 개의 출력단자들(output#1~output#M) 중 이웃하는 출력단자들 사이에 각각 연결되어 상기 출력단자들 사이의 전하를 분배(charge sharing)하는 복수 개의 전하분배 스위치들(S3)을 구비한다. 즉 전하분배제어신호(SW3)가 인에이블 되면 복 수 개의 출력단자들(output#1~output#M)은 공통으로 연결되어 전하를 서로 공유하게 된다.
공유전압준위조정 스위치회로(740)는 전하공유구간 중 동일한 전극영역의 데이터를 출력하는 경우의 전하분배 시 즉 전하공유구간에서의 공유전압준위를 조절하는 기능을 수행하고, 이를 위해 공유전압준위제어신호(SW4)에 응답하여 스위칭하며, 복수 개의 출력단자들(output#1~output#M) 중 이웃하는 N개의 출력단자들 사이에 각각 연결된 복수 개의 공유전압준위 조정스위치(S4)들을 구비한다.
도 7에 도시된 디스플레이 구동회로의 동작을 설명하기 위해 내부 파형도에 대하여 먼저 언급한다.
도 8은 도 7에 도시된 본 발명에 따른 디스플레이 구동회로의 파형도의 일실시예이다.
도 8에 도시된 파형도는 공유전압준위제어신호(SW4) 및 출력단자의 파형을 제외한 나머지 신호가 5에 도시된 파형도와 동일하므로, 공유전압준위제어신호(SW4) 및 가장 하단에 도시된 출력단자의 파형에 대하여 보다 자세하게 설명한다.
POL신호(POL) 신호가 논리로우 상태에서 논리하이 상태로 천이하는 순간 전하분배제어신호(SW3)에 응답하여 전하분배 스위치(S3)가 턴 온 된다. 전하분배 스위치(S3)가 턴 온 되어 있는 시간구간(Tcs1) 동안, 출력단자는 제1극성영역과 제2극성영역을 구분하는 중간준위(CSM)의 전압 값을 가지게 된다.
설명의 편의를 위해 홀수 번째 출력단자(Odd Channel)와 관련된 신호만을 고려하면, 제1경로선택신호(SW1)에 의해 제1경로선택스위치(S1)가 턴 온 된 상태에서 전하분배제어신호(SW3)에 의해 전하분배스위치(S3)가 턴 오프 되고 이때로부터 공유전압준위제어신호(SW4)가 인에이블 되기까지(TH1), 데이터가 해당 홀수 번째의 출력단자를 경유하여 픽셀로 전달된다.
공유전압준위제어신호(SW4)가 인에이블 되어 있는 구간(Tcs2) 동안, 상기 출력단자의 전압준위는 전하가 공유되어 제1공유전압준위(CSH)의 전압 값을 가진다. 제1공유전압준위(CSH)는 중간준위(CSM)에 비해 높은 전압 준위를 가진다.
공유전압준위제어신호(SW4)가 턴 오프 된 후 POL신호(POL)가 논리로우 값을 가지게 될 때 까지(TH2) 출력단자의 전압준위는 데이터 값에 대응되는 값을 가지게 된다.
상기한 바와 같이 본 설명이 2-Dot 인버젼 방식에 대한 것으로 한정한다고 하였으므로, POL신호(POL)의 주기는 2개의 Load신호(Load)에 대응된다. 따라서 POL신호(POL)가 2개의 Load신호(Load) 구간 동안 논리하이 상태에 있다가, 다음 2개의 Load신호(Load) 구간 동안에는 논리로우 상태가 된다. 이 순간 출력단자에서 출력되는 데이터의 극성이 제1극성영역에서 제2극성영역으로 반전된다. 따라서 POL신호(POL)가 논리하이 상태에서 논리로우 상태로 천이한 후 전하분배 스위치(S3)가 턴 온 되어 있는 시간 구간 동안(Tcs3) 출력단자는 중간준위(CSM)의 전압 값을 가지게 된다.
제2경로선택신호(SW2)에 의해 제2경로선택스위치(S2)가 턴 온 된 상태에서 전하분배 스위치(S3)가 턴 오프 되고 이때로부터 공유전압준위제어신호(SW4)가 턴 온 되기까지(TH3), 데이터가 해당 짝수 번째 출력단자를 경유하여 픽셀로 전달된다. 이때 제2경로선택스위치(S2)가 턴 온 되어 있으므로, 데이터는 이웃하는 홀수 번째 버퍼(711, 713, 715)로부터 출력되는 데이터가 교차 선택되어 출력된다.
공유전압준위제어신호(SW4)가 턴 온 되어 있는 구간(Tcs4) 동안, 상기 출력단자의 전압준위는 제2공유전압준위(CSL)의 전압 값을 가지게 된다. 제2공유전압준위(CSL)는 중간준위(CSM)에 비해 낮은 전압 준위를 가진다.
공유전압준위제어신호(SW4)가 턴 오프 된 후 POL신호(POL)가 논리하이 값을 가지게 될 때 까지(TH4) 출력단자의 전압준위는 데이터 값에 대응되는 값을 가지게 된다.
도 6 및 도 6에 대한 설명에서 이미 언급하였듯이, 2개의 출력단자 사이를 연결하는 스위치의 턴 온 저항의 값에 따라 공유전하구간(Tcs1~Tcs4)의 공유전압준위가 달라진다. 동일한 극성영역에서 동작하는 공유전하구간(Tcs2, Tcs4)에서는 공유전압준위를 각각 제1공유전압준위(CSH) 및 제2공유전압준위(CSL)를 선택적으로 갖도록 하여 이 구간에서 소비되는 전류를 최소한으로 감소시킨다. 반면에, 다른 극성영역으로 천이하는 공유전하구간(Tcs1, Tcs3)의 경우에는 종래와 동일한 중간전위(CSM)의 전압 값을 가지도록 한다.
제1공유전압준위(CSH)는 중간준위(CSM)의 전압 값에 비해 상대적으로 높은 전압준위를 가지고, 제2공유전압준위(CSL)는 중간준위(CSM)의 전압 값에 비해 상대적으로 낮은 전압준위를 가지도록 한다. 도 8을 참조하면, 동일한 극성영역에서 동작하는 공유전하구간(Tcs2, Tcs4)에서는 공유전압준위제어신호(SW4)에 의해 그리고 서로 다른 극성영역으로 천이하는 공유전하구간(Tcs1, Tcs3)에서는 전하분배제어신호(SW3)에 의해 각각 전하분배가 일어난다.
여기서 공유전압준위제어신호(SW4)에 의해 동작하는 공유전압준위 조정스위치(S4)의 턴 온 저항은, 전하분배제어신호(SW3)에 의해 동작하는 전하분배 스위치(S3)의 턴 온 저항의 저항 값에 비해 크다.
도 9는 도 7에 도시된 본 발명에 따른 디스플레이 구동회로의 파형도의 다른 일실시예이다.
도 9에 도시된 디스플레이 구동회로의 파형도는 도 8에 도시된 디스플레이 구동회로의 파형도와 비교할 때, 공유전압준위제어신호(SW4)의 주기가 2배 되었다는 점을 제외하고는 동일하다.
공유전압준위제어신호(SW4)의 주기가 2배 되었기 때문에, 서로 다른 극성영역으로 천이하는 공유전하구간(Tcs1, Tcs3)에서는, 2개의 스위치들(S3, S4)이 서로 동시에 턴 온 된다. 2개의 스위치들(S3, S4)이 병렬로 연결되어 있으므로, 양 단자 사이의 저항 값은 각각의 저항 값에 비해 감소하게 되고 따라서 이 구간에서의 턴 온 저항이 감소하게 된다.
이하에서는 종래의 디스플레이 구동회로와 본원발명에 따른 디스플레이 구동회로의 동작 파형에 대하여 비교한다.
도 10은 종래의 디스플레이 구동회로의 파형도이다.
도 11은 본 발명에 따른 디스플레이 구동회로의 파형도이다.
도 10을 참조하면, 종래의 디스플레이 구동회로의 경우, 서로 다른 극성영역 으로 천이하는 공유전하구간(Tcs1, Tcs3) 뿐만 아니라, 동일한 극성영역에서 동작하는 공유전하구간(Tcs2, Tcs4)일 경우에도, 공유전압준위가 모두 동일하게 중간준위(CSM)가 된다.
반면에 도 11을 참조하면, 본원발명에 따른 디스플레이 구동회로의 경우, 서로 다른 극성영역으로 천이하는 공유전하구간(Tcs1, Tcs3)에서의 공유전압준위는 종래의 경우와 동일하지만, 동일한 극성영역에서 동작하는 공유전하구간(Tcs2, Tcs4)일 경우에는 중간준위(CSM)보다 상대적으로 높거나 낮은 전압준위(CSH, CSL)를 갖도록 한다.
동일한 극성영역에서 동작하는 공유전하구간(Tcs2, Tcs4)일 경우가 바로 소비전류가 상대적으로 감소하게 되는 구간이 된다.
이상에서는 본 발명에 대한 기술사상을 첨부 도면과 함께 서술하였지만 이는 본 발명의 바람직한 실시 예를 예시적으로 설명한 것이지 본 발명을 한정하는 것은 아니다. 또한 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 이라면 누구나 본 발명의 기술적 사상의 범주를 이탈하지 않는 범위 내에서 다양한 변형 및 모방이 가능함은 명백한 사실이다.
도 1은 프레인 인버젼 방식을 설명한다.
도 2는 라인 인버젼 방식을 설명한다.
도 3은 도트 인버젼 방식을 설명한다.
도 4는 디스플레이 구동회로의 출력단의 일부분을 나타낸다.
도 5는 디스플레이 구동회로의 내부 파형도이다.
도 6은 전하공유구간에서 전하분배 스위치회로의 턴 온 저항 값에 따른 출력단자의 파형을 나타낸다.
도 7은 본 발명에 따른 디스플레이 구동장치를 나타낸다.
도 8은 도 7에 도시된 본 발명에 따른 디스플레이 구동회로의 파형도의 일실시예이다.
도 9는 도 7에 도시된 본 발명에 따른 디스플레이 구동회로의 파형도의 다른 일실시예이다.
도 10은 종래의 디스플레이 구동회로의 파형도이다.
도 11은 본 발명에 따른 디스플레이 구동회로의 파형도이다.

Claims (9)

  1. 복수 개의 디지털-아날로그 변환기로부터 출력되는 복수 개의 화소구동신호들(D1~DM)을 버퍼링하는 버퍼부(710);
    도트 인버젼 방식에 따라 결정되는 제1경로선택신호(SW1) 및 제2경로선택신호(SW2)에 응답하여 상기 버퍼부(710)로부터 출력되는 복수 개의 화소구동신호들(D1~DM)의 경로를 선택하여 복수 개의 출력단자들(output#1~output#M)로 스위칭하는 N도트 스위치회로(720);
    복수 개의 출력단자들(output#1~output#M) 중 이웃하는 출력단자들 사이에 각각 연결된 복수 개의 전하분배 스위치들(S3)을 구비하여 다른 극성영역으로 천이하기 직전의 공유구간에서 전하분배제어신호(SW3)에 의해 각기 턴온되고, 그 때의 턴온저항에 의해 공유전압준위가 중간준위(CSM)로 설정되도록 하는 전하분배 스위치회로(730); 및
    상기 복수 개의 출력단자들(output#1~output#M) 중 이웃하는 출력단자들 사이에 각각 연결된 복수 개의 전하분배 스위치들(S4)을 구비하여 동일 극성영역으로 천이하기 직전의 공유구간에서 공유전압준위제어신호(SW4)에 의해 각기 턴온되고, 그 때의 턴온저항에 의해 공유전압준위가 중간준위(CSM)의 절반의 준위로 설정되도록 하는 공유전압준위조정 스위치회로(740)를 구비하는 것을 특징으로 하는 디스플레이 구동회로.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서, 상기 공유전압준위조정 스위치회로(740)에서의 상기 공유전압준위는,
    상기 디스플레이 구동회로에서 사용하는 2개의 전원의 중간 값의 전원준위를 가지는 중간준위(CSM)를 기준으로 할 때,
    상기 중간준위(CSM) 보다 높고 상기 2개의 전원 중 상대적으로 높은 전위를 가지는 제1전원(VDD) 보다 낮은 전압준위를 가지는 제1공유전압준위(CSH) 및 상기 중간준위(CSM) 보다 낮고 2개의 전원 중 상대적으로 낮은 전위를 가지는 제2전원(GND) 보다 높은 전압준위를 가지는 제2공유전압준위(CSL) 중 하나인 것을 특징으로 하는 디스플레이 구동회로.
  5. 제1항에 있어서,
    상기 전하분배제어신호(SW3) 및 상기 공유전압준위제어신호(SW4)는 서로 배타적으로 인에이블 되는 것을 특징으로 하는 디스플레이 구동회로.
  6. 제1항에 있어서,
    상기 복수 개의 전하분배 스위치들(S3)의 턴 온 저항 값은 상기 복수 개의 공유전압준위 조정스위치(S4)의 턴 온 저항 값에 비해 작은 것을 특징으로 하는 디스플레이 구동회로.
  7. 제1항에 있어서,
    상기 전하분배제어신호(SW3) 및 상기 공유전압준위제어신호(SW4)는 동일 극성영역으로 천이하기 직전의 공유구간에서 공통으로 인에이블되어 그 때의 턴온저항에 의해 공유전압준위가 중간준위(CSM)의 절반 정도의 준위로 설정되는 것을 특징으로 하는 디스플레이 구동회로.
  8. 삭제
  9. 삭제
KR1020080089516A 2008-09-11 2008-09-11 디스플레이 구동회로 KR100986040B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020080089516A KR100986040B1 (ko) 2008-09-11 2008-09-11 디스플레이 구동회로
TW098129438A TWI431580B (zh) 2008-09-11 2009-09-01 顯示器驅動電路
PCT/KR2009/005030 WO2010030097A2 (ko) 2008-09-11 2009-09-04 디스플레이 구동회로
US13/063,539 US8717338B2 (en) 2008-09-11 2009-09-04 Display drive circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080089516A KR100986040B1 (ko) 2008-09-11 2008-09-11 디스플레이 구동회로

Publications (2)

Publication Number Publication Date
KR20100030688A KR20100030688A (ko) 2010-03-19
KR100986040B1 true KR100986040B1 (ko) 2010-10-07

Family

ID=42005609

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080089516A KR100986040B1 (ko) 2008-09-11 2008-09-11 디스플레이 구동회로

Country Status (4)

Country Link
US (1) US8717338B2 (ko)
KR (1) KR100986040B1 (ko)
TW (1) TWI431580B (ko)
WO (1) WO2010030097A2 (ko)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101037561B1 (ko) * 2009-02-18 2011-05-27 주식회사 실리콘웍스 전류소모가 적은 액정디스플레이 구동회로
CN102023442A (zh) * 2009-09-18 2011-04-20 群康科技(深圳)有限公司 画素阵列与其驱动方法及采用该画素阵列的显示面板
KR101102358B1 (ko) * 2009-11-30 2012-01-05 주식회사 실리콘웍스 디스플레이 패널 구동 회로 및 그의 구동 방법
JP2012018320A (ja) * 2010-07-08 2012-01-26 Hitachi Displays Ltd 表示装置
TWI430707B (zh) * 2010-11-18 2014-03-11 Au Optronics Corp 液晶顯示器及其源極驅動裝置與面板的驅動方法
TW201235995A (en) * 2011-02-18 2012-09-01 Novatek Microelectronics Corp Display driving circuit and method
TWI451394B (zh) * 2011-12-30 2014-09-01 Orise Technology Co Ltd 應用於顯示面板之控制裝置及其控制方法
CN102665318A (zh) * 2012-03-01 2012-09-12 苏绍松 一种led驱动控制电路
TWI469116B (zh) 2012-09-18 2015-01-11 Novatek Microelectronics Corp 負載驅動裝置及其驅動方法
TWI490841B (zh) * 2012-10-23 2015-07-01 Novatek Microelectronics Corp 自我偵測電荷分享模組
KR20140127666A (ko) * 2013-04-25 2014-11-04 주식회사 실리콘웍스 디스플레이 구동회로 및 디스플레이 장치
KR102049228B1 (ko) 2013-04-29 2019-11-28 삼성전자 주식회사 전력 소모를 줄일 수 있는 전하 공유 방법과 상기 방법을 수행할 수 있는 장치들
KR102070871B1 (ko) * 2013-06-25 2020-01-29 주식회사 실리콘웍스 디스플레이 구동회로 및 디스플레이 장치
KR20150007809A (ko) * 2013-07-12 2015-01-21 주식회사 실리콘웍스 디스플레이 구동회로 및 디스플레이 장치
KR102148481B1 (ko) * 2013-12-30 2020-08-27 엘지디스플레이 주식회사 영상 표시장치 및 그 구동방법
KR102303949B1 (ko) * 2014-08-29 2021-09-17 주식회사 실리콘웍스 디스플레이 구동 장치의 출력 회로 및 스위칭 회로
KR102237039B1 (ko) * 2014-10-06 2021-04-06 주식회사 실리콘웍스 소오스 드라이버 및 이를 포함하는 디스플레이 장치
KR102388710B1 (ko) * 2015-04-30 2022-04-20 삼성디스플레이 주식회사 액정 표시 장치 및 그 구동 방법
TWI599999B (zh) 2015-07-16 2017-09-21 友達光電股份有限公司 畫素電路
US10078980B2 (en) 2016-04-25 2018-09-18 Samsung Electronics Co., Ltd. Data driver, display driving circuit, and operating method of display driving circuit
KR102575828B1 (ko) 2018-05-04 2023-09-06 삼성전자주식회사 소오스 드라이버 및 디스플레이 드라이버 ic
US10964280B2 (en) * 2019-03-04 2021-03-30 Novatek Microelectronics Corp. Source driver
US10943556B2 (en) * 2019-06-26 2021-03-09 Novatek Microelectronics Corp. Data driver and driving method for driving display panel
US11386863B2 (en) * 2019-07-17 2022-07-12 Novatek Microelectronics Corp. Output circuit of driver
CN112669781B (zh) * 2020-12-14 2022-04-12 北京奕斯伟计算技术有限公司 显示处理方法、显示处理装置及显示面板
CN113903316B (zh) * 2021-10-19 2023-08-01 上海新相微电子股份有限公司 一种tft lcd驱动芯片对显示屏源极寄生电容电荷回收电路

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030055892A (ko) * 2001-12-27 2003-07-04 엘지.필립스 엘시디 주식회사 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
KR20080067493A (ko) * 2007-01-16 2008-07-21 삼성전자주식회사 차지 쉐어시 전력 소모를 줄일 수 있는 데이터 드라이버장치 및 디스플레이 장치

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100268904B1 (ko) 1998-06-03 2000-10-16 김영환 Tft-lcd 구동 회로
JP2007052396A (ja) * 2005-07-21 2007-03-01 Nec Electronics Corp 駆動回路、表示装置及び表示装置の駆動方法
JP5188023B2 (ja) 2006-01-24 2013-04-24 ラピスセミコンダクタ株式会社 駆動装置およびその駆動方法
KR101423197B1 (ko) 2006-12-11 2014-07-25 삼성디스플레이 주식회사 데이터 구동 장치 및 그것을 이용하는 액정 표시 장치
TW200847113A (en) 2007-05-30 2008-12-01 Novatek Microelectronics Corp Source driver and panel displaying apparatus

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030055892A (ko) * 2001-12-27 2003-07-04 엘지.필립스 엘시디 주식회사 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
KR20080067493A (ko) * 2007-01-16 2008-07-21 삼성전자주식회사 차지 쉐어시 전력 소모를 줄일 수 있는 데이터 드라이버장치 및 디스플레이 장치

Also Published As

Publication number Publication date
KR20100030688A (ko) 2010-03-19
US8717338B2 (en) 2014-05-06
US20110164006A1 (en) 2011-07-07
WO2010030097A2 (ko) 2010-03-18
TWI431580B (zh) 2014-03-21
WO2010030097A3 (ko) 2010-06-24
TW201011717A (en) 2010-03-16

Similar Documents

Publication Publication Date Title
KR100986040B1 (ko) 디스플레이 구동회로
JP4806481B2 (ja) Lcdパネル駆動回路
US7327344B2 (en) Display and method for driving the same
JP3922736B2 (ja) 液晶表示装置
KR100843523B1 (ko) 액정 디스플레이 디바이스의 동작 방법, 액정 디스플레이 디바이스, 및 lcd 패널
US7800572B2 (en) Liquid crystal display for implmenting improved inversion driving technique
US7936326B2 (en) Apparatus and method for LCD panel drive for achieving time-divisional driving and inversion driving
US20060028426A1 (en) LCD apparatus for improved inversion drive
US20070018923A1 (en) Driving circuit, display device, and driving method for the display device
WO2006033079A2 (en) Active matrix liquid crystal display device and method of driving the same
KR20080082897A (ko) 표시용 구동 회로
KR20110112649A (ko) 액정 표시 장치
JP2008292837A (ja) 表示装置
US20150015473A1 (en) Display driving circuit and display device
US7385581B2 (en) Driving voltage control device, display device and driving voltage control method
US8669975B2 (en) Electro-optical device and driving circuit
JP4904550B2 (ja) 表示装置およびその駆動方法
KR20090131711A (ko) 디스플레이 구동회로 및 구동방법
KR20140127666A (ko) 디스플레이 구동회로 및 디스플레이 장치
WO2017208954A1 (ja) 映像信号線駆動回路およびそれを備える表示装置、ならびに映像信号線の駆動方法
KR100438659B1 (ko) 엘씨디 선구동을 위한 칼럼 구동 집적 회로 및 칼럼 구동방법
KR20090040764A (ko) 액정표시장치 및 그 구동 방법
JP4147175B2 (ja) 液晶表示装置
JP4163161B2 (ja) 液晶表示装置及びデータライン・ドライバ
JP4080511B2 (ja) 液晶表示装置及びデータライン・ドライバ

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130923

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140917

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150901

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160912

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20170907

Year of fee payment: 8