JP4163161B2 - 液晶表示装置及びデータライン・ドライバ - Google Patents
液晶表示装置及びデータライン・ドライバ Download PDFInfo
- Publication number
- JP4163161B2 JP4163161B2 JP2004242738A JP2004242738A JP4163161B2 JP 4163161 B2 JP4163161 B2 JP 4163161B2 JP 2004242738 A JP2004242738 A JP 2004242738A JP 2004242738 A JP2004242738 A JP 2004242738A JP 4163161 B2 JP4163161 B2 JP 4163161B2
- Authority
- JP
- Japan
- Prior art keywords
- data
- channel
- voltage
- data line
- line driver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
薄膜トランジスタ(TFT)方式の液晶パネルに代表されるアクティブマトリクス型LCDは、一般家庭用TVやOA機器の表示装置として普及が期待されている。これは、アクティブマトリクス型LCDは、陰極線管(CRT)に比べ、薄型で軽量であり、CRTに劣らない表示品質を得ることができるためである。この薄型、軽量という点を活かして、アクティブマトリクス型LCDは、ノート型パーソナルコンピュータ等の携帯型情報機器だけでなく、マルチメディア情報機器等への対応が求められている。
図示のドライバは、シフトレジスタ部51と、表示用ディジタルデータDnのビット数分の容量をそれぞれ有するデータレジスタ部52及びラッチ部53と、デコーダ部54と、アナログスイッチ群から成るセレクタ部55と、階調電圧作成部56とを備えており、クロックCLKと、データ取り込みの開始を指示するスタート信号STと、出力の切り換えのタイミングを指示するラッチ信号LPとにより制御される。
両側駆動の場合には、液晶パネル100の左右いずれか一方の側にスキャンライン・ドライバが配置され、また、液晶パネル100の上側と下側にそれぞれデータライン・ドライバが配置されている。この場合、各データライン・ドライバは、各々の出力ライン(データライン)が交互に串刺しの形になるように設けられる。かかる配置形態において、上側データライン・ドライバの駆動電圧と下側データライン・ドライバの駆動電圧を互いに反対の極性とすれば、「縦ライン反転」駆動となり、横方向(スキャンラインの方向)に隣合った画素には反対の極性のデータ電圧を印加することができる。これによって、画面のフリッカを抑えることができ、また、フレーム毎に極性を変える交流駆動により液晶の劣化を防ぐことができる。
図16は、従来形のLCDのデータライン・ドライバにおける要部の構成(階調電圧ラインの配列)を示す。
しかしこの方法では、表示階調数が半分になってしまい、良好な表示の実現という観点から好ましくない。
図16を参照すると、各階調電圧ラインは、中央の電圧(Vcとする)に対し正側と負側のグループに分けてそれぞれの電圧レベルに従って順番に配列されているが、正側と負側の同じ階調同士(例えばVA16とVB16)で配線位置が離れてしまうため、それぞれのアナログスイッチから出力パッドまでの距離、すなわち出力配線の長さに差が生じる。この結果、両者の配線抵抗に差が生じ、同じ階調の正側と負側で出力抵抗が異なり、出力抵抗及びデータラインの抵抗の和(Rとする)と液晶パネルの負荷容量(Cとする)とをまとめて考えた場合、CRで決まる時定数に差が生じる。これは他の階調でも同様である。
また、図16に示したような階調電圧ラインの配列形態では、奇数チャネルの出力配線と負側の階調電圧ラインの交差部、及び、偶数チャネルの出力配線と正側の階調電圧ラインの交差部は、それぞれ回路的に空きスペースとなる(つまりアナログスイッチが設けられていない)ため、ドライバをICとして実現する場合にチップサイズが大きくなってしまうといった課題もあった。
本発明の他の目的は、反対極性の同じ階調同士の階調電圧間のばらつきを少なくし、ひいては品質の良い多階調表示を可能とするデータライン・ドライバを提供することにある。
さらに、本発明の好適な実施形態においては、第1のチャネルと第2のチャネルとが隣接して配置される。
また、上述したように第1,第2の階調電圧ライン群を特定の配列形態で配置することにより、従来形(図16参照)に見られたような無駄な空きスペースを無くすことが可能となる。これは、ドライバをICとして実現する場合にチップサイズの縮小化に寄与する。
本実施形態は16階調ディジタル方式のデータライン・ドライバであり、その基本的な構成は図13に示したデータライン・ドライバと同じであるので、その説明は省略する。
図2にはデータ入力部10の回路構成が示される。
図中、R1,R2,………,R80は、それぞれ赤(R)の1クロック目のデータ、2クロック目のデータ、………、80クロック目のデータといった具合に入力データを表している。緑(G)のG1,G2,………,G80と、青(B)のB1,B2,………,B80についても同様である。図4の例では、80クロック分のデータをR,G,Bの3系統で入力した場合の240出力の場合が示されている。
図5には出力部18の回路構成が示される。
この回路は、データ切り換え制御信号POLに応答するインバータINVと、セレクタ部17から供給される隣合うチャネル間のデータを対応するチャネルにそのまま出力するか、或いは入れ換えて出力するかを選択するスイッチ群とから構成されている。このスイッチ群は、例えばデータD1,D2について見ると、データ切り換え制御信号POLによりデータD1を対応するチャネル(データラインQ1)に送出するスイッチSW11と、インバータINVの出力によりデータD1を隣のチャネル(データラインQ2)に送出するスイッチSW12と、インバータINVの出力によりデータD2を隣のチャネル(データラインQ1)に送出するスイッチSW21と、データ切り換え制御信号POLによりデータD2を対応するチャネル(データラインQ2)に送出するスイッチSW22とを有している。
本実施形態に係るデータライン・ドライバは、上述した第1実施形態(図1参照)の構成と比べて、正側及び負側の各基準電源部15a,16aにそれぞれ階調電圧作成部21,22を内蔵させた点で異なっている。他の構成については第1実施形態と同じであるので、その説明は省略する。
図7には本発明の第3実施形態に係るLCDのデータライン・ドライバの構成が示される。
デコーダ部14aにおける階段状電圧制御部は、データ入力部10からデータレジスタ部12及びラッチ部13を介して入力される6ビットのデータのうち2ビットのデータと外部から供給される制御信号AP,BPとに基づいて4階調レベルを指示する階段状電圧制御信号を出力する機能を有している。この第3実施形態では、セレクタ部17において、上記階段状電圧制御信号に基づいて作成した階段状電圧を、正側及び負側の各階調電圧作成部21,22で作成された16階調の電圧にそれぞれ重畳させることを特徴としている。
図9には本発明の第4実施形態に係るLCDのデータライン・ドライバにおける要部の構成(階調電圧ラインの配列)が示される。
この第4実施形態の構成上の特徴は、正側の階調電圧ライン群(VR17〜VR32)と負側の階調電圧ライン群(VR01〜VR16)の各々の同じ階調同士(例えばVA16とVB16、VA15とVB15、……)のラインを隣合わせに配列し、且つ、正負交互に階調電圧の順序に従って配列したことである。
また、正側及び負側の各階調電圧ライン群を上述したように特定の配列形態で配置することにより、従来形(図16参照)に見られたような無駄な空きスペースを無くすことができる。これは、ドライバをICとして実現する場合にチップサイズの縮小化に寄与する。
この第5実施形態の構成上の特徴は、正側の階調電圧ライン群(VR17〜VR32)と負側の階調電圧ライン群(VR01〜VR16)の各々の同じ階調同士のラインを2本単位で(例えばVA16,VA15とVB16,VB15、………)隣合わせに配列し、且つ、正負交互に階調電圧の順序に従って配列したことである。
なお、本実施形態では正側と負側で同じ階調同士のラインを2本単位で隣合わせに配列したが、両者間の配線抵抗の差が許容できる範囲であれば、2本に限定されることなく、任意の複数本毎に交互に配列することも可能である。
この第6実施形態の構成上の特徴は、正側の階調電圧ライン群(VR17〜VR32)と負側の階調電圧ライン群(VR01〜VR16)の各々において最も高い電圧のライン(VR32,VR16)、最も低い電圧のライン(VR17,VR01)、2番目に高い電圧のライン(VR31,VR15)、2番目に低い電圧のライン(VR18,VR02)、………の順序で各階調電圧ラインを配列し、且つ、正負交互に配列したことである。
11 シフトレジスタ部
12 データレジスタ部
13 ラッチ部
14,14a デコーダ部
15,15a 第1の基準電源部(正側基準電源部)
16,16a 第2の基準電源部(負側基準電源部)
17 セレクタ部
18 (データクロス機能付)出力部
20,21,22 階調電圧作成部(抵抗アレイ型D/Aコンバータ)
AP,BP (階段状電圧制御のための)外部制御信号
CLK クロック
Dn データ(表示用ディジタルデータ)
ECH 偶数チャネル(データライン)
LP ラッチ信号
OCH 奇数チャネル(データライン)
POL データ切り換え制御信号
R/L シフト方向切り換え制御信号
SP タイミング信号
ST スタート信号
Claims (4)
- 液晶パネルに配列されたデータラインを駆動するために、前記液晶パネルの片側のみに設けられるデータライン・ドライバであって、
前記データライン・ドライバ内に、
データ切り換え制御信号に基づいて、前記データライン・ドライバの第1のチャネルから出力されるべき第1のデータを第1のチャネルへ、第2のチャネルから出力されるべき第2のデータを第2のチャネルへ供給する第1の状態と、前記データライン・ドライバの第1のチャネルから出力されるべき第1のデータを第2のチャネルへ、第2のチャネルから出力されるべき第2のデータを第1のチャネルへ供給する第2の状態とを交互に切り換える入力側データクロス部と、
前記第1のチャネルに接続され、極性反転駆動における正側の基準電圧を有する第1の基準電源部と、
前記第2のチャネルに接続され、極性反転駆動における負側の基準電圧を有する第2の基準電源部と、
前記第1又は第2のデータに応じて、前記第1又は第2の基準電源部より、所定の基準電圧を選択するセレクタ部と、
前記データ切り換え制御信号に基づいて、前記入力側データクロス部が前記第1の状態のときには、前記セレクタ部から出力された、前記第1のチャネルの前記第1のデータに対応する第1のデータ電圧を前記第1のチャネルへ、前記第2のチャネルの前記第2のデータに対応する第2のデータ電圧を前記第2のチャネルへ出力し、前記入力側データクロス部が前記第2の状態のときには、前記セレクタ部から出力された、前記第1のチャネルの前記第2のデータに対応する第2のデータ電圧を前記第2のチャネルへ、前記第2のチャネルの前記第1のデータに対応する第1のデータ電圧を前記第1のチャネルへ出力する出力側データクロス部とを備えることを特徴とするデータライン・ドライバ。 - 請求項1に記載のデータライン・ドライバにおいて、前記第1の基準電源部及び前記第2の基準電源部の一方が奇数チャネルに割り当てられ、且つ、他方が偶数チャネルに割り当てられていることを特徴とするデータライン・ドライバ。
- 請求項1に記載のデータライン・ドライバにおいて、前記第1のチャネルと前記第2のチャネルとが隣接して配置されることを特徴とするデータライン・ドライバ。
- 液晶パネルと、前記液晶パネルに配列されたデータラインに接続される、請求項1から3のいずれか1項に記載のデータライン・ドライバとを備えたことを特徴とする液晶表示装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004242738A JP4163161B2 (ja) | 2004-08-23 | 2004-08-23 | 液晶表示装置及びデータライン・ドライバ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004242738A JP4163161B2 (ja) | 2004-08-23 | 2004-08-23 | 液晶表示装置及びデータライン・ドライバ |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2003402165A Division JP4147175B2 (ja) | 2003-12-01 | 2003-12-01 | 液晶表示装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006121292A Division JP4080511B2 (ja) | 2006-04-25 | 2006-04-25 | 液晶表示装置及びデータライン・ドライバ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004341559A JP2004341559A (ja) | 2004-12-02 |
JP4163161B2 true JP4163161B2 (ja) | 2008-10-08 |
Family
ID=33536019
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004242738A Expired - Fee Related JP4163161B2 (ja) | 2004-08-23 | 2004-08-23 | 液晶表示装置及びデータライン・ドライバ |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4163161B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5096777B2 (ja) * | 2007-04-06 | 2012-12-12 | 株式会社リコー | アクティブマトリクス駆動装置 |
-
2004
- 2004-08-23 JP JP2004242738A patent/JP4163161B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2004341559A (ja) | 2004-12-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3922736B2 (ja) | 液晶表示装置 | |
KR100614471B1 (ko) | Lcd패널 구동 회로 | |
KR100894643B1 (ko) | 액정표시장치의 데이터 구동 장치 및 방법 | |
JP4140779B2 (ja) | 液晶パネルの駆動装置及びその駆動方法 | |
US7961167B2 (en) | Display device having first and second vertical drive circuits | |
US8031154B2 (en) | Display device | |
US9495897B2 (en) | Display device, method of driving display device, and electronic appliance | |
JP5085268B2 (ja) | 液晶表示装置とその駆動方法 | |
US20030090451A1 (en) | Apparatus and method for data-driving liquid crystal display | |
JP2011018020A (ja) | 表示パネルの駆動方法、ゲートドライバ及び表示装置 | |
JP2007025726A (ja) | 液晶駆動回路及び液晶表示装置 | |
JP2007310234A (ja) | データ線駆動回路、表示装置、及びデータ線駆動方法 | |
JP2005141169A (ja) | 液晶表示装置及びその駆動方法 | |
JP2010033038A (ja) | 表示パネル駆動方法及び表示装置 | |
JPH11175028A (ja) | 液晶表示装置、液晶表示装置の駆動回路、および液晶表示装置の駆動方法 | |
JPH11102174A (ja) | 液晶表示装置 | |
US7522147B2 (en) | Source driver and data switching circuit thereof | |
JP5141097B2 (ja) | 集積回路装置、表示装置および電子機器 | |
KR101061631B1 (ko) | 액정표시장치의 구동장치 및 방법 | |
JP4163161B2 (ja) | 液晶表示装置及びデータライン・ドライバ | |
JP4147175B2 (ja) | 液晶表示装置 | |
JP4080511B2 (ja) | 液晶表示装置及びデータライン・ドライバ | |
JP2009134055A (ja) | 表示装置 | |
WO2017085753A1 (ja) | 表示装置及びその駆動方法 | |
KR100257067B1 (ko) | 액정표시장치의데이터구동회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20050712 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20050713 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20050722 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20051025 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20051222 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20060307 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080627 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080723 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110801 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110801 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120801 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120801 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130801 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |