CN113903316B - 一种tft lcd驱动芯片对显示屏源极寄生电容电荷回收电路 - Google Patents
一种tft lcd驱动芯片对显示屏源极寄生电容电荷回收电路 Download PDFInfo
- Publication number
- CN113903316B CN113903316B CN202111217536.5A CN202111217536A CN113903316B CN 113903316 B CN113903316 B CN 113903316B CN 202111217536 A CN202111217536 A CN 202111217536A CN 113903316 B CN113903316 B CN 113903316B
- Authority
- CN
- China
- Prior art keywords
- buffer
- source
- driving
- charge
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000003071 parasitic effect Effects 0.000 title claims abstract description 62
- 238000011084 recovery Methods 0.000 title claims abstract description 24
- 238000004064 recycling Methods 0.000 claims description 18
- 239000003990 capacitor Substances 0.000 claims description 8
- 230000000087 stabilizing effect Effects 0.000 claims description 8
- 238000007599 discharging Methods 0.000 claims description 2
- 238000010586 diagram Methods 0.000 description 19
- 238000006243 chemical reaction Methods 0.000 description 10
- 238000000034 method Methods 0.000 description 6
- 230000005684 electric field Effects 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 2
- 230000010287 polarization Effects 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 238000010276 construction Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明提供了一种TFT LCD驱动芯片对显示屏源极寄生电容电荷回收电路,包括奇数列源级驱动通道及偶数列源级驱动通道所构成的N列源级驱动通道,所述奇数列源级驱动通道中的数字信号依次经过数模转换器DAC、正向驱动缓冲器P BUFFER输出正极性电压,所述偶数列源级驱动通道中的数字信号依次经过数模转换器DAC、负向驱动缓冲器N BUFFER输出负极性电压,在正向驱动缓冲器P BUFFER的一端通过一预充电开关PPC连接工作电压VDD,奇数列源级驱动通道的输出端通过正电荷开关PCS、负电荷开关NCS连接偶数列源级驱动通道的输出端,正电荷开关PCS及负电荷开关NCS接地GND,在N列源级驱动通道的输出端均通过电荷回收开关CR彼此相连接。本发明结构简单,使用方便,具有极高价值。
Description
技术领域
本发明涉及寄生电容电荷回收技术领域,特别是一种TFT LCD驱动芯片对显示屏源极寄生电容电荷回收电路。
背景技术
当前TFT LCD源极驱动电路采用图1中所示出的电路结构技术,利用DAC把数字信号转换成模拟信号,通过单位增益缓冲级驱动显示屏的源极线,同时为了防止液晶长时间翻转在相同角度而产生的极化,这种极化如果持续时间太久,对LCD屏将会造成永久的、不可恢复的损伤,所以在源极驱动电路上,通过添加极性切换开关(PS:po l ar ity switch)PS1、PS2控制源极线上的电压极性(通常定义正电压为正极性,负电压为负极性),通过对LCD屏的源极线输出连续的正负电压极性,改变电场方向,使液晶不断的改变翻转方向及角度(方向由电场方向即电压极性决定,角度由电场强度即源极驱动的电压大小决定),从而实现可持续的画面显示及更新。其中,所述PCS为正电荷开关,所述NCS为负电荷开关,所述PPC为预充电开关,所述P BUFFER为正向驱动缓冲器,所述NBUFFER为负向驱动缓冲器,其中,所述P BUFFER电源为DDVDH,所述NBUFFER地线为DDVDL,DDVDH和DDVDL由charge pump电荷泵电路产生,电路框图如图2所示,VDD(2.5V~3.6V)为charge pump的输入电源,GND为charge pump的地线,DDVDH charge pump输出为2*VDD,3*VDD可调倍率,DDVDL chargepump输出为-1*VDD,-2*VDD可调倍率。
图3示出了本发明的现有技术的,在TFT LCD源极驱动电路中,LCD屏的寄生电容架构示意图,其中,Cs为存储像素电压电容,Cgc为栅极线到公共极板(COM)的寄生电容,Csc为源极线到公共极板(COM)的寄生电容,TFT为薄膜晶体管,Source为LCD屏的源极线,对应电路的S1,S2,…,Sn,Gate为为LCD屏的栅极线,对应电路的G1,G2,…,Gn,如图1所示,所有开关高电平闭合,低电平断开;当PS1为高电平时,S1输出正极性电压,S2输出负极性电压;当PS2为高电平时,S1输出负极性电压,S2输出正极性电压。
图5示出了本发明的现有技术的,一种TFT LCD源极驱动电路的控制时序图,当S1由负极性电压向正极性电压转换时,先把P BUFFER EN和N BUFFER EN信号同时变为低电平,让其输出都为高阻态,对应S1和S2由于LCD屏的寄生电容Csc作用,电压保持不变;然后同时把PCS和NCS信号变为高电平,对S1和S2的Csc进行放电,等效电路如图4所示,最后S1和S2的电压变为GND;此时,同时把PS1变为高电平,PS2变为低电平,S1接正极性输出,S2接负极性输出;随后PCS高电平结束,PPC变为高电平,给S1的Csc预充VDD电压,NCS高电平继续保持,等PPC和NCS高电平结束后,P BUFFER EN和N BUFFER EN同时变为高电平,S1输出正极性电压,S2输出负极性电压。
由图1至图5可以得知,从源极驱动电路工作原理及对应源极线的电压波形来看,我们发现在源极线每次极性切换期间,都会把源极线寄生电容Csc上原有极性的电荷放到GND,再通过预充和源极驱动重新进行充电操作;这样就浪费了寄生电容Csc的电荷,加大了源极驱动电源DDVDH,DDVDL的负载电流,也加大了对产生这两个电源的charge pump驱动能力的要求,降低了charge pump的转换效率,使得整个驱动电路的功耗变大。
而目前,并没有一种能够解决上述技术问题的技术方案,具体地,并没有一种TFTLCD驱动芯片对显示屏源极寄生电容电荷回收电路。
发明内容
针对现有技术中所存在的技术缺陷,本发明提供了一种TFT LCD驱动芯片对显示屏源极寄生电容电荷回收电路,至少包括呈间隔设置的奇数列源级驱动通道S1、S3、S5…SN-1以及偶数列源级驱动通道S2、S4、S6…SN所构成的N列源级驱动通道S1、S2、S3…SN,所述N列源级驱动通道S1、S2、S3…SN以相邻两个为一组作为电路工作单元,在所述电路工作单元的工作状态下,当第一极性切换开关组PS1为高电平且第二极性切换开关组PS2为低电平时,所述奇数列源级驱动通道中的数字信号依次经过数模转换器DAC、正向驱动缓冲器PBUFFER输出正极性电压,所述偶数列源级驱动通道中的数字信号依次经过数模转换器DAC、负向驱动缓冲器N BUFFER输出负极性电压;当第一极性切换开关组PS1为低电平且第二极性切换开关组PS2为高电平时,所述奇数列源级驱动通道中的数字信号依次经过数模转换器DAC、负向驱动缓冲器NBUFFER输出负极性电压,所述偶数列源级驱动通道中的数字信号依次经过数模转换器DAC、正向驱动缓冲器P BUFFER输出正极性电压,其中,
在所述正向驱动缓冲器P BUFFER靠近源级驱动通道输出端的一端通过一预充电开关PPC连接工作电压VDD,其中,
所述电路工作单元的奇数列源级驱动通道的输出端依次通过正电荷开关PCS、负电荷开关NCS连接所述偶数列源级驱动通道的输出端,所述正电荷开关PCS以及所述负电荷开关NCS的另一端接地GND,其中,
在所述N列源级驱动通道S1、S2、S3…SN的输出端均通过电荷回收开关CR彼此相连接。
优选地,通过控制所述第一极性切换开关组PS1、所述第二极性切换开关组PS2、所述正电荷开关PCS、所述负电荷开关NCS、所述电荷回收开关CR的时序联动实现产生工作电压VDD的稳压电容对奇数列源级驱动通道的源极寄生电容Csc电荷的回收;实现使用奇数列源级驱动通道的源极寄生电容Csc对偶数列源级驱动通道的源极寄生电容Csc电荷的回收。
优选地,当奇数列源级驱动通道的输出由正极性电压向负极性电压转换时,保持第一极性切换开关组PS1的高电平以及第二极性切换开关组PS2的低电平,所述正向驱动缓冲器P BUFFER的EN信号由高电平变为低电平,使所述正向驱动缓冲器P BUFFER输出为高阻态,所述负向驱动缓冲器N BUFFER的EN信号保持高电平,使负向驱动缓冲器N BUFFER保持输出,当预充电开关PPC的信号由低电平变为高电平后,奇数列源级驱动通道的源极线寄生电容Csc与外部电容Cf进行电荷转移。
优选地,当所述奇数列源级驱动通道的源极线寄生电容Csc完成电荷转移后,使得第一极性切换开关组PS1信号变为低电平,所述第二极性切换开关组PS2信号保持低电平,所述预充电开关的信号由高电平变为低电平后,所述负向驱动缓冲器N BUFFER的EN信号由高电平变为低电平,负向驱动缓冲器N BUFFER输出变为高阻态,所述正电荷开关PCS的信号由低电平变为高电平,给所述奇数列源级驱动通道的源极线寄生电容Csc继续放电到GND,之后所述正电荷开关PCS的信号高电平结束,所述开关CR的信号由低电平变为高电平,给所述N列源级驱动通道的源极线寄生电容Csc进行电荷再分配。
优选地,当所有所述N列源级驱动通道的源极线寄生电容Csc进行电荷再分配后,所述开关CR信号由高电平变为低电平,所述负电荷开关NCS的信号由低电平变为高电平,给偶数列源级驱动通道的源极线电容Csc放电到GND。
优选地,当偶数列源级驱动通道的源极线电容Csc放电到GND完成后,所述负电荷开关NCS信号由高电平变为低电平,同时负向驱动缓冲器N BUFFER的EN信号由低电平变为高电平,所述负向驱动缓冲器NBUFFER输出电压提前完成建立,随后所述第二极性切换开关组PS2信号由低电平变为高电平,PS1信号保持低电平。
优选地,在所述第二极性切换开关组PS2信号由低电平变为高电平,PS1信号保持低电平后,所述预充电开关PPC信号由低电平变为高电平,给偶数列源级驱动通道的源极线电容Csc预充电到工作电压VDD。
优选地,当给偶数列源级驱动通道的源极线电容Csc预充电到工作电压VDD完成后,所述预充电开关PPC信号由高电平变为低电平,随后正向驱动缓冲器P BUFFER的EN信号由低电平变为高电平,所述P BUFFER完成对偶数列源级驱动通道的电压的建立。
优选地,工作电压VDD的稳压电容对奇数列源级驱动通道的源极寄生电容Csc电荷的回收的回收率在0~60%。
优选地,使用奇数列源级驱动通道的源极寄生电容Csc对偶数列源级驱动通道的源极寄生电容Csc电荷的回收的回收率在0~50%。
本申请在转换过程中,通过合理的开关时序控制,使用系统版LDO(产生VDD电源)的稳压电容对S1、S3、S5源极寄生电容电荷进行电荷回收,每次极性切换可以回收电荷量最大接近50%;使用S1、S3、S5源极寄生电容对S2、S4、S6源极寄生电容电荷进行电荷回收,每次极性切换可以回收电荷量为50%。从而极大减少了源极驱动对电源电流的需求,即降低了电源DDVDH,DDVDL的负载电流,也降低了对产生这两个电源的charge pump驱动能力的设计要求,提高了charge pump的转换效率,使得整个驱动电路的功耗变小。同时也对TFT LCDDr i ver I C芯片面积的减少提供了有利的技术支持,此发明可以应用在所有TFT LCD驱动芯片及为输出带有极性切换的芯片,提供了良好的功耗和面积解决方案。本发明的电荷泵在现有技术的基础上,本发明结构简单,功能强大,具有较大的商业价值。
附图说明
通过阅读参照以下附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
图1示出了本发明的现有技术的,一种TFT LCD源极驱动电路的电路结构示意图;
图2示出了本发明的现有技术的,在TFT LCD源极驱动电路中,电荷泵电路框图示意图;
图3示出了本发明的现有技术的,在TFT LCD源极驱动电路中,LCD屏的寄生电容架构示意图;
图4示出了本发明的现有技术的,将PCS以及NCS信号变为高电平,对S1和S2的Csc进行放电时的等效电路图;
图5示出了本发明的现有技术的,一种TFT LCD源极驱动电路的控制时序图;
图6示出了本发明的具体实施方式的,一种TFT LCD驱动芯片对显示屏源极寄生电容电荷回收电路的电路结构示意图;
图7示出了本发明的第一实施例的,当奇数列源级驱动通道的输出由正极性电压向负极性电压转换时的等效电路示意图;
图8示出了本发明的第二实施例的,当预充电开关PPC的信号由低电平变为高电平后的等效电路示意图;
图9示出了本发明的第三实施例的,给所述N列源级驱动通道的源极线寄生电容Csc进行电荷再分配的等效电路示意图;
图10示出了本发明的第四实施例的,给偶数列源级驱动通道的源极线电容Csc放电到GND前后的等效电路示意图;
图11示出了本发明的第五实施例的,所述第二极性切换开关组PS2信号由低电平变为高电平,PS1信号保持低电平的等效电路示意图;
图12示出了本发明的第六实施例的,所述预充电开关PPC信号由低电平变为高电平,给偶数列源级驱动通道的源极线电容Csc预充电到工作电压VDD的等效电路示意图;
图13示出了本发明的第七实施例的,所述正向驱动缓冲器PBUFFER的EN信号由低电平变为高电平,所述P BUFFER完成对偶数列源级驱动通道的电压的建立的等效电路示意图;
图14示出了本发明的第八实施例的,奇数列源极电压由正极性向负极性转换的控制时序图;以及
图15示出了本发明的第九实施例的,偶数列源极电压由正极性向负极性转换的控制时序图。
具体实施方式
为了更好的使本发明的技术方案清晰地表示出来,下面结合附图对本发明作进一步说明。
本申请的图1至图5示出了在现有技术中所存在的技术缺陷以及技术弊端,而为了克服本领域的技术痛点,为了有效改善现有源极驱动电路技术上的缺陷,本申请将PCS和NCS信号控制的两个开关从极性切换开关PS1/PS2前移至极性切换开关后,并在相邻源极驱动通道上增加了CR信号控制的开关,并通过相应的时序控制,进而达到对显示屏源极寄生电容电荷的回收,具体地,图6示出了本发明的具体实施方式的,一种TFT LCD驱动芯片对显示屏源极寄生电容电荷回收电路的电路结构示意图,在本申请中,优选地选取6个源级驱动通道作为阐述对象,更为具体地,3个奇数列源级驱动通道以及3个偶数列源级驱动通道,所述TFT LCD驱动芯片对显示屏源极寄生电容电荷回收电路至少包括呈间隔设置的奇数列源级驱动通道S1、S3、S5…SN-1以及偶数列源级驱动通道S2、S4、S6…SN所构成的N列源级驱动通道S1、S2、S3…SN,如图6所示,即S1、S2、S3、S4、S5以及S6。
进一步地,为了更好的对本申请的结构原理进行描述,优选地将所述N列源级驱动通道S1、S2、S3…SN以相邻两个为一组作为电路工作单元,在所述电路工作单元的工作状态下,当第一极性切换开关组PS1为高电平且第二极性切换开关组PS2为低电平时,所述奇数列源级驱动通道中的数字信号依次经过数模转换器DAC、正向驱动缓冲器P BUFFER输出正极性电压,所述偶数列源级驱动通道中的数字信号依次经过数模转换器DAC、负向驱动缓冲器N BUFFER输出负极性电压;当第一极性切换开关组PS1为低电平且第二极性切换开关组PS2为高电平时,所述奇数列源级驱动通道中的数字信号依次经过数模转换器DAC、负向驱动缓冲器N BUFFER输出负极性电压,所述偶数列源级驱动通道中的数字信号依次经过数模转换器DAC、正向驱动缓冲器P BUFFER输出正极性电压。
进一步地,在所述正向驱动缓冲器P BUFFER靠近源级驱动通道输出端的一端通过一预充电开关PPC连接工作电压VDD,所述电路工作单元的奇数列源级驱动通道的输出端依次通过正电荷开关PCS、负电荷开关NCS连接所述偶数列源级驱动通道的输出端,所述正电荷开关PCS以及所述负电荷开关NCS的另一端接地GND,在所述N列源级驱动通道S1、S2、S3…SN的输出端均通过电荷回收开关CR彼此相连接。
进一步地,通过控制所述第一极性切换开关组PS1、所述第二极性切换开关组PS2、所述正电荷开关PCS、所述负电荷开关NCS、所述电荷回收开关CR的时序联动实现产生工作电压VDD的稳压电容对奇数列源级驱动通道的源极寄生电容Csc电荷的回收;实现使用奇数列源级驱动通道的源极寄生电容Csc对偶数列源级驱动通道的源极寄生电容Csc电荷的回收,结合本申请的具体实施例,转换过程中,通过合理的开关时序控制,使用系统版LDO的稳压电容对S1、S3、S5源极寄生电容电荷进行电荷回收,每次极性切换可以回收电荷量最大接近50%;使用S1、S3、S5源极寄生电容对S2、S4、S6源极寄生电容电荷进行电荷回收,每次极性切换可以回收电荷量为50%。从而极大减少了源极驱动对电源电流的需求,即降低了电源DDVDH,DDVDL的负载电流,也降低了对产生这两个电源的charge pump驱动能力的设计要求,提高了charge pump的转换效率,使得整个驱动电路的功耗变小。
进一步地,工作电压VDD的稳压电容对奇数列源级驱动通道的源极寄生电容Csc电荷的回收的回收率在0~60%,在这样的实施例中,当VDD=2.5V,V0=6.4V时,VDD'=2.56V,回收率最大值为:(6.4-2.56)/6.4=60%,使用奇数列源级驱动通道的源极寄生电容Csc对偶数列源级驱动通道的源极寄生电容Csc电荷的回收的回收率在0~50%,此与显示灰阶电压相关。
图7示出了本发明的第一实施例的,当奇数列源级驱动通道的输出由正极性电压向负极性电压转换时的等效电路示意图;
进一步地,当奇数列源级驱动通道的输出由正极性电压向负极性电压转换时,保持第一极性切换开关组PS1的高电平以及第二极性切换开关组PS2的低电平,所述正向驱动缓冲器P BUFFER的EN信号由高电平变为低电平,使所述正向驱动缓冲器P BUFFER输出为高阻态,所述负向驱动缓冲器N BUFFER的EN信号保持高电平,使负向驱动缓冲器NBUFFER保持输出,此时S1到S6的负载Csc等效电路如图7所示。
图8示出了本发明的第二实施例的,当预充电开关PPC的信号由低电平变为高电平后的等效电路示意图,在图7所阐述的实施例的基础上,当预充电开关PPC的信号由低电平变为高电平后,奇数列源级驱动通道的源极线寄生电容Csc与外部电容Cf进行电荷转。
进一步地,当所述预充电开关PPC开关闭合后,S1、S3、S5的源极线寄生电容Csc会与外部电容Cf进行电荷转移,为了定量说明电荷转移多少,假设源极驱动线较多,正极性有500个,且都输出为最大灰阶电压V0=5.6V,Csc=50pF,VDD=2.8V,Cf=1uF;假设LDO架构为VDD电压变高时不会出现较大下拉电流,那么电荷转移后,VDD电压变为:
那么所有Csc源极驱动线转移的电荷量占总电荷量的百分比从如上公式中我们可以得出,总的Csc电容越小,电荷转移量占总电荷量的百分比越高。
图9示出了本发明的第三实施例的,给所述N列源级驱动通道的源极线寄生电容Csc进行电荷再分配的等效电路示意图,在图8所阐述的实施例的基础上,当所述奇数列源级驱动通道的源极线寄生电容Csc完成电荷转移后,使得第一极性切换开关组PS1信号变为低电平,所述第二极性切换开关组PS2信号保持低电平,所述预充电开关的信号由高电平变为低电平后,所述负向驱动缓冲器N BUFFER的EN信号由高电平变为低电平,负向驱动缓冲器N BUFFER输出变为高阻态,所述正电荷开关PCS的信号由低电平变为高电平,给所述奇数列源级驱动通道的源极线寄生电容Csc继续放电到GND,之后所述正电荷开关PCS的信号高电平结束,所述开关CR的信号由低电平变为高电平,给所述N列源级驱动通道的源极线寄生电容Csc进行电荷再分配。
进一步地,当正极性的Csc完成电荷转移后,所述第一极性切换开关组PS1信号拉低,所述第二极性切换开关组PS2信号保持低电平随后PPC信号高电平结束,同时N BUFFEREN信号由高电平变为低电平,NBUFFER输出变为高阻态,然后PCS信号先由低电平变为高电平,给S1、S3、S5的源极线寄生电容Csc继续放电到GND,之后PCS信号高电平结束,CR信号由低电平变为高电平,给S1至S6的源极线寄生电容Csc进行电荷再分配,由于正负极性数量、Csc大小一致,所以电荷再分配前后的等效电路如图9所示。
图10示出了本发明的第四实施例的,给偶数列源级驱动通道的源极线电容Csc放电到GND前后的等效电路示意图,在图9所阐述的实施例的基础上,当所有所述N列源级驱动通道的源极线寄生电容Csc进行电荷再分配后,所述开关CR信号由高电平变为低电平,所述负电荷开关NCS的信号由低电平变为高电平,给偶数列源级驱动通道的源极线电容Csc放电到GND,由图10可知,S2、S4、S6源极线电容总电荷量的50%被转移到了S1、S3、S5的源极线电容上。
图11示出了本发明的第五实施例的,所述第二极性切换开关组PS2信号由低电平变为高电平,PS1信号保持低电平的等效电路示意图,在图10所阐述的实施例的基础上,当偶数列源级驱动通道的源极线电容Csc放电到GND完成后,所述负电荷开关NCS信号由高电平变为低电平,同时负向驱动缓冲器N BUFFER的EN信号由低电平变为高电平,所述负向驱动缓冲器N BUFFER输出电压提前完成建立,随后所述第二极性切换开关组PS2信号由低电平变为高电平,PS1信号保持低电平。
图12示出了本发明的第六实施例的,所述预充电开关PPC信号由低电平变为高电平,给偶数列源级驱动通道的源极线电容Csc预充电到工作电压VDD的等效电路示意图,在图11所阐述的实施例的基础上,在所述第二极性切换开关组PS2信号由低电平变为高电平,PS1信号保持低电平后,所述预充电开关PPC信号由低电平变为高电平,给偶数列源级驱动通道的源极线电容Csc预充电到工作电压VDD。
图13示出了本发明的第七实施例的,所述正向驱动缓冲器PBUFFER的EN信号由低电平变为高电平,所述P BUFFER完成对偶数列源级驱动通道的电压的建立的等效电路示意图,在图12所阐述的实施例的基础上,当给偶数列源级驱动通道的源极线电容Csc预充电到工作电压VDD完成后,所述预充电开关PPC信号由高电平变为低电平,随后正向驱动缓冲器PBUFFER的EN信号由低电平变为高电平,所述P BUFFER完成对偶数列源级驱动通道的电压的建立。图14示出了本发明的第八实施例的,奇数列源极电压由正极性向负极性转换的控制时序图;图15示出了本发明的第九实施例的,偶数列源极电压由正极性向负极性转换的控制时序图,结合图14以及图15,我们就完成了S1、S3、S5源极电压由正极性向负极性的转换,同时也完成了S2、S4、S6源极电压由正极性向负极性的转换,由于我们把PCS和NCS信号控制的两个开关从极性切换开关PS1/PS2前移至极性切换开关后,所以当S1、S3、S5初始电压为负极性电压,S2、S4、S6初始电压为正极性电压,对应PCS和NCS信号的时序也要进行交换。
在此提供的算法和显示不与任何特定计算机、虚拟装置或者其它设备固有相关。各种通用装置也可以与基于在此的示教一起使用。根据上面的描述,构造这类装置所要求的结构是显而易见的。此外,本发明也不针对任何特定编程语言。应当明白,可以利用各种编程语言实现在此描述的本发明的内容,并且上面对特定语言所做的描述是为了披露本发明的最佳实施方式。
在此处所提供的说明书中,说明了大量具体细节。然而,能够理解,本发明的实施例可以在没有这些具体细节的情况下实践。在一些实施例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
类似地,应当理解,为了精简本发明并帮助理解各个发明方面中的一个或多个,在上面对本发明的示例性实施例的描述中,本发明的各个特征有时被一起分组到单个实施例、图、或者对其的描述中。然而,并不应将该公开的方法解释成反映如下意图:即所要求保护的本发明要求比在每个权利要求中所明确记载的特征更多的特征。更确切地说,如下面的权利要求书所反映的那样,发明方面在于少于前面公开的单个实施例的所有特征。因此,遵循具体实施方式的权利要求书由此明确地并入该具体实施方式,其中每个权利要求本身都作为本发明的单独实施例。
此外,本领域技术人员理解,尽管在此所述的一些实施例包括其它实施例中所包括的某些特征而不是其它特征,但是不同实施例的特征的组合意味着处于本发明的范围之内并且形成不同的实施例。例如,在权利要求书中,所要求保护的实施例的任意之一都可以以任意的组合方式来使用。
应该注意的是上述实施例对本发明进行说明而不是对本发明进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。词语“包含”不排除存在未列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本发明可以借助于包括有若干不同元件的硬件以及借助于适当编程的计算机来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。
以上对本发明的具体实施例进行了描述。需要理解的是,本发明并不局限于上述特定实施方式,本领域技术人员可以在权利要求的范围内做出各种变形或修改,这并不影响本发明的实质内容。
Claims (9)
1.一种TFT LCD驱动芯片对显示屏源极寄生电容电荷回收电路,其特征在于,至少包括呈间隔设置的奇数列源级驱动通道S1、S3、S5…SN-1以及偶数列源级驱动通道S2、S4、S6…SN所构成的N列源级驱动通道S1、S2、S3…SN,所述N列源级驱动通道S1、S2、S3…SN以相邻两个为一组作为电路工作单元,在所述电路工作单元的工作状态下,当第一极性切换开关组PS1为高电平且第二极性切换开关组PS2为低电平时,所述奇数列源级驱动通道中的数字信号依次经过数模转换器DAC、正向驱动缓冲器P BUFFER输出正极性电压,所述偶数列源级驱动通道中的数字信号依次经过数模转换器DAC、负向驱动缓冲器N BUFFER输出负极性电压;当第一极性切换开关组PS1为低电平且第二极性切换开关组PS2为高电平时,所述奇数列源级驱动通道中的数字信号依次经过数模转换器DAC、负向驱动缓冲器N BUFFER输出负极性电压,所述偶数列源级驱动通道中的数字信号依次经过数模转换器DAC、正向驱动缓冲器PBUFFER输出正极性电压,其中,
在所述正向驱动缓冲器P BUFFER靠近源级驱动通道输出端的一端通过一预充电开关PPC连接工作电压VDD,其中,
所述电路工作单元的奇数列源级驱动通道的输出端依次通过正电荷开关PCS、负电荷开关NCS连接所述偶数列源级驱动通道的输出端,所述正电荷开关PCS以及所述负电荷开关NCS的另一端接地GND,其中,
在所述N列源级驱动通道S1、S2、S3…SN的输出端均通过电荷回收开关CR彼此相连接,
其中,通过控制所述第一极性切换开关组PS1、所述第二极性切换开关组PS2、所述正电荷开关PCS、所述负电荷开关NCS、所述电荷回收开关CR的时序联动实现产生工作电压VDD的稳压电容对奇数列源级驱动通道的源极寄生电容Csc电荷的回收;实现使用奇数列源级驱动通道的源极寄生电容Csc对偶数列源级驱动通道的源极寄生电容Csc电荷的回收。
2.根据权利要求1所述的回收电路,其特征在于,当奇数列源级驱动通道的输出由正极性电压向负极性电压转换时,保持第一极性切换开关组PS1的高电平以及第二极性切换开关组PS2的低电平,所述正向驱动缓冲器P BUFFER的EN信号由高电平变为低电平,使所述正向驱动缓冲器P BUFFER输出为高阻态,所述负向驱动缓冲器N BUFFER的EN信号保持高电平,使负向驱动缓冲器N BUFFER保持输出,当预充电开关PPC的信号由低电平变为高电平后,奇数列源级驱动通道的源极线寄生电容Csc与外部电容Cf进行电荷转移。
3.根据权利要求2所述的回收电路,其特征在于,当所述奇数列源级驱动通道的源极线寄生电容Csc完成电荷转移后,使得第一极性切换开关组PS1信号变为低电平,所述第二极性切换开关组PS2信号保持低电平,所述预充电开关的信号由高电平变为低电平后,所述负向驱动缓冲器N BUFFER的EN信号由高电平变为低电平,负向驱动缓冲器N BUFFER输出变为高阻态,所述正电荷开关PCS的信号由低电平变为高电平,给所述奇数列源级驱动通道的源极线寄生电容Csc继续放电到GND,之后所述正电荷开关PCS的信号高电平结束,所述开关CR的信号由低电平变为高电平,给所述N列源级驱动通道的源极线寄生电容Csc进行电荷再分配。
4.根据权利要求3所述的回收电路,其特征在于,当所有所述N列源级驱动通道的源极线寄生电容Csc进行电荷再分配后,所述开关CR信号由高电平变为低电平,所述负电荷开关NCS的信号由低电平变为高电平,给偶数列源级驱动通道的源极线电容Csc放电到GND。
5.根据权利要求4所述的回收电路,其特征在于,当偶数列源级驱动通道的源极线电容Csc放电到GND完成后,所述负电荷开关NCS信号由高电平变为低电平,同时负向驱动缓冲器N BUFFER的EN信号由低电平变为高电平,所述负向驱动缓冲器N BUFFER输出电压提前完成建立,随后所述第二极性切换开关组PS2信号由低电平变为高电平,PS1信号保持低电平。
6.根据权利要求5所述的回收电路,其特征在于,在所述第二极性切换开关组PS2信号由低电平变为高电平,PS1信号保持低电平后,所述预充电开关PPC信号由低电平变为高电平,给偶数列源级驱动通道的源极线电容Csc预充电到工作电压VDD。
7.根据权利要求6所述的回收电路,其特征在于,当给偶数列源级驱动通道的源极线电容Csc预充电到工作电压VDD完成后,所述预充电开关PPC信号由高电平变为低电平,随后正向驱动缓冲器P BUFFER的EN信号由低电平变为高电平,所述P BUFFER完成对偶数列源级驱动通道的电压的建立。
8.根据权利要求1所述的回收电路,其特征在于,工作电压VDD的稳压电容对奇数列源级驱动通道的源极寄生电容Csc电荷的回收的回收率在0~60%。
9.根据权利要求1所述的回收电路,其特征在于,使用奇数列源级驱动通道的源极寄生电容Csc对偶数列源级驱动通道的源极寄生电容Csc电荷的回收的回收率在0~50%。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111217536.5A CN113903316B (zh) | 2021-10-19 | 2021-10-19 | 一种tft lcd驱动芯片对显示屏源极寄生电容电荷回收电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202111217536.5A CN113903316B (zh) | 2021-10-19 | 2021-10-19 | 一种tft lcd驱动芯片对显示屏源极寄生电容电荷回收电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113903316A CN113903316A (zh) | 2022-01-07 |
CN113903316B true CN113903316B (zh) | 2023-08-01 |
Family
ID=79193061
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202111217536.5A Active CN113903316B (zh) | 2021-10-19 | 2021-10-19 | 一种tft lcd驱动芯片对显示屏源极寄生电容电荷回收电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113903316B (zh) |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6124840A (en) * | 1997-04-07 | 2000-09-26 | Hyundai Electronics Industries Co., Ltd. | Low power gate driver circuit for thin film transistor-liquid crystal display (TFT-LCD) using electric charge recycling technique |
JP4456190B2 (ja) * | 1998-06-03 | 2010-04-28 | 富士通マイクロエレクトロニクス株式会社 | 液晶パネルの駆動回路及び液晶表示装置 |
KR100312344B1 (ko) * | 1999-06-03 | 2001-11-03 | 최종선 | 다단계 전하 재활용을 이용한 tft-lcd 및 그 방법 |
TWI267820B (en) * | 2004-12-07 | 2006-12-01 | Novatek Microelectronics Corp | Source driver and panel displaying device |
JP4592582B2 (ja) * | 2005-07-14 | 2010-12-01 | ルネサスエレクトロニクス株式会社 | データ線ドライバ |
CN1897080A (zh) * | 2005-07-14 | 2007-01-17 | 恩益禧电子股份有限公司 | 显示设备、数据线驱动器及显示面板驱动方法 |
JP4466735B2 (ja) * | 2007-12-28 | 2010-05-26 | ソニー株式会社 | 信号線駆動回路および表示装置、並びに電子機器 |
KR100986040B1 (ko) * | 2008-09-11 | 2010-10-07 | 주식회사 실리콘웍스 | 디스플레이 구동회로 |
KR101577829B1 (ko) * | 2009-07-15 | 2015-12-15 | 엘지디스플레이 주식회사 | 액정표시장치 |
TWI444983B (zh) * | 2011-07-21 | 2014-07-11 | Novatek Microelectronics Corp | 電荷回收裝置與相關之面板驅動裝置及驅動方法 |
CN102915690A (zh) * | 2011-08-04 | 2013-02-06 | 联咏科技股份有限公司 | 电荷回收装置与相关的面板驱动装置及驱动方法 |
CN103325346A (zh) * | 2012-03-22 | 2013-09-25 | 联咏科技股份有限公司 | 驱动控制方法及相关源极驱动器 |
KR102009647B1 (ko) * | 2012-09-13 | 2019-10-21 | 엘지디스플레이 주식회사 | 액정표시장치 및 그 구동방법 |
TWI469116B (zh) * | 2012-09-18 | 2015-01-11 | Novatek Microelectronics Corp | 負載驅動裝置及其驅動方法 |
CN104318907B (zh) * | 2014-10-14 | 2017-10-20 | 昆山龙腾光电有限公司 | 源极驱动电路与液晶显示装置 |
KR101588983B1 (ko) * | 2014-12-24 | 2016-01-27 | 엘지디스플레이 주식회사 | 표시 장치와 그 구동 장치 |
CN104698645A (zh) * | 2015-03-31 | 2015-06-10 | 合肥京东方光电科技有限公司 | 一种显示面板及其驱动方法、液晶显示装置 |
CN104849891B (zh) * | 2015-05-26 | 2019-02-22 | 昆山龙腾光电有限公司 | 液晶显示装置 |
KR102557623B1 (ko) * | 2016-07-29 | 2023-07-20 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 회로 및 구동 방법 |
-
2021
- 2021-10-19 CN CN202111217536.5A patent/CN113903316B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN113903316A (zh) | 2022-01-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10777143B2 (en) | Gate driver and display device including the same | |
JP4592582B2 (ja) | データ線ドライバ | |
CN100543809C (zh) | 显示装置、其驱动电路及其驱动方法 | |
JP4126613B2 (ja) | 液晶表示装置のゲート駆動装置及び方法 | |
JP4510849B2 (ja) | ディスプレイ装置およびそのプリチャージ回路 | |
US20050035958A1 (en) | Signal converting circuit and display apparatus having the same | |
KR101022581B1 (ko) | 아날로그 버퍼 및 그를 이용한 액정 표시 장치 및 그 구동방법 | |
KR20210024343A (ko) | 스테이지 및 이를 포함하는 주사 구동부 | |
CN101627420A (zh) | 液晶驱动装置和使用该液晶驱动装置的液晶显示装置 | |
US10748465B2 (en) | Gate drive circuit, display device and method for driving gate drive circuit | |
CN103424907B (zh) | 液晶显示器、像素的驱动电路及装置、控制方法及装置 | |
KR100637060B1 (ko) | 아날로그 버퍼 및 그 구동 방법과, 그를 이용한 액정 표시장치 및 그 구동 방법 | |
US20210125575A1 (en) | Display device and drive method thereof | |
CN1917027A (zh) | 用于驱动液晶显示面板的驱动电路 | |
KR101485583B1 (ko) | 표시 장치 및 그 구동 방법 | |
CN1264126C (zh) | 有源矩阵型显示装置 | |
CN1224952C (zh) | 有源矩阵型显示装置 | |
CN101373574A (zh) | 显示器驱动装置 | |
US20030112215A1 (en) | Liquid crystal display and driver | |
CN113903316B (zh) | 一种tft lcd驱动芯片对显示屏源极寄生电容电荷回收电路 | |
US20190318700A1 (en) | Display device and method for driving the same | |
US20070139320A1 (en) | Active matrix display device | |
KR20190069182A (ko) | 시프트레지스터 및 이를 포함하는 표시장치 | |
CN110634451B (zh) | 驱动方法及其驱动电路 | |
US20120212469A1 (en) | Display driving circuit and method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP03 | Change of name, title or address |
Address after: 3rd Floor, No. 10 Cangwu Road, Xuhui District, Shanghai, 200233 Patentee after: Shanghai Xinxiang Microelectronics Co.,Ltd. Country or region after: China Address before: 200233 floor 7, building 31, No. 680, Guiping Road, Xuhui District, Shanghai, Songjiang District, Shanghai Patentee before: Shanghai Xinxiang Microelectronics Co.,Ltd. Country or region before: China |
|
CP03 | Change of name, title or address |