KR100762690B1 - 데이터구동회로와 이를 이용한 유기발광표시장치 - Google Patents
데이터구동회로와 이를 이용한 유기발광표시장치 Download PDFInfo
- Publication number
- KR100762690B1 KR100762690B1 KR1020050106171A KR20050106171A KR100762690B1 KR 100762690 B1 KR100762690 B1 KR 100762690B1 KR 1020050106171 A KR1020050106171 A KR 1020050106171A KR 20050106171 A KR20050106171 A KR 20050106171A KR 100762690 B1 KR100762690 B1 KR 100762690B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- stage
- signal
- node
- clock
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
- G11C19/182—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
- G11C19/184—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Shift Register Type Memory (AREA)
Abstract
본 발명의 목적은 시프트 레지스터가 다수의 PMOS 트랜지스터 및 캐패시터를 포함하여 구성되고, 2상(2-phase) 클럭신호에 의해 구동됨으로써, 스태틱 전류(static current)가 흐를 수 있는 경로를 없앰으로써 소비전력을 줄이고, 부트스트랩(bootstrap)을 이용하여 출력전압을 양의 전원전압에서 음의 전원전압 범위까지 스위칭하도록 하는 데이터 구동회로 및 이를 이용한 유기발광표시장치를 제공하는 것이다.
데이터신호를 입력받아 상기 데이터신호를 출력하는 복수의 제 1 스테이지를 포함하며, 상기 각 제 1 스테이지는 직렬로 연결되어 인접한 제 1 스테이지로부터 출력된 상기 데이터신호를 전달받는 시프트레지스터부, 상기 복수의 제 1 스테이지 중 소정의 제 1 스테이지에 연결되어 상기 소정의 제 1 스테이지로부터 출력된 상기 데이터신호를 전달받아 복수의 제 2 스테이지를 포함하는 래치부 및 상기 래치부에서 출력되는 상기 데이터신호를 아날로그 신호로 전환하여 출력하는 D/A 컨버터를 포함하는 데이터구동회로를 제공하는 것이다.
Description
도 1은 일반적인 데이터 구동회로의 구성을 나타내는 블록도이다.
도 2는 도 1에 도시된 데이터구동부에서 채용한 시프트 레지스터의 구성을 나타내는 블럭도이다.
도 3은 본 발명의 실시예에 의한 유기발광표시장치의 구성을 나타내는 블록도이다.
도 4는 도 3에 도시된 유기발광표시장치에서 채용된 데이터구동회로의 제 1 실시예를 나타내는 블록도이다.
도 5는 도 3에 도시된 데이터 구동회로의 동작을 나타내는 파형도이다.
도 6은 도 3에 도시된 유기발광표시장치에서 채용된 데이터구동회로의 제 2 실시예를 나타내는 블록도이다.
도 7은 도 6에 도시된 데이터 구동회로의 동작을 나타내는 파형도이다.
도 8은 도 4 및 도 6에 도시된 데이터구동회로에서 채용한 제 1 스테이지의 제 1 실시예를 나타내는 회로도이다.
도 9는 도 4 및 도 6에 도시된 데이터 구동회로에서 채용한 제 2 스테이지의 제 1 실시예를 나타내는 회로도이다.
도 10은 도 4 및 도 6에 도시된 데이터구동회로에서 채용한 제 1 스테이지의 제 2 실시예를 나타내는 회로도이다.
도 11는 제 2 스테이지의 제 2 실시예를 나타내는 회로도이다.
도 12는 도 4에 도시된 데이터구동회로에서 도 11 및 도 12에 도시된 제 1 및 제 2 스테이지가 채용된 데이터구동회로의 동작을 나타내는 파형도이다.
도 13은는 도 6에 도시된 데이터구동회로에서 도 10 및 도 11에 도시된 제 1 및 제 2 스테이지가 채용된 데이터구동회로의 동작을 나타내는 파형도이다.
***도면의 주요부분에 대한 부호 설명***
100: 화소부 110: 화소
200: 데이터구동부 2001내지 2002n: 제 1 스테이지
2201 내지 220n: 제 2 스테이지 300: 주사구동부
400: 타이밍 제어부
본 발명은 액티브 매트릭스 표시장치용 구동회로에 관한 것으로, 더욱 상세히 설명하면, 유기발광표시장치에 데이터신호를 인가하는 데이터구동회로 및 유기발광표시장치에 관한 것이다.
일반적으로 유기발광표시장치와 같은 액티브 매트릭스 표시장치는 데이터 선 들과 주사선들과의 교차부들에 매트릭스 형태로 배열된 화소 어레이(array)를 구비한다.
여기서, 상기 데이터선들은 상기 매트릭스 화소부의 수직라인(컬럼라인)들을 구성하며, 이는 데이터구동회로에 의해 소정의 시간에 데이터신호를 상기 매트릭스 화소부에 제공한다.
도 1은 일반적인 데이터 구동회로의 구성을 나타내는 블록도이다. 도 1을 참조하여 설명하면, 데이터구동회로는 시프트레지스터, 래치부 및 D/A 컨버터를 포함한다.
시프트레지스터(10)는 스타트 펄스와 클럭신호를 입력받아 복수의 시프트 신호를 생성한다. 시프트 신호는 순차적으로 생성되며 래치부(20)에 전달한다.
래치부(20)는 데이터신호와 시프트 신호를 입력받는다. 샘플링 래치는 직렬로 입력되는 데이터신호를 시프트신호를 이용하여 병렬로 출력한다. 따라서, 한 행 분의 데이터 신호가 동시에 화소부(100)의 한 행에 인가되게 될 수 있게 된다.
D/A 컨버터부(220)는 래치부(210)에서 디지털 신호로 출력되는 데이터 신호를 아날로그 신호로 전환하여 화소부(100)에 입력되도록 한다. 아날로그 신호로 전환된 데이터신호는 계조비에 따라 색을 표현하게 된다.
도 2는 도 1에 도시된 데이터구동부에서 채용한 시프트 레지스터의 구성을 나타내는 블럭도이다. 도 2를 참조하여 설명하면, 시프트 레지스터는 마스터- 스 레이브(Master-Slave) 형태의 플립플롭(flip/flop)을 사용한다. 이러한 플립플롭은 클럭이 로우 레벨일 때 입력을 게속 받으며, 출력은 이전의 출력을 유지한다.
반면에, 상기 클럭이 하이레벨인 경우에는 상기 클럭이 로우레벨일 때 받은 입력을 유지하며 이를 출력으로 내보내고 더 이상의 입력을 받지 않는다.
이와 같은 회로에 있어서, 상기 플립플롭 내부에 구비되는 인버터(inverter)의 경우 그 입력이 로우 레벨일 때 스태틱 전류가 흐르는 문제가 있다. 또한, 상기 플립플롭 내부에서 하이 레벨입력을 받은 인버터와 로우레벨 입력을 받는 인버터의 수가 같으므로 플립플롭 내부의 인버터 중 절반에서는 상기 스태틱 전류가 발생되어 소비전력이 크게 되는 단점이 있다.
그리고, 도 2의 회로에서 출력전압의 하이레벨은 공급전압과 접지 사이를 연결하는 저항의 비에 의한 전압값으로 결정되며 출력전압의 로우레벨은 접지보다 트랜지스터의 문턱전압 만큼 높게 된다.
즉, 트랜지스터의 특성편차에 따라 각 스테이지마다 하이 레벨로 받아들이는 입력전압 레벨이 다르게 되기 때문에 이와 같은 회로를 채용할 경우 출력전압의 하이레벨도 편차가 생겨 회로가 오동작할 수 있게 되는 단점이 있다.
또한, 상기 출력전압의 로우레벨편차는 도 2의 회로에 구비된 인버터의 입력 트랜지스터의 온 저항의 편차로 반영되어 출력 전압의 하이 레벨 편차를 가중 시킬 수 있다. 특히, 유기 발광표시장치에서는 사용되는 트랜지스터는 특성편차가 크게 발생하여 이러한 문제가 더욱 심각해진다.
또한, 인버터는 입력트랜지스터를 통해서 전류가 흘러 출력단을 충전하며, 로드 트랜지스터를 통해 전류가 흘러 출력단을 방전하는데, 상기 출력단을 충전할 경우 상기 로드 트랜지스터의 소스-게이트 전압이 점점 줄어들어 방전 전류가 급격히 감소해 방전 효율이 떨어지는 문제가 있다.
본 발명의 목적은 종래 기술의 문제점을 해결하기 위하여 창출된 것으로, 본 발명의 목적은 시프트 레지스터가 다수의 PMOS 트랜지스터 및 캐패시터를 포함하여 구성되고, 2상(2-phase) 클럭신호에 의해 구동됨으로써, 스태틱 전류(static current)가 흐를 수 있는 경로를 없앰으로써 소비전력을 줄이고, 부트스트랩(bootstrap)을 이용하여 출력전압을 양의 전원전압에서 음의 전원전압 범위까지 스위칭하도록 하는 데이터 구동회로 및 이를 이용한 유기발광표시장치를 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명의 제 1 측면은, 데이터신호를 입력받아 상기 데이터신호를 출력하는 복수의 제 1 스테이지를 포함하며, 상기 각 제 1 스테이지는 직렬로 연결되어 인접한 제 1 스테이지로부터 출력된 상기 데이터신호를 전달받는 시프트레지스터부 및 상기 복수의 제 1 스테이지 중 소정의 제 1 스테이지에 연결되어 상기 소정의 제 1 스테이지로부터 출력된 상기 데이터신호를 전달받는 복수의 제 2 스테이지를 포함하는 래치부를 포함하는 데이터구동회로를 제공하는 것이다.
본 발명의 제 2 측면은 데이터신호와 주사신호를 전달받아 발광하는 화소를 포함하는 화소부, 상기 화소에 데이터신호를 전달하는 주사구동회로, 및 상기 화소에 주사신호를 전달하는 데이터구동회로를 포함하되, 상기 데이터구동회로는 제 1 측면에 의한 데이터 구동회로인 유기발광표시장치를 제공하는 것이다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예를 보다 상세히 설명하도록 한다.
도 3은 본 발명의 실시예에 의한 유기발광표시장치의 구성을 나타내는 블록도이다. 단, 이는 본 발명의 일 실시예에 불과한 것으로 본 발명에 의한 유기발광 표시장치가 이에 한정되는 것은 아니다. 도 3을 참조하면, 유기발광 표시장치는 주사선들(S1 내지 Sn) 및 데이터선들(D1 내지 Dm)과 접속된 복수의 화소들(110)을 포함하는 화소부(100)와, 데이터선들(D1 내지 Dm)을 구동하기 위한 데이터 구동회로(200)와, 주사선들(S1 내지 Sn)을 구동하기 위한 주사 구동회로(300)와, 주사 구동회로(300) 및 데이터 구동회로(200)를 제어하기 위한 타이밍 제어부(400)를 구비한다.
화소부(100)는 외부로부터 제 1전원(ELVDD) 및 제 2전원(ELVSS)을 공급받아 각각의 화소들(110)로 공급한다. 제 1전원(ELVDD) 및 제 2전원(ELVSS)을 공급받은 화소들(110) 각각은 데이터신호에 대응하여 제 1전원(ELVDD)으로부터 발광소자(미도시)를 경유하여 제 2전원(ELVSS)으로 흐르는 전류를 제어함으로써 데이터신호에 대응되는 빛을 생성한다.
데이터 구동회로(200)는 타이밍 제어부(400)로부터 데이터 구동제어신호(DCS)를 공급받는다. 데이터 구동제어신호(DCS)를 공급받은 데이터 구동회로(200)는 데이터신호를 생성하고, 생성된 데이터신호를 주사신호와 동기되도록 데이터선들(D1 내지 Dm)로 공급한다. 데이터 구동회로(200)는 복수의 스위칭 소자를 통해 구성되는데 모든 스위칭 소자는 전부 P 모스 트랜지스터로 구현되거나 N 모스 트랜지스터로 구현된다.
주사 구동회로(300)는 타이밍 제어부(400)로부터 주사 구동제어신호(SCS)를 공급받는다. 주사 구동제어신호(SCS)를 공급받은 주사 구동회로(300)는 주사신호를 생성하고, 생성된 주사신호를 주사선들(S1 내지 Sn)로 순차적으로 공급한다.
즉, 상기 주사 구동회로(300)는 상기 복수의 화소들을 구동하기 위해 순차적으로 상기 주사신호를 생성하여 이를 화소부(100)에 제공하는 역할을 수행한다.
타이밍 제어부(400)는 외부로부터 공급되는 동기신호들에 대응하여 데이터 구동제어신호(DCS) 및 주사 구동제어신호(SCS)를 생성한다. 타이밍 제어부(400)에서 생성된 데이터 구동제어신호(DCS)는 데이터 구동회로(200)로 공급되고, 주사 구동제어신호(SCS)는 주사 구동회로(300)로 공급된다. 그리고, 타이밍 제어부(400)는 외부로부터 공급되는 데이터(Data)를 데이터 구동회로(200)로 공급한다.
도 4는 도 3에 도시된 유기발광표시장치에서 채용된 데이터구동회로의 제 1 실시예를 나타내는 블록도이다. 도 4를 참조하여 설명하면, 데이터구동회로(200)는 시프트레지스터와 래치부를 포함한다.
시프트레지스터는 복수의 제 1 스테이지(2001 내지 2002n)를 포함하고, 각각의 제 1 스테이지는 제 1 클럭(CLK1), 제 2 클럭(CLK2)에 의해 동작하며 각 제 1 스테이지(2001)는 첫번째 반송파(s[1])을 출력하며 첫번째 반송파(s[1])을 두번째 제 1 스테이지(2002)에 전달한다. 첫번째 반송파(s[1])에는 데이터신호(video data)가 실려서 출력된다. 그리고, 두번째 제 1 스테이지(2002)는 첫번째 반송파를 전달받아 세번째 제 1 스테이지와 첫번째 제 2 스테이지(2201)에 두번째 반송파를 전달하며 세번제 1 스테이지는 두번째 제 2 스테이지에 세번째 반송파를 전달한다. 즉, 우수번째 제 1 스테이지(2001,2003,,2002n-3, 2002n-1)는 인접한 제 1 스테이지(기수번째 제 1 스테이지(2002,2004,...2002n-2,2002n))와 제 2 스테이지에 반송파를 전달한다.
래치부는 복수의 제 2 스테이지(2201 내지 220n)를 포함하고, 각각의 제 2 스테이지는 제 1 인에이블신호(EN1), 제 2 인에이블신호(EN2)에 의해 동작한다. 그리고, 복수의 제 2 스테이지(2201 내지 220n)는 우수번째 제 1 스테이지(2001,2003,,2002n-3, 2002n-1)의 출력선에 연결되어 우수번째 제 1 스테이지(2001,2003,,2002n-3, 2002n-1)로부터 반송파(s[2],s[4],...s[2n-2],s[2n])에 실려오는 데이터신호(a1 내지 an)를 전달받게 된다. 따라서, 복수의 제 2 스테이지(2201 내지 220n)의 수는 복수의 제 1 스테이지(2001 내지 2002n)의 수의 절반이 된다. 그리고, 각각의 제 2 스테이지는 제 1 인에이블신호(EN1)와 제 2 인에이블신호(EN2)에 의해 전달받은 데이터신호(video data)를 동시에 출력한다. 따라서, 복수의 제 1 스테이지(2001 내지 2002n)로 직렬로 입력되는 데이터신호(video data)를 복수의 제 2 스테이지(2201 내지 220n)에서 병렬로 출력한다.
도 5는 도 3에 도시된 데이터 구동회로의 동작을 나타내는 파형도이다. 도 5를 참조하여 설명하면, 데이터구동회로(200)는 제 1 클럭(CLK1)은 하이 구간이 더 길고 로우기간이 더 짧게 구현되며 주기적으로 발생하는 펄스이고, 제 2 클럭(CLK2)은 제 1 클럭(CLK1)보다 일정기간 지연된 펄스이다. 즉, 제 1 클럭(CLK1)과 제 2 클럭(CLK2)는 동일 주기를 갖고 위상차이가 있는 펄스 이다. 그리고, 첫번째 제 1 스테이지(2001)에서 출력되는 반송파(s[1])는 제 1 클럭(CLK1)과 동일한 주기를 가지고 발생하며 제 1 클럭이 로우인 시점에서 첫번째 입력되는 데이터(a1)를 출력한다. 그리고, 순차적으로 입력되는 데이터를 입력받아 순차적으로 첫번째 데이터에서 n번째 데이터를 계속하여 출력한다. 그리고, 두번째 반송파(s[2])는 첫번째 제 1 스테이지로부터 첫번째 반송파를 입력받은 후에 출력되므로 첫번째 반송파(s[1])보다 일정시간 지연된 후에 첫번째 데이터(a1)를 출력하며 순차적으로 첫번째 데이터(a1)에서 n번째 데이터(an)까지 출력한다. 이러한 방식으로, 첫번째 반송파(s[1])에서 n 번째 반송파(s[n])가 출력된다. 그리고, 첫번째 반송파(s[1])에서 n 번째 반송파(s[n])를 통해 첫번째 데이터(a1)부터 n 번째 데이터(an)가 출력되는 시점에 제 1 및 제 2 인에이블신호(EN1,EN2)를 입력하여 복수의 제 2 스테이지(2201 내지 220n)에서 동시에 첫번째 데이터(a1)에서 n 번째 데이터(an)까지 동시에 출력되도록 한다.
도 6은 도 3에 도시된 유기발광표시장치에서 채용된 데이터구동회로의 제 2 실시예를 나타내는 블록도이다. 도 6을 참조하여 설명하면, 데이터구동회로(200)는 시프트레지스터와 래치부를 포함한다.
시프트레지스터는 복수의 제 1 스테이지(2001 내지 2002n)를 포함하고, 각각의 제 1 스테이지는 제 1 클럭(CLK1), 제 2 클럭(CLK2)에 의해 동작하며 각 제 1 스테이지(2001)는 첫번째 반송파(s[1])을 출력하며 첫번째 반송파(s[1])을 두번째 제 1 스테이지(2002)와 첫번째 제 2 스테이지(2201)에 전달한다. 첫번째 반송파(s[1])에는 데이터신호(video data)가 실려서 출력된다. 그리고, 두번째 제 1 스테이지(2002)는 첫번째 반송파를 전달받아 세번째 제 1 스테이지에 두번째 반송파를 전달하며 세번제 1 스테이지는 네번째 제 1 스테이지와 두번째 제 2 스테이지에 세번째 반송파를 전달한다. 즉, 기수번째 제 1 스테이지(2001,2003,,2002n-3, 2002n-1)는 인접한 제 1 스테이지(우수번째 제 1 스테이지(2002,2004,...2002n-2,2002n))와 제 2 스테이지에 반송파를 전달한다.
래치부는 복수의 제 2 스테이지(2201 내지 220n)를 포함하고, 각각의 제 2 스테이지는 제 1 인에이블신호(EN1), 제 2 인에이블신호(EN2)에 의해 동작한다. 그리고, 복수의 제 2 스테이지(2201 내지 220n)는 기수번째 제 1 스테이지(2001,2003,,2002n-3, 2002n-1)의 출력선에 연결되어 기수번째 제 1 스테이지(2001,2003,,2002n-3, 2002n-1)로부터 반송파(s[1],s[2],s[2n-1],s[2n])에 실려오는 데이터신호를 전달받게 된다. 따라서, 복수의 제 2 스테이지(2201 내지 220n)의 수는 복수의 제 1 스테이지(2001 내지 2002n)의 수의 절반이 된다. 그리고, 각각의 제 2 스테이지는 제 1 인에이블신호(EN1)와 제 2 인에이블신호(EN2)에 의해 전달받은 데이터신호(video data)를 동시에 출력한다. 따라서, 복수의 제 1 스테이지(2001 내지 2002n)로 직렬로 입력되는 데이터신호(video data)를 복수의 제 2 스테이지(2201 내지 220n)에서 병렬로 출력한다.
도 7은 도 6에 도시된 데이터 구동회로의 동작을 나타내는 파형도이다. 도 7을 참조하여 설명하면, 데이터구동회로는 제 1 클럭(CLK1)은 하이 구간이 더 길고 로우기간이 더 짧게 구현되며 주기적으로 발생하는 펄스이고, 제 2 클럭(CLK2)은 제 1 클럭(CLK1)보다 일정기간 지연된 펄스이다. 그리고, 첫번째 제 1 스테이지(2001)에서 출력되는 반송파(s[1])는 제 1 클럭(CLK1)과 동일한 주기를 가지고 발생하며 제 1 클럭이 로우인 시점에서 첫번째 입력되는 데이터(a1)를 출력한다. 그리고, 순차적으로 입력되는 데이터를 입력받아 순차적으로 첫번째 데이터에서 n번째 데이터를 계속하여 출력한다.
그리고, 두번째 반송파(s[2])는 첫번째 제 1 스테이지로부터 첫번째 반송파를 입력받은 후에 출력되므로 첫번째 반송파(s[1])보다 일정시간 지연된 후에 첫번째 데이터(a1)를 출력하며 순차적으로 첫번째 데이터(a1)에서 n번째 데이터(an)까지 출력한다.
이러한 방식으로, 첫번째 반송파(s[1])에서 n 번째 반송파(s[n])가 출력된다. 그리고, 첫번째 반송파(s[1])에서 n 번째 반송파(s[n])를 통해 첫번째 데이터(a1)부터 n 번째 데이터(an)가 출력되는 시점에 제 1 및 제 2 인에이블신호 (EN1,EN2)를 입력하여 복수의 제 2 스테이지(2201 내지 220n)에서 동시에 첫번째 데이터(a1)에서 n 번째 데이터(an)까지 동시에 출력되도록 한다.
도 8은 도 4 및 도 6에 도시된 데이터구동회로에서 채용한 제 1 스테이지의 제 1 실시예를 나타내는 회로도이고, 도 9는 도 4 및 도 6에 도시된 데이터 구동회로에서 채용한 제 2 스테이지의 제 1 실시예를 나타내는 회로도이다. 도 8 및 도 9를 참조하여 설명하면, 제 1 및 제 2 스테이지는 동일한 구성을 하며 차이점은 제 1 스테이지는 제 1 및 제 2 클럭신호(CLK,/CLK)를 전달받고 제 2 스테이지는 제 1 인에이블신호(EN)와 제 2 인에이블 신호(/EN)를 전달받는다. 또한, 제 1 및 제 2 스테이지는 5 개의 P 모스 트랜지스터와 1 개의 캐패시터로 구현된다.
제 1 및 제 2 스테이지가 동일한 연결을 하므로, 제 1 스테이지의 연결관계를 통해 제 1 및 제 2 스테이지를 설명한다.
제 1 트랜지스터(M1)는 소스가 입력단자(IN)에 연결되고 드레인은 제 1 노드(N1)에 연결되며 게이트는 제 2 클럭(/CLK)에 연결된다. 제 2 트랜지스터(M2)는 소스는 제 1 클럭(CLK)에 연결되고 드레인은 제 2 노드(N2)에 연결되고 게이트는 제 1 노드(N1)에 연결된다. 제 3 트랜지스터(M3)는 소스는 제 3 노드(N3)에 연결되고 드레인은 제 2 전원(Vss)에 연결되며 게이트는 제 2 클럭(/CLK)에 연결된다. 그리고, 제 4 트랜지스터(M4)는 소스는 제 2 클럭(/CLK)에 연결되고 드레인은 제 3 노드(M3)에 연결되며 게이트는 제 1 노드(N1)에 연결된다. 또한, 제 5 트랜지스터(M5)는 소스는 제 1 전원(VDD)에 연결되고 드레인은 출력단자(OUT)에 연결되며 게이트는 제 3 노드(N3)에 연결된다. 마지막으로 캐패시터(C1)는 제 1 전극은 제 1 노드(N1)에 연결되고 제 2 전극은 제 2 노드(N2)에 연결된다. 제 2 노드(N2)는 출력단자와 연결된다.
따라서, 입력단자(IN)를 통해 입력되는 데이터신호를 캐패시터(C1)에서 저장한 후 일정시간이 경과된 후에 출력단자(OUT)를 통해 출력한다.
그리고, 제 2 트랜지스터(M2)의 소스에 제 1 클럭(CLK)가 연결되어 출력단자(OUT)로 제 1 전원(VDD)의 전압이 출력될 때 제 2 트랜지스터(M2)의 소스에 하이 상태의 전압이 연결되어 제 2 트랜지스터(M2)의 게이트 전압에 관계없이 출력단(OUT)에서 제 2 트랜지스터(M2)로 전류가 흐르는 것을 방지하여 스태틱 전류를 방지할 수 있다. 또한, 제 1 트랜지스터(M1)에 의해 입력신호가 차단되어도 캐패시터(C1)에 의해 입력되는 신호가 유지되어 부트 스트랩에 의해 제 2 트랜지스터(M2)의 입력단에 대응되는 전류가 흘러 출력단자(OUT)를 통해 출력되는 전압이 로우상태를 유지할 수 있게 된다.
그리고, 제 2 트랜지스터(M2)의 소스에 제 1 클럭(CLK)가 연결되어 출력단자(OUT)로 제 1 전원(VDD)의 전압이 출력될 때 제 2 트랜지스터(M2)의 소스에 하이 상태의 전압이 연결되어 제 2 트랜지스터(M2)의 게이트 전압에 관계없이 출력단(OUT)에서 제 2 트랜지스터(M2)로 전류가 흐르는 것을 방지하여 스태틱 전류를 방지할 수 있다. 또한, 제 1 트랜지스터(M1)에 의해 입력신호가 차단되어도 캐패시터(C1)에 의해 입력되는 신호가 유지되어 부트 스트랩에 의해 제 2 트랜지스터(M2)의 입력단에 대응되는 전류가 흘러 출력단자(OUT)를 통해 출력되는 전압이 로우상태를 유지할 수 있게 된다.
도 10은 도 4 및 도 6에 도시된 데이터구동회로에서 채용한 제 1 스테이지의 제 2 실시예를 나타내는 회로도이고, 도 11은 제 2 스테이지의 제 2 실시예를 나타내는 회로도이다. 도 10 및 도 11를 참조하여 설명하면, 제 1 및 제 2 스테이지는 N 모스 트랜지스터와 캐패시터로 구현되며 제 1 스테이지는 제 1 클럭과 제 2 클럭을 입력받아 동작하고, 제 2 스테이지는 제 1 인에이블신호와 제 2 인에이블신호를 전달받아 동작한다.
도 12는 도 4에 도시된 데이터구동회로에서 도 10 및 도 11에 도시된 제 1 및 제 2 스테이지가 채용된 데이터구동회로의 동작을 나타내는 파형도이고, 도 13은 도 6에 도시된 데이터구동회로에서 도 10 및 도 11에 도시된 제 1 및 제 2 스테이지가 채용된 데이터구동회로의 동작을 나타내는 파형도이다. 도 12 및 도 13를 참조하여 설명하면, N 모스 트랜지스터로 구현된 제 1 및 제 2 스테이지에 입출력되는 신호의 파형을 나타내는 것으로, 도 6 및 도 8에 도시되어 있는 신호가 반전돠어 제 1 및 제 2 스테이지에 입력되어 동작을 하며 도 8의 설명과 같은 역할을 수행한다.
이와 같은 본 발명에 의하면, 스태틱 전류(static current)가 흐를 수 있는 경로를 없앰으로써 소비전력을 줄이고, 데이터 구동회로를 통해 하이 레벨 출력을 낼 때 출력단을 충전하지 않게 되어 누설 전류(leakage current)를 최소화하며, 로우 레벨 출력을 낼 때 부트스트랩 동작을 하므로 출력단을 방전하는 전류의 감소 정도를 최소화하여 동작 속도가 빨라지는 장점이 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의하여 정하여져야만 한다.
Claims (15)
- 데이터신호를 입력받아 상기 데이터신호를 출력하는 복수의 제 1 스테이지를 포함하며, 상기 각 제 1 스테이지는 직렬로 연결되어 인접한 제 1 스테이지로부터 출력된 상기 데이터신호를 전달받는 시프트레지스터부; 및상기 복수의 제 1 스테이지 중 소정의 제 1 스테이지에 연결되어 상기 소정의 제 1 스테이지로부터 출력된 상기 데이터신호를 전달받는 복수의 제 2 스테이지를 포함하는 래치부를 포함하는 데이터구동회로.
- 제 1 항에 있어서,상기 제 2 스테이지는 상기 복수의 제 1 스테이지 중 기수번째 제 1 스테이지의 출력선에 연결되도록 하는 데이터구동회로.
- 제 1 항에 있어서,상기 제 2 스테이지는 상기 복수의 제 1 스테이지 중 우수번째 제 1 스테이지의 출력선에 연결되도록 하는 데이터구동회로.
- 제 1 항에 있어서,상기 제 1 스테이지는 제 1 클럭과 제 2 클럭에 의해 동작하며 상기 제 1 클럭과 상기 제 2 클럭이 동일한 상태일 때 데이터신호를 저장하고 서로 다른 상태일 때 저장한 상기 데이터신호를 출력하는 데이터구동회로.
- 제 1 항에 있어서,상기 제 2 스테이지는 동일한 주기로 입력되는 제 1 인에이블신호와 제 2 인에이블신호에 의해 동작되며 상기 제 1 인에이블신호와 상기 제 2 인에이블신호가 동일한 상태일 때 데이터신호를 저장하고 서로 다른 상태일 때 저장한 상기 데이터신호를 출력하는 데이터구동회로.
- 제 4 항에 있어서, 상기 제 1 스테이지는상기 제 1 클럭에 대응하여 상기 데이터신호를 제 1 노드로 전달하는 제 1 트랜지스터;상기 제 1 노드의 전압에 대응하여 상기 제 2 클럭을 제 2 노드로 전달하는 제 2 트랜지스터;상기 제 1 클럭에 대응하여 제 1 전원을 제 3 노드로 전달하는 제 3 트랜지스터;상기 제 1 노드의 전압에 대응하여 상기 제 1 클럭을 상기 제 3 노드로 전달하는 제 4 트랜지스터;상기 제 3 노드의 전압에 대응하여 제 2 전원을 출력단에 전달하는 제 5 트랜지스터; 및상기 출력단과 상기 제 1 노드의 전압을 유지하는 제 1 캐패시터를 포함하는 데이터구동회로.
- 제 5 항에 있어서, 상기 제 2 스테이지는,상기 제 1 인에이블신호에 대응하여 상기 데이터신호를 제 1 노드로 전달하는 제 6 트랜지스터;상기 제 4 노드의 전압에 대응하여 상기 제 2 인에이블신호를 제 5 노드로 전달하는 제 7 트랜지스터;상기 제 1 인에이블신호에 대응하여 제 1 전원을 제 6 노드로 전달하는 제 8 트랜지스터;상기 제 4 노드의 전압에 대응하여 상기 제 1 인에이블신호을 상기 제 6 노드로 전달하는 제 9 트랜지스터;상기 제 6 노드의 전압에 대응하여 제 2 전원을 출력단에 전달하는 제 10 트랜지스터; 및상기 출력단과 상기 제 4 노드의 전압을 유지하는 제 2 캐패시터를 포함하는 데이터구동회로.
- 제 4 항에 있어서,상기 제 1 클럭과 상기 제 2 클럭은 데이터를 쓰는 구간과 데이터를 전달하는 구간으로 구분되며 상기 데이터를 쓰는 구간이 데이터를 전달하는 구간보다 짧게 구현되는 데이터구동회로.
- 제 8 항에 있어서,상기 제 2 클럭은 상기 제 1 클럭이 일정시간 지연된 데이터구동회로.
- 제 5 항에 있어서,상기 제 1 인에이블신호와 상기 제 2 인에이블신호에 의해 상기 제 2 스테이지는 데이터신호를 병렬로 출력하는 데이터구동회로.
- 제 10 항에 있어서,상기 제 1 인에이블신호와 상기 제 2 인에이블신호는 인가되는 시점에서 상기 제 1 클럭과 상기 제 2 클럭의 파형을 갖는 데이터구동회로.
- 제 6 항에 있어서,상기 제 1 스테이지는 모두 P 모스 트랜지스터 또는 N 모스 트랜지스터로 구현되는 데이터구동회로.
- 제 7 항에 있어서,상기 제 2 스테이지는 모두 P 모스 트랜지스터 또는 N 모스 트랜지스터로 구현되는 데이터구동회로.
- 제 1 항에 있어서,상기 래치부와 연결되어 상기 래치부에서 출력되는 상기 데이터신호를 아날로그 신호로 전환하여 출력하는 D/A 컨버터를 포함하는 데이터구동회로.
- 데이터신호와 주사신호를 전달받아 발광하는 화소를 포함하는 화소부;상기 화소에 데이터신호를 전달하는 주사구동회로; 및상기 화소에 주사신호를 전달하는 데이터구동회로를 포함하되,상기 데이터구동회로는 제 1 항 내지 제 14 항 중 어느 한 항에 의한 데이터 구동회로인 유기발광표시장치.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050106171A KR100762690B1 (ko) | 2005-11-07 | 2005-11-07 | 데이터구동회로와 이를 이용한 유기발광표시장치 |
JP2006158771A JP5150812B2 (ja) | 2005-11-07 | 2006-06-07 | データ駆動回路とこれを利用した有機発光表示装置 |
US11/593,006 US7982704B2 (en) | 2005-11-07 | 2006-11-06 | Data driving circuit and electroluminescent display using the same |
CNB2006100644199A CN100565640C (zh) | 2005-11-07 | 2006-11-07 | 数据驱动电路及应用它的电致发光显示器 |
EP06255725.1A EP1783739B1 (en) | 2005-11-07 | 2006-11-07 | Data driving circuit and electroluminescent display using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050106171A KR100762690B1 (ko) | 2005-11-07 | 2005-11-07 | 데이터구동회로와 이를 이용한 유기발광표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20070049005A KR20070049005A (ko) | 2007-05-10 |
KR100762690B1 true KR100762690B1 (ko) | 2007-10-01 |
Family
ID=37602957
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050106171A KR100762690B1 (ko) | 2005-11-07 | 2005-11-07 | 데이터구동회로와 이를 이용한 유기발광표시장치 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7982704B2 (ko) |
EP (1) | EP1783739B1 (ko) |
JP (1) | JP5150812B2 (ko) |
KR (1) | KR100762690B1 (ko) |
CN (1) | CN100565640C (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8854353B2 (en) | 2010-10-28 | 2014-10-07 | Samsung Display Co., Ltd. | Scan driver and display device comprising the same |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100762690B1 (ko) | 2005-11-07 | 2007-10-01 | 삼성에스디아이 주식회사 | 데이터구동회로와 이를 이용한 유기발광표시장치 |
KR101352114B1 (ko) * | 2007-07-04 | 2014-01-14 | 엘지디스플레이 주식회사 | 평판 표시 장치 |
JP2009211732A (ja) * | 2008-02-29 | 2009-09-17 | Eastman Kodak Co | シフトレジスタ回路および表示装置 |
KR100941843B1 (ko) * | 2008-04-14 | 2010-02-11 | 삼성모바일디스플레이주식회사 | 인버터 및 이를 구비한 표시장치 |
TWI406234B (zh) * | 2008-05-07 | 2013-08-21 | Au Optronics Corp | 基於具資料寫入同步控制機制之雙源極驅動電路的液晶顯示裝置及相關驅動方法 |
KR101881853B1 (ko) * | 2012-02-29 | 2018-07-26 | 삼성디스플레이 주식회사 | 에미션 구동 유닛, 에미션 구동부 및 이를 포함하는 유기 발광 표시 장치 |
CN102682692B (zh) * | 2012-05-21 | 2014-11-05 | 京东方科技集团股份有限公司 | 移位寄存器、驱动装置及显示器 |
US9171514B2 (en) * | 2012-09-03 | 2015-10-27 | Samsung Electronics Co., Ltd. | Source driver, method thereof, and apparatuses having the same |
CN103151010B (zh) * | 2013-02-27 | 2014-12-10 | 京东方科技集团股份有限公司 | 一种移位寄存器和显示装置 |
CN103198866B (zh) * | 2013-03-06 | 2015-08-05 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路、阵列基板以及显示装置 |
CN104751769A (zh) * | 2013-12-25 | 2015-07-01 | 昆山工研院新型平板显示技术中心有限公司 | 扫描驱动器及使用该扫描驱动器的有机发光显示器 |
TWI520117B (zh) * | 2014-02-07 | 2016-02-01 | 友達光電股份有限公司 | 位移控制單元 |
CN104157252B (zh) * | 2014-07-29 | 2017-01-18 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路及显示装置 |
CN104167175B (zh) * | 2014-08-06 | 2016-08-31 | 上海和辉光电有限公司 | 有机发光显示器 |
CN104751816B (zh) * | 2015-03-31 | 2017-08-15 | 深圳市华星光电技术有限公司 | 移位寄存器电路 |
CN105185411B (zh) * | 2015-06-30 | 2019-03-26 | 上海天马有机发光显示技术有限公司 | 一种移位寄存器及其驱动方法 |
JP6539567B2 (ja) * | 2015-10-30 | 2019-07-03 | 株式会社ジャパンディスプレイ | 表示装置 |
CN105957556A (zh) * | 2016-05-11 | 2016-09-21 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及其驱动方法、显示装置 |
CN107103870A (zh) * | 2017-06-27 | 2017-08-29 | 上海天马有机发光显示技术有限公司 | 移位寄存单元、其驱动方法及显示面板 |
CN114299844A (zh) * | 2022-01-04 | 2022-04-08 | 北京集创北方科技股份有限公司 | 显示驱动系统及显示面板 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010018731A (ko) * | 1999-08-21 | 2001-03-15 | 구본준, 론 위라하디락사 | 액정표시장치의 데이타구동회로 |
KR20040054427A (ko) * | 2002-12-18 | 2004-06-25 | 엘지.필립스 엘시디 주식회사 | 유기전계발광소자의 저전력 구동방법 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100430099B1 (ko) * | 1999-03-02 | 2004-05-03 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 회로 |
JP3713401B2 (ja) * | 1999-03-18 | 2005-11-09 | 株式会社東芝 | チャージポンプ回路 |
JP2001083923A (ja) * | 1999-07-12 | 2001-03-30 | Semiconductor Energy Lab Co Ltd | デジタルドライバおよび表示装置 |
TW523730B (en) * | 1999-07-12 | 2003-03-11 | Semiconductor Energy Lab | Digital driver and display device |
JP2004153444A (ja) * | 2002-10-29 | 2004-05-27 | Renesas Technology Corp | チョッパ型コンパレータ |
JP2005235311A (ja) * | 2004-02-19 | 2005-09-02 | Olympus Corp | 信号伝送回路 |
KR101030528B1 (ko) * | 2004-05-27 | 2011-04-26 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이를 사용한 액정표시장치 |
KR100729099B1 (ko) * | 2005-09-20 | 2007-06-14 | 삼성에스디아이 주식회사 | 주사 구동회로와 이를 이용한 유기 전계발광 장치 |
KR100658284B1 (ko) * | 2005-09-30 | 2006-12-14 | 삼성에스디아이 주식회사 | 주사 구동회로와 이를 이용한 유기 전계발광 장치 |
KR100762690B1 (ko) | 2005-11-07 | 2007-10-01 | 삼성에스디아이 주식회사 | 데이터구동회로와 이를 이용한 유기발광표시장치 |
KR100719670B1 (ko) * | 2006-04-06 | 2007-05-18 | 삼성에스디아이 주식회사 | 데이터 구동부 및 이를 이용한 유기 전계발광 표시장치 |
KR100748321B1 (ko) * | 2006-04-06 | 2007-08-09 | 삼성에스디아이 주식회사 | 주사 구동회로와 이를 이용한 유기 전계발광 표시장치 |
-
2005
- 2005-11-07 KR KR1020050106171A patent/KR100762690B1/ko not_active IP Right Cessation
-
2006
- 2006-06-07 JP JP2006158771A patent/JP5150812B2/ja not_active Expired - Fee Related
- 2006-11-06 US US11/593,006 patent/US7982704B2/en not_active Expired - Fee Related
- 2006-11-07 CN CNB2006100644199A patent/CN100565640C/zh not_active Expired - Fee Related
- 2006-11-07 EP EP06255725.1A patent/EP1783739B1/en not_active Not-in-force
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20010018731A (ko) * | 1999-08-21 | 2001-03-15 | 구본준, 론 위라하디락사 | 액정표시장치의 데이타구동회로 |
KR20040054427A (ko) * | 2002-12-18 | 2004-06-25 | 엘지.필립스 엘시디 주식회사 | 유기전계발광소자의 저전력 구동방법 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8854353B2 (en) | 2010-10-28 | 2014-10-07 | Samsung Display Co., Ltd. | Scan driver and display device comprising the same |
Also Published As
Publication number | Publication date |
---|---|
EP1783739B1 (en) | 2013-09-11 |
EP1783739A2 (en) | 2007-05-09 |
US7982704B2 (en) | 2011-07-19 |
JP2007133358A (ja) | 2007-05-31 |
CN100565640C (zh) | 2009-12-02 |
US20070103389A1 (en) | 2007-05-10 |
CN101013556A (zh) | 2007-08-08 |
KR20070049005A (ko) | 2007-05-10 |
JP5150812B2 (ja) | 2013-02-27 |
EP1783739A3 (en) | 2008-12-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100762690B1 (ko) | 데이터구동회로와 이를 이용한 유기발광표시장치 | |
KR100776511B1 (ko) | 주사구동회로 및 이를 이용한 유기발광표시장치 | |
KR100729099B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
CN110176217B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置 | |
US7639217B2 (en) | Scan driving circuit and organic light emitting display device using the same | |
KR100658269B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
KR100805538B1 (ko) | 쉬프트 레지스터 및 이를 이용한 유기전계발광 표시장치 | |
KR100838649B1 (ko) | 시프트 레지스터 회로 및 그것을 구비한 화상표시장치 | |
KR100759686B1 (ko) | 쉬프트 레지스터 회로 | |
US20060197554A1 (en) | Level shift circuit and shift register and display device | |
KR20080031114A (ko) | 시프트 레지스터 회로 및 그것을 구비하는 화상표시장치 | |
KR100786467B1 (ko) | 주사구동회로 및 이를 이용한 유기발광표시장치 | |
KR100776510B1 (ko) | 주사구동회로 및 이를 이용한 유기발광표시장치 | |
US11972736B2 (en) | Scan driver | |
KR100658270B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
KR100662983B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
CN117396951A (zh) | 驱动扫描电路的方法、扫描电路和显示设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120906 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20130830 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140901 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |