CN114299844A - 显示驱动系统及显示面板 - Google Patents
显示驱动系统及显示面板 Download PDFInfo
- Publication number
- CN114299844A CN114299844A CN202210001692.6A CN202210001692A CN114299844A CN 114299844 A CN114299844 A CN 114299844A CN 202210001692 A CN202210001692 A CN 202210001692A CN 114299844 A CN114299844 A CN 114299844A
- Authority
- CN
- China
- Prior art keywords
- driving circuit
- data
- port
- display
- display data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3406—Control of illumination source
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本公开涉及一种显示驱动系统及显示面板,显示驱动系统包括多个级联的驱动电路;每一所述驱动电路对接收的显示数据解码,并存储所述显示数据中的第一组图像数据,根据存储的图像数据驱动与该驱动电路对应的像素单元,所述驱动电路通过调整显示数据,将重建后的显示数据转发至下一级驱动电路;所述驱动电路根据所述控制数据的解码结果,确定所述驱动电路的工作模式。本公开提供的显示驱动系统及显示面板通过在每一驱动电路转发图像数据之前使显示数据重新生成,以此减少数据信号的衰减,实现远距离传输。同时本公开提供的显示装置通过在显示数据中第一组图像数据前增加控制数据,从而降低了第一组图像数据受噪声干扰以及毛刺干扰的概率。
Description
技术领域
本公开涉及显示装置领域,尤其涉及一种显示驱动系统及显示面板。
背景技术
目前,在显示装置内部的驱动集成电路通常包括多个级联的LED驱动电路,显示装置通过显示数据驱动该多个级联的LED驱动电路,以实现根据显示数据驱动控制显示装置中的各个LED像素单元显示状态的目的。
然而,显示数据通常包括多组图像数据,在传输的过程中,若位于第一组的图像数据出现毛刺现象,易导致显示数据被误读,使对应的LED驱动电路无法生成正确的驱动信号驱动LED像素单元。此外,由于驱动集成电路的工艺加工不一致性和应用环境变化等因素,会造成在显示数据在传输过程中脉冲宽度逐渐失真,以至于在驱动集成电路中,级联的LED驱动电路较多的情况下,会出现显示数据的脉冲无法表征其所携带的数据信息的问题,导致数据传输受级联的LED驱动电路个数的限制,无法实现无限级联。
因此,如何在保证驱动集成电路能够正常工作的前提下,又能降低图像数据受噪声以及毛刺干扰的概率,并保证显示数据的脉冲宽度不变,成为亟需解决的技术问题。
发明内容
有鉴于此,本公开提出了一种显示驱动系统及显示面板。
根据本公开的一方面,提供了一种显示驱动系统,所述显示驱动系统包括多个级联的驱动电路;每一所述驱动电路对接收的显示数据解码,并存储所述显示数据中的第一组图像数据,根据存储的图像数据驱动与该驱动电路对应的像素单元;所述驱动电路通过调整显示数据,将重建后的显示数据转发至下一级驱动电路;所述驱动电路根据所述显示数据中的控制数据的解码结果,确定所述驱动电路的工作模式。
进一步的,所述显示数据包括控制数据以及多组图像数据,所述重建后的显示数据包括控制信号以及输入的显示数据中、未被该驱动电路存储的其他各组图像数据。
进一步的,所述驱动电路根据所述控制数据的解码结果的第一位数据开始,预设数据的连续个数,确定所述驱动电路的工作模式。
进一步的,二进制数据1为所述预设数据,或在所述显示数据中1比特数据的传输周期内,所述驱动电路的输入端口接收的高电平的持续时长与低电平的持续时长的比值等于预设比值的情况下,所述驱动电路接收的数据为所述预设数据。
进一步的,从控制数据的解码结果的第一位数据开始,所述预设数据的连续个数在第一预设数值范围内的情况下,控制所述驱动电路执行第一工作模式;在所述预设数据的连续个数在第二预设数值范围内的情况下,控制所述驱动电路执行第二工作模式;在所述预设数据的连续个数在第三预设数值范围内的情况下,控制所述驱动电路执行第三工作模式;在所述预设数据的连续个数在第四预设数值范围内的情况下,控制所述驱动电路执行第四工作模式;在所述预设数据的连续个数在第五预设数值范围内的情况下,控制所述驱动电路执行第五工作模式;在所述预设数据的连续个数在第六预设数值范围内的情况下,控制所述驱动电路执行第六工作模式。
进一步的,所述第一工作模式为控制所述驱动电路,存储所述第一组图像数据的解码结果,并根据所述存储的解码结果驱动对应的LED像素单元;所述第二工作模式为复位所述驱动电路中的数据存储器;所述第三工作模式为控制所述驱动电路中的电流输出模块在预设时间内呈导通状态;所述第四工作模式为将所述驱动电路切换为待机状态;所述第五工作模式为将所述第四工作模式切换至所述第一工作模式;所述第六工作模式为控制所述驱动电路执行测试模式,其中,在所述测试模式下,所述驱动电路在预设输出部件输出信号。
进一步的,所述驱动电路包括:数据振荡器、数据解码器、数据存储器以及数据再生器;所述数据解码器根据所述数据振荡器输出的脉冲信号解码所述显示数据,输出解码后的显示数据,所述解码后的显示数据为二进制数据;所述数据再生器获得未被所述数据存储器存储的所述控制数据以及至少一组所述图像数据以重建显示数据,并通过所述驱动电路的端口向下一级驱动电路转发重建的显示数据。进一步的,所述驱动电路还包括:PWM产生器;所述PWM产生器根据所述第一组图像数据的解码结果,输出PWM信号,所述PWM信号用以驱动对应的LED像素单元。
进一步的,所述驱动电路还包括输入探测器;所述输入探测器根据所述驱动电路每一端口输入电平的高低生成端口控制信号,所述驱动电路根据所述端口控制信号确定显示数据的输入端口以及显示数据的输出端口。
进一步的,所述端口控制信号包括第一控制信号或第二控制信号;在所述端口控制信号包括第一控制信号的情况下,所述驱动电路由第一方向输入所述显示数据,并由第二方向输出重建后的显示数据;在所述端口控制信号包括第二控制信号的情况下,所述驱动电路由第二方向输入所述显示数据,并由第一方向输出重建后的显示数据。
进一步的,在所述驱动电路由第一方向输入所述显示数据,并由第二方向输出所述显示数据的情况下,所述驱动电路接收上一级驱动电路转发的显示数据,并向下一级驱动电路转发重建后的显示数据;在所述驱动电路由第二方向输入所述显示数据,并由第一方向输出重建后的显示数据的情况下,所述驱动电路接收下一级驱动电路转发的显示数据,并向上一级驱动电路转发重建后的显示数据。
进一步的,所述端口控制信号包括第三控制信号或第四控制信号;在所述端口控制信号包括第三控制信号的情况下,所述驱动电路接收上一级驱动电路转发的显示数据,并向下一级以及后第二级驱动电路转发重建后的显示数据,或接收下一级驱动电路转发的显示数据,并向上一级以及前第二级驱动电路转发重建后的显示数据;在所述端口控制信号包括第四控制信号的情况下,所述驱动电路接收前第二级驱动电路转发的显示数据,并向下一级以及后第二级驱动电路转发重建后的显示数据,或接收后第二级驱动电路转发的显示数据,并向上一级以及前第二级驱动电路转发重建后的显示数据;其中,所述前第二级驱动电路是与所述驱动电路间隔所述上一级驱动电路的驱动电路,所述后第二级驱动电路是与所述驱动电路间隔所述下一级驱动电路的驱动电路。
进一步的,每一所述驱动电路均包括第一端口、第二端口、第三端口以及第四端口;每一驱动电路的第二端口均与下一级驱动电路的第一端口电性连接,每一驱动电路的第四端口均与后第二级驱动电路的第三端口电性连接;在所述端口控制信号包括第一控制信号以及所述第三控制信号的情况下,所述驱动电路通过所述第一端口接收上一级驱动电路的第二端口转发的显示数据,通过所述第二端口将重建后的显示数据转发至下一级驱动电路的第一端口,并通过所述第四端口将重建后的显示数据转发至后第二级驱动电路的第三端口;在所述端口控制信号包括第一控制信号以及所述第四控制信号的情况下,所述驱动电路通过所述第三端口接收前第二级驱动电路的第四端口转发的显示数据,通过所述第二端口将重建后的显示数据转发至下一级驱动电路的第一端口,并通过所述第四端口将重建后的显示数据转发至后第二级驱动电路的第三端口;在所述端口控制信号包括第二控制信号以及所述第三控制信号的情况下,所述驱动电路通过所述第二端口接收下一级驱动电路的第一端口转发的显示数据,通过第一端口将重建后的显示数据转发至上一级驱动电路的第二端口,并通过所述第三端口将重建后的显示数据转发至前第二级驱动电路的第四端口;在所述端口控制信号包括第二控制信号以及所述第四控制信号的情况下,所述驱动电路通过所述第四端口接收后第二级驱动电路的第三端口转发的显示数据,通过所述第一端口将重建后的显示数据转发至上一级驱动电路的第二端口,并通过所述第三端口将重建后的显示数据转发至前第二级驱动电路的第四端口;其中,所述第一端口、第二端口、第三端口以及所述第四端口均为三态输入输出端口;在所述驱动电路不存在下一级或后第二级驱动电路的情况下,将输出的数据发送至数据发送电路中,所述数据发送电路用于向所述显示驱动系统发送显示数据。
进一步的,每组所述图像数据包括48比特的RGB数据,且每组所述图像数据中的48比特数据包括至少1比特数据以表示二进制数据“0”。
进一步的,所述显示驱动系统应用于显示系统中,用于驱动所述显示系统中至少一像素单元。
根据本公开的另一方面,还提供一种显示面板,所述显示面板包括前文任意一项所述的显示驱动系统。
本公开提供的显示驱动系统及显示面板通过在每个驱动电路转发显示数据之前,先将数据重新生成,以此减少数据信号的衰减,实现远距离传输。同时,本公开提供的显示装置通过在显示数据中第一组图像数据前增加控制数据,从而降低了第一组图像数据受噪声干扰以及毛刺干扰的概率,并且显示驱动系统中的驱动电路可以根据控制数据的解码结果确定该驱动电路当前的工作模式,实现切换驱动电路工作模式的目的,从而丰富了对驱动电路的控制,增强了显示效果。
根据下面参考附图对示例性实施例的详细说明,本公开的其它特征及方面将变得清楚。
附图说明
包含在说明书中并且构成说明书的一部分的附图与说明书一起示出了本公开的示例性实施例、特征和方面,并且用于解释本公开的原理。
图1为本公开提供的一种显示驱动系统的电路结构示意图。
图2为一种显示数据传输过程的示意图。
图3为本公开提供的一种显示数据的结构示意图。
图4为本公开实施例提供的一种工作模式与预设数据连续个数的对照表格。
图5为本公开实施例提供的一种驱动电路的结构示意图。
图6为本公开实施例提供的显示数据的编码图。
图7为本公开实施例提供的另一种驱动电路的结构示意图。
图8为本公开实施例提供的另一种显示系统的电路结构示意图。
图9为图8提供的显示驱动系统的电路中第二驱动电路发生故障时的显示数据传输过程的示意图。
具体实施方式
以下将参考附图详细说明本公开的各种示例性实施例、特征和方面。附图中相同的附图标记表示功能相同或相似的元件。尽管在附图中示出了实施例的各种方面,但是除非特别指出,不必按比例绘制附图。
在这里专用的词“示例性”意为“用作例子、实施例或说明性”。这里作为“示例性”所说明的任何实施例不必解释为优于或好于其它实施例。
另外,为了更好的说明本公开,在下文的具体实施方式中给出了众多的具体细节。本领域技术人员应当理解,没有某些具体细节,本公开同样可以实施。在一些实例中,对于本领域技术人员熟知的方法、手段、元件和电路未作详细描述,以便于凸显本公开的主旨。
参阅图1-图3所示,本公开提供一种显示驱动系统,该显示驱动系统包括多个级联的驱动电路12。
参阅图1-3所示,每一驱动电路12对输入的显示数据解码,并存储输入的显示数据中的第一组图像数据(如图3所示的DATA1所指的图像数据),根据存储的图像数据驱动与该驱动电路对应的LED像素单元。
进一步的,驱动电路12通过重建显示数据,将重建后的显示数据转发至下一级驱动电路。驱动电路12根据显示数据中的控制数据的解码结果,确定所述驱动电路的工作模式。
本公开提供的显示驱动系统通过在每个驱动电路转发显示数据之前,先将数据重新生成,以此减少数据信号的衰减,实现远距离传输。同时,本公开提供的显示装置通过在显示数据中第一组图像数据前增加控制数据,从而降低了第一组图像数据受噪声干扰以及毛刺干扰的概率,并且显示驱动系统中的驱动电路可以根据控制数据的解码结果确定该驱动电路当前的工作模式,实现切换驱动电路工作模式的目的,从而丰富了对驱动电路的控制,增强了显示效果。
参阅图1所示,在本公开的一些实施例中,多个级联的驱动电路与数据发送电路电性连接。数据发送电路11通过P1端口与多个级联的驱动电路12的首端以及末端电性连接,且除首级驱动电路外的每一级驱动电路的第一端口Di均与上一级驱动电路的第二端口Do电性连接。首级驱动电路通过第一端口Di用以接收数据发送电路P1端口发送的显示数据,除首级驱动电路每一级驱动电路均通过第一端口Di接收上一级驱动电路第二端口Do转发的显示数据。
进一步的,数据发送电路11通过P1端口将显示数据发送至首级驱动电路的第一端口Di,首级驱动电路对该显示数据解码,根据解码结果确定当前工作模式,并存储显示数据中的第一组图像数据,该图像数据用以驱动与该驱动电路对应的LED像素单元。首级驱动电路通过驱动电路内部的本地时钟重建显示数据,将重建后的显示数据转发至下一级驱动电路,其中,显示数据包括控制数据以及多组图像数据,重建后的显示数据包括控制信号以及未被存储的其他各组图像数据。其他驱动电路的工作原理与首级驱动电路的工作原理相同,故在此不做赘述。
进一步的,首级驱动电路通过第一端口Di与数据发送电路11的P1端口电性连接,同时,通过第二端口Do与其下一级驱动电路的第一端口Di电性连接的驱动电路。末级驱动电路为通过第一端口Di与其上一级驱动电路的第二端口Do电性连接,同时,其第二端口Do与数据发送电路11电性连接。
本公开提供的显示驱动系统通过在每个驱动电路转发显示数据之前,先将数据重新生成,以此减少数据信号的衰减,实现远距离传输。同时,利用本地时钟可快速重新生成数据,减少数据重新生成过程所需的时间,远距离传输所需的时间减少,可实现更远距离的传输。除此之外,本公开提供的显示装置通过在显示数据中第一组图像数据前增加控制数据,从而降低了第一组图像数据受噪声干扰以及毛刺干扰的概率,并且显示驱动系统中的驱动电路可以根据控制数据的解码结果确定该驱动电路当前的工作模式,实现切换驱动电路工作模式的目的,从而丰富了对驱动电路的控制,增强了显示效果。
参阅图1-图3所示,在本公开的一些实施例中,驱动电路12根据控制数据的解码结果的第一位数据开始,预设数据的连续个数,确定驱动电路12的工作模式。
可选的,预设数据是二进制数据1,也可以为二进制数据0,本公开对此不做限定。
可选的,可通过测量驱动电路12的输入端口的电压变化,确定当前输入驱动电路12的数据是否为预设数据。
示例性的,在显示数据中1比特数据的传输周期中,驱动电路12的输入端口接收的高电平的持续时长与低电平的持续时长的比值为预设比值的情况下,驱动电路12接收的数据为预设数据。示例性的,高电平为输入电压大于VDD/2的电压信号,低电平为输入电压小于VDD/2的电压信号,其中,该VDD为驱动电路12VDD引脚的输入电压。
示例性的,以预设数据为二进制数据“1”为例,如图6所示,在显示数据中1比特数据的传输周期的时长为550ns的情况下,以高电平持续时间为330ns,且低电平的持续时间为220ns的电压变化表示二进制数据“1”,则预设比值应为设置为3/2。
示例性的,以预设数据为二进制数据“0”为例,如图6所示,在显示数据中1比特数据的传输周期的时长为550ns的情况下,以高电平持续时间为110ns,且低电平的持续时间为440ns的电压变化表示二进制数据“0”,则预设比值应为设置为1/4。
示例性的,在显示数据中1比特数据的传输周期的时长为550ns的情况下在用以表示二进制数据“1”的电压变化中,高电平持续时长的取值为大于220ns,可选为330ns,低电平的持续时长的取值为大于110ns。在显示数据中1比特数据的传输周期的时长为550ns的情况下在用以表示二进制数据“0”的电压变化中,高电平持续时长的取值为大于60ns,且小于160ns,可选为110ns,低电平的持续时长的取值为大于330ns。
示例性的,显示数据包括控制数据以及多组图像数据。
可选的,控制数据包括48比特的起始数据以及48比特的可调数据。可选的,为便于开发人员设计,可将控制数据中的起始数据中的每一比特均用以表示预设数据,即在预设数据为二进制“1”的情况下,起始数据中的每一比特均用以表示二进制数据“1”,而可调数据的每一比特所表示的数据可根据实际情况设置。
示例性的,在预设数据为二进制数据“1”,且在显示数据中表示“1”的连续个数需在大于56且小于60的情况下,能够指示驱动电路处于第二工作模式。此时,开发人员使可调数据的第一位数据至第九位数据(第九位-第十一位中任意一位均可)用以表示预设数据“1”,且使可调数据的第十二位数据用以表示非预设数据“1”,进而保证显示数据中连续表示预设数据“1”的数据数目大于56且小于60,使驱动电路处于第二工作模式。
可选的,一组图像数据,可以包括一帧图像数据中的部分数据,可通过显示面板上相应的像素单元显示。例如,每组图像数据可包括48比特的RGB数据(每组图像数据也可包括36比特等比特数的RGB数据等),且在控制数据中的起始数据用以表示48比特的预设数据(如“1”)的情况下,为防止图像数据被驱动电路误认为是起始数据,令每组图像数据中的每组所述图像数据中的48比特数据包括至少1比特数据以表示非预设数据(如预设数据为“1”的情况下,非预设数据为“0”)。可选的,在预设数据为二进制数据“1”的情况下,若图像数据中需要以48比特的“1”数据表示,则需要工作人员在该图像数据中将预设个数的数据“1”变更为数据0,例如将图像数据设置成47比特的“1”数据和1比特的“0”数据。
本公开对控制数据的位数和内容,以及每组图像数据的位数不做限制。
本公开实施例提供的显示驱动系统通过48比特的图像数据指示驱动电路控制LED像素单元,与现有技术中的24比特的图像数据相比,本公开提供的显示驱动系统增加了8比特的灰度值,使显示驱动系统能呈现更为丰富的色彩图像。
在本公开提供的一些实施例中,从显示数据中的控制数据的解码结果的第一位数据开始,预设数据的连续个数在第一预设数值范围内的情况下,控制驱动电路12执行第一工作模式。在预设数据的连续个数在第二预设数值范围内的情况下,控制驱动电路12执行第二工作模式。在预设数据的连续个数在第三预设数值范围内的情况下,控制驱动电路12执行第三工作模式。在预设数据的连续个数在第四预设数值范围内的情况下,控制驱动电路12执行第四工作模式。在预设数据的连续个数在第五预设数值范围内的情况下,控制驱动电路12执行第五工作模式。在预设数据的连续个数在第六预设数值范围内的情况下,控制驱动电路12执行第六工作模式。参阅图1-图4中所示,可选的,第一工作模式为控制所述驱动电路12,存储第一组图像数据的解码结果,并根据所述存储的解码结果驱动对应的LED像素单元。相应地,第一预设数据范围可设置为控制数据中起始数据的位数,例如,在控制数据为96位(48位起始数据以及48位可调数据)的情况下,第一预设数值范围可以为大于47,且小于等于48的正整数。即驱动电路解调控制数据时,在控制数据的第49位的解调结果为非预设数据的情况下,驱动电路12进入第一工作模式,开始存储图像数据。
可选的,第二工作模式为复位驱动电路12中的数据存储器123。相应的,在控制数据为96位(48位起始数据以及48位可调数据)的情况下,第二预设数值范围为大于等于56,且小于64的正整数。即驱动电路解调控制数据时,在控制数据的前56位的解调结果为预设数据,且控制数据的前64位存在解调结果为非预设数据的情况下,驱动电路12进入第二工作模式,驱动电路12复位数据存储器123。示例性的,复位驱动电路12中的数据存储器123,为使数据存储器123恢复初始状态。
可选的,第三工作模式为控制驱动电路12中的恒流输出模块在预设时间内呈导通状态。相应的,在控制数据为96位(48位起始数据以及48位可调数据)的情况下,第三预设数值范围为大于等于64,且小于68的正整数。即驱动电路解调控制数据时,在控制数据的前64位的解调结果为预设数据,且控制数据的前68位存在解调结果为非预设数据的情况下,驱动电路12进入第三工作模式,即驱动电路控制其内部的恒流输出模块在预设时间内呈导通状态。
可选的,第四工作模式为将驱动电路12切换为待机状态,在该待机状态下,驱动电路12中的模拟电路不再工作,能够在最大程度上降低驱动电路的功率,从而降低整个显示驱动系统的耗电量。相应的,在控制数据为96位(48位起始数据以及48位可调数据)的情况下,第四预设数值范围为大于等于68,且小于72的正整数。即驱动电路解调控制数据时,在控制数据的前68位的解调结果为预设数据,且控制数据的前72位存在解调结果为非预设数据的情况下,驱动电路12进入第四工作模式,即控制驱动电路12关闭内部的模拟电路。
可选的,第五工作模式为启动驱动电路12中的模拟电路。相应的,在控制数据为96位(48位起始数据以及48位可调数据)的情况下,第五预设数值范围为大于等于32,且小于48的正整数。相应的,在驱动电路解调控制数据时,在控制数据的前32位的解调结果为预设数据,且控制数据的前48位存在解调结果为非预设数据的情况下,驱动电路12进入第五工作模式,即控制驱动电路12开启内部的模拟电路。此时,控制数据中的起始数据的解调结果包括二进制数据“0”与二进制数据“1”,并且为防止驱动电路将与起始数据相同的图像数据误认为是起始数据,在此控制数据中不应存在与起始数据相同的图像数据。
可选的,第六工作模式为控制驱动电路12执行测试模式,其中,在该测试模式下,驱动电路12在预设输出部件处输出信号。示例性的,上述输出部件包括但不限于输出PAD,芯片管脚等。相应的,在控制数据为96位(48位起始数据以及48位可调数据)的情况下,第六预设数值范围为大于等于72的正整数。即驱动电路解调控制数据时,在控制数据的前72位的解调结果均为预设数据的情况下,驱动电路12进入第六工作模式,即控制驱动电路12执行测试模式。
示例性的,在第三工作模式、第四工作模式以及第六工作模式下,包含该显示驱动系统的显示面板不显示图像。
示例性的,参阅图6以及前文所述,可根据驱动电路12输入端口的电压变化确定驱动电路12的当前工作模式。示例性的,在驱动电路12的输入端口的电压维持预设状态的时长大于T1M且小于或等于T2M的情况下,控制驱动电路12执行第一工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于T3M且小于T4M的情况下,控制驱动电路12执行第二工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于T4M且小于T5M的情况下,控制驱动电路12执行第三工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于T5M且小于T6M的情况下,控制驱动电路12执行第四工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于T7M且小于T2M的情况下,控制驱动电路12执行第五工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于T6M的情况下,控制驱动电路12执行第六工作模式。
示例性的,预设状态为在显示数据中1比特数据的传输周期内,驱动电路12的输入端口接收的高电平的持续时长与低电平的持续时长的比值等于预设比值的情况下的状态,在此状态下驱动电路12接收的数据为预设数据。
可选的,在控制数据包括96个1比特数据的传输周期的情况下,上述T1M等于47*550ns,T2M等于48*550ns,即当驱动电路12输入端口的输入电压维持预设状态的时长在大于47*550ns(T1M)且小于等于48*550ns(T2M)时,控制驱动电路12执行第一工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于56*550ns(T3M)且小于64*550ns(T4M)的情况下,控制驱动电路12执行第二工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于64*550ns(T4M)且小于68*550ns(T5M)的情况下,控制驱动电路12执行第三工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于68*550ns(T5M)且小于72*550ns(T6M)的情况下,控制驱动电路12执行第四工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于32*550ns(T7M)且小于48*550ns(T2M)的情况下,控制驱动电路12执行第五工作模式。在驱动电路12的输入端口的电压维持预设状态的时长大于或等于72*550ns(T6M)的情况下,控制驱动电路12执行第六工作模式。值得说明的是,本公开实施例并不限定在每一工作模式下驱动电路执行的操作,也不限定预设数值范围与工作模式对应的关系。上述数值以及工作模式仅对本公开作示例性说明。
本公开提供的显示驱动系统通过在显示数据中第一组图像数据前增加控制数据,从而降低了第一组图像数据受噪声干扰以及毛刺干扰的概率。除此之外,开发人员可通过设置不同的预设数值范围实现对不同工作模式的划分,实现灵活调节驱动电路工作模式切换的目的。
参阅图5所示,在本公开的一些实施例中,该驱动电路12包括:数据振荡器121、数据解码器122、数据存储器123以及数据再生器124。
进一步的,数据解码器122根据数据振荡器121输出的脉冲信号解码显示数据,输出解码后的显示数据,所述解码后的显示数据为二进制数据。
示例性的,参阅图6所示,显示数据采用单极性归零码进行编码。其中,显示数据中最小周期为Ts,数据“0”的高电平位持续时间为T0H,低电平位持续时间为T0L,数据“1”的高电平位持续时间为T1H,低电平位持续时间为T1L。
可选的,Ts的取值为550ns。数据“0”的高电平位持续时间T0H的取值范围为大于60ns,并且小于220ns,T0H的取值可选为110ns,低电平位持续时间T0L的取值范围为大于330ns,T0L的取值可440ns选为。数据“1”的高电平位持续时间T1H的取值范围为大于220ns,T1H的取值可选为330ns,低电平位持续时间T1L的取值范围为大于110ns,T1L的取值可选为220ns。
进一步的,数据存储器123存储解码结果中的第一组图像数据,数据再生器124获得未被数据存储器123存储的控制数据以及至少一组图像数据以重建显示数据,并通过驱动电路12的端口向下一级驱动电路12转发重建的显示数据。
进一步的,驱动电路12还包括:PWM产生器。其中,PWM产生器根据第一组图像数据的解码结果,输出PWM信号,该PWM信号用以驱动对应的LED像素单元,以对被存储的第一组图像数据进行显示。
本公开提供的显示驱动系统通过在每个驱动电路转发显示数据之前,先将数据重新生成,以此减少数据信号的衰减,实现远距离传输。同时,利用本地时钟可快速重新生成数据,减少数据重新生成过程所需的时间,远距离传输所需的时间减少,可实现更远距离的传输。除此之外,本公开提供的显示装置通过在显示数据中第一组图像数据前增加控制数据,从而降低了第一组图像数据受噪声干扰以及毛刺干扰的概率,并且显示驱动系统中的驱动电路可以根据控制数据的解码结果的第一组数据开始,预设数据的连续个数,确定该驱动电路当前的工作模式,实现切换驱动电路工作模式的目的。
参阅图7所示,在本公开的一些实施例中,驱动电路12还包括输入探测器126。该输入探测器126根据驱动电路12每一端口的输入电平高低生成端口控制信号,驱动电路12根据端口控制信号确定显示数据的输入端口以及显示数据的输出端口。
示例性的,第一端口Di、第二端口Do、第三端口FA以及第四端口FB分别包括信号输入口(即Di_i,Do_i,FA_i以及FB_i)和信号输出口(即Di_o,Do_o,FA_o以及FB_o)。输入探测器126根据第一端口Di、第二端口Do、第三端口FA以及第四端口FB的信号输入口(即Di_i,Do_i,FA_i以及FB_i)的输入电平高低,输出端口控制信号,并将端口控制信号输入至输入选择器125中,输入选择器125根据该端口控制信号确定该电路的显示数据输入端口以及显示数据的输出端口。其中,第一端口Di、第二端口Do、第三端口FA以及第四端口FB均为三态输入输出端口。
示例性的,在驱动电路12的某一端口的输入电平为高电平的情况下,该驱动电路的输入探测器126生成的端口控制信号指示驱动电路将该端口设为信号输入端口。示例性的,当第一端口Di或第三端口FA的输入电平为高电平时,输入探测器126生成第一控制信号,当第二端口Do或第四端口FB的输入电平为高电平时,输入探测器126生成第二控制信号。当第一端口Di的输入电平为高电平,或第二端口Do的输入电平为高电平时,输入探测器126生成第三控制信号。当第一端口Di和第二端口Do的输入电平为低电平,第三端口FA或第四端口FB的输入电平为高电平时,输入探测器126生成第四控制信号。由此,在第一端口Di的输入电平为高电平的情况下,输入探测器生成第一控制信号以及第三控制信号,此时,该驱动电路12通过第一端口Di接收上一级驱动电路转发的显示数据。在第二端口Do的输入电平为高电平的情况下,输入探测器生成第二控制信号以及第三控制信号,此时,该驱动电路通过第二端口Do接收下一级驱动电路转发的显示数据。在第一端口Di和第二端口Do的输入电平为低电平,并且第三端口FA的输入电平为高电平的情况下,生成第一控制信号以及第四控制信号,此时,该驱动电路12通过第三端口FA接收前第二级驱动电路转发的显示数据。在第一端口Di和第二端口Do的输入电平为低电平,并且第四端口FB的输入电平为高电平时,输入探测器生成第二控制信号以及第四控制信号,此时,该驱动电路通过第四端口FB接收后第二级驱动电路转发的显示数据。
进一步的,输入探测器126生成的端口控制信号包括第一控制信号或第二控制信号。在该端口控制信号包括第一控制信号的情况下,该驱动电路12由第一方向输入显示数据,并由第二方向输出重建后的显示数据。
进一步的,在端口控制信号包括第二控制信号的情况下,该驱动电路由第二方向输入显示数据,并由第一方向输出重建后的显示数据。
示例性的,在该驱动电路由第一方向输入显示数据,并由第二方向输出重建后的显示数据的情况下,该驱动电路接收上一级驱动电路转发的显示数据,并向下一级驱动电路转发重建后的显示数据。在该驱动电路由第二方向输入显示数据,并由第一方向输出重建后的显示数据的情况下,该驱动电路接收下一级驱动电路转发的显示数据,并向上一级驱动电路转发重建后的显示数据。
相当于,数据发送电路11向多个级联的驱动电路12的首尾两端同时发送显示数据,每一驱动电路12可根据输入探测器126生成的端口控制信号从不同的数据传输方向接收显示数据,并将显示数据中与其对应的图像数据存储至数据存储器123中,在驱动LED像素单元时,仅根据存储的图像数据驱动LED像素单元。在输入探测器126生成的端口控制信号包括第一控制信号的情况下,驱动电路12通过第一端口Di接收上一级驱动电路第二端口Do转发的显示数据,并通过第二端口Do向下一级驱动电路的第一端口Di转发重建后的显示数据。在输入探测器126生成的端口控制信号包括第二控制信号的情况下,驱动电路通过第二端口Do接收下一级驱动电路第一端口Di转发的显示数据,并通过第一端口Di向上一级驱动电路的第二端口Do转发重建后的显示数据。其中,驱动电路12的第一端口Di以及第二端口Do为三态输入输出端口。
本公开提供的显示驱动系统,在其内部存在故障驱动电路的情况下,该故障电路的下一级驱动电路12虽不能从第一端口Di获取显示数据,但是其仍能通过第二端口Do接收下一级驱动电路12的第一端口Di转发的显示数据,进而避免了显示驱动系统中由于一个驱动电路损坏,进而影响全屏显示情况的发生。
参阅图7所示,在本公开的一些实施例中,输入探测器126生成的端口控制信号包括第三控制信号或第四控制信号。
进一步的,在端口控制信号包括第三控制信号的情况下,驱动电路12接收上一级驱动电路转发的显示数据,并向下一级以及后第二级驱动电路转发重建后的显示数据,或接收下一级驱动电路转发的显示数据,并向上一级以及前第二级驱动电路转发重建后的显示数据。
进一步的,在端口控制信号包括第四控制信号的情况下,驱动电路12接收前第二级驱动电路转发的显示数据,并向下一级以及后第二级驱动电路转发重建后的显示数据,或接收后第二级驱动电路转发的显示数据,并向上一级以及前第二级驱动电路转发重建后的显示数据。
相当于,除首级驱动电路外,每一级驱动电路同时与其上一级驱动电路,以及其前第二级驱动电路电性连接。
示例性的,在数据发送电路11通过P1端口将显示数据发送至首级驱动电路的第一端口Di,并通过P1D端口将显示数据发送至首级驱动电路的下一级驱动电路的第三端口FA的情况下,驱动电路12的第一端口Di用于接收上一级驱动电路转发的显示数据,驱动电路的第二端口Do用于转发的显示数据,驱动电路12的第三端口FA用于接收前第二级驱动电路转发的显示数据,驱动电路12的第四端口FB用于将显示数据转发至后第二级驱动电路的第三端口FA中。
示例性的,在数据发送电路11通过N1端口将显示数据发送至末级驱动电路的第二端口Do,并通过N1D端口将显示数据发送至末级驱动电路的上一级驱动电路的第四端口FB的情况下。驱动电路12的第二端口Do用于接收下一级驱动电路转发的显示数据,驱动电路12的第一端口Di用于转发的显示数据,驱动电路12的第三端口FA用于将显示数据转发至前第二级驱动电路的第四端口FB中,驱动电路12的第四端口FB用于接收后第二级驱动电路转发的显示数据。
示例性的,前第二级驱动电路是与该驱动电路间隔上一级驱动电路的驱动电路,后第二级驱动电路是与该驱动电路间隔下一级驱动电路的驱动电路。相当于,图8中驱动电路91是驱动电路93的前第二级驱动电路,驱动电路93是驱动电路91的后第二级驱动电路。
可选的,在多个级联的驱动电路12中,不存在故障驱动电路的情况下,驱动电路通过第一端口Di获得其上一级驱动电路第二端口Do转发的显示数据。
可选的,在多个级联的驱动电路12中,存在故障驱动电路的情况下,故障驱动电路的下一级驱动电路通过第三端口FA获得故障驱动电路的上一级驱动电路第四端口FB转发的显示数据。可选的,故障驱动电路的下一级驱动电路也可通过第四端口FB获得故障驱动电路的上一级驱动电路第四端口FA转发的显示数据。
参阅图8-图9所示,在第二驱动电路92为故障电路的情况下,第三驱动电路93通过第三端口FA获得第一驱动电路91转发的显示数据,并存储该显示数据中位于第一组的图像数据,并重建显示数据,重建后的显示数据包括控制数据以及其余的图像数据。第三驱动电路93对重建后的显示数据解码,并判断解码结果的第一位数据开始,预设数据的连续个数,确定第三驱动电路93的工作模式。
进一步的,如图8中所示,第二驱动电路92的第二端口Do与第四端口FB由于电路发生故障,所以第二驱动电路92的第二端口Do以及第四端口FB并不能输出显示数据s3以及p3。
本公开提供的显示驱动系统中的驱动电路不仅能获得上一级驱动电路转发的显示数据还能获得前第二级驱动电路转发的显示数据,相当于驱动电路能够获取上一级驱动电路接收以及转发的显示数据,实现断点传输,防止在显示驱动系统中由于单个驱动电路损坏而导致与其串联的驱动电路均无法工作的问题。
参阅图8所示,在本公开的一些实施例中,每一所述驱动电路均包括第一端口Di、第二端口Do、第三端口FA以及第四端口FB。
进一步的,每一驱动电路的第二端口Do均与下一级驱动电路的第一端口Di电性连接,每一驱动电路的第四端口FB均与后第二级驱动电路的第三端口FA电性连接。
示例性的,在端口控制信号包括第一控制信号以及第三控制信号的情况下,驱动电路通过第一端口Di接收上一级驱动电路的第二端口Do转发的显示数据,通过第二端口Do将重建后的显示数据转发至下一级驱动电路的第一端口Di,并通过第四端口FB将重建后的显示数据转发至后第二级驱动电路的第三端口FA。
示例性的,在端口控制信号包括第一控制信号以及第四控制信号的情况下,驱动电路通过第三端口FA接收前第二级驱动电路的第四端口FB转发的显示数据,通过第二端口Do将重建后的显示数据转发至下一级驱动电路的第一端口Di,并通过第四端口FB将重建后的显示数据转发至后第二级驱动电路的第三端口FA。
示例性的,在端口控制信号包括第二控制信号以及第三控制信号的情况下,驱动电路通过第二端口Do接收下一级驱动电路的第一端口Di转发的显示数据,通过第一端口Di将重建后的显示数据转发至上一级驱动电路的第二端口Do,并通过第三端口FA将重建后的显示数据转发至前第二级驱动电路的第四端口FB。
示例性的,在端口控制信号包括第二控制信号以及第四控制信号的情况下,驱动电路通过第四端口FB接收后第二级驱动电路的第三端口FA转发的显示数据,通过第一端口Di将重建后的显示数据转发至上一级驱动电路的第二端口Do,并通过第三端口FA将重建后的显示数据转发至前第二级驱动电路的第四端口FB。
示例性的,该驱动电路的前第二级驱动电路是与该驱动电路间隔上一级驱动电路的驱动电路,该驱动电路的后第二级驱动电路是与该驱动电路间隔下一级驱动电路的驱动电路。
示例性的,在驱动电路不存在下一级或后第二级驱动电路的情况下,将输出的数据发送至数据发送电路中,数据发送电路用于向显示驱动系统发送显示数据。
在本公开的一些实施例中,本公开还提供一种显示面板,该显示面板包括前文所述的显示驱动系统。
示例性的,本公开提供的显示面板为液晶显示面板、微发光二极管显示面板、迷你发光二级体显示面板、量子点发光二极体显示面板以及有机发光二极体显示面板中的一种显示面板。
本公开提供的显示面板通过在显示数据中第一组图像数据前增加控制数据,从而降低了第一组图像数据受噪声干扰以及毛刺干扰的概率。除此之外,开发人员可通过设置不同的预设数值范围实现对不同工作模式的划分,实现灵活调节驱动电路工作模式切换的目的。
以上已经描述了本公开的各实施例,上述说明是示例性的,并非穷尽性的,并且也不限于所披露的各实施例。在不偏离所说明的各实施例的范围和精神的情况下,对于本技术领域的普通技术人员来说许多修改和变更都是显而易见的。本文中所用术语的选择,旨在最好地解释各实施例的原理、实际应用或对市场中的技术的技术改进,或者使本技术领域的其它普通技术人员能理解本文披露的各实施例。
Claims (16)
1.一种显示驱动系统,其特征在于,所述显示驱动系统包括多个级联的驱动电路;
每一所述驱动电路对接收的显示数据解码,并存储所述显示数据中的第一组图像数据,根据存储的图像数据驱动与该驱动电路对应的像素单元;
所述驱动电路通过调整显示数据,将重建后的显示数据转发至下一级驱动电路;
所述驱动电路根据所述显示数据中的控制数据的解码结果,确定所述驱动电路的工作模式。
2.根据权利要求1所述的显示驱动系统,其特征在于,所述显示数据包括控制数据以及多组图像数据,所述重建后的显示数据包括控制信号以及输入的显示数据中、未被该驱动电路存储的其他各组图像数据。
3.根据权利要求1所述的显示驱动系统,其特征在于,所述驱动电路根据所述控制数据的解码结果的第一位数据开始,预设数据的连续个数,确定所述驱动电路的工作模式。
4.根据权利要求3所述的显示驱动系统,其特征在于,二进制数据1为所述预设数据,或在所述显示数据中1比特数据的传输周期内,所述驱动电路的输入端口接收的高电平的持续时长与低电平的持续时长的比值等于预设比值的情况下,所述驱动电路接收的数据为所述预设数据。
5.根据权利要求1所述的显示驱动系统,其特征在于,从控制数据的解码结果的第一位数据开始,
所述预设数据的连续个数在第一预设数值范围内的情况下,控制所述驱动电路执行第一工作模式;
在所述预设数据的连续个数在第二预设数值范围内的情况下,控制所述驱动电路执行第二工作模式;
在所述预设数据的连续个数在第三预设数值范围内的情况下,控制所述驱动电路执行第三工作模式;
在所述预设数据的连续个数在第四预设数值范围内的情况下,控制所述驱动电路执行第四工作模式;
在所述预设数据的连续个数在第五预设数值范围内的情况下,控制所述驱动电路执行第五工作模式;
在所述预设数据的连续个数在第六预设数值范围内的情况下,控制所述驱动电路执行第六工作模式。
6.根据权利要求1所述的显示驱动系统,其特征在于,所述第一工作模式为控制所述驱动电路,存储所述第一组图像数据的解码结果,并根据所述存储的解码结果驱动对应的LED像素单元;
所述第二工作模式为复位所述驱动电路中的数据存储器;
所述第三工作模式为控制所述驱动电路中的电流输出模块在预设时间内呈导通状态;
所述第四工作模式为将所述驱动电路切换为待机状态;
所述第五工作模式为将所述第四工作模式切换至所述第一工作模式;
所述第六工作模式为控制所述驱动电路执行测试模式,其中,在所述测试模式下,所述驱动电路在预设输出部件输出信号。
7.根据权利要求1所述的显示驱动系统,其特征在于,所述驱动电路包括:数据振荡器、数据解码器、数据存储器以及数据再生器;
所述数据解码器根据所述数据振荡器输出的脉冲信号解码所述显示数据,输出解码后的显示数据,所述解码后的显示数据为二进制数据;
所述数据再生器获得未被所述数据存储器存储的所述控制数据以及至少一组所述图像数据以重建显示数据,并通过所述驱动电路的端口向下一级驱动电路转发重建的显示数据。
8.根据权利要求1所述的显示驱动系统,其特征在于,所述驱动电路还包括:PWM产生器;
所述PWM产生器根据所述第一组图像数据的解码结果,输出PWM信号,所述PWM信号用以驱动对应的LED像素单元。
9.根据权利要求1所述的显示驱动系统,其特征在于,所述驱动电路还包括输入探测器;
所述输入探测器根据所述驱动电路每一端口输入电平的高低生成端口控制信号,所述驱动电路根据所述端口控制信号确定显示数据的输入端口以及显示数据的输出端口。
10.根据权利要求8所述的显示驱动系统,其特征在于,所述端口控制信号包括第一控制信号或第二控制信号;
在所述端口控制信号包括第一控制信号的情况下,所述驱动电路由第一方向输入所述显示数据,并由第二方向输出重建后的显示数据;
在所述端口控制信号包括第二控制信号的情况下,所述驱动电路由第二方向输入所述显示数据,并由第一方向输出重建后的显示数据。
11.根据权利要求9所述的显示驱动系统,其特征在于,在所述驱动电路由第一方向输入所述显示数据,并由第二方向输出所述显示数据的情况下,所述驱动电路接收上一级驱动电路转发的显示数据,并向下一级驱动电路转发重建后的显示数据;
在所述驱动电路由第二方向输入所述显示数据,并由第一方向输出重建后的显示数据的情况下,所述驱动电路接收下一级驱动电路转发的显示数据,并向上一级驱动电路转发重建后的显示数据。
12.根据权利要求9-11任意一项所述的显示驱动系统,其特征在于,所述端口控制信号包括第三控制信号或第四控制信号;
在所述端口控制信号包括第三控制信号的情况下,所述驱动电路接收上一级驱动电路转发的显示数据,并向下一级以及后第二级驱动电路转发重建后的显示数据,或接收下一级驱动电路转发的显示数据,并向上一级以及前第二级驱动电路转发重建后的显示数据;
在所述端口控制信号包括第四控制信号的情况下,所述驱动电路接收前第二级驱动电路转发的显示数据,并向下一级以及后第二级驱动电路转发重建后的显示数据,或接收后第二级驱动电路转发的显示数据,并向上一级以及前第二级驱动电路转发重建后的显示数据;
其中,所述前第二级驱动电路是与所述驱动电路间隔所述上一级驱动电路的驱动电路,所述后第二级驱动电路是与所述驱动电路间隔所述下一级驱动电路的驱动电路。
13.根据权利要求12所述的显示驱动系统,其特征在于,每一所述驱动电路均包括第一端口、第二端口、第三端口以及第四端口;
每一驱动电路的第二端口均与下一级驱动电路的第一端口电性连接,每一驱动电路的第四端口均与后第二级驱动电路的第三端口电性连接;
在所述端口控制信号包括第一控制信号以及所述第三控制信号的情况下,所述驱动电路通过所述第一端口接收上一级驱动电路的第二端口转发的显示数据,通过所述第二端口将重建后的显示数据转发至下一级驱动电路的第一端口,并通过所述第四端口将重建后的显示数据转发至后第二级驱动电路的第三端口;
在所述端口控制信号包括第一控制信号以及所述第四控制信号的情况下,所述驱动电路通过所述第三端口接收前第二级驱动电路的第四端口转发的显示数据,通过所述第二端口将重建后的显示数据转发至下一级驱动电路的第一端口,并通过所述第四端口将重建后的显示数据转发至后第二级驱动电路的第三端口;
在所述端口控制信号包括第二控制信号以及所述第三控制信号的情况下,所述驱动电路通过所述第二端口接收下一级驱动电路的第一端口转发的显示数据,通过第一端口将重建后的显示数据转发至上一级驱动电路的第二端口,并通过所述第三端口将重建后的显示数据转发至前第二级驱动电路的第四端口;
在所述端口控制信号包括第二控制信号以及所述第四控制信号的情况下,所述驱动电路通过所述第四端口接收后第二级驱动电路的第三端口转发的显示数据,通过所述第一端口将重建后的显示数据转发至上一级驱动电路的第二端口,并通过所述第三端口将重建后的显示数据转发至前第二级驱动电路的第四端口;
其中,所述第一端口、第二端口、第三端口以及所述第四端口均为三态输入输出端口;
在所述驱动电路不存在下一级或后第二级驱动电路的情况下,将输出的数据发送至数据发送电路中,所述数据发送电路用于向所述显示驱动系统发送显示数据。
14.根据权利要求1所述的显示驱动系统,其特征在于,每组所述图像数据包括48比特的RGB数据,且每组所述图像数据中的48比特数据包括至少1比特数据以表示二进制数据“0”。
15.根据权利要求1-14任意一条所述的显示驱动系统,其特征在于,所述显示驱动系统应用于显示系统中,用于驱动所述显示系统中至少一像素单元。
16.一种显示面板,其特征在于,所述显示面板包括如权利要求1-15任意一项所述的显示驱动系统。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210001692.6A CN114299844A (zh) | 2022-01-04 | 2022-01-04 | 显示驱动系统及显示面板 |
CN202211635431.6A CN116052582A (zh) | 2022-01-04 | 2022-12-19 | 显示驱动系统及显示面板 |
CN202211634777.4A CN115798398A (zh) | 2022-01-04 | 2022-12-19 | 显示驱动系统及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210001692.6A CN114299844A (zh) | 2022-01-04 | 2022-01-04 | 显示驱动系统及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114299844A true CN114299844A (zh) | 2022-04-08 |
Family
ID=80974842
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210001692.6A Pending CN114299844A (zh) | 2022-01-04 | 2022-01-04 | 显示驱动系统及显示面板 |
CN202211635431.6A Pending CN116052582A (zh) | 2022-01-04 | 2022-12-19 | 显示驱动系统及显示面板 |
CN202211634777.4A Pending CN115798398A (zh) | 2022-01-04 | 2022-12-19 | 显示驱动系统及显示面板 |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211635431.6A Pending CN116052582A (zh) | 2022-01-04 | 2022-12-19 | 显示驱动系统及显示面板 |
CN202211634777.4A Pending CN115798398A (zh) | 2022-01-04 | 2022-12-19 | 显示驱动系统及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (3) | CN114299844A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115100998A (zh) * | 2022-08-24 | 2022-09-23 | 成都利普芯微电子有限公司 | 一种驱动电路、驱动ic、驱动设备、显示设备 |
-
2022
- 2022-01-04 CN CN202210001692.6A patent/CN114299844A/zh active Pending
- 2022-12-19 CN CN202211635431.6A patent/CN116052582A/zh active Pending
- 2022-12-19 CN CN202211634777.4A patent/CN115798398A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115100998A (zh) * | 2022-08-24 | 2022-09-23 | 成都利普芯微电子有限公司 | 一种驱动电路、驱动ic、驱动设备、显示设备 |
CN115100998B (zh) * | 2022-08-24 | 2022-11-15 | 成都利普芯微电子有限公司 | 一种驱动电路、驱动ic、驱动设备、显示设备 |
Also Published As
Publication number | Publication date |
---|---|
CN115798398A (zh) | 2023-03-14 |
CN116052582A (zh) | 2023-05-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6930679B2 (en) | System of LED drivers for driving display devices | |
EP1678703B1 (en) | Method and device for transmitting data over a plurality of transmission lines | |
JP4743837B2 (ja) | コントローラ・ドライバ及びそれを用いる液晶表示装置並びに液晶駆動方法 | |
US6373497B1 (en) | Time sequential lookup table arrangement for a display | |
US5859627A (en) | Driving circuit for liquid-crystal display device | |
US5956008A (en) | Driver circuit for active matrix display and method of operating same | |
KR100740476B1 (ko) | 디스플레이 장치, 디스플레이 드라이버 및 데이터 전송방법 | |
US4860236A (en) | Cellular automaton for generating random data | |
US5553025A (en) | Semiconductor memory device executing a memory test in a plurality of test modes | |
CN116052582A (zh) | 显示驱动系统及显示面板 | |
US6175346B1 (en) | Display driver and method thereof | |
KR20040050917A (ko) | 화소 디스플레이 소자의 매트릭스 어레이 구동용 열구동기와 이를 포함하는 디스플레이 및 압축 데이터디코딩 방법 | |
CN110070827B (zh) | Led显示屏驱动芯片、锁存信号生成方法及系统 | |
US5432529A (en) | Output circuit for electronic display device driver | |
US20050289432A1 (en) | Read enable generator for a turbo decoder deinterleaved symbol memory | |
US6188377B1 (en) | Internal row sequencer for reducing bandwidth and peak current requirements in a display driver circuit | |
CN105654887B (zh) | 数据输入单元、数据输入方法、源极驱动电路和显示装置 | |
KR940001560B1 (ko) | 콤퓨터 시스템 | |
KR100553077B1 (ko) | 디스플레이 구동 장치 및 구동 방법 | |
CN114490477B (zh) | 接口切换电路、方法、液晶显示屏及存储介质 | |
US20050180514A1 (en) | Data transmission apparatus using asynchronous dual-rail bus and method therefor | |
US6639963B2 (en) | Up/down gray code counter and solid-state image sensor provided with such a counter | |
WO1996018910A1 (en) | A method and apparatus for selecting modes of an integrated circuit | |
US7151534B2 (en) | Data transmission method and apparatus for driving a display | |
US5732199A (en) | Control method and device of scanner with built-in plug-and-play printer port |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
WD01 | Invention patent application deemed withdrawn after publication | ||
WD01 | Invention patent application deemed withdrawn after publication |
Application publication date: 20220408 |