KR100661467B1 - 액정표시장치 및 그것의 교류구동방법 - Google Patents

액정표시장치 및 그것의 교류구동방법 Download PDF

Info

Publication number
KR100661467B1
KR100661467B1 KR1020050033435A KR20050033435A KR100661467B1 KR 100661467 B1 KR100661467 B1 KR 100661467B1 KR 1020050033435 A KR1020050033435 A KR 1020050033435A KR 20050033435 A KR20050033435 A KR 20050033435A KR 100661467 B1 KR100661467 B1 KR 100661467B1
Authority
KR
South Korea
Prior art keywords
signal
inversion
polarity
generating
interlaced
Prior art date
Application number
KR1020050033435A
Other languages
English (en)
Other versions
KR20060047391A (ko
Inventor
사치오 키타무라
유키오 이지마
Original Assignee
미쓰비시덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰비시덴키 가부시키가이샤 filed Critical 미쓰비시덴키 가부시키가이샤
Publication of KR20060047391A publication Critical patent/KR20060047391A/ko
Application granted granted Critical
Publication of KR100661467B1 publication Critical patent/KR100661467B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0229De-interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0204Compensation of DC component across the pixels in flat panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 화소의 이미지 스티킹(image sticking) 등의 표시불량을 억제할 수 있는 액정표시장치를 제공하는 것을 그 과제로 한다. 이를 해결하기 위한 수단으로 인터레이스신호에서 넌인터레이스신호를 생성하는 보간처리부A1와, 넌인터레이스신호에서 수직동기신호를 추출하는 동기신호 추출부(10)와, 수직동기신호에 의거하여 화소마다 스위칭 소자에 대한 신호전압의 극성을 프레임마다 반전시키는 제 1극성 반전신호를 생성하는 제 1반전신호 생성부(11)와, 넌인터레이스신호에 있어서의 프레임간의 비교결과에서 반전제어신호를 생성하는 반전제어신호 생성부A2와, 반전제어신호에 의거하여 제 1극성 반전신호의 극성을 반전시켜 제 2극성 반전신호(13)를 생성하는 제 2반전신호 생성부(12)와, 제 2극성 반전신호(13)에 의거하여 각 스위칭 소자를 구동하는 소스드라이버IC(9)에 의해 구성된다.
동기신호 추출부, 반전신호 생성부, 소스드라이버IC

Description

액정표시장치 및 그것의 교류구동방법{LIQUID CRYSTAL DISPLAY APPARATUS AND ALTERNATING CURRENT DRIVING METHOD THEREFOR}
도 1은 본 발명의 실시예 1에 의한 액정표시장치의 개략적인 구성의 일 예를 도시한 도면,
도 2는 도 1의 액정표시장치에 있어서의 주요부의 구성예를 도시한 블럭도,
도 3는 도 2의 소스 구동부에 있어서의 주요부의 구성예를 도시한 회로도면,
도 4는 도 3의 지연 플립플롭회로 및 배타적 논리합 회로에 있어서의 입출력의 대응관계를 도시한 도면,
도 5는 도 2의 제 2반전 신호생성부에 있어서의 입출력 신호의 진폭 레벨의 시간변화를 도시한 도면,
도 6은 도 1의 액정표시장치에 있어서의 표시 화면을 프레임마다 도시한 상태 천이도,
도 7은 도 1의 액정표시장치에 있어서의 교류구동의 동작예를 도시한 플로우차트,
도 8은 종래의 액정표시장치의 구성을 도시한 도면,
도 9는 종래의 액정표시장치에 있어서의 넌인터레이스 신호의 표시 화면을 도시한 상태도면,
도 10은 종래의 액정표시장치에 있어서 화소에 인가되는 신호전압의 극성을 수직주사 주기마다 도시한 도면,
도 11은 종래의 액정표시장치에 있어서의 넌인터레이스 신호의 표시 화면을 도시한 상태도면,
도 12는 종래의 액정표시장치에 있어서의 표시 화면을 프레임마다 도시한 상태 천이도,
도 13은 종래의 액정표시장치에 있어서의 표시 화면을 프레임마다 도시한 상태 천이도,
※도면의 주요부분에 대한 부호의 설명※
1: 액정표시장치 2: 액정표시 패널부
3: 소스 구동부 4: 게이트 구동부
5: 입력 단자 6: 소스 선
7: 게이트 선 8: 신호처리부
9: 소스 드라이버IC 10: 동기신호 추출부
11: 제 1반전 신호생성부 12: 제 2반전 신호생성부
13: 제 2극성 반전신호 14: 지연 플립플롭회로
15: 배타적 논리합 회로
A1: 보간(補間)처리부 A2: 반전 제어신호 생성부
본 발명은 액정표시장치 및 그 교류구동방법에 관하며, 더욱 상세하게는 박막트랜지스터등의 스위칭 소자에 대한 신호전압의 극성을 프레임마다 반전시키는 교류구동방식의 액정표시장치의 개량에 관한 것이다.
액정표시장치에서는, 같은 화소전극에 대하여 동일 극성의 신호전압을 장시간에 걸쳐 인가하면 액정 특성이 열화하는 현상, 이른바 이미지 스티킹(image sticking)이 발생하는 것이 알려져 있다. 이와 같은 이미지 스티킹을 방지하기 위해, 각 화소에 기록되는 신호전압의 극성을 반전시키는 교류구동이라는 방법이 종래부터 채용되고 있다. 예를 들면 동일 화소에 인가하는 신호전압의 극성을 영상신호의 프레임마다 반전 시킴으로써 이미지 스티킹을 방지하고 있다 (예를 들면 특허문헌1).
도 8은, 종래의 액정표시장치의 구성을 도시한 도이다. 이 액정표시장치(100)는, 액티브 매트릭스형이라고 불리는 표시장치이며, 액정표시 패널부(2), 소스 구동부(101) 및 게이트 구동부(4)로 이루어진다. 액정표시 패널부(2)는, 다수의 소스 선(6) 및 다수의 게이트 선(7)을 교차시켜 배치하고, 그 교점에는 박막트랜지스터로 이루어지는 스위칭 소자를 구비한 화소가 형성되고 있다.
소스 구동부(101)는 신호처리부(8), 소스 드라이버IC(9) 및 극성제어부(102)로 이루어지고, 영상신호에 의거하여 소스 선(6)을 통해 화소마다 신호전압의 인가 를 행하고 있다. 게이트 구동부(4)는, 게이트 제어부(103) 및 게이트 드라이버IC(104)로 이루어지고, 영상신호에 의거하여 게이트 선(7)을 통해 게이트 선(7)마다 각 화소의 박막트랜지스터에 있어서의 게이트의 개폐를 행하고 있다.
신호처리부(8)는, 영상신호의 진폭 레벨로부터 각 화소에 대한 신호전압을 정하고, 그 전압 데이터를 순차로 소스 드라이버IC(9)에 출력하고 있다. 극성제어부(102)는, 영상신호로부터 추출한 수평동기신호 및 수직동기신호에 의거하여 신호전압의 극성을 반전시키기 위한 극성 반전신호(105)를 생성하고, 각 소스 드라이버IC(9)에 대해 출력하고 있다. 소스 드라이버IC(9)는, 이 극성 반전신호(105)와 상기 전압 데이터에 의거하여 소스 선(6)에 대해 순차로 신호전압을 인가하고, 각 박막트랜지스터를 구동한다.
게이트 제어부(103)는, 영상신호로부터 추출한 수평동기신호 및 수직동기신호에 의거하여 제어 데이터를 게이트 드라이버IC(104)에 출력하고, 게이트 선(7)마다 게이트 개폐 제어를 행하고 있다. 게이트 드라이버IC(104)는, 이 제어 데이터에 의거하여 게이트 선(7)을 통해 순차로 게이트를 개폐한다. 즉, 게이트 선(7)마다 순차로 게이트가 열리고, 게이트가 열려 있는 상태에 있는 하나의 게이트 선(7)상의 각 박막트랜지스터만이 기록가능하게 된다. 즉, 이와 같은 상태에 있는 각 박막트랜지스터에 대하여 소스 선(6)을 통해 신호전압이 순차로 기록된다. 이때, 각 박막트랜지스터에 대한 신호전압의 극성은, 극성 반전신호(105)에 의해 수직주사 주기마다 반전한다. 요컨대, 영상신호에 있어서의 프레임마다 각 화소에 대한 인가 전압의 정부(正負)의 극성이 반전하도록 되고 있다.
또한 도트 반전 구동방식에서는, 인접하는 화소에 대한 신호전압의 극성을 서로 반전시키는 제어도 행해진다. 즉, 게이트 선(7)상의 인접하는 화소에 대한 신호전압의 극성을 서로 반전시키는 동시에, 게이트 선(7)사이에서 인접하는 화소에 대한 신호전압의 극성도 서로 반전시키고 있다. 이와 같은 교류구동에 의해, 화소의 이미지 스티킹을 효과적으로 방지하고 있다.
일반적으로, 액정표시장치에서는, 영상신호로서 인터레이스 신호가 입력되는 경우, 주사선 보간에 의해 넌인터레이스(noninterlace)화(프로그레시브화)할 필요가 있다. 보통 비디오 카메라로 촬영된 영상이나 텔레비전의 수신 영상 등에는 가능한 한 적은 정보량으로 해상도를 높이고, 움직임을 원활히 하기 위해서 인터레이스 주사(인터레이스)라는 방법이 사용되고 있다. 이와 같은 영상신호(인터레이스 신호)에서는, 1프레임을 2회로 나누어 주사가 행해진다. 예를 들면 NTSC의 경우, 1/30초마다 프레임이 각각 홀수 필드와 짝수 필드로 나눠져, 최초의 1/60초간은 홀수 번째의 주사선만이 투영되고, 다음 1/60초간은 짝수 번째의 주사선만이 투영된다.
그러나, 상기와 같은 종래의 액정표시장치에서는, 인터레이스 신호에 대한 주사선 보간에 의해 얻어지는 넌인터레이스 신호의 표시를 행하도록 하면, 동일 영상이 다수의 프레임에 걸쳐 연속하여 투영되는 경우에, 교류구동이 실행되지 않는 화소가 생기게 되는 문제가 있었다.
도 9는 종래의 액정표시장치에 있어서의 넌인터레이스 신호의 표시 화면을 도시한 상태도이다. 도 9에는, 각 화소에 인가된 신호전압의 극성이 화소마다 나타남과 동시에, 짝수 프레임(111) 및 홀수 프레임(112)이 비교 표시되고 있다. 또한 이 도 9에서는, 짝수 프레임(111) 및 홀수 프레임(112)의 각각에 있어서 동일 영상이 반복하여 화면에 표시되고, 짝수 프레임(111) 및 홀수 프레임(112)사이에서 다른 영상이 교대로 표시되는 경우에 대해 도시하고 있다. 짝수 프레임(111)은, 인터레이스 신호에 있어서의 짝수 필드를 주사선 보간함으로써 얻어지고, 화면상의 표시 영역(111a)이외의 표시 영역(111b) 및 (111c)에 있어서 각 화소에 인가된 신호전압은, 커먼(common)전압(공통 전극에 인가되는 전압)과 같아지고 있다. 즉, 표시 영역(111a)에서는, 극성이 화소 및 게이트 선(7) 마다 반전하는 신호전압이 인가되고 있으며, 표시영역(111b) 및 (111c)에서는, 각 화소에 대한 신호전압이 커먼전압이 같아지고 있다. 노멀리(normally) 블랙이라고 불리우는 타입의 것에서는, 표시 영역(111a)이 하얗고, 표시 영역(111b) 및 (111c)이 검게 표시된다.
한편, 홀수 프레임(112)은, 인터레이스 신호에 있어서의 홀수 필드를 주사선 보간 함으로써 얻을 수 있고, 화면상의 표시 영역(112a) 및 (112b)이외의 표시 영역(112c)에 있어서 각 화소에 인가된 신호전압이 커먼전압과 같아지고 있다. 각 표시 영역(112a)∼(112c)은, 각각 표시 영역(111a)∼(111c)과 동일한 영역이다. 각 표시 화면 밑에는, 화이트표시와 블랙표시의 경계인 표시 영역(111b) 및 (112b)에 있어서의 신호전압이 게이트 선(7)상의 화소마다 나타나 있다. 이와 같은 짝수 프레임(111) 및 홀수 프레임(112)이 다수의 프레임에 걸쳐 교대로 반복 표시될 경우, 화이트와 블랙의 경계 표시 영역(111b) 및 (112b)에서는, 각 화소에 대한 교류구동이 실행되지 않는다. 즉, 이 표시 영역(111b) 및 (112b)에서는, 역극성의 신호전압의 인가가 일정기간 행해지지 않는다.
도 10은, 종래의 액정표시장치에 있어서 화소에 인가되는 신호전압의 극성을 수직주사 주기마다 도시한 도면이다. 표시 영역(111b) 및 (112b)에서는, 각 화소에 대하여 인가되는 신호전압의 극성이 수직주사 주기마다 제로와, 예를 들면 부(負)를 교대로 반복되고 있다. 이 때문에, 역극성의 신호전압의 인가가 행해지지 않고, 각 화소에 직류성분이 축적된다. 직류성분이 축적되면, 화소가 이미지 스티킹을 일으키고, 이미지 스티킹을 일으킨 화소부분이 다른 표시 화면을 비추었을 때에 잔상(플리커)이 되는 등의 악영향을 준다. 도 11은, 도 9의 표시 화면의 표시후에 표시된 표시 화면(113)상에 있어서 잔상이 된 표시 영역(113a)(표시 영역111b 및 112b과 동일영역)을 도시하고 있다.
도 12 및 도 13은, 종래의 액정표시장치에 있어서의 표시 화면을 프레임마다 도시한 상태 천이도이다. 도 12에서는, 짝수 프레임(121),(123) 및 (125)과, 홀수 프레임(122),(124) 및 (126) 사이에서 교대로 신호전압의 극성이 반전되고 있으며, 화소의 이미지 스티킹은 발생하지 않는다. 이에 대하여 도 13에서는, 짝수 프레임(131),(133) 및 (135)에 있어서의 표시 영역(131a),(133a) 및 (135a)이외의 표시 영역과, 홀수 프레임(132),(134) 및 (136)에 있어서의 모든 표시 영역이 커먼전압이며, 표시 영역(131a),(133a) 및 (135a)에 있어서는, 교류구동이 실행되지 않는다. 이 때문에, 이와 같은 영상신호가 입력된 경우에는, 표시 영역내의 각 화소에 직류성분이 축적되어, 이미지 스티킹을 일으킨다고 생각된다.
(특허문헌1) 일본국 특개평11-149277호 공보
전술한 바와 같이, 종래의 액정표시장치에서는, 인터레이스 신호에 대한 주사선 보간에 의해 얻어지는 넌인터레이스 신호의 표시를 행하게 하면, 동일 영상이 다수의 프레임에 걸쳐 연속하여 투영해내는 경우에, 교류구동이 성립되지 않는 화소가 생기고, 화소가 이미지 스티킹등의 표시 불량을 일으키게 되는 문제가 있었다.
본 발명은, 상기 사정을 고려하여 이루어진 것으로, 표시 품질을 향상시킨 액정표시장치 및 그 교류구동방법을 제공 하는 것을 목적으로 한다. 특히, 화소의 이미지 스티킹을 억제 할 수 있는 액정표시장치를 제공하는 것을 목적으로 한다.
본 발명에 의한 액정표시장치는, 넌인터레이스 신호로부터 수직동기신호를 추출하는 동기신호 추출수단과, 상기 수직동기신호에 의거하여 화소마다 배치된 스위칭 소자에 대한 신호전압의 극성을 프레임마다 반전시키는 제 1극성 반전신호를 생성하는 제 1반전신호 생성수단과, 상기 넌인터레이스 신호에 있어서의 홀수 프레임과 짝수 프레임의 비교 결과로부터 반전 제어신호를 생성하는 반전 제어신호 생성수단과, 상기 반전 제어신호에 의거하여 상기 제 1극성 반전신호의 극성을 반전시켜서 제 2극성 반전신호를 생성하는 제 2반전신호 생성수단과, 상기 제 2극성 반전신호에 의거하여 각 스위칭 소자를 구동하는 스위칭 소자 구동수단에 의해 구성된다.
이와 같은 구성에 의하면, 프레임간의 비교 결과로부터 생성되는 반전 제어 신호에 의거하여 제 2극성 반전신호가 생성되므로, 교류구동이 실행되지 않는 화소가 생길 경우에, 반전 제어신호에 의해 신호전압의 극성을 반전 할 수 있어, 화소가 이미지 스티킹을 일으키는 것을 억제 할 수 있다.
본 발명에 의한 액정표시장치는, 상기 구성에 더해, 인터레이스 신호에 대한 주사선 보간에 의해 상기 넌인터레이스 신호를 생성하는 보간처리수단을 구비하고, 상기 반전 제어신호 생성수단이, 홀수 프레임 및 짝수 프레임간의 휘도차에 의거하여 반전 제어신호를 생성하도록 구성 된다. 이와 같은 구성에 의하면, 홀수 필드를 주사선 보간함으로써 얻어지는 홀수 프레임과, 짝수 필드를 주사선 보간함으로써 얻어지는 짝수 프레임의 사이의 휘도차에 의거하여 반전 제어신호가 생성되므로, 홀수 프레임 및 짝수 프레임간의 휘도차가 소정의 한계값을 넘고 있는 화소가 프레임내에 소정수 이상인 경우에, 반전 제어신호를 생성 할 수 있다.
본 발명에 의한 액정표시장치는, 상기 구성에 더해, 상기 제 2반전신호 생성수단이, 지연 플립플롭회로 및 배타적 논리합 회로로 이루어지고, 상기 반전 제어신호 및 상기 수직동기신호가 각각 상기 지연 플립플롭회로에 입력되어, 이 지연 플립플롭회로에서의 출력 신호 및 상기 제 1극성 반전신호를 각각 상기 배타적 논리합 회로에 입력함으로써, 제 2극성 반전신호가 생성되도록 구성된다. 이와 같은 구성에 의하면, 간소한 구성에 의해 화소의 이미지 스티킹을 억제하기 위한 회로를 실현 할 수 있다.
실시예 1
도 1은 본 발명의 실시예 1에 의한 액정표시장치의 개략적인 구성의 일 예를 도시한 도면이다. 본 실시예의 액정표시장치(1)에서는, 반전 제어신호에 의거하여 교류구동이 행해진다. 이 액정표시장치(1)는, 액티브 매트릭스형 표시장치이며, 매트릭스 모양으로 배치된 화소마다 스위칭 소자로서의 박막트랜지스터를 구비하고, 액정표시 패널부(2), 소스 구동부(3), 게이트 구동부(4), 보간처리부A1 및 반전 제어신호 생성부A2로 이루어진다 . 액정표시 패널부(2)위에는, 인터레이스 신호를 주사선 보간함으로써 얻어지는 넌인터레이스 신호에 의거하는 영상이 표시된다.
보간처리부A1는, 액정표시장치(1)의 외부로부터 입력되는 인터레이스 신호에 대하여 주사선 보간에 의한 보간처리를 행하고 있으며, 넌인터레이스 신호를 출력하고 있다. 이 넌인터레이스 신호는, 인터레이스 신호를 2차원IP(Interlace to Progressive)변환함으로써 순차적으로 생성된다.
반전 제어신호 생성부A2는, 보간처리부A1로부터의 넌인터레이스 신호에 의거하여 교류구동을 제어하기 위한 반전 제어신호를 출력하고 있다. 이 반전 제어신호는, 넌인터레이스 신호에 있어서의 프레임간의 비교 결과로부터 생성된다. 예를 들면 홀수 필드를 주사선 보간함으로써 얻어지는 홀수 프레임과, 짝수 필드를 주사선 보간함으로써 얻어지는 짝수 프레임 사이에 있어서의 휘도차에 의거하여 생성된다. 즉, 홀수 프레임 및 짝수 프레임 사이에서 휘도 레벨의 차이가 소정의 한계값을 넘고 있는 화소가 프레임내에 소정수 이상이고, 그와 같은 프레임이 소정수 반복되었을 경우에 생성된다. 예를 들면 홀수 프레임 및 짝수 프레임 사이에서 다른 영상이 교대로 표시되고, 홀수 프레임 및 짝수 프레임의 각각에 있어서는 동일 영 상이 다수의 프레임에 걸쳐 투영해내는 경우에, 소정의 타이밍으로 생성된다. 이와 같이 하여 생성된 반전 제어신호는, 소스 구동부(3)에 출력된다.
소스 구동부(3)는, 반전 제어신호 생성부A2로부터의 반전 제어신호와, 보간처리부A1로부터의 넌인터레이스 신호에 의거하여 소스 선(6)을 통해 화소마다 신호전압의 인가를 행하고 있다. 게이트 구동부(4)는 보간처리부A1로부터의 넌인터레이스 신호에 의거하여 게이트 선(7)을 통해 게이트 선(7)마다 각 화소의 박막트랜지스터에 있어서의 게이트의 개폐를 행하고 있다.
도 2는, 도 1의 액정표시장치에 있어서의 주요부의 구성예를 도시한 블럭도이며, 소스 구동부(3)의 상세가 도시되고 있다. 이 소스 구동부(3)는, 신호처리부(8), 소스 드라이버IC(9), 동기신호 추출부(10), 제 1반전 신호생성부(11) 및 제 2반전 신호생성부(12)에 의해 구성된다.
신호처리부(8)는, 넌인터레이스 신호의 진폭 레벨로부터 각 화소에 대한 신호전압을 정하고, 그 전압 데이터를 순차로 소스 드라이버IC(9)에 출력하고 있다. 동기신호 추출부(10)는, 넌인터레이스 신호로부터 수평동기신호 및 수직동기신호의 추출을 행하고 있다. 수직동기신호로서는, 수직주사 주기마다 수직 스타트 펄스 신호가 추출된다. 이들의 동기신호는, 제 1반전 신호생성부(11) 및 제 2반전 신호생성부(12)로 순차로 출력된다.
제 1반전 신호생성부(11)는, 수평동기신호 및 수직동기신호에 의거하여 각 화소에 인가하는 신호전압의 극성을 반전시키기 위한 제 1극성 반전신호를 생성하고 있다. 이 제 1극성 반전신호는, 각 화소에 대해 인가되는 신호전압의 극성을 수직주사 주기마다 반전시키는 교류구동용의 신호이다. 즉, 제 1극성 반전신호에 의해 각 화소에 대한 신호전압의 정부의 극성을 프레임마다 반전시킬 수 있다. 여기서는, 제 1극성 반전신호로서, 인접하는 화소에 대해 신호전압의 극성을 반전시키는 도트 반전 구동방식의 반전 신호가 생성되는 것으로 하고, 생성된 제 1극성 반전신호는 제 2반전 신호생성부(12)로 순차로 출력된다.
제 2반전 신호생성부(12)는, 반전 제어신호와, 동기신호 추출부(10)로부터의 수직동기신호와, 제 1반전 신호생성부(11)에서의 제 1극성 반전신호에 의거하여 제 2극성 반전신호(13)를 출력하고 있다. 반전 제어신호는, 소스 구동부(3)에 배치된 입력 단자(5)를 통해 반전 제어신호 생성부A2로부터 입력된다. 제 2극성 반전신호(13)는, 반전 제어신호가 입력되면, 제 1극성 반전신호의 극성을 프레임마다 반전시킴으로써 생성된다. 즉, 반전 제어신호가 입력되었을 때에는, 수직동기신호에 동기하여 수직주사 주기마다 극성을 반전시키고 제 1극성 반전신호로부터 제 2극성 반전신호(13)가 생성된다. 반전 제어신호의 비입력시에는, 제 1극성 반전신호가 제 2극성 반전신호(13)로서 출력된다. 이렇게 해서 생성된 제 2극성 반전신호(13)는, 각 소스 드라이버IC(9)에 대해 순차로 출력된다.
소스 드라이버IC(9)는, 제 2극성 반전신호(13)와 상기 전압 데이터에 의거하여 각 화소에 있어서의 박막트랜지스터를 구동하는 스위칭 소자 구동수단이며, 소스 선(6)에 대하여 순차로 신호전압을 인가하여, 각 박막트랜지스터를 구동하고 있다.
도 3은, 도 2의 소스 구동부에 있어서의 주요부의 구성예를 도시한 회로도이 다. 본 실시예에 있어서의 제 2반전 신호생성부(12)는, 지연 플립플롭회로(14) 및 배타적 논리합 회로(15)로 구성할 수 있다. 지연 플립플롭(Delay-Flip Flop)회로(14)는, 데이터 단자D, 클록 단자CLK, 출력 단자Q 및 QN의 4개의 단자를 가지고 있으며, 데이터 단자D에 입력되는 신호의 시간변화를 클록 단자CLK에 입력되는 신호에 동기시켜서 출력하는 지연회로이다.
배타적 논리합 회로(15)는, 2개의 입력 신호의 배타적 논리합을 출력하는 논리회로이다. 예를 들면 신호의 진폭 레벨이 H(High) 및 L(10w)로 2값화 되어 있을 경우, 2개의 입력 신호의 진폭 레벨이 함께 H 또는 L일 때, 진폭 레벨이 L인 신호가 출력된다. 또한 2개의 입력 신호의 진폭 레벨이 서로 다를 때에는, 진폭 레벨이 H인 신호가 출력된다.
이와 같은 회로를 이용함으로써, 제 2반전 신호생성부(12)를 간소한 구성으로 실현할 수 있다. 구체적으로는, 지연 플립플롭회로(14)에 있어서, 데이터 단자D에 반전 제어신호가 입력되고, 클록 단자CLK에 수직동기신호가 입력된다. 배타적 논리합 회로(15)에는, 지연 플립플롭회로(14)의 출력 단자Q로부터의 출력 신호와, 제 1극성 반전신호가 입력되고, 이때의 출력 신호가 제 2극성 반전신호(13)가 된다.
도 4(a) 및 (b)는, 도 3의 지연 플립플롭회로 및 배타적 논리합 회로에 있어서의 입출력의 대응관계를 도시한 도면,도 4(a)에는, 지연 플립플롭회로(14)의 진리값표가 나타나 있다. 예를 들면 신호의 진폭 레벨이 H(High) 및 L(10w)에 2값화 되고 있는 경우, 데이터 단자D에 입력된 반전 제어신호의 진폭 레벨이 H이면, 클록 단자CLK에 입력된 수직동기신호에 있어서의 진폭 레벨의 상승과 동기하고, 출력 단자Q로부터의 출력 신호의 진폭 레벨이 H가 된다. 또한 반전 제어신호의 진폭 레벨이 L일 때에는, 수직동기신호에 있어서의 진폭 레벨의 상승과 동기하고, 출력 신호의 진폭 레벨도 L이 된다. 따라서, 반전 제어신호의 진폭 레벨의 변화를 수직동기신호에 동기시켜 출력 할 수 있다.
도 4(b)에는, 배타적 논리합 회로(15)의 진리값표가 나타나 있다. 2개의 입력 신호, 즉, 제 1극성 반전신호 및 지연 플립플롭회로(14)로부터의 출력 신호의 진폭 레벨이 모두 H 또는 L일 때, 진폭 레벨이 L인 신호가 제 2극성 반전신호(13)로서 출력된다. 또한 2개의 입력 신호의 진폭 레벨이 서로 다를 때에는, 진폭 레벨이 H인 신호가 출력된다. 즉, 반전 제어신호의 진폭 레벨이 H가 되면, 수직동기신호에 동기하여 제 1극성 반전신호의 극성이 반전되어 출력된다. 또한 반전 제어신호의 진폭 레벨이 L이 되면, 수직동기신호에 동기하여 제 1극성 반전신호가 제 2극성 반전신호(13)로서 출력된다. 따라서, 반전 제어신호의 진폭 레벨의 변화에 의거하여 제 1극성 반전신호의 극성을 프레임마다 반전시켜 제 2극성 반전신호(13)를 생성할 수 있다.
도 5는, 도 2의 제 2반전 신호생성부에 있어서의 입출력 신호의 진폭 레벨의 시간변화를 도시한 도면이다. 어떤 수직주사 기간내에 있어서, 반전 제어신호의 진폭 레벨이 H에서 L로 변화하면, 지연 플립플롭회로(14)의 출력 신호의 진폭 레벨은, 수직동기신호의 상승에 동기하여 H에서 L로 변화된다. 이 출력 신호의 진폭 레벨의 변화에 따라, 제 2극성 반전신호(13)의 극성이 제 1극성 반전신호에 대해 비반전, 즉 동일하게 된다. 또한 반전 제어신호의 진폭 레벨이 L에서 H로 변화되면, 지연 플립플롭회로(14)의 출력 신호의 진폭 레벨은, 수직동기신호의 상승에 동기하여 L에서 H로 변화된다. 이 출력 신호의 진폭 레벨의 변화에 따라, 제 2극성 반전신호(13)의 극성이 제 1극성 반전신호에 대해 반전한다. 즉, 반전 제어신호의 진폭 레벨의 변화에 의거하여 수직동기신호에 동기하여 제 1극성 반전암호의 극성이 반전되고, 제 2극성 반전신호(13)가 생성되고 있다.
도 6은, 도 1의 액정표시장치에 있어서의 표시 화면을 프레임마다 도시한 상태 천이도이다. 화소에 직류성분이 축적되는 것을 효과적으로 방지하기 위해서는, 반전 제어신호를, 예를 들면 4프레임마다 출력 하는 것이 바람직하다. 이때의 화면표시의 모양을 도시한 것이 도 6이다. 여기에서는, 반전 제어신호가 입력된 직후의 1프레임 분만 제 1극성 반전신호의 극성을 반전시켜 생성된 제 2극성 반전신호(13)에 의거하여 신호전압의 인가가 행해지는 것으로 하며, 짝수 프레임(21) 및 (25)이 이 프레임에 해당하고 있다. 이때 짝수 프레임(21),(23) 및 (25)에 있어서의 표시 영역(21a),(23a) 및 (25a)에 대해서는, 도 13의 종래와 비교하여, 교류구동이 실행되고 있기 때문에, 화소의 이미지 스티킹을 방지할 수 있다.
도 7의 스텝S10l∼S105은, 도 1의 액정표시장치에 있어서의 교류구동의 동작예를 도시한 플로우차트이다. 우선, 동기신호 추출부(10)는, 보간처리부A1로부터 넌인터레이스 신호가 입력되면, 수평동기신호 및 수직동기신호를 추출한다(스텝S10l). 제 1반전 신호생성부(11)는, 이들의 동기신호에 의거하여 제 1극성 반전신호를 생성한다(스텝S102).
다음에 제 2반전 신호생성부(12)는, 반전 제어신호 생성부A2로부터 반전 제어신호가 입력되면, 수직동기신호에 동기하여 극성을 반전시킴으로써, 제 1극성 반전신호로부터 제 2극성 반전신호(13)를 생성한다(스텝S103, S104). 한편, 반전 제어신호의 입력이 없을 때에는, 제 1극성 반전신호를 제 2극성 반전신호(13)로서 출력한다. 각 소스 드라이버IC(9)는, 생성된 제 2극성 반전신호(13)에 의거하여 신호처리부(8)로부터의 전압 데이터를 따라, 각 화소에 있어서의 스위칭 소자를 구동한다(스텝S105).
본 실시예에 의하면 반전 제어신호에 의거하여 제 2극성 반전신호(13)가 생성되므로, 동일 영상이 다수의 프레임에 걸쳐 연속하여 표시되는 경우에, 교류구동이 실행되지 않는 화소가 생길 경우에, 반전 제어신호에 의해 신호전압의 극성을 반전시킴으로써, 화소가 이미지 스티킹을 일으키는 것을 방지할 수 있다.
본 발명의 액정표시장치 및 그 교류구동방법에 의하면, 동일 영상이 다수의 프레임에 걸쳐 연속하여 투영해내는 경우라도, 반전 제어신호에 의해 신호전압의 극성을 반전시키므로, 화소가 이미지 스티킹 등의 표시 불량을 일으키는 것을 억제 할 수 있으며 표시 품질을 향상시킬 수 있다.

Claims (6)

  1. 넌인터레이스신호로부터 수직동기신호를 추출하는 동기신호 추출수단과,
    상기 수직동기신호에 의거하여 화소마다 배치된 스위칭 소자에 대한 신호전압의 극성을 프레임마다 반전시키는 제 1극성 반전신호를 생성하는 제 1반전신호 생성수단과,
    상기 넌인터레이스 신호에 있어서의 홀수 프레임과 짝수 프레임의 비교 결과로부터 반전 제어신호를 생성하는 반전 제어신호 생성수단과,
    상기 반전 제어신호에 의거하여 상기 제 1극성 반전신호의 극성을 반전시켜 제 2극성 반전신호를 생성하는 제 2반전신호 생성수단과,
    상기 제 2극성 반전신호에 의거하여 각 스위칭 소자를 구동하는 스위칭 소자 구동수단을 구비한 것을 특징으로 하는 액정표시장치.
  2. 제 1항에 있어서,
    인터레이스 신호에 대한 주사선 보간에 의해 상기 넌인터레이스 신호를 생성하는 보간처리수단을 구비하고,
    상기 반전 제어신호 생성수단은, 홀수 프레임 및 짝수 프레임간의 휘도차에 의거하여 반전 제어신호를 생성하는 것을 특징으로 하는 액정표시장치.
  3. 제 1항에 있어서,
    상기 제 2반전신호 생성수단은, 상기 수직동기신호에 의거하여 제 1극성 반전신호의 극성을 프레임마다 반전시켜 제 2극성 반전신호를 생성하는 것을 특징으로 하는 액정표시장치.
  4. 제 1항에 있어서.
    상기 제 2반전신호 생성수단은, 지연 플립플롭회로 및 배타적 논리합 회로로 이루어지고, 상기 반전 제어신호 및 상기 수직동기신호가 각각 상기 지연 플립플롭회로에 입력되며, 이 지연 플립플롭회로에서의 출력 신호 및 상기 제 1극성 반전신호를 각각 상기 배타적 논리합 회로에 입력함으로써, 제 2극성 반전신호를 생성하는 것을 특징으로 하는 액정표시장치.
  5. 넌인터레이스 신호로부터 수직동기신호를 추출하는 동기신호 추출수단과,
    상기 수직동기신호에 의거하여 화소마다 배치된 스위칭 소자에 대한 신호전압의 극성을 프레임마다 반전시키는 제 1극성 반전신호를 생성하는 제 1반전신호 생성수단과,
    상기 넌인터레이스 신호에 있어서의 홀수 프레임과 짝수 프레임의 비교 결과로부터 얻어지는 반전 제어신호가 입력되는 입력 단자와,
    상기 입력 단자에 입력된 반전 제어신호에 의거하여 상기 제 1극성 반전신호의 극성을 반전시켜 제 2극성 반전신호를 생성하는 제 2반전신호 생성수단과,
    상기 제 2극성 반전신호에 의거하여 각 스위칭 소자를 구동하는 스위칭 소자 구동수단을 구비한 것을 특징으로 하는 액정표시장치.
  6. 넌인터레이스 신호로부터 수직동기신호를 추출하는 동기신호 추출스텝과,
    상기 수직동기신호에 의거하여 화소마다 배치된 스위칭 소자에 대한 신호전압의 극성을 프레임마다 반전시키는 제 1극성 반전신호를 생성하는 제 1반전신호 생성스텝과,
    상기 넌인터레이스 신호에 있어서의 홀수 프레임과 짝수 프레임의 비교 결과에서 반전 제어신호를 생성하는 반전 제어신호 생성스텝과,
    상기 반전 제어신호에 의거하여 상기 제 1극성 반전신호의 극성을 반전시켜서 제 2극성 반전신호를 생성하는 제 2반전 신호생성 스텝과,
    상기 제 2극성 반전신호에 의거하여 각 스위칭 소자를 구동하는 스위칭 소자구동 스텝으로 이루어지는 것을 특징으로 하는 액정표시장치의 교류구동방법.
KR1020050033435A 2004-04-26 2005-04-22 액정표시장치 및 그것의 교류구동방법 KR100661467B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2004-00129329 2004-04-26
JP2004129329A JP4449556B2 (ja) 2004-04-26 2004-04-26 液晶表示装置

Publications (2)

Publication Number Publication Date
KR20060047391A KR20060047391A (ko) 2006-05-18
KR100661467B1 true KR100661467B1 (ko) 2006-12-27

Family

ID=35135915

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050033435A KR100661467B1 (ko) 2004-04-26 2005-04-22 액정표시장치 및 그것의 교류구동방법

Country Status (4)

Country Link
US (1) US7764258B2 (ko)
JP (1) JP4449556B2 (ko)
KR (1) KR100661467B1 (ko)
TW (1) TWI302282B (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4172495B2 (ja) * 2006-05-09 2008-10-29 ソニー株式会社 画像表示装置、信号処理装置、および画像処理方法、並びにコンピュータ・プログラム
JP2007311963A (ja) * 2006-05-17 2007-11-29 Sony Corp 画像表示装置、信号処理装置、および画像処理方法、並びにコンピュータ・プログラム
KR101264703B1 (ko) * 2006-11-14 2013-05-16 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
US7932884B2 (en) * 2007-01-15 2011-04-26 Lg Display Co., Ltd. Liquid crystal display and driving method thereof
JP4998017B2 (ja) * 2007-03-02 2012-08-15 ソニー株式会社 液晶表示装置
KR101374425B1 (ko) * 2009-08-14 2014-03-24 엘지디스플레이 주식회사 액정표시장치와 그 도트 인버젼 제어방법
WO2011024444A1 (ja) * 2009-08-26 2011-03-03 パナソニック株式会社 極性反転信号生成回路及び極性反転信号生成方法
JP5233972B2 (ja) * 2009-11-30 2013-07-10 ソニー株式会社 信号線駆動回路および表示装置、並びに電子機器
TWI440926B (zh) 2010-12-31 2014-06-11 Hongda Liu 液晶顯示裝置
US9396689B2 (en) 2010-12-31 2016-07-19 Hung-Ta LIU Driving method for a pixel array of a display
JP6078965B2 (ja) * 2012-03-27 2017-02-15 セイコーエプソン株式会社 映像処理回路、映像処理方法及び電子機器
JP2017181839A (ja) 2016-03-31 2017-10-05 パナソニック液晶ディスプレイ株式会社 液晶表示装置
JP2018040963A (ja) * 2016-09-08 2018-03-15 ラピスセミコンダクタ株式会社 表示ドライバ及び表示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11149277A (ja) 1997-11-17 1999-06-02 Sharp Corp 液晶表示装置の駆動方法及び駆動回路
JP2000214437A (ja) 1999-01-22 2000-08-04 Canon Inc 液晶駆動回路
JP2002175058A (ja) 2000-12-08 2002-06-21 Toshiba Corp 液晶表示装置
JP2003108094A (ja) 2001-09-28 2003-04-11 Toshiba Corp 平面表示装置
JP2003302591A (ja) 2002-04-09 2003-10-24 Canon Inc 走査光学装置及びそれを用いた画像形成装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69027136T2 (de) * 1989-02-10 1996-10-24 Sharp Kk Flüssigkristallanzeigeeinheit und Steuerverfahren dafür
JPH0335219A (ja) * 1989-06-30 1991-02-15 Sharp Corp 表示装置
JP2577796B2 (ja) 1989-07-31 1997-02-05 シャープ株式会社 マトリクス型液晶表示装置のための駆動回路
KR100242443B1 (ko) 1997-06-16 2000-02-01 윤종용 도트 반전 구동을 위한 액정 패널 및 이를 이용한 액정 표시 장치
US6366271B1 (en) * 1997-11-13 2002-04-02 Mitsubishi Denki Kabushiki Kaisha Method for driving a liquid crystal display apparatus and driving circuit therefor
JP3428550B2 (ja) 2000-02-04 2003-07-22 日本電気株式会社 液晶表示装置
US7098884B2 (en) * 2000-02-08 2006-08-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor display device and method of driving semiconductor display device
JP3760743B2 (ja) 2000-09-11 2006-03-29 株式会社日立製作所 液晶表示装置
JP2002244621A (ja) * 2001-02-06 2002-08-30 Internatl Business Mach Corp <Ibm> 表示装置、液晶表示装置および液晶表示装置の駆動方法
TW552573B (en) 2001-08-21 2003-09-11 Samsung Electronics Co Ltd Liquid crystal display and driving method thereof
KR100859666B1 (ko) * 2002-07-22 2008-09-22 엘지디스플레이 주식회사 액정표시장치의 구동장치 및 구동방법
JP3853716B2 (ja) 2002-09-02 2006-12-06 Necディスプレイソリューションズ株式会社 液晶表示装置
JP2008170993A (ja) * 2007-01-15 2008-07-24 Lg Display Co Ltd 液晶表示装置とその駆動方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11149277A (ja) 1997-11-17 1999-06-02 Sharp Corp 液晶表示装置の駆動方法及び駆動回路
JP2000214437A (ja) 1999-01-22 2000-08-04 Canon Inc 液晶駆動回路
JP2002175058A (ja) 2000-12-08 2002-06-21 Toshiba Corp 液晶表示装置
JP2003108094A (ja) 2001-09-28 2003-04-11 Toshiba Corp 平面表示装置
JP2003302591A (ja) 2002-04-09 2003-10-24 Canon Inc 走査光学装置及びそれを用いた画像形成装置

Also Published As

Publication number Publication date
JP2005309274A (ja) 2005-11-04
TW200604992A (en) 2006-02-01
US7764258B2 (en) 2010-07-27
US20050237287A1 (en) 2005-10-27
JP4449556B2 (ja) 2010-04-14
TWI302282B (en) 2008-10-21
KR20060047391A (ko) 2006-05-18

Similar Documents

Publication Publication Date Title
KR100661467B1 (ko) 액정표시장치 및 그것의 교류구동방법
US9538125B2 (en) Display apparatus and driving method thereof
KR100899241B1 (ko) 전원 회로, 구동 회로, 전기 광학 장치, 전자 기기 및 대향전극 구동 방법
US8581823B2 (en) Liquid crystal display device and driving method thereof
JPH11231838A (ja) 表示装置およびその駆動方法
JP2007093660A (ja) 表示装置
US7499010B2 (en) Display, driver device for same, and display method for same
JPH08221039A (ja) 液晶表示装置及びその駆動方法
JP2007094008A (ja) 表示装置
JP2008216648A (ja) 映像表示装置、映像表示方法、および映像表示システム
JP2664780B2 (ja) 液晶表示装置
JP3897454B2 (ja) 表示駆動回路
JPH08234702A (ja) 表示装置
JP3230405B2 (ja) 液晶表示装置及びその駆動方法
JP5229295B2 (ja) 液晶表示素子及びその駆動方法
JP4998017B2 (ja) 液晶表示装置
JPS6217731A (ja) 液晶表示式受像装置の駆動方式
JPH09325738A (ja) 液晶ディスプレイ装置とその駆動方法
JP3764285B2 (ja) 液晶表示装置の駆動方法およびその駆動回路
JPH0564108A (ja) 液晶tvの駆動回路
JPH1031456A (ja) 液晶表示装置及び液晶表示方法
JP3897462B2 (ja) 表示装置の駆動回路およびその駆動方法
JP3019449B2 (ja) Lcdの駆動方式
KR20040110704A (ko) 스캔 모드를 이용한 플리커 제거방법
JPH0396088A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121121

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131118

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20141120

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20161123

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee