KR100512927B1 - 표시장치 및 표시방법 - Google Patents

표시장치 및 표시방법 Download PDF

Info

Publication number
KR100512927B1
KR100512927B1 KR10-2002-0025810A KR20020025810A KR100512927B1 KR 100512927 B1 KR100512927 B1 KR 100512927B1 KR 20020025810 A KR20020025810 A KR 20020025810A KR 100512927 B1 KR100512927 B1 KR 100512927B1
Authority
KR
South Korea
Prior art keywords
display
signal
active element
line
bit
Prior art date
Application number
KR10-2002-0025810A
Other languages
English (en)
Other versions
KR20020087856A (ko
Inventor
누마오타카지
Original Assignee
샤프 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2001145504A external-priority patent/JP3617821B2/ja
Priority claimed from JP2002081833A external-priority patent/JP3875128B2/ja
Application filed by 샤프 가부시키가이샤 filed Critical 샤프 가부시키가이샤
Publication of KR20020087856A publication Critical patent/KR20020087856A/ko
Application granted granted Critical
Publication of KR100512927B1 publication Critical patent/KR100512927B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources

Abstract

시간 분할 계조 표시를 행하는 표시장치에 있어서, 제1 TFT에 의해 취입된 신호레벨을 보유하는 콘덴서와, 콘덴서와 관련되어, 제1 TFT에 의해 취입된 신호레벨을 보유하는 화소메모리와, 그 화소메모리에 개별적으로 대응하는 제2 TFT, 제2 TFT를 선택 구동하는 비트 선택선을 포함하고, 주사 신호선이 선택상태에서, 제1 TFT를 통해 콘덴서에 표시신호레벨이 설정됨과 동시에, 제2 TFT가 선택 구동되어 화소메모리에 그 표시신호레벨이 설정되며, 주사 신호선이 비선택 상태에서 TFT가 선택 구동되어 화소메모리로부터의 표시신호레벨로 절환된다. 이로써, 주사를 1라인마다 행하는 용이한 제어방법에 의해, 각 비트의 표시기간의 총계와 각 비트의 웨이트의 비율을 정확하게 일치시킬 수 있다.

Description

표시장치 및 표시방법{DISPLAY APPARATUS AND DISPLAY METHOD}
본 발명은 유기 EL(일렉트로 루미네슨스)소자 또는 FED(필드 에미션 디바이스)소자 등의 전기광학소자를 매트릭스상으로 배치하여 구성된 표시장치에 관한 것이다.
근래, 상기 유기 EL 소자 또는 FED 소자 등의 자발광 디바이스를 이용하는 박형표시장치의 개발이 활발히 행하여지고 있다. 이들 자발광 디바이스에서는, 소자의 발광 휘도가 소자를 흐르는 전류밀도에 비례하는 것으로 알려져 있다. 또한, 소자특성, 특히 인가전압-전류특성이 변동하는 것으로 알려져 있고, 이들 디바이스에서는 정전류원을 이용하는 구동회로가 바람직한 것으로 되어 있다. 그러나, 실제로 정전류원을 구성하는 것은 곤란하기 때문에, 정전압원을 이용하여 정전류 구동회로를 구성하고 있다. 이 경우, 소자를 흐르는 전류를 검출하는 수단을 제공하여, 그 검출수단에 의해 검출한 전류가 일정하게 되도록 제어하는 방법이 제안되어 있다.
도 33은 그와 같은 전류검출수단을 이용하여 휘도보정을 행하도록 된 일례의 유기 EL 디스플레이(101)를 나타낸 도면으로서, 일본국 공개 특허 공보 제2000-187467호(2000년 7월4일 공개)에 나타낸 것이다. 이 디스플레이(101)는 패시브구동의 디스플레이이고, 유기 EL 패널(102)은 서로 직교하는 복수의 음극(cO∼cn) 및 양극(sO∼sm)에 의해 표시영역이 매트릭스상으로 구획되어, 상기 각 표시영역 구획부에 유기 EL 소자(103)가 배치되어 구성되어 있다.
상기 유기 EL 패널(102)의 외부에, 또는 일체로, 상기 음극(c0∼cn)을 구동하기 위한 음극구동회로(104), 각 양극(s0∼sm)을 개별적으로 구동하기 위한 양극구동회로(pgO∼pgm), 및 상기 양극구동회로(pgO∼pgm)에서의 각 출력전류를 각각 검출하기 위한 전류검출회로(isO∼ism)가 설치되어 있다. 상기 전류검출회로(isO∼ism)(총칭할 때는 참조부호 is로 나타냄)에 의해 검출한 전류치를 제어장치(105)로 입력하여, 검출한 전류치에 따라, 각 표시영역의 표시정보에 대응하는 점등시간 또는 점등전류를 조정하는 구성으로 되어 있다.
상기 전류검출회로(is)는, 예컨대 도 34에 나타낸 바와 같이, 각 양극(s0∼sm)으로의 라인에 전류검지저항(r1)을 직렬로 개재하여, 그 전류검지저항(r1)의 단자간 전압을 A/D 변환회로(106)에서 검출하여, 출력하는 구성으로 되어 있다.
또한, 도 35는 상기와 같은 전류검출수단을 이용하여 휘도 보정을 행하도록 한 다른 예의 유기 EL 디스플레이(111)를 나타낸 도면으로서, 일본국 공개 특허 공보 제1998-254410호(1998년 9월25일)에 나타낸 것이다. 상기 디스플레이(111)는, 액티브구동의 디스플레이이고, 표시패널(112)의 전체 유기 EL 소자를, 콘트롤러(113)에 의해, 주사회로(114) 및 전원회로(115)를 통해 일정의 정전압으로 구동하고, 그 경우에 후술하는 바와 같이 측정한 전류치를 전류치메모리(116)에 기억하고, 그 기억데이터와 A/D 변환회로(117)를 통해 외부에서 입력된 표시데이터를 연산회로(118)에서 처리하여, 얻어진 표시데이터를 프레임메모리(119) 및 기입회로(120)를 통해 각 화소에 공급함에 의해, 각 화소를 흐르는 전류치의 총합을 조정하고 있다.
이 액티브구동의 경우, 표시패널(112)의 각 화소(121)는, 도 36에 나타낸 바와 같은 구성으로 된다. 즉, 표시데이터를 취입한 TFT(122), 그 취입된 표시데이터를 기억하는 콘덴서(123), 유기 EL 소자(124), 콘덴서(123)의 출력전압에 대응하여 유기 EL 소자(124)를 구동하는 TFT(125), 및 유기 EL 소자(124)를 흐르는 전류를 측정하는 전류검출기(126)를 포함하여 구성되어 있다.
주사신호선을 선택함에 의해 상기 TFT(122)를 도통상태로 하고, 데이터신호선의 전압을 콘덴서(123)에 저장한다. TFT(122)를 비도통 상태로 하고 있는 동안에도, 상기 콘덴서(123)의 전압에 의해 TFT(125)를 제어하여, 유기 EL 소자(124)를 흐르는 전류량을 조정하고 있다. 따라서, 상기 전류검출기(126)를 TFT(125)와 유기 EL 소자(124) 사이에 배치하여, 상기 전류검출기(126)의 출력을 A/D 변환회로(127)에서 디지털 데이터화하여, 상기 전류치 메모리(116)에 기억시킴에 의해, 상기와 같은 전류치의 총합의 조정을 하고 있다.
상기와 같은 종래 기술에 있어서, 상기 일본국 공개 특허 공보 제2000-187467호의 디스플레이(1O1)와 같은 패시브 구동의 표시장치에서는, 음극(cO∼cn)을 순차 선택하게 됨으로써, 양극(sO∼sm)을 흐르는 전류를 측정하면, 선택되어 있는 음극(c0∼cn)과의 교점으로 되는 유기 EL 소자(103)의 전류를 측정할 수 있다. 그러나, 상기 일본국 공개 특허 공보 제1998-254410호의 유기 EL 디스플레이(111)와 같이 액티브구동의 표시장치에서는, 전술한 바와 같이, 주사신호선이 비선택상태에서도, 콘덴서(123)의 전압에 의해 TFT(125)를 제어함으로써, 유기 EL 소자(124)에 전류가 흐르게 된다. 따라서, 각 유기 EL 소자(124) 마다 전류 측정을 행할 수 없고, 상기 패시브 구동의 경우와 같이 표시영역 외부에서, 신호선 마다 정리하여, 효율적으로 전류를 측정할 수 없는 문제가 있다. 또한, 각 유기 EL 소자(124)의 면적, 즉 개구율을 향상시킬 수 없는 문제도 있다.
본 발명의 목적은 액티브구동에서도, 각 전기광학소자의 전류치 검출을 효율적으로 행할 수 있음과 동시에, 개구율을 향상시킬 수 있는 표시장치를 제공하는 것이다.
본 발명의 다른 목적은 각 비트의 표시기간과 비트의 웨이트를 정확하게 일치시킬 수 있음과 동시에, 컨트롤회로의 제어를 용이하게 행할 수 있는 표시장치 및 표시방법을 제공하는 것이다.
본 발명의 표시장치는, 서로 교차하는 각각 복수의 제1 및 제2 신호선(G,D)으로 구획된 각 영역에 전기광학소자(P)를 포함하며, 상기 전기광학소자(P)는 각각 대응하는 제1 액티브소자(Q1)가 상기 제1 신호선(G)을 통해 선택되어 있는 동안에 각각 대응하는 제2 신호선(D)에 출력되는 신호레벨에 대응하는 표시를 행하도록 구동되며, 상기 제2 신호선(D)을 각각 따라 제공되어, 상기 전기광학소자(P)로 부하전류를 공급하는 제1 전원선(E)의 전류를 각각 측정하는 전류측정수단(K), 상기 전류측정수단(K)에 의해 측정된 데이터를 각각 보유하는 기억수단(M), 및 외부에서 입력되는 표시데이터를, 상기 기억수단(M)으로부터 독출된 데이터를 이용하여 각각 보정하여, 각각 상기 제2 신호선(D)에 출력될 신호레벨을 작성하는 보정수단(B)을 포함하며, 상기 제1 신호선(G)에 의한 선택과 동시에, 상기 제2 신호선(D)에 표시데이터에 대응하는 신호레벨을 출력하는 단위표시기간에 대하여, 주기적으로, 상기 제1 신호선(G)에 의한 선택과 동시에, 상기 제2 신호선(D)에 소정 신호레벨을 출력하고, 상기 전류측정수단(K)에 의해 측정을 행하는 측정기간을 포함하는 구성이다.
상기 구성에 따르면, 서로 교차하는 복수의 제1 및 제2 신호선(G,D)에 의해 구획되어 매트릭스 상으로 배열된 각 영역에, 유기 EL 소자 등의 전기광학소자(P)를 포함하고, 상기 전기광학소자(P)가, TFT 등의 각각 대응하는 제1 액티브소자(Q1)에 의해, 상기 제1 신호선(G)을 통해 순차 선택되어 제2 신호선(D)에 출력되는 신호레벨에 대응하는 표시를 행하도록 된 표시장치에 있어서, 상기 제2 신호선(D)을 따라 설치되는 제1 전원선(E)의 전류를 측정하는 전류측정수단(K)을 제공하여, 그 측정결과에 따라 표시데이터를 보정함에 있어서, 매 단위표시기간마다, 또는 복수의 단위표시기간마다, 주기적으로 전류측정을 행한다.
따라서, 소망하는 계조를 얻기 위한 표시데이터를, 주위 온도변화 등에 대응하여 다이나믹하게 보정함에 있어서, 액티브매트릭스의 패널에서도, 전류측정수단(K)을, 각 영역(전기광학소자 P) 마다 제공할 필요가 없고, 각각의 제1 전원선(E)(=제2 신호선 D) 마다, 또는 복수의 제1 전원선 (E)에서 공용으로 하도록 제공하면 된다. 이로써, 각 전기광학소자(P)의 전류치 검출을 효율적으로 행할 수 있음과 동시에, 상기 각 영역에서의 전기광학소자(P)의 면적, 즉 개구율을 향상시킬 수 있다.
또한, 본 발명의 표시장치는, 상기 전기광학소자(P)에 대응하여, 상기 제1 액티브소자(Q1)에 의해 취입된 신호레벨을 보유하는 전위보유수단(C1)을 포함하고, 상기 제1 신호선(G)에 선택출력을 도출하는 주사 콘트롤러(3) 및 상기 제2 신호선(D)에 신호레벨을 출력하는 신호 콘트롤러(4)는, 측정기간의 직전에, 상기전위보유수단(C1)의 초기화 및 전기광학소자(P)를 비발광 상태로 하는 주사를 행하는 것이 바람직하다.
상기 구성에 따르면, 상기 주사콘트롤러(3) 및 신호콘트롤러(4)는, 콘덴서 등으로 실현되는 전위보유수단(C1)에 상기 신호레벨을 취입하여 표시상태를 설정하는 주사를 행하고, 1 또는 복수의 표시기간에 대하여, 상기와 같이 측정기간을 주기적으로 삽입함에 있어서, 측정기간의 직전에는, 전위보유수단(C1)의 초기화에 의해 전기광학소자(P)를 비발광 상태로 하는 주사를 행한다.
따라서, 상기 주사에 의해 측정기간의 직전에 비발광 상태로 함에 의해, 다른 전기광학소자에 의한 영향을 받지 않고, 원하는 전기광학소자의 부하전류를 정확하게 측정할 수 있다.
본 발명의 표시장치는, 서로 교차하는 각각 복수의 제1 및 제2 신호선(G,D)에 의해 구획된 각 영역에 전기광학소자(P)를 포함하고, 그 전기광학소자(P)는, 각각 대응하는 제1 액티브소자(Q1)가 상기 제1 신호선(G)을 통해 선택되어 있는 동안에, 각각 대응하는 제2 신호선(D)에 출력되는 신호레벨에 대응하는 표시를 행하도록 구동되며, 상기 전기광학소자(P)에 대응하여 배치되는 1 또는 복수의 제2 액티브소자(Q10), 상기 제2 액티브소자(Q10)에 의해 취입된 신호레벨을 각각 보유하는 화소메모리(R1,R2), 상기 제1 액티브소자(Q1)에 의해 취입된 신호레벨을 각각 보유하는 전위보유수단(C1), 및 상기 제2 액티브소자(Q10)를 선택 구동하는 비트선택선(Sa,Sb)을 포함하고, 상기 제1 신호선(G)이 선택 상태에서, 제1 액티브소자(Q1)를 통하여 상기 전위보유수단(C1)에 표시신호레벨이 설정됨과 동시에, 상기 제2 액티브소자(Q10)가 선택 구동됨으로써 상기 화소메모리(R1,R2)에도 그의 표시신호레벨이 설정되어, 상기 제1 신호선(G)의 비선택 상태에서, 상기 제2 액티브소자(Q10)가 선택 구동되고, 상기 전기광학소자(P)의 표시신호레벨이 상기 화소메모리(R1,R2)에 대응하는 표시신호레벨로 절환되는 구성이다.
또한, 상기 화소메모리(R1,R2)의 표시신호레벨은, 상기 제1 액티브소자(Q1) 및 제2 액티브소자(Q2)를 통해 설정되는 경우와, 새로운 제6 액티브소자를 통해 설정되는 경우가 있다.
전자의 구성에 따르면, 제1 신호선(G)의 주사에 의해 표시가 행하여짐과 동시에, 비트선택선(Sa,Sb)을 선택함으로써, 그 비트선택선(Sa,Sb)에 대응하는 화소메모리(R1,R2)에 표시신호레벨을 기입할 수 있다. 또한, 제1 신호선(G)의 비선택 상태에서 비트선택선(Sa,Sb)을 선택함으로써, 상기 화소메모리(R1,R2)로부터 표시신호레벨을 독출할 수 있다.
또한, 후자의 구성에 따르면, 제6 액티브소자가 선택되어 있는 동안에 화소메모리(R1,R2)에 표시신호레벨을 기입할 수 있다. 또한, 제1 신호선(G)의 비선택 상태에서 비트선택선(Sa,Sb)을 선택함으로써, 상기 화소메모리(R1,R2)로부터 표시신호레벨을 독출할 수 있다.
따라서, 제1 신호선(G)을 순차로 주사하는 1주사기간 내에서, 하위 비트의 데이터를 표시하고 남는 시간을 상위 비트의 데이터표시를 위해 사용할 수 있다. 이 때문에, 각 비트의 표시기간과 각 비트의 웨이트를 정확하게 일치시킬 수 있다. 예컨대, 4 비트의 데이터표시를 행하는 경우에, 각 비트의 표시기간을 각 비트의 웨이트에 해당하는 1:2:4:8로 정확하게 일치시키는 것이 가능해진다. 또한, 각 비트의 선택기간을 인접한 주사신호선(G)에서 연속시킬 수 있기 때문에, 외부에서 입력되는 동기신호에 응답하여, 각 주사신호선(G)에 선택신호를 출력하는 컨트롤회로(주사 콘트롤러)의 제어가 용이하게 된다.
또한, 본 발명의 표시장치는, 상기 전위보유수단(C1)에 대응하여, 상기 제1 신호선(G)과는 택일적으로 선택출력이 도출되는 제3 신호선(S)에서의 선택출력에 응답하여, 상기 제2 신호선(D)과는 독립적인 신호레벨을 상기 전위보유수단(C1)에 공급하는 제3 액티브소자(Q3)를 더 포함하고, 상기 제1 액티브소자(Q1)에 의해 표시신호레벨이 설정되고, 상기 제3 액티브소자(Q3)에 의해 소거신호레벨이 설정되는 것이 바람직하다.
상기 구성에 따르면, 제1 신호선(G)의 주사에 의해 표시가 개시된 후, 그 주사가 모두 제1 신호선(G)에 대해서 종료하기 이전에, 제3 신호선(S)의 주사에 의해, 상기 표시를 소거할 수 있다. 즉, 단위표시시간을, 주사기간보다도 짧게 할 수 있다.
따라서, 디지털 계조 제어를 행함에 있어서, 하위 비트의 데이터에도, 그 비트의 웨이트에 대응하는 단시간의 표시를 정확하게 행할 수 있어서, 비트수가 많은 세밀한 계조 제어를 행할 수 있다.
또한, 본 발명의 표시장치에서, 상기 각 전위보유수단은, 제4 액티브소자(Q4)와 콘덴서(C1)로 구성됨이 바람직하다.
상기 구성에 따르면, 제1 신호선(G)의 비선택 상태에서, 제2 액티브소자(Q10)가 선택 구동되었을 때, 상기 제4 액티브소자(Q4)를 비선택 구동함으로써, 화소메모리(R1,R2)에 보유되는 표시신호레벨이 상기 콘덴서(C1)의 영향에 의해 불필요하게 변경됨을 방지할 수 있다.
따라서, 콘덴서(C1)의 용량을 크게할 수 있음으로써, 시간경과에 따른 상기 콘덴서(C1)의 전위 변화를 적게 할 수 있어서, 바람직하다.
또한, 본 발명의 표시장치는, 상기 각 화소메모리(R1,R2)의 입출력단자 사이에 제5 액티브소자(Q5)가 배치되고, 상기 제5 액티브소자(Q5)가 비선택 구동되는 동안에, 상기 각 화소메모리(R1,R2)의 표시신호레벨이 설정되는 것이 바람직하다.
상기의 구성에 따라, 화소메모리(R1,R2)로서 주로 2개의 인버터회로(INV1,INV2)의 입출력단자 사이가 서로 접속된 스테틱 메모리의 구성을 상정(想定)하면, 제1 인버터회로(INV1)의 입력단자와 제2 인버터회로(INV2)의 출력단자가 직접 접속되는 경우, 제1 인버터회로(INV1)의 입력에 제2 인버터회로(INV2)의 출력이 영향을 주기 때문에, 제2 인버터회로(INV2)의 출력이 있더라도, 제1 인버터회로(INV1)의 입력단자에 상기 제2 신호선(D)의 신호가 정확하게 입력되도록 제2 인버터회로(INV2)의 출력임피던스를 조정하여야 하는 것에 대하여, 제1 인버터회로(INV1)의 입력단자와 제2 인버터회로(INV2)의 출력단자 사이에 제5 액티브소자(Q5)를 배치함에 의해, 상기 제1 인버터회로(INV1)의 입력단자에 상기 제2 신호선(D)의 신호를 입력함에 있어서, 상기 제5 액티브소자(Q5)를 비선택 상태로 함으로써, 상기 제2 인버터회로(INV2)의 출력이 제1 인버터회로(INV1)의 입력단자에 인가됨을 방지하고, 화소메모리(R1,R2)의 표시신호레벨을 설정할 수 있다.
또한, 상기 제1 신호선(G)이 비선택 상태에서, 상기 제5 액티브소자(Q5)를 선택상태로 함에 의해, 상기 화소메모리(R1,R2)의 출력을 입력단자에 인가하여 스테틱 메모리 회로가 구성되고, 상기 화소메모리(R1,R2)의 표시신호레벨이 보유된다.
또한, 본 발명의 표시장치에서는, 상기 화소메모리(R1,R2)에는, 상기 전기광학소자(P)로 부하전류를 공급하는 제1 전원선(E)와 별개로 제공된 제2 전원선(Ea)에서 전원공급을 행하는 것이 바람직하다.
상기 구성에 따르면, 제1 액티브소자(Q1)가 선택되어 있는 동안에, 제1 전원선(E)의 전위를 상기 부하전류가 흐르지 않는 전위, 예컨대 GND 전위로 함에 의해, 표시를 행하지 않고, 전위보유수단(C1) 또는 화소메모리 (R1,R2)로의 신호레벨의 기입만을 행할 수 있다. 또한, 전위보유수단(C1) 또는 화소메모리(R1,R2)에 기억된 데이터에 따라 전기광학소자(P)의 표시기간을, 제1 액티브소자(Q1)의 주사기간과는 독립적으로 제어할 수 있게 되고, 표시기간에 시간분할 계조표시를 실현할 수도 있게 된다.
본 발명의 표시방법은, 서로 교차하는 각각 복수의 제1 및 제2 신호선(G,D)으로 구획된 각 영역에 전기광학소자(P)를 포함하고, 상기 전기광학소자(P)는, 각각 대응하는 제1 액티브소자(Q1)가 상기 제1 신호선(G)을 통해 선택되어 있는 동안에, 각각 대응하는 제2 신호선(D)에 출력되는 신호레벨에 대응하는 표시를 행하는 표시방법으로서, 상기 제1 신호선(G)이 선택상태인 동안에, 제1 액티브소자(Q1)를 통해 전위보유수단(C1)에 표시신호레벨이 설정됨과 동시에, 상기 제2 액티브소자(Q10)가 선택 구동되고, 상기 화소메모리(R1,R2)에 그 표시신호레벨이 설정되는 표시신호레벨설정단계, 및 상기 제1 신호선(G)이 비선택상태인 동안에, 상기 제2 액티브소자(Q10)가 선택 구동되어, 상기 전기광학소자(P)의 표시신호레벨이 상기 화소메모리(R1,R2)에 대응하는 표시신호레벨로 절환되는 표시신호절환단계을 포함하는 방법이다.
이 방법에서는, 상기 설명한 본 발명의 표시장치와 마찬가지로, 각 비트의 표시기간과 비트의 웨이트를 정확하게 일치시킬 수 있다. 또한, 각 비트의 선택기간을 인접한 주사신호선에서 연속시킬 수 있기 때문에, 컨트롤회로의 제어가 용이하게 된다.
본 발명의 또 다른 목적, 특징, 및 장점은 이하의 상세한 설명에 의해서 충분하게 이해될 것이다. 또한, 본 발명의 장점은 첨부도면을 참조한 다음의 설명으로 명백해질 것이다.
본 발명의 제1 실시예에 대해서, 도 1∼도 4를 참조하여 설명하면 다음과 같다.
도 1은 본 발명의 제1 실시예의 유기 EL 디스플레이(1)의 전체구성을 나타낸 도면이다. 상기 유기 EL 디스플레이(1)는, 대략적으로, 유기 EL 패널(2), 주사콘트롤러(3), 신호콘트롤러(4), 및 래치회로(5)를 포함하여 구성된다. 상기 유기 EL 패널(2)은 서로 직교하는 복수의 제1 신호선인 주사신호선(G1,G2,…,Gm)(총칭할 때에는, 이하 참조부호 G로 나타냄), 및 제2 신호선인 데이터신호선(D1,D2,…,Dn)(총칭할 때에는, 이하 참조부호 D로 나타냄)으로 구획되어, 매트릭스 상으로 배열된 각 영역에, 소자회로(A11,A12,…,A1n;A21,…,Amn)(총칭할 때에는, 이하 참조부호 A로 나타냄) 가 형성되어 구성된다. 상기 각 소자회로(A)는, 주사 콘트롤러(3)가 대응하는 주사신호선(G)을 선택하고 있는 동안에, 신호 콘트롤러(4)로부터 대응하는 데이터신호선(D)에 출력된 신호레벨을 취입하여, 그 신호레벨에 대응하는 표시를 행한다.
상기 유기 EL 디스플레이(1)에는, 외부에서 동기신호 및 데이터신호가 입력된다. 상기 주사 콘트롤러(3)는, 상기 동기신호에 응답하여, 상기 각 주사신호선(G)에 선택신호를 출력한다. 상기 래치회로(5)는, 상기 동기신호에 응답하여, 데이터신호를 순차 래치하여, 시리얼로 입력되는 데이터신호를 1라인만큼 축적하여, 상기 각 데이터신호선(D1∼Dn)의 선의 수만큼 패러럴로 하여, 상기 신호 콘트롤러(4)에 출력한다. 상기 신호 콘트롤러(4)에서는, 상기 데이터신호가 상기 각 데이터신호선(D1∼Dn)에 대응하는 D/A 변환회로(F1∼Fn)(총칭할 때에는, 이하 참조부호 F로 나타냄)에서 아날로그신호로 변환되어, 상기 데이터신호선(D1∼Dn)에 각각 출력된다.
유기 EL 패널(2)에는, 각 소자회로(A)를 통과하도록, 상기 데이터신호선(D1∼Dn)과 평행하게, 전원선(E0)으로부터 전원공급이 행하여지며, 제1 전원선인 전원선(E1∼En)(총칭할 때에는, 이하 참조부호 E라 함)이 제공되어 있다. 이 전원선(E1∼En)의 상기 신호 콘트롤러(4)측의 단부에는, 전류측정회로(K1∼Kn)(총칭할 때에는, 이하 참조부호 K라 함)가 각각 제공되어 있고, 미리 정해진 측정타이밍에서, 후술하는 바와 같이 1라인씩, 상기 전원선(E1∼En)을 통해 각 소자회로(A11∼Amn)에 흐르는 전류가 측정된다. 그 측정결과는, 각 소자회로(A)의 보정치(또는 필요한 전류치를 제공하는 전압데이터)로 되고, 기억수단인 메모리(M1∼Mn)(총칭할 때에는, 이하 참조부호 M이라 함)에 각각 기억된다. 또한, 상기 데이터신호선(D1∼Dn)을 통한 데이터신호의 기입에 있어서, 보정수단인 연산회로(B1∼Bn)(총칭할 때에는, 이하 참조부호 B라 함)가 상기 래치회로(5)에서의 데이터신호를 메모리(M1∼Mn)의 데이터에 의해 각각 보정한 후, 상기한 바와 같이 D/A 변환회로(F1∼Fn)에 출력한다. 이로써, 각 소자회로(A)의 휘도 보정이 행하여진다.
도 2는 소자회로(A)의 전기회로도이다. 이 소자회로(A)는, 제1 액티브소자이고, 게이트가 상기 주사신호선(G)에 접속되고, 소스(드레인)가 상기 데이터신호선(D)에 접속되며, 주사신호선(G)에서 선택되어 있는 동안에, 대응하는 데이터신호선(D)으로부터 상기 데이터신호를 취입하는 n형 TFT(Q1), 상기 TFT(Q1)의 드레인(소스)에 접속되어, 그의 취입된 데이터신호를 보유하는 전위보유수단(신호보유수단)인 콘덴서(메모리소자)(C1), 전기광학소자인 유기 EL 소자(P), 및 상기 콘덴서(C1)의 충전전압에 대응하여, 상기 전원선(E)으로부터 유기 EL 소자(P)로 흐르는 전류를 제어하는 p형 TFT(Q2)(전류제어수단)을 포함하여 구성된다.
도 3에는, 상기 TFT(Q2)와 유기 EL 소자(P)로 구성되는 전기광학소자에서의 TFT(Q2)의 게이트전압-유기 EL 소자(P)의 소자전류특성을 나타낸다. 또한, 이 특성은 도 1의 전원선(E)의 전압이 +6V의 경우이다. 콘덴서(C1)에 저장된 전위를, 상기한 바와 같이 메모리(M)에 기억된 보정치를 이용하여 연산회로(B)에서 보정함으로써, 유기 EL 소자(P)의 소자전류를 보정할 수 있어서, 상기 유기 EL 소자(P)의 경시변화 또는 온도특성에 대하여, 항상 일정한 휘도가 얻어지도록 휘도 보정을 행할 수 있다.
또한, 도 1 또는 도2에서는, 소자회로(A)가 1개의 화소로서 기재되어 있지만, 이는 설명을 간단화 하기 위한 것이고, 실제로는 도 2의 소자회로(A)의 RGB 각 1개가 1조로서 화소로 되거나, 또는 RGB의 각 성분이 복수의 소자회로(A)로 구성될 수 있다.
도 4는 상기와 같이 구성되는 유기 EL 디스플레이(1)의 구동방법의 일례를 나타낸 도면이다. 유기 EL 디스플레이(1)는, 전술한 바와 같이 D/A 변환회로(F)에서, 데이터신호를 대응하는 아날로그전압레벨로 변환하여, 그 전압레벨에 따라 TFT(Q2)가 유기 EL 소자(P)로 흐르는 전류를 제어하는 아날로그 계조 제어를 행한다. 도 4에서, 주사신호선은 G1∼G15의 15개로서 1개의 단위로 상정되어 있고, 각 주사신호선(G1∼G15)의 선택상태를, 도 4에서 (1)∼(15)로 나타내고 있다.
이 주사예에서는, 1프레임기간(Tf)이 전류측정기간(Tm)과 표시기간(Ta)으로 구성되어 있고, 예컨대 수십 [Hz]의 주기로 주사를 행하고 있다. 전류측정기간(Tm)에서는, 주사신호선(G1∼G15)이 순차 선택되고, 이때 연산회로(B)는 각 소자회로(A)의 유기 EL 소자(P)에 미리 정해진 전압을 인가하며, 이렇게 하여 각 유기 EL 소자(P)의 전류특성이 순차 측정된다. 계속되는 표시기간(Ta)은, 발광기간(Td)과 소거기간(Tsa)으로 구성되어 있다. 발광기간(Td) 내의 주사기간(Ts)에서는, 상기 전류측정기간(Tm)과 마찬가지로, 주사신호선(G1∼G15)이 순차 선택되어, 콘덴서(C1)에 데이터신호가 취입되며, 상기 발광기간(Td)의 나머지의 기간은, 그의 데이터신호에 대응하는 표시가 행하여진다. 그 후, 본 발명에서는, 전류측정을 행하기 전에, 소거기간(Tsa)에서, 주사신호선(G1∼G15)이 순차로 선택되어, 콘덴서(C1)의 데이터가 소거되어, 초기화된다.
이와 같이 전위보유수단인 콘덴서(C1)를 포함하는 소자회로(A)에도, 상기 소자회로(A) 모두를 초기화한 후에 전류측정을 행함에 의해, 전원선(E)을 흐르고 있는 전류는 주사신호선(G)을 통해 선택된 소자회로(A)만의 부하전류로 되기 때문에, 표시영역 외의 신호 콘트롤러(4)에 의한 제어로써, 각 전원선(E)(=데이터신호선 D) 마다 공통으로 전류측정을 행할 수 있다. 이로써, 원하는 계조를 얻기 위한 표시데이터를, 주위온도 변화 등에 대응하여 다이나믹하게 보정함에 있어서, 액티브매트릭스의 유기 EL 패널(2)에서도, 각 유기 EL 소자(P)의 전류치 검출을 효율적으로 행할 수 있음과 동시에, 상기 각 소자회로(A)에서의 상기 유기 EL 소자(P)의 면적, 즉 개구율을 향상시킬 수 있게 된다.
또한, 도 4의 예에서는, 매 표시기간(Ta)(프레임기간 Tf) 마다 전류측정을 하고 있지만, 복수의 프레임마다 행하는 경우에는, 전류측정을 행하는 프레임 직전의 프레임에 소거기간(Tsa)을 제공하여, 그 소거기간(Tsa)에 계속해서 전류측정기간(Tm)을 제공하도록 하면 된다.
본 발명의 제2 실시예에 대해서, 도 5∼도 7을 참조하여 설명하면 다음과 같다.
도 5는 본 발명의 제2 실시예의 유기 EL 디스플레이(11)의 전체구성을 나타낸 도면이다. 상기 유기 EL 디스플레이(11)는, 상기한 유기 EL 디스플레이(1)와 유사하며, 대응하는 부분에는 동일 참조부호를 병기하여 나타내며, 그에 대한 설명을 생략한다. 주목해야 할 점은, 상기한 유기 EL 디스플레이(1)가 아날로그 계조 제어인 것에 대하여, 이 유기 EL 디스플레이(11)는 디지털 계조 제어인 것이다. 그 때문에, 도 1에서는 연산회로(B1∼Bn)이던 개소에, 메모리(Ma1∼Man)(총칭할 때에는, 이하 참조부호 Ma라 함) 가 삽입된다. 그리고, 이 메모리(Ma)에 의해, 입력된 화소단위의 데이터를, 비트단위의 데이터로 타이밍 변환한다. 또한, 본 실시예에서는, 유기 EL 패널(2a)에는, 상기 주사신호선(G1∼Gm)과 평행하게, 각 소자회로(Aa11∼Aamn)(총칭할 때에는, 이하 참조부호 Aa라 함)를 관통하여, 제3 신호선인 다른 1개의 주사신호선(S1∼Sm)(총칭할 때에는, 이하 참조부호 S로 나타냄)이 설치됨과 동시에, 주사 콘트롤러(3a)는, 이들의 주사신호선(G,S)을 선택 제어한다.
여기서, 유기 EL 소자를 액티브소자로 구동하는 경우, 계조 표시를 실현하는 방법은, 아날로그 계조 제어와 디지털 계조 제어로 대별할 수 있고, 아날로그 계조 제어는, 상기한 바와 같이 유기 EL 소자를 흐르는 전류치를 제어하는 방법이다. 그러나, 이 액티브소자는 임계치 또는 이동도 등의 소자특성이 변동하기 쉽기 때문에, 이 변동을 극복하여 아날로그 계조를 얻는 여러 가지 수단이 고안되어 있다.
한편, 디지털 계조 제어는, 화소 분할 계조와 시간 분할 계조로 구분할 수 있고, 화소 분할 계조는 1개의 화소를 복수의 유기 EL 소자로 구성하고, 각 유기 EL 소자를 선택적으로 온/오프 구동함에 의해 계조 표시를 god하는 방법이고, 시간 분할 계조는 유기 EL 소자를 흐르는 전류의 시간을 제어하는 방법이다. 상기 화소 분할 계조는, 상기한 바와 같이 1개의 화소를 복수의 유기 EL 소자로 구성하기 때문에, 고세밀한 용도에는 적합하지 않고, 본 발명은 시간 분할 계조를 대상으로 한다. 또한, PDP(플라즈마 디스플레이 패널)등도, 디지털 계조 제어로서 시간 분할 계조가 사용되고 있다.
상기 도 4로부터 분명한 바와 같이, 어떤 주사신호선(Gi)이 선택되어 있는 동안에는, 나머지 주사신호선(G1∼Gi-1,Gi+1∼Gm)을 선택할 수 없고, 따라서 상기 시간 분할 계조 제어를 행하는 경우에는, 어떤 주사신호선(Gi)에 대하여, 어떤 비트의 데이터를 출력하면, 다음 비트의 데이터가 출력되는 것은, 나머지 주사신호선(Gi+1∼Gm,G1∼Gi-1)의 모든 데이터를 출력하고 난 뒤가 되어, 하위비트의 데이터에 의한 단위표시시간이 길게되고, 상기 1프레임기간(Tf)이 길어지게 된다. 이것 때문에, 상기 주사신호선(S)이 제공되고, 주사신호선(G)에 의하여 개시된 표시를, 상기 주사신호선(S)에 의한 주사로써 블랭크표시로 절환하는 것에 의해, 상기 단위표시시간을 상기 주사기간(Ts)보다 짧게 하는 것이 가능해진다.
메모리(Ma)에서 출력된 데이터신호가 "1"일 때, 그 데이터신호에 대응하는 전압이, D/A 변환회로(F)에서 데이터신호선(D)을 통해 소자회로(Aa)에 공급되며, 상기 출력된 데이터신호가 "0"일 때, 유기 EL 소자(P)를 비표시로 하기 위한 전압이, D/A 변환회로(F)에서 데이터신호선(D)을 통해 소자회로(A)에 공급된다.
도 6은, 소자회로(Aa)의 전기회로도이다. 이 소자회로(Aa)는, 상기 소자회로(A)에 대하여, 다른 주사신호선(G)이 선택되어 있는 동안에 상기 소자회로(Aa)를 블랭크표시로 절환하기 위해, 제3 액티브소자이고, 게이트가 상기 주사신호선(S)에 접속되며, 소스(드레인)가 상기 콘덴서(C1)에 접속되며, 드레인(소스)이 초기화(유기 EL 소자(P)를 비표시로 함)전위(도 6의 예에서는, 전원선(E)의 전위)로 된 n형 TFT(Q3)를 포함하여 구성된다. 이 TFT(Q3)가 도통함으로써, 콘덴서(C1)의 양단자간이 단락되고 기억되어 있던 데이터가 소거되어, 유기 EL 소자(P)는 상기 블랭크표시로 된다. 도 6에 나타낸 소자회로(Aa)의 구성은, 케이. 이누카이(K.Inukai) 등에 의해, SID '00 다이제스트의 p924∼927에 나타나 있다.
도 7은, 상기 유기 EL 디스플레이(11)에 의한 시간 분할 계조에서의 구동방법의 일례를 나타낸 도면이다. 상기 도 7의 예에서는, 유기 EL 패널(2a)의 주사신호선은(G1∼G15)의 15개로서 1개의 단위로 상정되어 있고, 각 주사신호선 G1∼G15의 선택상태를, 도 7에서 (3)∼(17)로 나타내고 있다. 도 7의 (2)는 비트의 웨이트를 나타낸다. 도 7의 (1)은 각 구분의 기간 내의 단위시간표시이고, 도 7의 (18)은 전체시간표시(단위시간수)이며, 1프레임기간(Tf)은 60의 단위시간으로 구성되어 있다.
이 주사예에서는, 상기 도 4의 주사예와 마찬가지로, 상기 1프레임기간(Tf)이 전류측정기간(Tm)과 표시기간(Ta)으로 구성되어 있고, 예컨대 수십[Hz]의 주기로 주사를 행하고 있다. 전류측정기간(Tm)에서는, 주사신호선(G1∼G15)이 순차로 선택되며, 이때 메모리(Ma)는 각 소자회로(Aa)의 유기 EL 소자(P)에 미리 정해진 전압을 공급하고, 이렇게 해서 각 유기 EL 소자(P)의 전류특성이 순차로 측정된다.
계속되는 표시기간(Ta)도, 발광기간(Td)과 소거기간(Tsa)으로 구성되어 있다. 상기 발광기간(Td) 내에는, 각 비트에 대응하는 4개의 주사기간 (Ts1∼Ts4)이 설정된다. 이 주사예에서는, 1비트의 웨이트가 2단위 시간에 상당하게 된다. 최초의 주사기간(Ts1)에서는, 주사신호선(G1∼G15)이 순차로 선택되어, 콘덴서(C1)에 비트1의 데이터신호가 취입되어 표시가 행하여지며, 2단위시간 후에 주사신호선(S1∼S15)이 순차로 선택되어, 블랭크 주사가 행하여진다. 다음, 주사기간(Ts2)에서는, 주사신호선(G1∼G15)이 순차로 선택되어, 콘덴서(C1)에 비트2의 데이터신호가 취입되어 표시가 행하여지며, 4단위시간 후에 주사신호선(S1∼S15)이 순차 선택되어, 블랭크 주사가 행하여진다.
계속해서, 주사기간(Ts3)에서는, 주사신호선(G1∼G15)이 순차 선택되어, 콘덴서(C1)에 비트3의 데이터신호가 취입되어 표시가 행하여진다. 이 비트3의 웨이트에서는, 8단위시간에 걸쳐 표시가 행하여지며, 블랭크 주사를 행하지 않고, 계속해서 주사기간(Ts4)으로 이동되어, 비트4의 데이터신호가 취입되어, 16단위시간에 걸쳐 표시가 행하여진다. 이렇게 해서, 각 비트의 표시기간의 비율이, 1:2:4:8로 된다. 비트4의 표시가 종료되면, 7단위시간으로 이루어지는 상기 소거기간(Tsa)으로 되어, 다음 전류측정기간(Tm)에 대비하여 블랭크 주사가 행하여진다.
이와 같이 주사신호선(S) 및 TFT(Q3)를 제공하여, 주사신호선(G)에 의해 개시된 표시를 상기 주사신호선(S)에 의한 주사로써 블랭크표시로 절환하고, 단위표시시간을 주사기간(Ts)보다 짧게 함으로써, 디지털 계조 제어를 함에 있어서, 하위 비트의 데이터에도, 그 비트의 웨이트에 대응하는 단시간의 표시를 정확하게 행할 수 있어서, 비트수가 많은 세밀한 계조제어를 행할 수 있다.
또한, 상기 도 7의 구동방법에서, 발광기간(Td)의 주사는, 상기 SID '00 다이제스트의 p924∼927에 나타나 있고, 도 7의 예는, 소거기간(Tsa) 및 전류측정기간(Tm)을 설정함에 의해, 시간 분할 계조를 행하면서, 전류측정을 실현하게 된다.
또한, 상기 발광기간(Td)에서, 각 소자회로(Aa)의 콘덴서(C1)에 저장된 발광전위는, 전류측정기간(Tm)에서 측정된 각 소자회로(Aa)의 전류치를 기초로, 각 소자회로(Aa) 마다 설정된다. 즉, 전류측정기간(Tm)에서 미리 정해진 전압을 각 소자회로(Aa)의 콘덴서(C1)에 저장하고, 이 때 각 소자회로(Aa)의 유기 EL 소자(P)로 흐르는 전류치를 전류측정회로(K)를 이용하여 측정하고, 그 결과를 기초로 각 소자회로(Aa) 마다의 보정치를 작성하여, 메모리(M)에 격납한다. 그리고, 발광기간(Td)에서, 데이터가 발광전위일 때, D/A 변환회로(F)에 그의 각 소자회로(Aa) 마다의 보정치에 근거하는 전압을 발생시켜, 각 소자회로(Aa)의 콘덴서(C1)에 발광전위를 저장한다.
이와 같이, 본 실시예에서는, 전위보유수단에 대응하여, 제1 신호선과는 택일적으로 선택출력이 도출되는 제3 신호선으로부터의 선택출력에 응답하여, 제2 신호선과는 다른 신호레벨을 전위보유수단에 공급하는 제3 액티브소자를 더 포함하여, 제1 액티브소자에 의해 표시신호레벨이 설정되고, 제3 액티브소자에 의해 소거신호레벨이 설정된다.
이로써, 제1 신호선의 주사에 의해 표시가 개시된 후, 그의 주사가 제1 신호선 모두에 대해서 종료하기 이전에, 제2 신호선의 주사에 의해 상기 표시를 소거할 수 있다. 즉, 단위표시시간을, 주사기간보다 짧게 할 수 있다.
따라서, 디지털 계조 제어를 함에 있어서, 하위 비트의 데이터에도, 그의 비트의 웨이트에 대응하는 단시간의 표시를 정확하게 행할 수 있어서, 비트수가 많은 세밀한 계조 제어를 행할 수 있다.
본 발명의 제3 실시예에 대해서, 도 8∼도 15를 참조하여 설명하면 다음과 같다.
도 8은 본 발명의 제3 실시예의 유기 EL 디스플레이(21)의 전체구성을 나타낸 도면이고, 도 9는 상기 유기 EL 디스플레이(21)의 유기 EL 패널(2b)에서의 소자회로(Ab)의 전기회로도이다. 상기 유기 EL 디스플레이(21)는, 상기한 유기 EL 디스플레이(1,11)와 유사하며, 대응하는 부분에는 동일 참조부호를 병기하고, 그에 대한 설명을 생략한다.
상기 유기 EL 디스플레이(21)는, 후술하는 바와 같은 특별한 주사방법을 채용하는 것이며, 그 구성을 설명하기 전에, 상기한 도 7의 주사방법에 대해서 설명한다. 도 7의 주사방법에서, 4 비트의 시간 분할 계조 표시에 필요한 주사시간은, 1회의 주사시간 7×5(=4 비트 분+블랭크 분)=35단위시간인 것에 대하여, 필요한 표시기간(Ta)은, 1 비트 번째의 주사시간 7+2 비트 번째의 주사시간 7+3 비트 번째의 발광기간 8+4 비트 번째의 발광기간 16+블랭크 주사시간 7=45단위시간이다. 또한, 상기 표시기간(Ta)내에, 실제로 발광에 사용되는 시간은, 2+4+8+16=30단위시간이다.
이와 같이 도 7의 구동방법에서는, 표시기간(Ta)내에 주사하지 않는 기간이나 발광에 이용되지 않는 시간이 많이 존재하기 때문에, 그만큼 1주사당의 시간을 짧게 하여, 고속으로 주사해야 하기 때문에, 콘트롤러(3a,4)등의 구동회로 또는 액티브소자의 고속화가 필요하게 된다. 또한, 표시기간(Ta)에 발광에 사용되지 않는 시간이 있다는 것은, 그만큼 1단위시간당의 발광강도를 높여야만 하기 때문에, 그만큼 EL 소자(P)를 흐르는 전류가 증가되어, 경시변화를 빠르게 일으키게 되는 문제가 있다.
따라서, 표시기간(Ta) 중의 상기 비주사기간 또는 비발광기간을 없앨 수 있는 시간 분할 계조의 구동방법으로서, 일본국 공개 특허 공보 제1988-226178호(1988년 9월20일)의 구동방법을 사용하는 것이 고려된다. 도 10은, 그의 선행 기술에서의 구동방법을 나타낸 도면이다. 상기 도 10의 예에서도, 매트릭스형 디스플레이의 주사신호선은 G1∼G15의 15개로서 1개의 단위로 상정되어 있고, 각 주사신호선(G1∼G15)의 선택상태를, 도 10에서 (3)∼(17)로 각각 나타내고 있다. 또한, 각 화소에서 16계조(4 비트)의 계조 표시를 실현하고 있으며, 각 비트의 웨이트 1:2:4:8에 비례하는 시간에 따라, 각 화소가 대응하는 2치 표시를 행한다. 도 10의 (1)에는 단위시간을 나타내고, 1프레임기간(Tf)은 15의 단위시간으로 구성되어 있다. 도 10의 (2)는, 상기 비트의 웨이트를 나타낸다.
각 화소는 전위보유수단을 포함하고, 도 10의 (3)∼(17)에서, 사선은 주사신호선에 의해 선택되어 있음을 나타내며, 다음 사선까지, 그 상태를 보유한다. 이렇게 해서, 각 비트의 표시기간의 비율이, 상기와 같이 1:2:4:8로 된다.
그러나, 공통의 데이터신호선을 이용하여, 다른 주사신호선에 각각 대응하는 복수의 각 화소로 다른 데이터를 동시에 기입함은 불가능하기 때문에, 상기 일본국 공개특허공보 제1988-226178호에서는, 도 11의 (2)에 부분시간으로서 나타낸 바와 같이, 도 10의 (1)의 각 단위시간을, 비트의 수 4로 분할하여, 그의 각 단위시간의 제1 부분시간에서는 1 비트 번째의 기입을 행하고, 제2 부분시간에서는 2 비트 번째의 기입을 행하고, 제3 부분시간에서는 3 비트 번째의 기입을 행하고, 제4 부분시간에서는 4 비트 번째의 기입을 행함에 의해, 도 10에 나타낸 바와 같은 시간분할의 계조 제어를 가능하도록 하고 있다. 또한, 도 11의 (1)의 단위시간은 도 10의 (1)에, 도 11의 (3)의 비트의 웨이트는 도 10의 (2)에, 도 11의 (4)∼(18)의 선택상태는 도 10의 (3)∼(17)에, 각각 대응하고 있다. 또한, 도 11의 (19)는 부분시간의 총계 시간의 표시이다.
그러나, 상기 일본국 공개특허공보 제1988-226178호에 기재되어 있는 시간 분할 계조의 구동방법에서는, 도 11에 나타낸 바와 같이, 실제의 부분표시기간의 총합은 1:2:4:8의 비율이 아니라, 5:9:17:29로 되어있다. 즉, 실제의 부분표시기간은, 각 비트의 웨이트 1:2:4:8에 비례하는 시간으로는 되지 않는다. 이와 같이, 상기 일본국 공개특허공보 제 1988-226178호에 기재된 구동방법은 표시기간의 비율을 정확하게 조정하여, 각 비트의 웨이트에 대응하는 비율로 하는 것이 곤란하게 되는 문제점이 있다.
또한, 도 11의 (19)의 총계시간 01∼05에 나타낸 바와 같이, 주사신호선(G1)을 선택한 후, 주사신호선(G15,G13,G9,G2)을 순차 선택하는 것으로 된다. 즉, 주사신호선을 연속적으로 선택하는 것이 아니고, 이산적인 선택을 행하기 때문에, 상기한 문제점에 더하여 외부에서 입력되는 동기신호에 응답하여, 각 주사신호선에 선택신호를 출력하는 주사 콘트롤러의 제어가 복잡하게 되는 문제점도 있다.
상기 선행기술에, 상기 소거기간(Tsa) 및 전류측정기간(Tm)을 도입하면, 도 12 및 도 13에 나타난 것으로 된다. 도 12의 (1)∼도 12의 (17)은, 각각 도 10의 (1)∼도 10의 (17)에 대응하며, 도 12의 (18)은 총계 시간의 표시이다. 도 13은, 도 11과 도 12를 합하여, 상세하게 나타낸 것으로서, 도 13의 (1)∼도 13의 (18)은, 각각 도 11의 (1)∼도 11의 (18)에 대응하며, 도 13의 (19)는 총합계 시간의 표시이다.
따라서, 예컨대 주사신호선(G1)에 대응하는 소자회로(Ab11∼Ab1n)에는, 도 12에 나타낸 바와 같이, 전류측정기간(Tm)을 종료한 후, 표시기간(Ta) 사이의 제1 단위시간으로부터 비트1의 데이터를 표시하고, 제2 단위시간으로부터 비트2의 데이터를 표시하며, 제4 단위시간으로부터 비트3의 데이터를 표시하며, 제8 단위시간으로부터 비트4의 데이터를 표시하고, 제16 단위시간으로부터 블랭크 데이터를 표시하는 것으로 된다.
또한, 동일단위시간은 도 13에 나타낸 바와 같이 4개의 부분시간으로 구성되며, 각각의 부분시간에 다른 비트에 대응하는 기입을 행하고 있다. 각 단위시간의 제1 부분시간에서는 비트1의 기입을, 제2 부분시간에서는 비트2의 기입을, 제3 부분시간에서는 비트3의 기입을, 제4 부분시간에서는 비트4의 기입을 행하고 있다.
즉, 예컨대 주사신호선(G1)에 대응하는 소자회로(Ab11∼Ab1n)에는, 도 13의 (4)에 나타낸 바와 같이, 제1 단위시간의 제1 부분시간에 비트1의 데이터를 기입하여 표시하고, 제2 단위시간의 제1 부분시간에 블랭크 데이터를 기입하여 소거시킨다. 제2 단위시간의 제2 부분시간에 비트2의 데이터를 기입하여 표시하고, 제4 단위시간의 제2 부분시간에 블랭크 데이터를 기입하여 소거시킨다. 제4 단위시간의 제3 부분시간에 비트3의 데이터를 기입하여 표시하고, 제8 단위시간의 제3 부분시간에 블랭크 데이터를 기입하여 소거시킨다. 제8 단위시간의 제4 부분시간에 비트4의 데이터를 기입하여 표시하고, 제16 단위시간의 제4 부분시간에 블랭크 데이터를 기입하여 소거시킨다. 그리고, 다음 주사신호선(G2)에 대응하는 소자회로(Ab21∼Ab2n)에는, 도 13의 (5)로 나타낸 바와 같이, 상기 주사신호선(G1)의 타이밍으로부터 1단위시간 지연시켜 기입이 행하여진다. 이후, 순차 주사신호선 마다 1단위시간씩 지연시켜 기입이 행하여진다.
그런데, 이러한 구동방법에서는, 제17 단위시간에서 주사신호선(G1)이 비트1의 표시로 되돌아가지 않으면 안되는 것이지만, 전류측정기간(Tm)과 표시기간(Ta)이 교대로 계속되는 경우, 그것이 가능하지 않게 된다. 따라서, 도 13에 나타낸 바와 같이, 발광에 사용되는 시간으로서, 4+8+16+32=60 부분시간을 확보하고자 하면, 상기 발광기간(Td)의 60 부분시간에, 주사신호선(G1∼G15)을 순차 주사하여 소거하는 소거기간(Tsa)의 60 부분시간이 더 필요하게 되어, 120 부분시간이 상기 표시기간(Ta)으로서 필요하게 된다. 또한, 이 표시기간(Ta)내에, 실제로 주사에 사용되는 시간도 60 부분시간일 뿐이다. 본 발명에서와 같은 전류측정기간(Tm)을 가진 표시장치에 의해 시간 분할 계조 표시를 행하는 경우, 이러한 표시기간(Ta)내에서 주사되지 않는 기간 또는 발광에 사용되고 있지 않은 시간을 단축하기 위해서는, 종래 방법과 다른 주사방법이 필요하게 된다.
따라서, 주목할 점은, 상기 유기 EL 디스플레이(21)에서는, 도 9에 나타낸 바와 같이, 각 소자회로(Ab)에, 복수(도 9의 예에서는 2개)의 화소메모리(R1,R2)를 포함하고, 도 8에 나타낸 바와 같이, 주사 콘트롤러(3b)는 대응하는 비트선택선(Sa,Sb)에 의해, 그들의 기억내용을 독출하여, 상기 콘덴서(C1)에 세트하는 것이다. 상기 비트선택선(Sa,Sb)은 유기 EL 패널(2b) 상에서, 상기 소자회로(Ab)를 통과하도록, 주사신호선(G)과 평행하게 제공되어 있다. 상기 화소메모리(R1,R2) 이외의 구성은, 상기 도 2의 회로소자(A)와 마찬가지이고, 주사신호선(G)에서 선택되어 있는 동안에 대응하는 데이터신호선(D)에서 데이터신호를 취입하는 제1 액티브소자인 n형 TFT(Q1), 상기 TFT(Q1)에 의해 취입된 데이터신호를 보유하는 전위보유수단인 콘덴서(C1), 전기광학소자인 유기 EL 소자(P), 및 상기 콘덴서(C1)의 충전전압에 대응하고, 제1 전원선인 전원선(E)에서 유기 EL 소자(P)로 흐르는 전류를 제어하는 p형 TFT(Q2)를 포함하고 있다.
상기 화소메모리(R1,R2)는, 서로 동일하게 구성되어, 상기 데이터신호의 기입/독출을 제어하는 제2 액티브소자인 n형 TFT(Q10), p형 TFT(Q11) 및 n형 TFT(Q12)로 이루어지는 1단 번째의 CMOS 인버터(INV1), p형 TFT(Q13) 및 n형 TFT(Q14)로 이루어지는 2단 번째의 CMOS 인버터(INV2)를 포함하여 구성된다. CMOS 인버터(INV1,INV2)의 전원 전압은, 상기 전원선(E)과 접지전위 사이의 전압으로 되어, 1단 번째의 CMOS 인버터(INV1)의 출력이 2단 번째의 CMOS 인버터(INV2)의 입력으로 인가되고, 상기 2단 번째의 CMOS 인버터(INV2)의 출력이 1단 번째의 CMOS 인버터(INV1)의 입력으로 귀환되어, 자기보유, 즉 메모리동작이 행하여진다. 화소메모리(R1,R2)의 게이트에는, 각각 상기 비트선택선(Sa,Sb)이 접속되어 있다.
상기 2단 번째의 CMOS 인버터(INV2)의 출력임피던스는, 상기 데이터신호선(D), TFT(Q1), TFT(Q10)의 출력 임피던스를 합계한 값보다도 크게 선택된다. 이와 같이 설정함에 의해, 1단 번째의 CM0S 인버터(INV1)의 입력에 2단 번째의 CMOS 인버터(INV2)의 출력이 인가되어 있더라도, 상기 1단 번째의 CMOS 인버터(INV1)의 입력에, 상기 데이터신호선(D)의 전위를 정확하게 입력할 수 있다.
따라서, 상기 주사신호선(G)이 선택되면, 제1 액티브소자인 TFT(Q1)가 도통하여, 데이터신호선(D)에서 콘덴서(C1)에 데이터신호가 기입된다. 이 상태에서, 비트선택선(Sa,Sb)이 선택되어 TFT(Q10)가 도통하면, 화소메모리(R1,R2)에도, 상기 데이터신호선(D)에서의 데이터신호가 기입된다.
그리고, 주사신호선(G)이 비선택, 즉 TFT(Q1)가 차단되어 있는 상태에서, 비트선택선(Sa,Sb)이 선택되어 TFT(Q10)가 도통하면, 화소메모리(R1,R2)로부터 상기 데이터신호가 독출되고, 콘덴서(C1)에 세트된다. 또한, 비트선택선(Sa,Sb)이 비선택, 즉 TFT(Q10)가 차단되어 있는 상태에서, 주사신호선(G)이 선택되면, 즉 TFT(Q1)가 도통하면, 상기 화소메모리(R1,R2)에 데이터신호가 기입되지 않고, 콘덴서(C1)에만 세트된다.
또한, 화소메모리(R1,R2)로부터 독출된 데이터신호를 콘덴서(C1)에 세트하기 위해서는, 콘덴서(C1)에 저장되어 있는 전하에 의해, 역으로 화소메모리(R1,R2)의 기억내용이 변경되지 않도록, 콘덴서(C1)의 용량은, 제어해야 할 최장의 시간에 걸쳐 TFT(Q2)를 제어할 수 있는 범위 내에서, 가능한 한 작은 값으로 설정하는 것이 바람직하다.
또한, 상기 화소메모리(R1,R2)에 표시신호레벨을 설정함에 있어서, 상기 TFT(Q1,Q10)를 사용하는 것이 아니라, 각 화소메모리(R1,R2)의 2단 번째의 CMOS 인버터(INV2)의 입력(=1단 번째의 CMOS 인버터(INV1)의 출력)과 상기 데이터신호선(D) 사이에, 새로운 제6 액티브소자를 이용하도록 할 수 있다. 따라서, 상기 TFT(Q1,Q10)가 함께 비선택 상태에서도, 상기 화소메모리(R1,R2)에 표시신호레벨을 설정할 수 있다.
도 8을 참조하면, 상기 유기 EL 디스플레이(21)에서는, 도 1의 유기 EL 디스플레이(1)에서 D/A 변환회로(F1∼Fn)가 있던 부분에, 메모리(Mb1∼Mbn)(총칭할 때에는, 이하 참조부호(Mb)로 나타냄)가 삽입된다. 입력된 표시데이터는, 각 소자회로(Ab) 마다 측정되어, 메모리(M)에 격납되어 있는 보정치에 따라, 연산회로(B)에서 보정되며, 이렇게 해서 구해진 각 소자회로(Ab) 마다 표시해야 할 데이터가 상기 메모리(Mb)에 격납된다.
한편, 상기 주사방법과는 특히 관련되지 않지만, 신호 콘트롤러(4b)에서는, 각 전원선(E1∼En)에 대하여, 공통으로 전류측정회로(K0)가 제공되고, 이 전류측정회로(K0)는, 상기 각 전원선(E1∼En)에 대하여 멀티플렉스 동작을 행하여 부하전류를 순차 측정하고, 대응하는 메모리(M1∼Mn)에 출력한다. 이와 같이 공통의 전류측정회로(K0)를 사용함에 따라, 측정 편차를 소거할 수 있다.
그러나, 상기와 같이 각 전원선(E1∼En)에 개별적으로 전류측정회로(K1∼Kn)를 제공하는 경우에는, 1회의 전류측정기간(Tm) 내에서, 모든 소자회로(Ab11∼Abmn)에 대하여 측정을 행할 수 있다. 따라서, 상기 멀티플렉스 동작은, 상기 주사신호선(G)으로의 선택출력에 응답하여, 각 주사신호선(G)이 선택되어 있는 1주사기간 내에, 1라인의 모든 소자회로(Abi1∼Abin)(i는 임의의 라인을 나타낸다)에 대한 측정을 행한다. 즉, 도 4 및 도 7의 예에서와 같이, 1회의 전류측정기간(Tm) 내에서 모든 소자회로(Ab11∼Abmn) 에 대하여 측정을 행하도록 할 수 있고, 또한 상기 1주사기간 내에, 1라인당 1 또는 복수개, 예컨대 RGB의 3개의 소자회로씩 측정을 행하도록 할 수 있고, 상기 1라인당의 측정 소자수는, 원하는 측정주기에 따라 설정하면 된다. 단, 전류측정기간(Tm)이 길게되기 때문에, 1회의 전류측정기간(Tm) 내에 모든 소자회로(Ab11∼Abmn)에 대한 측정을 하는 것보다, RGB의 3개의 소자회로씩 측정을 하는 편이 바람직하다.
또한, 이하에 나타내는 바와 같은 주사방법을 특징으로 하는 상기 유기 EL 디스플레이(21)에, 상기 전류측정회로(K1∼Kn)가 이용될 수도 있고, 상기한 유기 EL 디스플레이(1,11)에 상기 전류측정회로(K0)가 이용될 수 있음은 물론이다.
도 14는 상기와 같이 구성되는 유기 EL 디스플레이(21)에 의한 시간 분할 계조에서의 구동방법(표시방법)의 일례를 나타낸 도면이다. 상기 도 14에서는, 전류측정기간(Tm)을 종료한 후의 표시기간(Ta)을 설명하고 있다. 이 예에서도, 유기 EL 패널(2b)의 주사신호선은 G1∼G15의 15개로서 1개의 단위로 상정되어 있고, 각 주사신호선(G1∼G15)의 선택상태를, 도 14에서 (7)∼(21)로 나타내고 있다. 도 14의 (1)은 단위시간표시이고, 도 14의 (22)는 총계의 시간표시(단위 시간의 수)이다. 도 14의 (3)은 비트4의 데이터의 총계표시시간을 나타내며, 도 14의 (5)는 비트3의 데이터의 총계표시시간을 나타낸다. 도 14의 (6)은 비트의 웨이트를 나타낸다.
주목해야 할 점은, 도 14의 (2)에 나타내는 상기 비트선택선(Sa1)(상기 주사신호선(G1∼G15)에 대응하여 Sa1∼Sa15로서 기재하고 있지만, 도면의 간단화를 위해 Sa1만 나타낸다. 이하의 비트선택선(Sb)에 대해서도 마찬가지이다)의 선택주사 및 도 14의 (4)에 나타낸 상기 비트선택선(Sb1)의 선택주사이다. 각 비트선택선(Sa,Sb)은, 특별하게 언급하지 않는 한, 비선택 상태이고, 상기 도 14의 (2), (4)에서는 하이 레벨(H)이 선택상태를 나타낸다. 화소메모리(R1,R2)에는, 비트4의 데이터 및 비트3의 데이터가 각각 기억되어 있다. 각 주사기간(Ts1∼Ts4)은 15단위시간으로 구성된다.
표시기간(Ta)의 최초의 주사기간(Ts1)에서, 주사신호선(G1∼G15)이 순차 선택되어 비트4의 데이터를 표시함과 동시에, 비트선택선(Sa)이 선택되어 상기 비트4의 데이터가 화소메모리(R1)에 기입된다. 주사신호선(G1∼G15)의 선택을 종료할 때까지, 따라서 15단위시간에 걸쳐, 상기 비트4의 데이터가 표시된다.
주사기간(Ts1)이 종료하면, 연속하여 다음 주사기간(Ts2)에 진입하여, 표시를 비트4에 대응하는 데이터로부터 비트3의 데이터로 절환하며, 비트선택선(Sb)이 선택되고 상기 비트3의 데이터가 화소메모리(R2)에 기입된다. 또한, 상기 주사기간(Ts2)에서 상기 비트3의 데이터를 9단위시간에 걸쳐 표시한 후, 주사신호선(G1∼G15)이 선택되어 있지 않은 상태에서, 비트선택선(Sb)의 선택에 뒤이어, 비트선택선(Sa)이 선택되어 비트4의 데이터가 화소메모리(R1)로부터 독출되고, 나머지 6단위시간에 걸쳐 표시된다. 이로써, 비트4의 데이터의 총계표시시간은 21단위시간으로 된다.
이렇게 해서 주사기간(Ts2)을 종료하면, 주사기간(Ts3)에서는, 표시를 비트4에 대응하는 데이터로부터 비트2의 데이터로 절환하며, 8단위시간에 걸쳐 표시한 후, 주사신호선(G1∼G15)이 선택되어 있지 않은 상태에서, 비트선택선(Sa)의 선택을 추종하도록, 비트선택선(Sb)이 선택되어 비트3의 데이터가 화소메모리(R2)로부터 독출되고, 나머지 7단위시간에 걸쳐 표시된다. 이로써, 비트3의 데이터의 총계표시시간은 16단위시간으로 된다.
주사기간(Ts4)에서는, 표시를 비트3에 대응하는 데이터로부터 비트1의 데이터로 절환하며, 4단위시간에 걸쳐 표시한 후, 비트선택선(Sa)이 선택되어 비트4의 데이터가 화소메모리(R1)로부터 독출되고, 나머지 11단위시간에 걸쳐 표시된다. 이로써, 비트4의 데이터의 총계표시시간은 32단위시간으로 되어, 각 비트의 표시기간의 비율이, 정확하게 1:2:4:8로 된다.
또한, 도 14에서 예컨대 주사신호선(G1)에 주목하면, 각 주사기간(Ts1∼Ts4)의 개시 타이밍, 즉 총계시간 01, 16, 31, 46의 타이밍은, 주사신호선(G1)이 선택상태인 동안에, TFT(Q1)를 통해 콘덴서(C1)에 표시신호레벨이 설정됨과 동시에, TFT(Q10)가 선택구동되고, 화소메모리(R1,R2)에 그 표시신호레벨이 설정되는 표시신호레벨 설정 단계로 된다.
또한, 마찬가지로 주사신호선(G1)에 주목하면, 총계시간 25, 39, 50의 타이밍은, 주사신호선(G1)이 비선택 상태인 동안에, TFT(Q10)가 선택 구동되어, 유기 EL 소자(P)의 표시신호레벨이 화소메모리(R1,R2)에 대응하는 표시신호레벨로 절환되는 표시신호절환 단계로 된다.
주사기간(Ts4)을 종료하면, 연속하여 다음 소거기간(Tsa)으로 진입하여, 표시를 비트4에 대응하는 화소메모리(R1)의 데이터로부터, 비발광 상태에 대응하는 데이터로 절환하여, 콘덴서(C1)에 보유시킴과 동시에, 블랭크표시를 행한다. 이 소거기간(Tsa)에서의 선택에 의해 일단 모든 회로소자(Ab)를 흐르는 부하전류를 소거함으로써, 다음 전류측정기간(Tm)에서의 측정이 가능해진다. 또한, 소거기간(Tsa)에서는, 콘덴서(C1)의 데이터의 소거와 동시에, 상기 도 14에 나타낸 바와 같이 화소메모리(R1,R2)의 데이터를 소거하여도 된다.
이러한 주사를 행함으로써, 4 비트의 시간 분할 계조 표시에 필요한 표시기간(Ta)은, 1회의 주사기간 15×(4 비트 분+ 블랭크 분)=75단위시간인 것에 대하여, 실제로 발광에 사용된 시간은, 4+8+16+32=60단위시간이다.
이와 같이 화소메모리(R1,R2)를 이용하여, 주사신호선(G)을 통해 선택되어 있지 않을 때, 비트선택선(Sa,Sb)을 선택함에 의해, 임의의 타이밍에서 상위 비트의 데이터를 독출하여 표시를 행할 수 있다. 이로써, 하위 비트의 데이터에서의 표시가 종료되면, 그의 비트의 주사기간(Ts) 내에서의 나머지 시간을 상위 비트의 데이터의 표시에 사용할 수 있어서, 복수의 각 비트에 대하여 등 간격의 주사기간을 설정하더라도, 표시기간(Ta) 내에 주사되지 않는 기간이나 발광에 사용되지 않는 시간을 단축할 수 있는 새로운 시간 분할 계조 표시(표시방법)를 실현할 수 있다.
또한, 이와 같이 표시기간(Ta)의 대부분을 발광에 사용하는 경우, 경시변화에 따라 표시가 어둡게 되는 것에 대응하여, 비발광 시간을 단축함에 의해 그것을 보상할 수 없게 되기 때문에, RGB의 발란스를 조정하도록 유기 EL 소자(P)의 전류특성의 경시변화에 따라, 나머지 색의 유기 EL 소자의 전류치를 조정하는 것이 바람직하다.
상기한 구동방법은, 전술한 전류측정을 행하지 않는 구성에서도, 표시기간(Ta)내에 주사되지 않는 기간이나 발광에 사용되지 않는 시간의 단축에 효과를 갖게 되어, 적용 가능하다. 여기에서, 전류측정기간(Tm)을 갖지 않는 구성에서의 구동방법을, 도 15에 나타낸다. 도 15의 (1)∼(22)는, 도 14의 (1)∼(22)에 각각 대응한다. 주목해야 할 점은, 소거기간(Tsa)이 없어지게 되어, 발광기간(Td)이 그대로 표시기간(Ta) 및 프레임기간(Tf)으로 되는 것이다.
이와 같이 한 경우, 상기 일본국 공개특허공보 제 1988-226178호의 시간 분할 계조 표시방법과 비교하여, 표시기간(Ta) 중의 비주사기간이나 비발광 시간의 단축에 의해, 동등 이상의 주사·발광효율이 얻어질 수 있다. 또한, 각 비트의 표시기간을 정확하게 각 비트의 웨이트에 일치시키는 효과를 얻을 수 있음과 동시에, 주사를 1라인마다 순서대로 행하기 때문에, 제어가 용이하게 되는 효과를 얻을 수 있다.
또한, 본 구동방법에서는,
발광에 사용되는 시간=시간 분할 계조 표시에 필요한 주사시간 … (1)
이 되도록 주사신호선(G)의 수를 15로 설정하고 있다. 상기 식1을 만족하는 조건을, 4 비트 계조 표시에 대해서 조사한 결과를 표1에 나타낸다.
표1에서, (a)는 비트수, (b)는 주사신호선수, (c)는 주사신호선수×비트수=시간 분할 계조 표시에 필요한 주사시간, (d)는 1계조당 표시기간, (e)는 발광에 사용되는 계조 표시기간이다. (f)는 판정이고, "▲"는 주사신호선수×비트수>시간 분할 계조 표시로 되어 본 구성에서는 계조 표시를 할 수 없는 경우이고, "△"는 주사를 불연속으로 하면 4 비트 계조 표시가 가능한 경우이고, "??"는 상기 식1을 만족하고, 계조 표시 가능한 경우이다.
또한, (f)에서 "△"로 될 때, 계조 표시는 가능하지만, 주사를 불연속으로 하지 않는 한 표시 계조수가 제한되는 경우에, 주사를 연속으로 하여 표시가능한 계조수를 (g)에 나타낸다. 또한, (h)는 필요한 화소메모리의 소자수이고, "??"의 수만큼 전위보유수단이 필요한 것을 나타낸다. 또한, 상기 표1에 나타낸 것은, 필요 메모리수가 2이하인 경우만이다.
한편, 표2에서는, 마찬가지로 2 비트의 계조 표시의 경우에서의 실현가능성의 판정결과를 나타내며, (a)∼(h)의 내용은, 각각 표1에 대응하는 것이다.
상기 표2에서, 주사신호선수가 3의 배수일 때, 상기 식1을 만족하는 것이 이해된다. 또한, 상기 표2에 나타낸 것은, 필요 메모리수가 1의 경우만이다.
또한, 표3에서는, 마찬가지로 3 비트의 계조 표시의 경우에서의 실현가능성의 판정결과를 나타내며, (a)∼(h)의 내용은 각각 상기 표1 및 표2에 대응하는 것이다.
상기 표3에서, 주사신호선수가 7의 배수일 때, 상기 식1을 만족하는 것이 이해된다. 또한, 표3에 나타낸 것은, 필요 메모리수가 1인 경우만이다.
이와 같이, 본 실시예에서는, 표시장치가 전위보유수단의 각각에 대해 1 또는 복수개가 대응하고, 제1 액티브소자에 의해 취입된 신호레벨을 보유하는 화소메모리, 및 그 화소메모리에 개별적으로 대응하여, 비트 선택선에 의해 선택 구동되는 제2 액티브소자를 더 포함하며, 제1 신호선이 선택상태에서, 제1 액티브소자를 통해 전위보유수단에 표시신호레벨이 설정됨과 동시에, 제2 액티브소자가 선택 구동되어 상기 화소메모리에 그 표시신호레벨이 설정되고, 제1 신호선의 비선택 상태에서, 제2 액티브소자가 선택 구동되어 화소메모리로부터의 표시신호레벨로 절환된다.
이로써, 제1 신호선의 주사에 의해 표시가 행하여짐과 동시에, 비트 선택선을 선택함에 의해, 그 비트 선택선에 대응하는 화소메모리에 표시신호레벨을 기입할 수 있다. 그리고, 제1 신호선의 비선택 상태에서 비트 선택선을 선택함에 의해, 화소메모리로부터 표시신호레벨을 독출할 수 있다.
따라서, 제1 신호선을 순차 주사하는 1주사기간 내에서, 하위 비트의 데이터를 표시하고 남은 시간을 상위 비트의 데이터의 표시에 사용할 수 있어서, 복수의 각 비트에 대하여 등 간격의 주사기간을 설정하더라도, 표시기간중의 비주사 기간 또는 비발광 기간을 짧게 할 수 있는 새로운 시간 분할 계조 표시를 실현할 수 있다.
본 발명의 제4 실시예에 대해서, 도16∼도20을 참조하여 설명하면 다음과 같다.
도 16은 본 발명의 제4 실시예의 유기 EL 디스플레이에서의 소자회로(Ac)의 전기회로도이다. 이 소자회로(Ac)는 상기한 도 6에서 나타낸 소자회로(Aa) 및 도 9에서 나타낸 소자회로(Ab)와 유사하며, 대응하는 부분에는 동일 참조부호를 병기하여 나타내며, 그에 대한 설명을 생략한다. 주목해야 할 점은, 이 소자회로(Ac)에서는, 1개의 화소메모리(R1)를 구비함과 동시에, 콘덴서(C1)(및 화소메모리(R1))를 초기화전위에 접속함에 의해, 기억된 데이터를 소거하는 제3 액티브소자인 TFT(Q3)가 제공되는 것이다. 또한, 상기 TFT(Q3)를 구동하기 위해서, 상기 주사신호선(G)과 평행하게, 주사신호선(S)이 제공되어 있다.
이러한 소자회로(Ac)를 사용하는 구동방법(표시방법)을 도 17에 나타낸다. 도 17의 (1)은 주사기간(Ts)을 8등분한 부분시간을 나타내며, 도 17의 (3)은 비트4의 데이터의 총계표시시간을 나타내며, 도 17의 (5)는 비트의 웨이트를 나타내며, 도 17의 (22)는 총계 표시 시간을 나타낸다. 도 17의 (2)에는 비트선택선(Sa1)의 선택주사를 나타내고, 도 17의 (4)는 주사신호선(S1)의 선택주사를 나타낸다. 한편, 이 예에서 주사신호선은 G1∼G16의 16개로서 1개의 단위로 상정되어 있고, 도 17의 (6)∼(21)은 각각의 선택상태를 나타낸다. 또한, 전류측정기간(Tm)의 설명은 생략하고, 그 후의 표시기간(Ta)만의 설명을 행한다.
표시기간(Ta)의 최초의 주사기간(Ts1)에 비트4의 데이터를 표시하면서, TFT(Q10)를 통해 그 데이터를 화소메모리(R1)에 기억시킨다. 주사신호선(G1∼G16)까지 선택을 종료하면, 연속하여 다음 주사기간(Ts2)에 진입하여, 표시를 비트4에 대응하는 데이터로부터 비트3에 대응하는 데이터로 절환한다. 이 때, 주사기간(Ts)을 비트3에 대응하는 데이터의 표시기간보다 길게 설정하여, 상기한 바와 같이 비트3에 대응하는 데이터의 표시기간이 종료하면, 그 주사에 뒤이어 표시될 데이터를 비트4에 대응하는 데이터로 절환하는 주사를 행할 수 있다. 그러나, 상기 도 17의 예에서는, 주사기간 Ts=비트3에 대응하는 데이터표시기간으로 되어 있기 때문에, 그와 같은 주사는 삽입되어 있지 않다.
비트3에 대응하는 데이터를 표시하는 주사를 주사신호선(G1∼G16)까지 종료하면, 연속하여 다음 주사기간(Ts3)에 진입하여, 표시를 비트2에 대응하는 데이터로 절환한다. 이 주사에 뒤이어, 4부분시간 후로부터 비트선택선(Sa)의 선택주사를 개시하여, TFT(Q10)를 통해 상기 화소메모리(R1)로부터 데이터를 독출하여, 다시 비트4에 대응하는 데이터의 표시를 행한다. 비트2에 대응하는 데이터를 콘덴서(C1)에 보유하는 주사를 주사신호선(G1∼G16)까지 종료하면, 연속하여 다음 주사기간(Ts4)에 진입하여, 표시를 비트1에 대응하는 데이터로 절환한다. 이 주사에 뒤이어, 2부분시간 후에, 화소메모리(R1)로부터 데이터를 독출하여, 다시 비트4에 대응하는데이터의 표시를 행한다. 이 최후의 비트4의 데이터에 대응하는 표시까지, 8+4=12부분시간만 표시하고 있기 때문에, 이 주사에 뒤이어, 4부분시간 후에 주사신호선(S)을 선택 주사하여, 콘덴서(C1)의 데이터를 소거하며, 다음 전류측정기간(Tm)에 대비하여 블랭크표시를 행한다. 이 때, 도 17에 나타낸 바와 같이, 상기 비트선택선(Sa)도 선택주사를 행하여, 화소메모리(R1)의 데이터를 소거할 수도 있다.
이와 같이, 소자회로(Ac)에서는, 최후의 주사기간(Ts4)에서, 비트4에 대응하는 데이터의 표시(= 모든 데이터의 표시)를 종료한 후, 여분의 시간이 남겨지면, 그 시점에서, 주사신호선(G1∼G16)이나 비트선택선(Sa)이 독립적인 주사를 행할 수 있다. 이로써, 상기 각 실시예에서는, n비트 분의 발광에 사용되는 시간이 n비트 분의 주사에 필요한 시간과 동일하지 않으면, 여분의 주사시간이 필요하거나, 표시 계조수가 감소되는 등의 불량이 있는 것에 대하여, 본 실시예에서는, 주사신호선(S)의 선택주사에 의해 소거 주사를 행함으로써, 그와 같은 불량을 해소할 수 있다.
도 17에서는, 주사신호선수를 16개로 하여도, 이는
주사신호선 수≥비트3의 표시기간 .....(2)
발광에 사용되는 시간≥
주사신호선 수x(비트수4-1)+비트1의 표시기간 ......(3)
시간 분할 계조 표시에 필요한 주사시간≥발광에 사용되는 시간 ..(4)
의 조건을 만족하는 주사신호선으로부터 선택된다. 상기 식2-4를 만족하는 조건을 4비트 계조 표시에 대해 조사한 결과를 표4에 나타낸다.
표 4에서, (a)는 비트수, (b)는 주사신호선수, (c)는 주사신호선수x비트수=시간 분할 계조 표시에 필요한 주사시간, (d)는 1계조당 표시기간, (e)는 비트3의 표시기간, (f)는 주사신호선수x(비트수4-1)+비트1의 표시기간, (g)는 발광에 사용되는 계조 표시 기간이다. (h)는 판정이고, "▲"는 4 비트 계조로 표시가능하지만 발광기간이 불연속으로 되는 경우이고, "△"는 4 비트 계조로 표시가능하고, 또한 발광기간이 연속으로 되는 경우이며, "??"는 상기 식2∼4를 만족하는 경우이다.
표4에서, 주사신호선수가 4, 8, 9, 12, 13, 14, 16개(이하 계속되지만 생략)의 경우에, 상기 식2∼4를 만족하는 것이 이해된다. 상기 도 17에서는, 주사신호선이 G1∼G16의 16개로서, 4 비트 계조 표시이고, 실선으로 나타낸 바와 같이 표시주사가 연속적으로 행하여지며, 상기 표4의 결과에 일치하고 있다.
한편, 표5에는, 마찬가지로 2 비트의 계조 표시의 경우에서의 실현가능성의 판정결과를 나타내며, (a)∼(h)의 내용은, 각각 표4에 대응하는 것이다.
상기 표5에서, 주사신호선수가 2,3,4,5,6(이하 계속되지만 생략)인 경우에, 상기 식2∼4를 만족하는 것이 이해된다.
또한, 표6에서는, 마찬가지로 3 비트의 계조 표시의 경우에서의 실현가능성의 판정결과를 나타내며, (a)∼(h)의 내용은 각각 상기 표4 및 표5에 대응하고 있다.
상기 표6에서, 주사신호선이 3, 5, 6, 7, 8, 9, 10(이하 계속되지만 생략)인 경우에, 상기 식2∼4를 만족하는 것이 이해된다.
상기 도 17에 나타낸 주사방법도, 상기 도 14에 나타낸 주사방법과 마찬가지로 전류측정을 행하지 않는 구성에 대해서도 적용할 수 있고, 이 경우의 구동방법의 일례를 도 18에 나타낸다. 도 18의 (1)∼(22)는 도 17의 (1)∼(22)에 각각 대응한다. 이와 같이 구성함에 의해, 전류측정을 행하지 않는 구성에 대해서도, n비트 분의 발광에 사용되는 시간≠n비트 분의 주사에 필요한 시간에서의 주사를 실현할 수 있다.
또한, 도 19에, 상기 표4에서의 발광이 불연속으로 되는 경우의 구동방법의 일례를 나타낸다. 상기 도 19의 예는, 상기 표4 (h)에서 "▲"인 4 비트 계조로 표시가능하지만 발광기간이 불연속으로 되는 판정예이며 주사신호선이 G1∼G10의 10개인 경우를 나타낸다. 도 19의 (1)∼(5), (16)은, 도 17의 (1)∼(5), (22)에 각각 대응하며, 상기 주사신호선(G1∼G10)의 선택상태는 각각 도 19의 (6)∼(15)로 나타낸다. 도 19의 (1)에서, 주사기간(Ts)은 10등분되어 있다.
표시기간(Ta)의 최초의 주사기간(Ts1)에 비트4의 데이터를 표시하면서, TFT(Q10)를 통해 그의 데이터가 화소메모리(R1)에 기억되지만, 즉시 그 주사에 뒤이어, 1부분시간 후로부터 주사신호선(S)을 선택 주사하고, 콘덴서(C1)의 데이터를 소거하여, 블랭크표시가 행하여진다. 이 주사에 의해, 주사신호선(G1∼G10)까지 선택을 종료하면, 연속하여 다음 주사기간 (Ts2)에 진입하여, 표시를 비트4에 대응하는 데이터로부터 비트1에 대응하는 데이터로 절환한다. 이 주사에 뒤이어, 2부분시간 후로부터 비트선택선(Sa)을 선택 주사하여, TFT(Q10)를 통해 상기 화소메모리(R1)로부터 데이터를 독출하여, 비트4에 대응하는 데이터의 표시를 행한다.
비트1에 대응하는 데이터를 표시하는 주사를 주사신호선(G1∼G10)까지 종료하면, 연속하여 다음 주사기간(Ts3)에 진입하여, 표시를 비트3에 대응하는 데이터로 절환시킨다. 이 주사에 진입하여, 8부분시간 후로부터 비트선택선(Sa)의 선택주사를 개시하여, TFT(Q10)를 통해 상기 화소메모리(R1)로부터 데이터를 독출하여, 다시 비트4에 대응하는 데이터의 표시를 행한다. 비트3에 대응하는 데이터를 콘덴서(C1)에 보유시키는 주사를 주사신호선(G1∼G10)까지 종료하면, 연속하여 다음 주사기간(Ts4)에 진입하여, 표시를 비트2에 대응하는 데이터로 절환시킨다. 이 주사에 뒤이어, 4부분시간 후에, 화소메모리(R1)로부터 데이터를 독출하여, 다시 비트4에 대응하는 데이터의 표시를 행한다. 이 최후의 비트4의 데이터에 대응하는 표시까지, 1+8+2=11부분시간동안 계속 표시하고 있기 때문에, 이 주사에 뒤이어, 5부분시간 후에 주사신호선(S)을 선택 주사하여, 콘덴서(C1)의 데이터를 소거하고, 다음 전류측정기간(Tm)에 대비하여 블랭크표시를 행한다.
이와 같이, 1프레임기간(Tf)에 불연속적인 표시기간(Td)이 존재하는 것을 허용하는 것이면, 상기 도 17의 주사와 마찬가지로, n비트 분의 발광에 사용되는 시간≠n비트 분의 주사에 필요한 시간인 상태에서의 주사를 실현할 수 있다.
상기 도 19에 나타낸 구동방법도, 상기 도 14 및 도 17에 나타낸 구동방법과 마찬가지로, 전류측정을 행하지 않는 구성에 대해서도 적용할 수 있고, 그 경우의 구동방법의 일례를 도 20에 나타낸다. 도 20의 (1)∼(16)은 도 19의 (1)∼(16)에 각각 대응하는 것이다.
본 발명의 제5 실시예에 대해서 도 21∼도 23을 참조하여 설명하면 다음과 같다.
도 21은 본 발명의 제5 실시예의 유기 EL 디스플레이에서의 소자회로 (Ad)의 전기회로도이다. 이 소자회로(Ad)는, 상기 도 16에 나타낸 소자회로(Ac)와 유사하며, 대응하는 부분에는 동일 참조부호를 병기하고, 그에 대한 설명은 생략한다. 주목해야 할 점은, 상기 소자회로(Ad)에서는, 상기 전원선(E)과는 독립적인 논리용의 제2 전원선(Ea)을 구비함과 동시에, 콘덴서(C1) 및 화소메모리(R1)는 그 전원선(Ea)에 접속되는 것이다.
또한, 제2 전원선(Ea)에는 상기 도 16에 나타낸 소자회로(Ac)에서의 제1 전원선(E)과 동일한 전압이 인가되어 있다.
이 새로운 논리용의 전원선(Ea)을 구비함에 의해, 상기 도 19에 나타낸 주사를, 도 22와 같이 변화시킬 수 있다. 도 22의 (1)∼(3), (5)∼(17)은 도 19의 (1)∼(3), (4)∼(16)에 각각 대응하는 것이다. 도 22의 (4)는 상기 전원선(E)의 전압을 나타내며, 이 예에서는 VDD 전위와 GND 전위 사이에서 변화할 수 있다.
먼저, 1프레임기간(Tf)의 최초에 전류측정기간(Tm)을 제공하며, 그 기간에는 전원선(E)을 VDD 전위로서 각 소자회로(Ad)의 전류측정이 행하여진다. 다음, 주사기간(Ts1)에서는, 전원선(E)을 GND 전위로서, 비트4의 데이터가 화소메모리(R1)에 기억된다. 이 주사에 뒤이어, 1단위시간 후에 블랭크표시 되어, 콘덴서(C1)에는 비발광 상태에 대응하는 전위가 보유된다. 이 주사기간(Ts1)에서는, 전원선(E)의 전위가 상기한 바와 같이 GND 전위이기 때문에, 유기 EL 소자(P)는 발광하지 않는다.
이러한 비트4의 데이터의 화소메모리(R1)로의 기입이 주사신호선(G1∼Gl0)에 대하여 순차로 행하여지면, 전원선(E)이 VDD 전위로 된 후, 다음의 주사기간(Ts2)에 진입하여, 비트1에 대응하는 데이터가 표시된다. 그리고, 이 주사에 뒤이어, 2단위시간 후에, 화소메모리(R1)의 데이터가 독출되고, 비트4의 데이터에 대응하는 표시가 처음으로 행하여진다.
다음, 주사기간(Ts3)에서, 비트3에 대응하는 데이터가 표시되며, 이 주사에 뒤이어, 8단위시간 후에, 화소메모리(R1)의 데이터가 독출되고, 비트4의 데이터에 대응하는 표시가 다시 행하여진다. 주사기간(Ts4)에도, 비트2에 대응하는 데이터가 표시된 후, 4단위시간 후에, 화소메모리(R1)의 데이터가 독출되고, 비트4의 데이터에 대응하는 표시가 다시 행하여진다. 이렇게 해서, 비트4에 대응하는 데이터는, 8+2+6=16단위시간 동안 표시된다. 그 후, 소거기간(Tsa)에서, 일단 모든 회로소자(Ad)를 흐르는 전류를 클리어함으로써, 다음 전류측정기간(Tm)에서의 전류측정이 가능해진다.
이와 같이, 유기 EL 소자(P)의 전원선(E)을 제어하면서 화소메모리(R1)에 데이터를 기입함에 의해, 표4의 판정 (h)에서 "▲"로 되어있는 주사신호선수의 전부(의 동일 1프레임의 표시) 를 연속적으로 표시 가능하게 할 수 있고, 상기한 주사신호선수의 제한을 소거할 수 있다.
도 22에 나타낸 구동방법도, 상기 도 14 및 도 17에 나타낸 구동방법과 마찬가지로, 전류측정을 하지 않는 구성에 대해서도 적용할 수 있고, 그 경우의 구동방법의 일례를 도 23에 나타낸다. 도 23의 (1)∼(17)은 도 22의 (1)∼(17)에 각각 대응하는 것이다.
이와 같이, 본 실시예에서, 전위보유수단에는, 전기광학소자로 부하전류를 공급하는 제1 전원선과는 별개로 제공된 제2 전원선으로부터 전원공급을 행한다.
이로써, 제1 액티브소자가 선택되어 있는 동안에, 제1 전원선의 전위를 부하전류가 흐르지 않는 전위, 예컨대 GND 전위로 함으로써, 표시를 행하지 않고, 전위보유수단이나 화소메모리에 기억된 데이터에 따라 전기광학소자의 표시기간을, 제1 액티브소자의 주사기간과는 독립적으로 제어할 수 있으며, 표시기간내에 시간 분할 계조 표시를 실현할 수도 있다.
본 발명의 제6 실시예에 대해서 도 24∼도 26을 참조하여 설명하면 다음과 같다.
도 24는 본 발명의 제6 실시예의 유기 EL 디스플레이에서의 소자회로(Ae)의 전기회로도이다. 이 소자회로(Ae)는 상기 도 21에 나타낸 소자회로(Ad)와 유사하며, 대응하는 부분에는 동일 참조부호를 병기하며, 그에 대한 설명을 생략한다. 주목해야 할 점은, 상기 소자회로(Ae)에서는, 상기 선택신호선(S) 및 그에 대응하는 TFT(Q3)가 제공되지 않는 것이다. 즉, 상기한 소자회로(Ad)와 같이, 유기 EL 소자(P)의 전원선(E)과 화소메모리(R1)의 전원선(Ea)을 별개로 제어하는 경우, 이 소자회로(Ae)와 같이 초기화용의 TFT(Q3)를 갖지 않은 구성에서도, 동등의 표시를 행할 수 있다. 또한, 콘덴서(C1)는, TFT(Q3)를 새로이 형성하지 않더라도, TFT(Q2)의 게이트 부유 용량 등을 이용하여 전위를 보유할 수 있게 된다.
도 25는 상기 소자회로(Ae)의 구동방법(표시방법)의 일례를 나타낸 도면이다. 도 25의 (1)∼(4), (5), (14)는 도 22의 (1)∼(4), (6), (17)에 각각 대응하는 것이다. 이 예에서, 주사신호선은 G1∼G8의 8개이고, 그의 선택상태는 각각 도 25의 (6)∼(13)으로 나타낸다. 도 25의 (1)에서, 주사기간(Ts)은 8등분되어 있다.
먼저, 1프레임기간(Tf)의 최초에 전류측정기간(Tm)을 제공하여, 그 기간에 전원선(E)을 VDD 전위로서 각 소자회로(Ae)의 전류측정이 행하여진다. 다음, 주사기간(Ts1)에서는, 전원선(E)을 GND 전위로서, 비트4의 데이터가 화소메모리(R1)에 기억된다. 이 주사에 뒤이어, 상기 소자회로(Ad)에서는 1단위시간 후에 블랭크표시의 데이터가 콘덴서(C1)에 세트되어 있는 것에 대하여, 상기 소자회로(Ae)에서는 블랭크주사가 행하여지지 않지만, 전원선(E)의 전위가 상기한 바와 같이 GND 전위이기 때문에, 유기 EL 소자(P)는 발광하지 않는다.
이러한 비트4의 데이터의 화소메모리(R1)로의 기입이 주사신호선(G1∼G8)에 대하여 순차로 행하여지면, 전원선(E)이 VDD 전위로 된 후, 다음 주사기간(Ts2)을 시작하여 비트1에 대응하는 데이터가 표시된다. 그리고, 이 주사에 뒤이어, 2단위시간 후에, 화소메모리(R1)의 데이터가 독출되고, 비트4의 데이터에 대응하는 표시가 처음으로 행하여진다.
주사기간(Ts3)에 진입하여, 비트3에 대응하는 데이터가 상기 주사기간(Ts3)의 8단위기간의 전체에 걸쳐 표시되며, 비트3의 데이터의 표시가 종료되면, 다음 주사기간(Ts4)으로 진입하여, 비트2에 대응하는 데이터가 표시된 후, 4단위시간 후에, 화소메모리(R1)의 데이터가 독출되고, 비트4의 데이터에 대응하는 표시가 다시 행하여진다. 이 비트4의 데이터의 독출이 모든 주사신호선(G1∼G8)에 대하여 종료되면, 상기 비트4에 대응하는 데이터는, 6+8=14단위시간 동안 표시됨으로써, 그 다음의 2단위시간 후에, 소거기간(Tsa)이 시작되고, 전원선(E)의 전위가 GND 전위로 되어, 일단 모든 회로소자(Ae)를 흐르는 전류를 클리어함에 의해, 다음 전류측정기간(Tm)에서의 전류측정이 가능해진다.
여기서, 상기와 같은 주사가 가능해지는 조건은,
발광에 사용되는 시간
≥(주사신호선수×(비트수4-1)+비트1의 표시기간) … (5)
이다. 따라서, 표 1의 판정 (f)에서 "▲"로서 판정되어 표시될 수 없다는 조건에서도, 상기 식5는 만족하기 때문에, 상기 도 25와 같이 주사는 불연속으로 되지만, 설정된 4비트 계조에서의 표시는 가능해진다. 이와 같이, 본 구동방법을 채용함으로써, 상기한 주사신호선수의 제한의 과제를 완화시킬 수 있다.
도 26은 상기 도 25에 나타낸 구동방법에서, 전류측정을 행하지 않는 경우의 구동방법의 일례를 나타낸 도면이다. 도 26의 (1)∼(14)는 도 25의 (1)∼(14)에 각각 대응하는 것이다.
본 발명의 제7 실시예에 대해서, 도 27 및 도 28을 참조하여 설명하면 다음과 같다.
도 27은 본 발명의 제7 실시예의 유기 EL 디스플레이에서의 소자회로 (Af)의 전기회로도이다. 이 소자회로(Af)는, 상기 도 21에서 나타낸 소자회로(Ad)와 유사하며, 대응하는 부분에는 동일 참조부호를 병기하고, 그에 대한 설명을 생략한다. 주목해야 할 점은, 이 소자회로(Af)에서는, 2개의 화소메모리(R21,R22)를 구비하고, 그들은 콘덴서(C21,C22)와, 그것에 직렬로 삽입되는 n형 TFT(Q21,Q22)로 구성되어 있다는 것이다. 한편, 상기 콘덴서(C1)는 n형 TFT(Q20)를 통해 전원선(E)에 접속되며, 상기 TFT(Q20)는 선택선(Sc)에 의해 제어된다.
따라서, 상기 화소메모리(R1,R2)가, CMOS 인버터(INV1,INV2)로 이루어지는 스테틱 메모리 구성으로 디지털 데이터를 저장하고 있는 것에 대하여, 상기 화소메모리(R21,R22)는, 콘덴서(C21,C22)로 이루어지는 다이나믹 메모리 구성으로 아날로그 데이터를 저장하기 때문에, 상기 디지털 계조 제어와, 전압치에 의한 아날로그 계조 제어를 병용할 수 있다. 화소메모리(R21,R22)에 요구되는 기억시간이, 상기한 바와 같이 수 Hz 이상의 1프레임기간(Tf) 이내인 경우에는, 상기한 바와 같이 화소메모리(R21,R22)가 다이나믹 메모리 구성이더라도, 콘덴서(C1)에 직렬로 액티브소자(Q20)를 배치하면, 문제를 야기하지 않는다. 또한, 콘덴서(C21,C22)를 제공하지 않더라도, TFT(Q20)등의 액티브소자나 유기 EL 소자(P)에 수반되는 부유 용량을 이용하여 전위를 보유할 수 있다.
비트선택선(Sa,Sb)에 의해 TFT(Q21,Q22) 모두가 비도통 상태로 되어 있을 때, 상기 선택선(Sc)에 의해 TFT(Q20)가 도통되어, 콘덴서(C1)로의 데이터의 기입·소거/독출이 행하여진다. 이와 같이 구성함으로써, 유기 EL 소자(P)의 휘도 보정을, 상기한 바와 같이, 디지털 계조 제어와 아날로그 계조 제어를 병용하여 행할 수 있다.
또한, 도 28의 소자회로(Ag)는, 상기 소자회로(Af)와 유사한 것이고, 유기 EL 소자(P)의 비발광 상태와, 콘덴서(C1)로의 데이터의 기입.소거/독출 상태의 제어를 별개로 실현하는 것이다.
본 발명의 제8 실시예에 대해서 도 29∼도 31을 참조하여 설명하면 다음과 같다.
도 29는 본 발명의 제8 실시예의 유기 EL 디스플레이에서의 소자회로 (Ah)의 전기회로도이다. 이 소자회로(Ah)는, 상기 도 9에서 나타낸 소자회로(Ab)와 유사하며, 대응하는 부분에는 동일 참조부호를 병기하고, 그에 대한 설명을 생략한다. 이 소자회로(Ah)에서는, 상기 소자회로(Ab)에서의 화소메모리(R2)가 제공되지 않고, 화소메모리(R1)만을 구비하고 있다. 이 소자회로(Ah)는, 1개의 화소메모리(R1)에서도, 상기 소자회로(Ae)와 같이 주사를 불연속으로 함에 의해, 이하에 상술하는 바와 같이, 상기 소자회로(Ab)와 마찬가지로 4비트 계조표시가 가능해지게 된다.
도 30은 상기 소자회로(Ah)의 구동방법(표시방법)의 일례를 나타낸 도면이다. 상기 도 30에서는, 전류측정기간(Tm)을 종료한 후의 표시기간(Ta)을 설명하고 있다. 이 예에서, 주사신호선은 G1∼G14의 14개로서 1개의 단위로 상정되어 있고, 각 주사신호선(G1∼G14)의 선택상태를, 도 30의 (5)∼(18)에 나타내고 있다. 도 30의 (1)은 단위시간표시이고, 도 30의 (19)는 총계 시간표시(단위시간수)이다. 도 30의 (3)은 비트4의 데이터의 총계표시시간을 나타내며, 도 30의 (4)는 비트의 웨이트를 나타낸다. 도 30의 (2)는 비트선택선(Sa1)의 선택주사를 나타낸다.
표시기간(Ta)의 최초의 주사기간(Ts1)에서, 주사신호선(G1∼G14)이 순차 선택되어 비트4의 데이터를 표시하고, 비트선택선(Sa)이 선택되어 상기 비트4의 데이터가 화소메모리(R1)에 기입된다. 주사신호선(G1∼G14)의 선택을 종료할 때까지, 따라서 14단위시간에 걸쳐, 상기 비트4의 데이터가 표시된다.
주사기간(Ts1)이 종료되면, 연속하여 다음 주사기간(Ts2)에 진입하여, 표시를 비트4에 대응하는 데이터로부터 비트3의 데이터로 절환시키며, 상기 비트3의 데이터를 상기 16단위시간에 걸쳐 표시한다. 여기서, 주사기간(Ts2)은 14단위시간이기 때문에, 주사신호선(G14)이 선택 주사된 후, 2단위시간은 휴지기간으로 된다.
상기 휴지기간을 종료하면, 주사기간(Ts3)에서는, 표시를 비트3에 대응하는 데이터로부터 비트2의 데이터로 절환시키며, 8단위시간에 걸쳐 표시한 후, 주사신호선(G1∼G14)이 선택되어 있지 않은 상태에서, 그 선택에 뒤이어, 비트선택선(Sa)이 선택되어 비트4의 데이터가 화소메모리(R1)로부터 독출되고, 나머지 6단위시간에 걸쳐 표시된다. 이로써, 비트4의 데이터의 총계표시시간은 20단위시간으로 된다.
주사기간(Ts4)에서는, 표시를 비트4에 대응하는 데이터로부터 비트1의 데이터로 절환하고, 4단위시간에 걸쳐 표시한 후, 비트선택선(Sa)이 선택되어 비트4의 데이터가 화소메모리(R1)로부터 다시 독출되고, 나머지 10단위시간에 걸쳐 표시된다. 그리고, 주사기간(Ts4) 후의 2단위시간의 휴지기간도, 상기 비트4의 데이터는 계속하여 표시된다. 이로써, 상기 비트4의 데이터의 총계표시시간은 32단위시간으로 되고, 각 비트의 표시기간의 비율은 정확하게 상기 1:2:4:8로 된다.
상기 휴지기간을 종료하면, 다음 소거기간(Tsa)에 진입하여, 표시를 비트4에 대응하는 화소메모리(R1)의 데이터로부터, 비발광 상태에 대응하는데이터로 절환하여, 콘덴서(C1)에 보유시킴과 동시에, 블랭크표시를 행한다.
이러한 주사휴지기간을 삽입한 불연적속인 주사를 행함으로써, 1개의 화소메모리(R1)에서도, 4비트 계조 표시를 가능하게 할 수 있다. 즉, 임의의 비트수와 주사 신호선에 대응하게 될 수 있다. 실제로 주사에 사용되는 시간은, 상기 도 16의 소자회로(Ac)와 같이 소거용의 TFT(Q3)를 구비하는 구성에 비하여 길게 된다. 그 비율을 표 7에 나타낸다.
표7에서, (a)는 비트수(도 30에서는 4), (b)는 주사신호선수(도 30에서는 14), (c)는 원래 주사에 필요한 시간(도 30에서는 4×14=56단위시간), (d)는 1계조당 표시기간, (e)는 제2 비트의 표시기간(도 30에서는 16단위시간), (f)는 본 구동방법에 실제로 사용하는 시간(도 30에서는 60단위시간), (h)는 실제로 사용하는 시간/원래 주사에 필요한 시간의 비이다.
상기 표7에는, 상기 도 30의 조건도 포함하여, 비트 수가 4, 5, 6인 경우를 각각 일부 예시하고 있다. 이 표7로부터, 표시기간에서 차지하는 주사시간의 비율이 20% 정도 저하되지만, 상기 불연속인 주사를 행함에 의해, 상기 소거용의 TFT(Q3) 및 그 주사신호선(S)을 추가함에 의한 TFT 및 배선수의 증가를 방지할 수 있다.
도 31은, 상기 도 30에 나타낸 구동방법에서, 전류측정을 행하지 않는 경우의 구동방법의 일례를 나타낸 도면이다. 도 31의 (1)∼(19)는, 도 30의 (1)∼(19)에 각각 대응하는 것이다. 그런데, 이러한 전류측정을 하지 않는 경우, 상기 도 16에서 나타낸 소자회로(Ac)에서는, 도 18에 나타낸 바와 같이 비발광 기간이 존재하는 것에 대하여, 도 29에 나타낸 소자회로(Ah)에서는, 상기 도 31에 나타낸 바와 같이 비발광 기간이 존재하지 않기 때문에, 그 만큼 바람직하다고 할 수 있다. 즉, 비발광 기간이 존재하지 않으면, 그 만큼 1프레임기간(Tf)의 평균 휘도로서 필요한 휘도를 얻기 위해 단위시간당 휘도를 감소시킬 수 있다. 유기 EL 소자는, 같은 발광 휘도에서도, 순시 발광 휘도가 낮은 정도로 수명이 길게되는 경향이 있음으로써, 도 31의 구동방법(표시방법) 쪽이, 도 18의 구동방법보다, 그 점에서 유리하다고 말 할 수 있다.
본 발명의 제9 실시예에 대해서 도 32를 참조하여 설명하면 다음과 같다.
도 32는 본 발명의 제9 실시예의 유기 EL 디스플레이에서의 소자회로(Ai)의 전기회로도이다. 이 소자회로(Ai)는, 상기 도 9에서 나타낸 소자회로(Ab)와 유사하며, 대응하는 부분에는 동일 참조부호를 병기하고, 그에 대한 설명을 생략한다. 주목해야 할 점은, 이 소자회로(Ai)에서는, 상기 전위보유수단이, 제4 액티브소자인 TFT(Q4)와, 그에 직렬로 접속되는 콘덴서(C1)로 구성된 것이다.
상기한 바와 같이, 상기 소자회로(Ab)에서는, 화소메모리(R1,R2)로부터 독출된 데이터신호를 콘덴서(C1)에 세트함에 있어서, 콘덴서(C1)에 저장되어 있는 전하에 의해 화소메모리(R1,R2)의 기억내용이 변경되지 않도록, 콘덴서(C1)의 용량이 가능한 한 작은 값으로 설정되어 있다.
이에 대하여, 콘덴서(C1)에 TFT(Q4)를 직렬로 접속함에 의해, 주사신호선(G)의 비선택 상태에서, TFT(Q10)가 선택 구동되었을 때, 상기 TFT(Q4)를 비선택 구동함에 의해, 화소메모리(R1,R2)에 보유되는 표시신호레벨이 상기 콘덴서(C1)의 영향에 의해 불필요하게 변화하게 됨을 방지할 수 있다.
또한, 다시 콘덴서(C1)에 표시신호레벨을 기입하는 경우에, 상기 TFT(Q4)는 선택 구동된다. 단, TFT(Q1)가 선택 구동되어 화소메모리(R1,R2)에 표시신호레벨이 기입되는 경우에, 상기 TFT(Q4)도 선택 구동되고, 콘덴서(C1)에 표시신호레벨이 기입될 수 있다.
이로써, 콘덴서(C1)의 용량을 크게할 수 있기 때문에, 시간경과에 따른 상기 콘덴서(C1)의 전위변화를 적게할 수 있어서, 바람직하다.
또한, 주목해야 할 점은, 상기 소자회로(Ai)에서는, 화소메모리(R1,R2)의 입출력단자 사이에 제5 액티브소자인 TFT(Q5)가 배치되어 있고, 상기 화소메모리(R1,R2)의 표시신호레벨이 설정되는 상기 주사신호선(G)의 선택 시에는, 상기 TFT(Q5)가 비선택 상태로 되는 것이다.
따라서, 주사신호선(G)의 비선택 시에는, 상기 TFT(Q5)가 선택상태로 되고, 2단 번째의 CMOS 인버터(INV2)의 출력이 1단 번째의 CMOS 인버터(INV1)의 입력에 귀환되는 상기 스테틱 메모리의 구성으로 되는 한편, 상기 TFT(Q5)의 비선택 시에는, 2단 번째의 CMOS 인버터(INV2)의 출력이 1단 번째의 CMOS 인버터(INV1)의 입력에 영향받지 않도록 할 수 있다.
이로써, 상기 2단 번째의 CMOS 인버터(INV2)의 출력 임피던스를 세밀하게 조정할 필요가 없다.
또한, 상기 유기 EL 소자(P)의 구조로서는, 예컨대 유리기판 상에 ITO 등의 투명한 양극을 형성하고, 그 위에 유기 다층막 및 Al 등의 음극을 형성하여 구성될 수 있다. 또한, 상기 유기 다층막에도 일부 구조가 있지만, 예컨대 정공 주입층(또는 양극 버퍼층)으로서 CuPc를, 정공 수송층으로서 TPD를, 발광층으로서 DPVBi, Zn(oxz)2, DCM을 도판트로 한 Alq 등을, 전자 수송층으로서 Alq 등을 적층한 구성이 바람직하다.
한편, 상기와 같은 유기 EL 소자(P)를 구동하기 위한 TFT는, 전하이동도가 큰 다결정 실리콘프로세스에 의해 제조된 TFT를 이용할 필요가 있고, 예컨대 일본국 공개 특허 공보 제1998-301536호 등에서 실현할 수 있다. 상기 단계에서는, 프로세스의 최고온도를, 게이트절연막 형성 시에 600 ℃ 정도로 억제할 수 있고, 고내열성 유리를 사용할 수 있다.
이상과 같이, 본 발명의 표시장치는, 매트릭스 상으로 배열된 전기광학소자가 제1 액티브소자에 의해 구동되는 표시장치에 있어서, 부하전류를 측정하고, 그 측정결과에 따라 표시데이터를 보정함에 있어서, 모든 단위 표시기간마다, 또는 복수의 단위표시기간마다 주기적으로 전류측정을 행한다.
그러므로, 원하는 계조를 얻기 위한 표시데이터를, 주위온도 변화 등에 대응하여 다이나믹하게 보정함에 있어서, 액티브매트릭스의 패널에 있어서도, 전류측정수단을 각 전기광학소자마다 제공할 필요가 없고, 전류치 검출을 효율적으로 행할 수 있음과 동시에, 개구율을 향상시킬 수 있게 된다.
또한, 본 발명의 표시장치는, 상기한 바와 같이, 전위보유수단을 갖는 구성에서는, 주사되어 있지 않더라도, 표시데이터가 있으면 발광하게 되어, 소정 신호레벨을 제공한 상태에서의 부하전류의 측정 시에, 다른 전기광학소자의 부하전류의 영향이 발생되는 것에 대비하여, 사전에 비발광 상태로 하는 주사를 행한다.
그러므로, 상기 다른 전기광학소자에 의한 영향을 받지 않게 되어, 원하는 전기광학소자의 부하전류를 정확하게 측정할 수 있다.
본 발명의 표시장치는, 상기한 바와 같이, 매트릭스 상으로 배열된 전기광학소자가 제1 액티브소자에 의해 구동되는 표시장치에 있어서, 상기전기광학소자에 대응하게 배치된 1 또는 복수의 제2 액티브소자와, 상기 제2 액티브소자에 의해 취입된 신호레벨을 보유하는 화소메모리와, 상기 제1 액티브소자에 의해 취입된 신호레벨을 보유하는 전위보유수단을 포함하고, 제1 액티브소자의 비선택 상태에서 상기 제2 액티브소자를 선택 구동하며, 상기 전기광학소자의 표시신호레벨을 상기 화소메모리에 대응하는 표시신호레벨로 절환시킨다.
그러므로, 1주사기간 내에서, 하위 비트의 데이터를 표시하고 남은 시간을 화소메모리에 저장한 상위 비트의 데이터의 표시에 이용할 수 있어서, 각 비트의 표시기간을 정확하게 각 비트의 웨이트에 합칠 수 있는 시간 분할 계조 표시를 실현할 수 있다.
또한, 본 발명의 표시장치는, 상기한 바와 같이, 상기 전위보유수단에 관련되는 제3 액티브소자를 더 포함하고, 상기 제1 액티브소자에 의해 표시신호레벨을 설정하고, 상기 제3 액티브소자에 의해 소거신호레벨을 설정한다.
그러므로, 제1 액티브소자의 선택주사에 의해 표시가 개시된 후, 그 선택주사가 모든 제1 액티브소자에 대해서 종료하기 이전에, 제3 액티브소자의 선택주사에 의해 상기 표시를 소거할 수 있어서, 단위표시시간을 주사기간보다 짧게 할 수 있다. 이로써, 디지털 계조 제어를 행함에 있어서, 하위의 비트의 데이터에도, 그 비트의 웨이트에 대응하는 단시간의 표시를 정확하게 행하게 할 수 있어서, 비트수가 많은 세밀한 계조 제어를 행할 수 있다.
또한, 본 발명의 표시장치는, 상기한 바와 같이, 상기 전위보유수단을 제4 액티브소자와 콘덴서로 구성한다.
그러므로, 제1 액티브소자의 비선택 상태에서, 제2 액티브소자가 선택 구동되었을 때, 상기 제4 액티브소자를 비선택 구동함에 의해, 화소메모리에 보유되는 표시신호레벨이 상기 콘덴서의 영향에 의해 불필요하게 변화됨을 방지할 수 있다. 이로써, 콘덴서의 용량을 크게할 수 있기 때문에, 시간경과에 따른 상기 콘덴서의 전위변화를 적게 할 수 있어서, 바람직하다.
또한, 본 발명의 표시장치는, 상기한 바와 같이, 화소메모리의 입출력단자 사이에 제5 액티브소자를 배치하여, 상기 제5 액티브소자가 비선택 구동되어 있는 동안에, 상기 화소메모리의 표시신호레벨을 설정한다.
그러므로, 상기 화소메모리로서 2단 구성의 인버터회로를 상정한 경우, 제1 인버터회로의 입력단자에 상기 표시신호레벨을 입력함에 있어서, 상기 제5 액티브소자를 비선택 상태로 함에 의해, 상기 제2 인버터회로의 출력이 제1 인버터회로의 입력단자에 인가되는 표시신호레벨에 영향을 주는 것을 방지할 수 있다.
또한, 본 발명의 표시장치는, 상기한 바와 같이, 상기 전위보유수단에는, 상기 전기광학소자에 부하전류를 공급하는 제1 전원선과는 별개로 제공된 제2 전원선으로부터 전원공급을 행한다.
그러므로, 제1 액티브소자가 선택되어 있는 동안에, 제1 전원선의 전위를 상기 부하전류가 흐르지 않은 전위, 예컨대 GND 전위로 함에 의해, 표시를 행하지 않고, 전위보유수단이나 화소메모리로의 신호레벨의 기입만을 행할 수 있다. 또한, 전위유지수단이나 화소메모리에 기억된 데이터에 근거하는 전기광학소자의 표시기간을, 제1 액티브소자의 주사기간과는 독립적으로 제어할 수 있게 되어, 표시기간에서 시간 분할 계조 표시를 실현할 수 있다.
이상, 본 발명을 상세하게 설명하였지만 여러 가지 방식으로 변경될 수 있다. 이러한 변경은 본 발명의 정신과 범위를 벗어난 것으로 간주될 수 없으며, 그러한 모든 변경이 첨부된 특허청구의 범위 내에 포함되는 것임을 당업자들이라면 명백하게 이해할 수 있을 것이다.
도 1은 본 발명의 제1 실시예의 유기 EL 디스플레이의 전체 구성을 나타낸 도면이다.
도 2는 도 1에서 나타낸 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 3은 상기 광학소자의 전류특성을 나타낸 그래프이다.
도 4는 도 1에서 나타낸 유기 EL 디스플레이의 구동방법의 일례를 나타낸 도면이다.
도 5는 본 발명의 제2 실시예의 유기 EL 디스플레이의 전체구성을 나타낸 도면이다.
도 6은 도 5에서 나타낸 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 7은 도 5에서 나타낸 유기 EL 디스플레이의 구동방법의 일례를 나타낸 도면이다.
도 8은 본 발명의 제3 실시예의 유기 EL 디스플레이의 전체구성을 나타낸 도면이다.
도 9는 도 8에서 나타낸 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 10은 종래기술의 디스플레이의 구동방법을 나타낸 도면이다.
도 11은 도 10에서 나타낸 구동방법의 일부를 상세하게 나타낸 도면이다.
도 12는 도 10의 구동방법에, 본 발명과 같은 소거기간 및 전류측정기간을 도입한 경우의 도면이다.
도 13은 도 11의 구동방법에, 본 발명과 같은 소거기간 및 전류측정기간을 도입한 경우의 도면이다.
도 14는 도 8에서 나타낸 유기 EL 디스플레이의 구동방법의 일례를 나타낸 도면이다.
도 15는 도 14에서 나타낸 구동방법을 소거기간 및 전류측정기간을 설정하지 않은 구성에 이용하는 경우의 도면이다.
도 16은 본 발명의 제4 실시예의 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 17은 도 16에서 나타낸 소자회로를 이용한 유기 EL 디스플레이의 구동방법의 일례를 나타낸 도면이다.
도 18은 도 17에서 나타낸 구동방법을 소거기간 및 전류측정기간을 설정하지 않은 구성에 이용하는 경우의 도면이다.
도 19는 도 16에서 나타낸 소자회로를 이용한 유기 EL 디스플레이에 서, 발광이 불연속으로 되는 경우의 구동방법의 일례를 나타낸 도면이다.
도 20은 도 19에서 나타낸 구동방법을 소거기간 및 전류측정기간을 설정하지 않은 구성에 이용하는 경우의 도면이다.
도 21은 본 발명의 제5 실시예의 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 22는 도 21에서 나타낸 소자회로를 이용한 유기 EL 디스플레이의 구동방법의 일례를 나타낸 도면이다.
도 23은 도 22에서 나타낸 구동방법을 소거기간 및 전류측정기간을 설정하지 않은 구성에 이용하는 경우의 도면이다.
도 24는 본 발명의 제6 실시예의 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 25는 도 24에서 나타낸 소자회로를 이용한 유기 EL 디스플레이의 구동방법의 일례를 나타낸 도면이다.
도 26은 도 25에서 나타낸 구동방법을 소거기간 및 전류측정기간을 설정하지 않은 구성에 이용하는 경우의 도면이다.
도 27은 본 발명의 제7 실시예의 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 28은 도 27에서 나타낸 소자회로와 유사한 구성을 나타낸 전기회로도이다.
도 29는 본 발명의 제8 실시예의 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 30은 도 29에서 나타낸 소자회로를 이용한 유기 EL 디스플레이의 구동방법의 일례를 나타낸 도면이다.
도 31은 도 30에서 나타낸 구동방법을 소거기간 및 전류측정기간을 설정하지 않은 구성에 이용하는 경우의 도면이다.
도 32는 본 발명의 제9 실시예의 유기 EL 디스플레이에서의 소자회로의 전기회로도이다.
도 33은 전류검출수단을 이용하여 휘도 보정을 행하도록 된 종래의 유기 EL 디스플레이의 일례를 나타낸 도면이다.
도 34는 도 33에서 나타낸 유기 EL 디스플레이에 사용되는 전류검출회로의 블록도이다.
도 35는 전류검출수단을 이용하여 휘도 보정을 행하도록 된 종래의 유기 EL 디스플레이의 다른 예를 나타낸 도면이다.
도 36은 도 35에서 나타낸 유기 EL 디스플레이에 사용되는 화소의 블록도이다.

Claims (21)

  1. 서로 교차하는 각각 복수의 제1 및 제2 신호선으로 구획된 각 영역에 전기광학소자를 포함하며, 상기 전기광학소자는 각각 대응하는 제1 액티브소자가 상기 제1 신호선을 통해 선택되어 있는 동안에 각각 대응하는 제2 신호선에 출력되는 신호레벨에 대응하는 표시를 행하도록 구동되며,
    상기 제2 신호선을 따라 각각 제공되어, 상기 전기광학소자로 부하전류를 공급하는 제1 전원선의 전류를 각각 측정하는 전류측정수단,
    상기 전류측정수단에 의해 측정된 데이터를 각각 보유하는 기억수단,
    외부에서 입력되는 표시데이터를, 상기 기억수단으로부터 독출된 데이터를 이용하여 각각 보정하여, 각각 상기 제2 신호선에 출력될 신호레벨을 작성하는 보정수단, 및
    상기 전기광학소자에 대응하여, 상기 제1 액티브소자에 의해 취입된 신호레벨을 보유하는 전위보유수단을 포함하고,
    상기 제1 신호선에 선택출력을 도출하는 주사 콘트롤러 및 상기 제2 신호선에 신호레벨을 출력하는 신호 콘트롤러는, 측정기간의 직전에, 상기전위보유수단의 초기화 및 전기광학소자를 비발광 상태로 하는 주사를 행하며,
    상기 제1 신호선에 의한 선택과 동시에, 상기 제2 신호선에 표시데이터에 대응하는 신호레벨을 출력하는 단위표시기간에 대하여, 주기적으로, 상기 제1 신호선에 의한 선택과 동시에, 상기 제2 신호선에 소정 신호레벨을 출력하고, 상기 전류측정수단에 의한 측정을 행하는 측정기간을 포함하는 표시장치.
  2. 삭제
  3. 제 1 항에 있어서, 상기 전위보유수단에 대응하여, 상기 제1 신호선과는 택일적으로 선택출력이 도출되는 제3 신호선에서의 선택출력에 응답하여, 상기 제2 신호선과는 다른 신호레벨을 상기 전위보유수단에 공급하는 제3 액티브소자를 더 포함하고,
    상기 제1 액티브소자에 의해 표시신호레벨이 설정되고, 상기 제3 액티브소자에 의해 소거신호레벨이 설정되는 표시장치.
  4. 제 1 항에 있어서, 상기 전위보유수단의 각각에 대해 1 또는 복수개가 대응하며, 상기 제1 액티브소자에 의해 취입된 신호레벨을 보유하는 화소메모리와, 상기 화소메모리에 개별적으로 대응하며, 비트 선택선에 의해 선택 구동되는 제2 액티브소자를 더 포함하고,
    상기 제1 신호선의 선택상태에서, 제1 액티브소자를 통해 상기 전위보유수단에 표시신호레벨이 설정됨과 동시에, 상기 제2 액티브소자가 선택 구동되어 상기 화소메모리에 그의 표시신호레벨이 설정되고, 상기 제1 신호선의 비선택 상태에서, 상기 제2 액티브소자가 선택 구동되어 상기 전위보유수단의 표시신호레벨이 상기 화소메모리에서의 표시신호레벨로 절환되는 표시장치.
  5. 제 1 항에 있어서, 상기 전위보유수단에는, 상기 전기광학소자로 부하전류를 공급하는 제1 전원선과는 별개로 제공된 제2 전원선으로부터 전원공급을 행하는 표시장치.
  6. 삭제
  7. 서로 교차하는 각각 복수의 제1 및 제2 신호선으로 구획된 각 영역에 전기광학소자를 포함하고, 상기 전기광학소자는, 각각 대응하는 제1 액티브소자가 상기 제1 신호선을 통해 선택되어 있는 동안에, 각각 대응하는 제2 신호선에 출력되는 신호레벨에 대응하는 표시를 행하도록 구동되며,
    상기 전기광학소자의 각각에 대해 1 또는 복수개가 대응하여 배치되는 제2 액티브소자,
    상기 제2 액티브소자에 의해 취입된 신호레벨을 각각 보유하는 화소메모리,
    상기 제1 액티브소자에 의해 취입된 신호레벨을 각각 보유하는 전위보유수단, 및
    상기 제2 액티브소자를 선택 구동하는 비트 선택선을 포함하고,
    상기 제1 신호선의 선택상태에서, 제1 액티브소자를 통해 상기 전위보유수단에 표시신호레벨이 설정됨과 동시에, 상기 제2 액티브소자가 선택 구동됨으로써 상기 화소메모리에도 그의 표시신호레벨이 설정되며, 상기 제1 신호선의 비선택 상태에서, 상기 제2 액티브소자가 선택 구동되고, 상기전기광학소자의 표시신호레벨이 상기 화소메모리에 대응하는 표시신호레벨로 절환되는 표시장치.
  8. 제 7 항에 있어서, 상기 전위보유수단에 대응하여, 상기 제1 신호선과는 택일적으로 선택출력이 도출되는 제3 신호선에서의 선택출력에 응답하고, 상기 제2 신호선과는 독립적인 신호레벨을 상기 전위보유수단에 제공하는 제3 액티브소자를 더 포함하며, 상기 제1 액티브소자에 의해 표시신호레벨이 설정되고, 상기 제3 액티브소자에 의해 소거신호레벨이 설정되는 표시장치.
  9. 제 7 항에 있어서, 상기 각 전위보유수단은 제4 액티브소자와 콘덴서로 구성되는 표시장치.
  10. 제 7 항에 있어서, 상기 화소메모리의 입출력단자 사이에 제5 액티브소자가 배치되고, 상기 제5 액티브소자가 비선택 구동되는 동안에, 상기 화소메모리의 표시신호레벨이 설정되는 표시장치.
  11. 제 7 항에 있어서, 상기 화소메모리에는 상기 전기광학소자에 부하전류를 공급하는 제1 전원선과는 별개로 제공된 제2 전원선으로부터 전원공급을 행하는 표시장치.
  12. 복수의 행 및 복수의 열로 이루어지는 행렬 상으로 배치된 소자회로를 포함하고,
    각 행에는, 제1 신호선 및 비트 선택선이 제공되고,
    각 열에는, 제2 신호선이 제공되고,
    각 소자회로는,
    대응하는 제1 신호선에 의해 선택되어, 대응하는 제2 신호선에 공급되는 신호를 취입하는 제1 액티브소자,
    대응하는 비트 선택선에 의해 선택되는 제2 액티브소자를 갖고, 상기제2 액티브소자가 선택됨으로써, 상기 제1 액티브소자가 선택되는 경우에는 상기 제1 액티브소자에 의해 취입된 신호를 보유하고, 상기 제1 액티브소자가 선택되어 있지 않은 경우에는 보유하고 있는 신호를 출력하는 화소메모리,
    상기 제1 액티브소자에 의해 신호가 취입됨에 의해 그 이전에 보유하고 있던 신호에 대신하여 상기 취입된 신호를 보유함과 동시에, 상기 화소메모리로부터 신호가 출력됨에 의해 그 이전에 보유하고 있던 신호에 대신하여 상기 출력된 신호를 보유하는 신호보유수단, 및
    상기 신호보유수단에 의해 보유되어 있는 신호에 따라 발광하는 전기광학소자를 포함하는 표시장치.
  13. 제 12 항에 있어서, 각 행에는, 상기 비트 선택선이 복수 제공되어 있고,
    각 소자회로는,
    대응하는 복수의 비트선 각각에 대응하는 복수의 화소메모리를 포함하는 표시장치.
  14. 제 12 항에 있어서, 각 행에는, 제3 신호선이 더 제공되어 있고,
    각 소자회로는,
    대응하는 제3 신호선에 의해 선택됨으로써, 상기 신호보유수단에 보유되어 있는 신호를 소거하는 제3 액티브소자를 더 포함하는 표시장치.
  15. 제 14 항에 있어서, 각 열에는, 제1 및 제2 전원선이 더 제공되어 있고,
    각 소자회로에서는,
    대응하는 제1 전원선에 공급되어 있는 전류에 의해 상기 전기광학소자가 동작되며,
    대응하는 제2 전원선에 공급되어 있는 전압에 의해 상기 화소메모리 및 상기 신호보유수단이 동작되는 표시장치.
  16. 제 12 항에 있어서, 각 열에는, 제1 및 제2 전원선이 더 제공되어 있고,
    각 소자회로에서는,
    대응하는 제1 전원선에 공급되어 있는 전류에 의해 상기 전기광학소자가 동작되며,
    대응하는 제2 전원선에 공급되어 있는 전압에 의해 상기 화소메모리 및 상기 신호보유수단이 동작되는 표시장치.
  17. 제 12 항에 있어서, 상기 화소메모리는, 2개의 인버터회로의 입출력단자 사이가 서로 접속된 스테틱 메모리를 포함하며, 상기 스테틱 메모리에 의해 신호를 보유하는 표시장치.
  18. 제 12 항에 있어서, 상기 화소메모리는 콘덴서를 포함하고, 상기 콘덴서에 의해 신호를 보유하는 표시장치.
  19. 제 12 항에 있어서, 각 행에는, 선택선이 더 제공되어 있고,
    상기 신호보유수단은, 신호를 보유하는 콘덴서와, 상기 콘덴서와 화소메모리 사이에 개재하여, 대응하는 선택선에 의해 선택되는 경우 상기 콘덴서와 화소메모리를 도통시키는 제4 액티브소자를 포함하는 표시장치.
  20. 서로 교차하는 각각 복수의 제1 및 제2 신호선(G,D)으로 구획된 각 영역에 전기광학소자(P)를 포함하고, 상기 전기광학소자는, 각각 대응하는 제1 액티브소자(Q1)가 상기 제1 신호선을 통해 선택되어 있는 동안에, 각각 대응하는 제2 신호선에 출력되는 신호레벨에 대응하는 표시를 행하도록 구동되고, 상기 전기광학소자 각각에 대해 1 또는 복수개가 대응하여 배치되는 제2 액티브 소자(Q10), 상기 제2 액티브소자에 의해 취입된 신호 레벨을 각각 보유하는 화소메모리(R1,R2), 상기 제1 액티브소자에 의해 취입된 신호레벨을 각각 보유하는 전위보유수단(C1), 상기 제2 액티브소자를 선택구동하는 비트선택선(Sa,Sb)를 구비하고 있는 표시장치의 표시방법으로서,
    상기 제1 신호선이 선택상태인 동안에, 제1 액티브소자를 통해 전위보유수단에 표시신호레벨이 설정됨과 동시에, 상기 제2 액티브소자가 선택 구동되어, 상기 화소메모리에 그의 표시신호레벨이 설정되는 표시신호레벨설정단계, 및
    상기 제1 신호선이 비선택상태인 동안에, 상기 제2 액티브소자가 선택 구동되어, 상기 전기광학소자의 표시신호레벨이 상기 화소메모리에 대응하는 표시신호레벨로 절환되는 표시신호절환단계을 포함하는 표시방법.
  21. 복수의 행 및 복수의 열로 이루어지는 행렬 상으로 배치된 소자회로를 포함하며,
    각 행에는, 제1 신호선 및 비트 선택선이 제공되어 있고,
    각 열에는, 제2 신호선이 제공되어 있고,
    각 소자회로는,
    대응하는 제1 신호선에 의해 선택됨으로써, 대응하는 제2 신호선에 공급되어 있는 표시신호를 취입하는 제1 액티브소자,
    대응하는 비트 선택선에 의해 선택되는 제2 액티브소자를 가지며, 상기 제2 액티브소자의 선택에 응답하여, 상기 제1 액티브소자가 선택되어 있는 경우에는 상기 제1 액티브소자에 의해 취입된 표시신호를 보유하고, 상기 제1 액티브소자가 선택되어 있지 않은 경우에는 보유하고 있는 표시신호를 출력하는 화소메모리,
    상기 제1 액티브소자에 의해 취입되는 표시신호, 또는 상기 화소메모리로부터 출력된 표시신호를 보유하는 신호보유수단, 및
    상기 신호보유수단에 의해 보유되어 있는 표시신호에 따라 발광하는 전기광학소자를 포함하는 표시장치의 표시방법으로서,
    상기 제1 신호선이 선택상태인 동안에 상기 제1 액티브소자를 통해 상기 신호보유수단에 표시신호를 설정하고, 상기 비트선택선을 선택 상태로 하여 상기 제1 및 제2 액티브소자를 통해 상기 화소메모리에 표시신호를 설정하는 표시신호레벨설정단계, 및
    상기 제1 신호선이 비선택 상태인 동안에 상기 비트 선택선을 선택상태로 하여, 상기 신호보유수단의 표시신호를 상기 화소메모리에 설정되어 있는 표시신호로 절환하는 표시신호절환단계을 포함하는 표시방법.
KR10-2002-0025810A 2001-05-15 2002-05-10 표시장치 및 표시방법 KR100512927B1 (ko)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
JP2001145504A JP3617821B2 (ja) 2001-05-15 2001-05-15 表示装置
JPJP-P-2001-00145504 2001-05-15
JP2001343711 2001-11-08
JPJP-P-2001-00343711 2001-11-08
JPJP-P-2002-00081833 2002-03-22
JP2002081833A JP3875128B2 (ja) 2001-11-08 2002-03-22 表示装置および表示方法

Publications (2)

Publication Number Publication Date
KR20020087856A KR20020087856A (ko) 2002-11-23
KR100512927B1 true KR100512927B1 (ko) 2005-09-07

Family

ID=27346709

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0025810A KR100512927B1 (ko) 2001-05-15 2002-05-10 표시장치 및 표시방법

Country Status (4)

Country Link
US (1) US7009590B2 (ko)
KR (1) KR100512927B1 (ko)
CN (1) CN1191562C (ko)
TW (1) TW582003B (ko)

Families Citing this family (53)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3618687B2 (ja) * 2001-01-10 2005-02-09 シャープ株式会社 表示装置
US7088052B2 (en) * 2001-09-07 2006-08-08 Semiconductor Energy Laboratory Co., Ltd. Light emitting device and method of driving the same
JP3647443B2 (ja) * 2002-05-28 2005-05-11 ローム株式会社 有機el駆動回路の駆動電流値調整回路、有機el駆動回路およびこれを用いる有機el表示装置
GB2389951A (en) 2002-06-18 2003-12-24 Cambridge Display Tech Ltd Display driver circuits for active matrix OLED displays
GB2389952A (en) * 2002-06-18 2003-12-24 Cambridge Display Tech Ltd Driver circuits for electroluminescent displays with reduced power consumption
KR100507551B1 (ko) * 2002-06-20 2005-08-26 로무 가부시키가이샤 능동 매트릭스형 유기 el 패널의 구동 회로 및 이 구동회로를 이용한 유기 el 디스플레이 장치
JP4115763B2 (ja) * 2002-07-10 2008-07-09 パイオニア株式会社 表示装置及び表示方法
EP1624436A4 (en) * 2003-05-13 2009-04-15 Toshiba Matsushita Display Tec ACTIVE MATRIX TYPE DISPLAY DEVICE
US7928945B2 (en) 2003-05-16 2011-04-19 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method thereof
JP3628014B1 (ja) * 2003-09-19 2005-03-09 ウインテスト株式会社 表示装置及びそれに用いるアクティブマトリクス基板の検査方法及び装置
KR100913452B1 (ko) * 2003-12-02 2009-08-25 도시바 모바일 디스플레이 가부시키가이샤 자기 발광형 표시 장치
US20050219173A1 (en) * 2003-12-12 2005-10-06 Kettle Wiatt E Pixel loading and display
EP1728236A1 (en) * 2004-03-10 2006-12-06 Koninklijke Philips Electronics N.V. An active matrix display with reduction of power consumption
JP4393980B2 (ja) * 2004-06-14 2010-01-06 シャープ株式会社 表示装置
JP4327042B2 (ja) * 2004-08-05 2009-09-09 シャープ株式会社 表示装置およびその駆動方法
KR100570777B1 (ko) * 2004-08-05 2006-04-12 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동 방법
US7502040B2 (en) * 2004-12-06 2009-03-10 Semiconductor Energy Laboratory Co., Ltd. Display device, driving method thereof and electronic appliance
KR100611914B1 (ko) * 2004-12-24 2006-08-11 삼성에스디아이 주식회사 데이터 집적회로 및 이를 이용한 발광 표시장치와 그의구동방법
US8405579B2 (en) 2004-12-24 2013-03-26 Samsung Display Co., Ltd. Data driver and light emitting diode display device including the same
KR100613093B1 (ko) * 2004-12-24 2006-08-16 삼성에스디아이 주식회사 데이터 집적회로 및 이를 이용한 발광 표시장치
JP2006251457A (ja) * 2005-03-11 2006-09-21 Tohoku Pioneer Corp 自発光パネルの駆動装置および駆動方法
US8866707B2 (en) * 2005-03-31 2014-10-21 Semiconductor Energy Laboratory Co., Ltd. Display device, and apparatus using the display device having a polygonal pixel electrode
KR101112556B1 (ko) * 2005-04-04 2012-03-13 재단법인서울대학교산학협력재단 표시 장치 및 그 구동 방법
US7928938B2 (en) * 2005-04-19 2011-04-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including memory circuit, display device and electronic apparatus
JP4483725B2 (ja) * 2005-07-04 2010-06-16 セイコーエプソン株式会社 発光装置、その駆動回路および電子機器
US8659511B2 (en) 2005-08-10 2014-02-25 Samsung Display Co., Ltd. Data driver, organic light emitting display device using the same, and method of driving the organic light emitting display device
JP2007121430A (ja) * 2005-10-25 2007-05-17 Hitachi Displays Ltd 平板型画像表示装置
JP5121136B2 (ja) * 2005-11-28 2013-01-16 株式会社ジャパンディスプレイウェスト 画像表示装置、電子機器、携帯機器及び画像表示方法
TW200731199A (en) * 2006-01-11 2007-08-16 Seiko Epson Corp Electro-optical device, method of driving electro-optical device, and electronic apparatus
JP5095200B2 (ja) * 2006-12-22 2012-12-12 オンセミコンダクター・トレーディング・リミテッド エレクトロルミネッセンス表示装置及び表示パネルの駆動装置
JP2008180802A (ja) * 2007-01-23 2008-08-07 Eastman Kodak Co アクティブマトリクス型表示装置
JP5129656B2 (ja) * 2008-06-04 2013-01-30 株式会社ジャパンディスプレイイースト 画像表示装置
JP2009294376A (ja) * 2008-06-04 2009-12-17 Hitachi Displays Ltd 画像表示装置
TWI380109B (en) * 2009-01-23 2012-12-21 Au Optronics Corp Display device and method of equalizing loading effect of display device
JP5278119B2 (ja) * 2009-04-02 2013-09-04 ソニー株式会社 表示装置の駆動方法
JP5531496B2 (ja) * 2009-08-18 2014-06-25 セイコーエプソン株式会社 画像処理装置、表示システム、電子機器及び画像処理方法
JP5471165B2 (ja) * 2009-08-26 2014-04-16 セイコーエプソン株式会社 画像処理装置、表示システム、電子機器及び画像処理方法
KR101746198B1 (ko) 2009-09-04 2017-06-12 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치 및 전자기기
CN101800022B (zh) * 2010-03-17 2012-01-11 福州大学 基于子行驱动技术场致发射显示的低灰度增强方法
JP5577812B2 (ja) * 2010-04-15 2014-08-27 セイコーエプソン株式会社 画像処理装置、表示システム、電子機器及び画像処理方法
JP6320679B2 (ja) * 2013-03-22 2018-05-09 セイコーエプソン株式会社 表示装置のラッチ回路、表示装置及び電子機器
KR102154814B1 (ko) 2014-02-24 2020-09-11 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
WO2016129463A1 (ja) 2015-02-10 2016-08-18 シャープ株式会社 表示装置およびその駆動方法
US20160267854A1 (en) * 2015-03-09 2016-09-15 Qualcomm Mems Technologies, Inc. Driver circuit with reduced leakage
FR3034902B1 (fr) * 2015-04-10 2017-05-19 Commissariat Energie Atomique Procede d’affichage d’images sur un ecran matriciel
CN104992689B (zh) * 2015-08-07 2017-12-08 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置及其驱动方法
JP6597294B2 (ja) * 2015-12-25 2019-10-30 株式会社Jvcケンウッド 液晶表示装置及びその画素検査方法
FR3079957B1 (fr) * 2018-04-05 2021-09-24 Commissariat Energie Atomique Dispositif et procede d'affichage d'images avec une memorisation de donnees realisee dans les pixels
US11049448B2 (en) 2018-05-08 2021-06-29 Apple Inc. Memory-in-pixel architecture
US10909926B2 (en) 2018-05-08 2021-02-02 Apple Inc. Pixel circuitry and operation for memory-containing electronic display
US10867548B2 (en) * 2018-05-08 2020-12-15 Apple Inc. Systems and methods for memory circuitry in an electronic display
WO2021068254A1 (zh) * 2019-10-12 2021-04-15 京东方科技集团股份有限公司 驱动电路、其驱动方法、显示面板及显示装置
CN116153241B (zh) * 2022-02-16 2023-08-22 北京大学 一种led显示驱动芯片分段式pwm控制方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04328791A (ja) * 1991-04-30 1992-11-17 Fuji Xerox Co Ltd アクティブelマトリックスおよびその駆動方法
JPH10214060A (ja) * 1997-01-28 1998-08-11 Casio Comput Co Ltd 電界発光表示装置およびその駆動方法
JPH113048A (ja) * 1997-06-10 1999-01-06 Canon Inc エレクトロ・ルミネセンス素子及び装置、並びにその製造法
WO1999065011A2 (en) * 1998-06-12 1999-12-16 Koninklijke Philips Electronics N.V. Active matrix electroluminescent display devices
KR20000003385A (ko) * 1998-06-27 2000-01-15 구자홍 전계 방출 디스플레이의 휘도 보정장치 및 방법
JP2000020020A (ja) * 1998-06-26 2000-01-21 Canon Inc 電子源駆動装置及び画像形成装置及び電子源の電子放出特性の補正方法
KR20000010923A (ko) * 1997-03-12 2000-02-25 야스카와 히데아키 전류 구동형 발광소자를 구비한 화소회로, 표시장치 및 전자기기
JP2001042822A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp アクティブマトリクス型表示装置
JP2001042826A (ja) * 1999-07-30 2001-02-16 Pioneer Electronic Corp アクティブマトリクス型発光パネル及び表示装置
EP1098290A2 (en) * 1999-11-08 2001-05-09 Semiconductor Energy Laboratory Co., Ltd. Electroluminescent display device

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59155880A (ja) * 1983-02-25 1984-09-05 株式会社日立製作所 情報保持装置
JPS60175077A (ja) * 1984-02-22 1985-09-09 株式会社日立製作所 情報保持装置
GB8622717D0 (en) 1986-09-20 1986-10-29 Emi Plc Thorn Display device
US4996523A (en) 1988-10-20 1991-02-26 Eastman Kodak Company Electroluminescent storage display with improved intensity driver circuits
JPH08194205A (ja) 1995-01-18 1996-07-30 Toshiba Corp アクティブマトリックス型表示装置
JP3485229B2 (ja) 1995-11-30 2004-01-13 株式会社東芝 表示装置
US5945972A (en) * 1995-11-30 1999-08-31 Kabushiki Kaisha Toshiba Display device
JPH09329806A (ja) 1996-06-11 1997-12-22 Toshiba Corp 液晶表示装置
DE69825402T2 (de) 1997-03-12 2005-08-04 Seiko Epson Corp. Pixelschaltung, anzeigevorrichtung und elektronische apparatur mit stromgesteuerter lichtemittierender vorrichtung
JPH10254410A (ja) 1997-03-12 1998-09-25 Pioneer Electron Corp 有機エレクトロルミネッセンス表示装置及びその駆動方法
JP3385301B2 (ja) 1997-04-23 2003-03-10 シャープ株式会社 データ信号線駆動回路および画像表示装置
US6339417B1 (en) * 1998-05-15 2002-01-15 Inviso, Inc. Display system having multiple memory elements per pixel
JP2000187467A (ja) 1998-12-24 2000-07-04 Stanley Electric Co Ltd 有機el素子の点灯制御装置及び点灯制御方法
JP4073107B2 (ja) * 1999-03-18 2008-04-09 三洋電機株式会社 アクティブ型el表示装置
JP4355846B2 (ja) 1999-05-24 2009-11-04 カシオ計算機株式会社 表示装置及びその駆動方法
JP4092857B2 (ja) 1999-06-17 2008-05-28 ソニー株式会社 画像表示装置
TW540251B (en) * 1999-09-24 2003-07-01 Semiconductor Energy Lab EL display device and method for driving the same
WO2001027910A1 (en) 1999-10-12 2001-04-19 Koninklijke Philips Electronics N.V. Led display device
TW494382B (en) * 2000-03-22 2002-07-11 Toshiba Corp Display apparatus and driving method of display apparatus
EP1158483A3 (en) * 2000-05-24 2003-02-05 Eastman Kodak Company Solid-state display with reference pixel
US6774876B2 (en) * 2000-10-02 2004-08-10 Semiconductor Energy Laboratory Co., Ltd. Self light emitting device and driving method thereof

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04328791A (ja) * 1991-04-30 1992-11-17 Fuji Xerox Co Ltd アクティブelマトリックスおよびその駆動方法
JPH10214060A (ja) * 1997-01-28 1998-08-11 Casio Comput Co Ltd 電界発光表示装置およびその駆動方法
KR20000010923A (ko) * 1997-03-12 2000-02-25 야스카와 히데아키 전류 구동형 발광소자를 구비한 화소회로, 표시장치 및 전자기기
JPH113048A (ja) * 1997-06-10 1999-01-06 Canon Inc エレクトロ・ルミネセンス素子及び装置、並びにその製造法
WO1999065011A2 (en) * 1998-06-12 1999-12-16 Koninklijke Philips Electronics N.V. Active matrix electroluminescent display devices
JP2000020020A (ja) * 1998-06-26 2000-01-21 Canon Inc 電子源駆動装置及び画像形成装置及び電子源の電子放出特性の補正方法
KR20000003385A (ko) * 1998-06-27 2000-01-15 구자홍 전계 방출 디스플레이의 휘도 보정장치 및 방법
JP2001042826A (ja) * 1999-07-30 2001-02-16 Pioneer Electronic Corp アクティブマトリクス型発光パネル及び表示装置
JP2001042822A (ja) * 1999-08-03 2001-02-16 Pioneer Electronic Corp アクティブマトリクス型表示装置
EP1098290A2 (en) * 1999-11-08 2001-05-09 Semiconductor Energy Laboratory Co., Ltd. Electroluminescent display device

Also Published As

Publication number Publication date
TW582003B (en) 2004-04-01
US20030011314A1 (en) 2003-01-16
CN1385826A (zh) 2002-12-18
US7009590B2 (en) 2006-03-07
CN1191562C (zh) 2005-03-02
KR20020087856A (ko) 2002-11-23

Similar Documents

Publication Publication Date Title
KR100512927B1 (ko) 표시장치 및 표시방법
JP3617821B2 (ja) 表示装置
KR100515305B1 (ko) 발광 표시 장치 및 그 표시 패널과 구동 방법
US6963321B2 (en) Method of providing pulse amplitude modulation for OLED display drivers
KR100475002B1 (ko) 표시장치 및 그의 구동방법
US7859520B2 (en) Display device and driving method thereof
US7443367B2 (en) Display device and method for driving the same
TWI242760B (en) Display apparatus and method of driving the same
KR100470893B1 (ko) 표시장치, 휴대기기 및 기판
JP5080765B2 (ja) データ駆動回路、それを備えた平板表示装置、そのデータ駆動方法
CN100433106C (zh) 有机电致发光显示器和信号分离器
US9324249B2 (en) Electroluminescent display panel with reduced power consumption
US20140022289A1 (en) Organic Light Emitting Diode Display Device for Sensing Pixel Current and Pixel Current Sensing Method Thereof
KR20020096851A (ko) 화상 표시 장치
KR100656245B1 (ko) 전류생성공급회로 및 표시장치
KR100842488B1 (ko) 디스플레이 구동장치, 디스플레이 장치 및 그 구동제어방법
JP2005031643A (ja) 発光装置及び表示装置
KR101441393B1 (ko) 발광 표시장치
US7148865B2 (en) Display device using light-emitting elements
JP3875128B2 (ja) 表示装置および表示方法
JP2007003706A (ja) 画素回路、表示装置、並びに画素回路の駆動方法
US20100085388A1 (en) Active matrix display device
JP2002287682A (ja) 表示パネルとその駆動方法
JP2007025544A (ja) 表示装置
JP2004062150A (ja) 発光装置のデューティー比の決定方法及び該デューティー比を用いた駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120802

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20130801

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140822

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20150821

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20160819

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20170818

Year of fee payment: 13