KR100372587B1 - 반도체 장치 - Google Patents

반도체 장치 Download PDF

Info

Publication number
KR100372587B1
KR100372587B1 KR10-2001-0003682A KR20010003682A KR100372587B1 KR 100372587 B1 KR100372587 B1 KR 100372587B1 KR 20010003682 A KR20010003682 A KR 20010003682A KR 100372587 B1 KR100372587 B1 KR 100372587B1
Authority
KR
South Korea
Prior art keywords
semiconductor device
lead
alloy
bonding wire
lead frame
Prior art date
Application number
KR10-2001-0003682A
Other languages
English (en)
Other versions
KR20010078059A (ko
Inventor
히사노나에
미우라히데오
Original Assignee
가부시키가이샤 히타치세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 히타치세이사쿠쇼 filed Critical 가부시키가이샤 히타치세이사쿠쇼
Publication of KR20010078059A publication Critical patent/KR20010078059A/ko
Application granted granted Critical
Publication of KR100372587B1 publication Critical patent/KR100372587B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L24/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L24/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49537Plurality of lead frames mounted in one device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49579Lead-frames or other flat leads characterised by the materials of the lead frames or layers thereon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/28Structure, shape, material or disposition of the layer connectors prior to the connecting process
    • H01L2224/29Structure, shape, material or disposition of the layer connectors prior to the connecting process of an individual layer connector
    • H01L2224/29001Core members of the layer connector
    • H01L2224/29005Structure
    • H01L2224/29007Layer connector smaller than the underlying bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/3201Structure
    • H01L2224/32012Structure relative to the bonding area, e.g. bond pad
    • H01L2224/32014Structure relative to the bonding area, e.g. bond pad the layer connector being smaller than the bonding area, e.g. bond pad
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/4826Connecting between the body and an opposite side of the item with respect to the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/48463Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond
    • H01L2224/48465Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a ball bond the other connecting portion not on the bonding area being a wedge bond, i.e. ball-to-wedge, regular stitch
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73215Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/85Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
    • H01L2224/8538Bonding interfaces outside the semiconductor or solid-state body
    • H01L2224/85399Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/73Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01074Tungsten [W]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/102Material of the semiconductor or solid state bodies
    • H01L2924/1025Semiconducting materials
    • H01L2924/10251Elemental semiconductors, i.e. Group IV
    • H01L2924/10253Silicon [Si]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Abstract

본 발명은 반도체장치에 관한 것으로서, 리드재로 종래부터 사용되어 온 동합금병(銅合金竝)이 높은 열전도율을 가지면서 동합금에 비하여 작은 선팽창계수를 갖도록 소결(燒結)된 Cu2O 와 Cu의 복합합금을 주구성재료로한 재료를 이용하여 리드(리드프레임)를 이용하는 수지봉합형반도체장치에 있어서, 강도신뢰성을 확보하면서 방열성도 높이고 본딩와이어의 단선 납땜접속부의 수명저하 수지크랙등을 방지한 수지봉합형 반도체장치를 제공하는 기술이 제시된다.

Description

반도체 장치{A SEMICONDUCTOR DEVICE}
본 발명은 리드프레임을 이용한 수지봉합형 반도체장치에 관한다.
종래 수지봉합형 반도체장치용의 리드프레임에는 42Ni-Fe합금과 동합금이 이용되어진다.
예를들면 ASIC(Application Sepecific Integrated Circutit)와 마이크로컴퓨터등의 QFP(Quard Flat Package)에서는 발열량이 커지기 때문에 동합금의 리드프레임이 이용되고, DRAM(Dynamic Random Access Memory)와 SRAM(Static Random Access Memory)등의 발열량도 수치도 큰 메모리 소자를 탑재하는 TSOP(Thin Small Out line Package)에서는 42Ni-Fe 합금이 이용되어지고 있다. 또한, 전력용의 IC를 탑재하는 QFN(Quard Flat Nonleaded Package), SOP, QFP에서는 일반적으로 동합금의 리드프레임이 이용되어지고 있다.
수지봉합형반도체장치의 부재의 선팽창계수는 프레임재로서 이용되는 동합금이 17 ×10-6/℃, 42Ni-Fe합금이 4 ×10-6~ 5 ×10-6/℃ 반도체소자인 실리콘이 3×10-6/℃ 봉합수지 12 ~ 25 ×10-6/℃와 상호 크게 다르고 수지봉합 공정후의 냉각과정과 신뢰성시험을 위한 온도사이클시험등에서는 반도체장치내부에 열응력이 발생한다. 온도사이클시험에서는 본 열응력이 반복부하가 되기 때문에 다이패드와 리드프레임의 단부로부터 수지에 피로분열이 발생하거나 본딩와이어가 피로에 의해 단선하는 경우가 있다. 또한, 기판실장후의 온도사이클시험과 전자기기내에서의 온 오프의 반복에서는 반도체장치와 실장기판의 선팽창계수차에 의해 리드의 납땜접속부에도 피로파괴가 발생하는 경우가 있다.
프레임재와 반도체소자와의 선팽창계수차는 동합금보다도 42Ni-Fe합금쪽이 작고 발생하는 열응력도 작다. 따라서 반도체장치의 고방열화를 위하여 리드프레임재로 동합금에 변경하는 것만으로는 열응력이 증대하고 앞서 기술한 바와 같이 피로파괴가 발생하는 가능성이 커지기때문에 근년소비전력이 증가해온 메모리용의 TSOP에서는 칩사이즈가 매우 크기때문에 방열성을 다소 희생하여 종래와 같이 42Ni-Fe합금이 사용되고 있다. 또한, 비교적 칩사이즈와 발열량이 큰 마이크로컴퓨터와 ASIC를 탑재하는 다핀계의 QFP에서는 자기 인덕터스가 작게 고주파동작으로 향하고 방열성이 높은 동합금계의 리드프레임이 사용되어 왔다. 그러나 소자와 리드프레임의 접착에 작은 칩으로 이용되고 있는 열전도율이 큰 납땜을 사용하면 납땜의 피로가 발생하고 접착이 쇠화하기 때문에 영계수가 낮은 에폭시계의 접착재(은페이스트등)밖에 사용하고 있지 않았다.
최근의 소형 휴대기기에서는 Chip Scale Package(CSP)로 불리우는 구조의 매트릭스형으로 배열한 납땜범프로 전기접속을 취하는 소형의 반도체장치가 증가하고 다. CSP는 반도체장치에 점유되는 소자의 체적비율이 크고 외관의 선팽창계수가 소자측에 가깝다. 이로 인하여 CSP가 다수탑재되는 소형휴대기기의 실장기판에서는 선팽창계수를 종래의 15 ~ 16 ×10-6/℃에서 약 절반의 8 ×10-6/℃정도로 작은 저열팽창기판의 사용이 일반화하고 있다. 그러나 저팽창기판에 탑재되는 동합금을 이용한 종래의 리드프레임을 이용한 수지봉합형의 반도체장치에서는 역으로 기판과의 선팽창계수차가 증가하기 때문에 납땜접속부의 수명저하와 수지크랙이 발생하는 염려가 있다.
본 발명의 목적은 상기의 문제점 중 적어도 하나를 해결하고 강도신뢰성을 확보하면서 방열성도 높은 수지봉합형 반도체장치를 제공하는 것이다.
본 발명의 목적은 예를들면 수지봉합형 반도체장치를 이하와 같이 구성하는 것으로 해결된다. 즉, 리드(리드프레임)재로서 종래에서 사용되어온 동합금병이 높은 열전도율을 가지면서 동합금에 비하여 작은 선팽창계수를 갖도록 소결된 Cu2O와 Cu의 복합합금을 주구성재료(리드를 구성하는 재료 중에서도 가장 함유량이 많은 재료)로한 재료를 이용한다. Cu/Cu2O의 복합합금의 물성을 조사한 범위는 Cu2O의 배합비율인 20 ~ 80vol.%로 이때 열전도율은 280 ~ 41W/(mK) 선팽창계수는 13.8 ~ 5.5 ×10-6/℃였다. 예를들면 고방열화를 위하여 반도체에서 이용되고 있는 동합금에 필적하는 열전도율 150W/(mK)이상이 필요한 경우는 Cu20의 배합비를 20 ~ 46%로 하면 좋다. 이 때 Cu/Cu2O 복합합금의 선팽창계수는 13.8 ~10.5×10-6/℃ 정도가되고 동합금의 선팽창계수 17 ×10-6/℃에 비하여 칩의 선팽창계수 3 ×10-6/℃에 가까워진다. 그러나 응력완화를 위하여 42alloy병의 선팽창계수 4 ~ 5 ×10-6/℃가 필요한 경우는 Cu/Cu2O복합합금의 Cu2O의 배합비를 80%로 하면 선팽창계수로 5.5 ×10-6/℃ 열전도율로 41W/(mK)가 얻어진다. 이것은 42alloy의 열전도율 15W/(mK)에 비하여 2.7배나 크다. 이와 같이 목적에 의해 배합비율을 자유로 조정하면 좋다.
도 1 은 본 발명의 제 1 실시예의 반도체장치에 있어서 리드프레임에 Cu/Cu2O 복합합금을 이용한 QFN이 기판에 납땜실장된 구조의 단면도이다.
도 2 는 본 발명의 제 2 실시예의 반도체장치에 있어서 리드프레임에 Cu/Cu2O 복합합금을 이용한 QFN의 탭뒷면이 노출하고 기판에 납땜실장된 구조의 단면도이다.
도 3 은 본 발명의 제 3 실시예의 반도체장치에 있어서 리드프레임에 Cu/Cu2O 복합합금을 이용한 QFP 혹은 SOP가 기판에 납땜실장된 구조의 단면도이다.
도 4 는 본 발명의 제 4 실시예의 반도체장치에 있어서 리드프레임에 Cu/Cu2O 복합합금을 이용한 방열리드가 있는 HQFP 혹은 HSOP의 단면도이다.
도 5 는 본 발명의 제 5 실시예의 반도체장치에 있어서 리드프레임에 Cu/Cu2O 복합합금을 이용하여 탭뒷면이 노출한 HQFP 혹은 HSOP의 단면도이다.
도 6 은 본 발명의 제 6 실시예의 반도체장치에 있어서 이형조 리드프레임에 Cu/Cu2O 복합합금을 이용하여 탭뒷면이 노출한 HQFP 혹은 HSOP의 단면도이다.
도 7 은 본 발명의 제 7 실시예의 반도체장치에 있어서 리드프레임에Cu/Cu2O 복합합금을 이용한 LOC구조의 TSOP단면도이다.
도 8 은 본 발명의 제 8 실시예의 반도체장치에 있어서 리드프레임에 Cu/Cu2O 복합합금을 이용한 LOC구조의 TSOP에 반도체소자가 2매 탑재된 단면도이다.
도 9 는 본 발명의 Cu/Cu2O 복합합금의 Cu/Cu2O의 배합비율에 의한 영계수 열전도율 선팽창계수의 변화를 나타낸 도이다.
<주요부분에 대한 도면부호의 설명>
1 : 반도체소자 2 : 펠렛결합재(Pallet-Bonding)
3 : 리드프레임의 탭(Tab) 4 : 본딩와이어
5 : 봉합수지 6 : 리드프레임의 리드
7 : 납땜 8 : 후드프린트
9 : 실장기판 10 : 쓰루 홀
11 : 열전도로(Thermal via) 12 : 방열리드
13 : 이형조 탭 14 : 절연필름
15 : 리드프레임의 리드
본 발명의 제 1 실시예의 반도체장치의 단면도를 도 1에 나타낸다. 반도체소자(1)은 Cu/Cu2O 복합합금으로 이루는 리드프레임의 탭(3)에 펠렛결합재(2)로 접착되고 본딩와이어(4)에서 Cu/Cu2O복합합금으로 이루는 리드(6)과의 전기접속이 실행되고 있다. 반도체소자(1)과 전기접속부는 수지(5)에서 봉합되어 있다. 리드(6)은 봉합수지 하면에 노출하고 본 노출부가 실장기판(9)의 후드프린트(8)에는 납땜(7)에서 전기적으로 접속된다. 탭(3)과 리드(6)은 Cu/Cu2O의 복합합금으로 이루는 근거는 균일한 두께의 리드프레임의 부위이지만 탭(3)의 뒷면을 엣칭등으로 리드(6)에서 얇게 가공되어 있다. 실장기판은 복수층의 배선이 설치되고 표면배선과 내층 혹은 뒷면배선은 쓰루홀(10)에 의해 전기적으로 접속되어 있는 경우가 있다. 본 구조는 저열팽창인 기판에 실장한 경우 탭뒷면의 수지크랙방지에 효과적이다. Cu/Cu2O의 복합합금의 Cu2O의 배합비율에 의한 물성치를 도 9에 나타낸다. 리드프레임재로서는 방열성을 중시하는 경우는 Cu/Cu2O의 복합합금의 배합비율을 종래의 동합금 리드프레임의 150W/(mK)이상의 열전도율이 얻어지는 Cu20의 배합비율로 20 ~ 46vol.%의 범위가 바람직하다. 도 1에서는 반도체소자(1)이 탭(3)보다 크지만 역으로 반도체소자(1)이 탭(3)보다 작아도 좋다.
제 2 실시예의 반도체장치의 단면도를 도 2에 나타낸다. 반도체소자(1)은 Cu/Cu2O의 복합합금으로 이루는 리드프레임의 탭(3)에 펠렛결합재(2)로 접착되고 본딩와이어(4)로 Cu/Cu20 복합합금으로 이루는 리드프레임의 리드(6)과의 전기적접속이 실행되고 있다. 반도체소자(1)과 전기적접속부는 수지(5)로 봉합되어 있다. 리드(6)은 실장기판(9)의 후드프린트(8)에 납땜(7)로 전기적으로 접속된다. 탭(3)과 리드(6)은 Cu/Cu20복합합금으로 이루는 균일한 두께의 한매의 리드프레임이고 탭(3)의 뒷면은 리드(6)과 같은 사양으로 봉합수지 하면에 노출하고 있다. 본 탭뒷면을 실장기판(9)에 납땜부착하는 것에 의해 고방열화를 도모하는 것이 가능하다. 탭뒷면이 납땜부착되는 배선에는 열전도로(11)이 설치되고 내층의 면형태 배선으로 방열을 촉진한다. 도 2와 같이 반도체장치가 실장기판에 견고하게 고정되는 경우 온도사이클에 의해 생기는 열응력을 리드의 변형에 의해 흡수하는 것이 곤란하다. 따라서 제 1 실시예와 같은 사양으로 특히 저열팽창인 실장기판을 이용하는 경우 본 구조의 리드프레임에 Cu/Cu20복합합금을 이용하는 겻이 저응력화에 효과적이다.
제 3 실시예의 반도체장치의 단면도를 도 3에 나타낸다. 반도체소자(1)은 Cu/Cu2O의 복합합금으로 이루는 리드프레임의 탭(3)에 펠렛결합재(2)로 접착되고 본딩와이어(4)로 Cu/Cu20 복합합금으로 이루는 리드프레임의 리드(6)과의 전기적접속이 실행되고 있다. 반도체소자(1)과 전기적접속부는 수지(5)로 봉합되어 있다. 리드(6)은 반도체장치의 측면으로부터 수지외부에 돌출되어 외부 리드가 실장기판(9)의 후드프린트(8)에 납땜(7)로 전기적으로 접속된다. 제 2 실시예의 반도체장치의 종래예는 동합금을 리드프레임에 이용한 Quard Flat Package(QFP)와 Small Outline Package(SOP)등이 있다. 외형이 28mm각의 대형의 QFP에는 ASIC와 마이크로컴퓨터등 소자면적도 비교적 큰 것이 탑재되어 있다. 본 경우 펠렛결합재(2)에는 강성이 큰 납땜을 이용하는 것이 불가능하고 방열성을 희생하여 유연한 에폭시계의 은페이스트를 이용하고 있다. 그러나 본 발명의 Cu/Cu20 의 복합합금으로 이루는 리드프레임재를 이용하면 열전도가 좋은 납땜에 의한 펠렛결합도 가능해지고 반도체장치의 또다른 고방열화가 가능해진다.
제 4 실시예의 반도체장치의 별도의 단면도를 도 4에 나타낸다. 반도체소자(1)은 Cu/Cu20 복합합금으로 이루는 리드프레임의 탭(3)에 펠렛결합재(2)로 접착되고 본딩와이어(4)에서 Cu/Cu20 복합합금으로 이루는 리드프레임의 리드(6)과의 전기접속이 실행되고 있다. 반도체소자(1)과 전기접속부는 수지(5)로 봉합되어 있다. 전기신호의 수수를 실행하는 리드(6)은 탭(3)과 전기적으로 절연되어 있지만 도 4에서는 탭(3)과 연속한 방열리드(12)가 설치되어 있다. 전력용의 IC에서는 ASIC와 마이크로컴퓨터등과같이 다수의 신호핀을 필요로하지 않기 때문에 QFP와 SOP에 방열리드(12)를 설치한 QFP with Heatsink(HQFP)와 SOP with Heatsing(HSOP)가 다용되고 있다. 본 방열리드(12)를 실장기판에 납땜부착하는 것에 의해 또다른 고방열화를 도모하는 가능하다. 본 방열리드(12)는 신호용 리드와 같은 폭의 경우도 있지만 방열을 우선으로 하기 위하여 폭넓게 형성되는 경우가 있다. 후자의 경우 방열리드는 견고하게 기판에 납땜실장되기 때문에 열변형을 방열리드가 흡수하는 것이 어렵고 납땜접속부가 파괴되는 경우가 있다.그러나 본 구조의 리드프레임에 Cu/Cu20 복합합금을 이용하는 것에 의해 납땜접속부의 파괴를 방지하는 것이 가능하다.
제 5 실시예의 반도체장치의 별도의 단면도를 도 5에 나타낸다. 반도체소자(1)은 Cu/Cu2O 복합합금으로 이루는 리드프레임의 탭(3)에 펠렛결합재(2)로 접착되고 본딩와이어(4)에서 Cu/Cu20 복합합금으로 이루는 리드프레임의 리드(6)과의 전기접속이 실행되고 있다. 반도체소자(1)과 전기접속부는 수지(5)로 봉합되어 있다. 탭(3)과 리드(6)은 Cu/Cu2O 복합합금으로 이루는 균일한 두께의 한매의 리드프레임이고 탭(3)의 뒤면은 봉합수지 하면에 노출하고 있다. 본 구성은 제 2 실시예에서 기술한 바와 같은 사양의 효과가 있다.
제 6 실시예의 반도체장치의 단면도를 도 6에 나타낸다. 반도체소자(1)은 Cu/Cu2O 복합합금으로 이루는 리드프레임의 탭(3)에 펠렛결합재(2)로 접착되고 본딩와이어(4)에서 Cu/Cu20 복합합금으로 이루는 리드프레임의 리드(6)과의 전기접속이 실행되고 있다. 반도체소자(1)과 전기접속부는 수지(5)로 봉합되어 있다. 탭(3)과 리드(6)은 Cu/Cu2O 복합합금으로 이루는 적어도 2종류의 다른 두께로 이루는 한매의 이형조 리드프레임의 부위이고 탭(3)이 리드(6)에 비하여 두껍게 형성되어 탭뒷면이 봉합형수지하면에 노출하고 있다. 본 탭뒷면을 실장기판에 납땜부착하는 것에 의해 고방열화를 도모하는 것이 가능하다. 본 구성은 제 2 실시예에서 기술한바와 같은 사양의 효과가 있다.
제 7 실시예의 반도체장치의 단면도를 도 7에 나타낸다. 반도체소자(1)의 회로형성면에 절연필름(14)를 매개로 Cu/Cu2O 복합합금으로 이루는 리드프레임에 리드(6)이 접착되고 본딩와이어(4)에서 리드(6)과 반도체소자(1)의 전기적접속이 실행되고 있다. 반도체소자(1)과 전기접속부는 수지(5)로 봉합되어 있다. 리드(6)은 반도체장치의 측면으로부터 수지외부에 돌출되어 있다. 제 7 실시예의 반도체장치의 구성은 메모리소자에 다수 이용되는 Lead on Chip(LOC)구조이고 수지외형에 가까운 큰 소자를 탑재하는 것이 가능하다. 메모리소자의 소비전력은 증가하는 경향이 있기 때문에 리드프레임재로서 종래 이용되고 있는 42Ni-Fe 합금대신에 동합금을 이용하는 것도 검토되고 있다. 그러나 열응력이 커지기 때문에 실장기판과의 납땜접속부의 수명저하와 본딩와이어의 단선등이 염려되고 있다. Cu20 의 배합비율을 80vol.%으로 하면 42Ni-Fe합금 동등의 저응력화를 입히지않고 고방열화가 도모된다. CU20의 배합비율20 ~ 50vol.%이면 리드프레임재로서 상용되고 있는 동합금이상의 고방열화가 가능해진다.
제 8 실시예의 반도체장치의 단면도를 도 8에 나타낸다. 반도체소자(1a)의 회로형성면에 절연필름(14a)를 매개로 Cu/Cu2O 복합합금으로 이루는 리드프레임의 리드(6)이 접착되고 본딩와이어(4a)로 리드(6a)와 반도체소자(1a)의 전기접속이 실행되고 있다. 동 구성의 반도체소자(1b) 리드(6b) 본딩와이어(4b)가반도체소자(1a)와 뒷면맞춤으로 배치되고 이들 2매의 반도체소자와 전기접속부는 수지(5)로 봉합되어 있다. 리드(6b)는 리드(6a)에 접속되어 실장기판과의 전기적인 접속은 반도체장치의 측면으로부터 수지외부에 길게 돌출되어 리드(6a)로 실행한다. 실장기판과의 전기적인 접속은 반도체장치의 측면으로부터 수지외부에 길게 돌출되어 리드(6a)에서 실행한다. 본 구성의 반도체장치는 메모리소자를 고밀도로 실장하는 경우에 이용된다. 본 구성은 제 7 실시예에서 기술한 바처럼 같은 사양의 효과가 있다.
본 발명에 의하면 강도 신뢰성을 확보하면서 방열성도 높은 수지봉합형 반도체장치를 제공하는 것이 가능하다.

Claims (4)

  1. 반도체소자와,
    상기 반도체소자에 본딩와이어를 매개로 전기적으로 접속된 Cu/Cu2O의 복합합금을 주구성재료로하는 리드와,
    상기 반도체소자의 상기 본딩와이어가 접속된 영역과 상기 본딩와이어와 상기 리드의 상기 본딩와이어가 접속된 영역에 존재하는 수지를 구비한 것을 특징으로 하는 반도체장치.
  2. 반도체소자와,
    상기 반도체소자에 본딩와이어를 매개로 전기적으로 접속된 Cu/Cu2O 복합합금을 주구성재료로하는 리드와,
    상기 반도체소자의 상기 본딩와이어가 접속된 면과는 반대측의 면을 지지하는 상기 Cu/Cu2O 복합합금을 주구성재료로하는 탭(tab)와,
    상기 반도체소자의 상기 본딩와이어가 접속된 영역과 상기 본딩와이어와 상기 리드의 상기 본딩와이어가 접속된 영역에 존재하는 수지를 구비한 것을 특징으로하는 반도체장치.
  3. 청구항 1 또는 2에 있어서 상기 Cu/Cu2O 복합합금의 CU20의 함유량이 20 ~80Vol.%인 것을 특징으로 하는 반도체장치.
  4. 실리콘 칩과,
    상기 실리콘칩에 본딩와이어를 매개로 전기적으로 접속된 리드와,
    상기 반도체소자의 상기 본딩와이어가 접속된 면과는 반대측의 면을 지지하는 탭와,
    상기 반도체소자의 상기 본딩와이어가 접속된 영역과 상기 본딩와이어와 상기 기 리드의 상기 본딩와이어가 접속된 영역에 존재하는 수지를 구비한 반도체장치에 있어서,
    상기 리드 및 상기 탭의 주구성재료는 열전도율이 280 ~ 41W/(mK) 선팽창계수가 13.8 ~ 5.5 ×10-6/℃인 것을 특징으로 하는 반도체장치
KR10-2001-0003682A 2000-01-28 2001-01-26 반도체 장치 KR100372587B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2000-24693 2000-01-28
JP2000024693A JP3542311B2 (ja) 2000-01-28 2000-01-28 半導体装置

Publications (2)

Publication Number Publication Date
KR20010078059A KR20010078059A (ko) 2001-08-20
KR100372587B1 true KR100372587B1 (ko) 2003-02-15

Family

ID=18550636

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0003682A KR100372587B1 (ko) 2000-01-28 2001-01-26 반도체 장치

Country Status (4)

Country Link
US (1) US6376905B2 (ko)
JP (1) JP3542311B2 (ko)
KR (1) KR100372587B1 (ko)
TW (1) TW476987B (ko)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3418373B2 (ja) * 2000-10-24 2003-06-23 エヌ・アール・エス・テクノロジー株式会社 弾性表面波装置及びその製造方法
JP2002299540A (ja) * 2001-04-04 2002-10-11 Hitachi Ltd 半導体装置およびその製造方法
JP4157715B2 (ja) * 2002-03-20 2008-10-01 富士通株式会社 半導体装置の製造方法
CN100490140C (zh) * 2003-07-15 2009-05-20 飞思卡尔半导体公司 双规引线框
US6867072B1 (en) 2004-01-07 2005-03-15 Freescale Semiconductor, Inc. Flipchip QFN package and method therefor
JP4198072B2 (ja) * 2004-01-23 2008-12-17 シャープ株式会社 半導体装置、光学装置用モジュール及び半導体装置の製造方法
US20050248028A1 (en) * 2004-05-05 2005-11-10 Cheng-Yen Huang Chip-packaging with bonding options connected to a package substrate
KR20080065153A (ko) 2007-01-08 2008-07-11 페어차일드코리아반도체 주식회사 메탈 태브 다이 접착 패들(dap)을 구비한 파워소자패키지 및 그 패키지 제조방법
KR20100105829A (ko) 2007-07-17 2010-09-30 히스톨로직스 엘엘씨 마찰성 경-상피 조직의 분리 및 수집 장치 및 면역 반응을 유도 및/또는 증강시키는 방법
US8795197B2 (en) 2007-07-17 2014-08-05 Histologics, LLC Frictional trans-epithelial tissue disruption collection apparatus and method of inducing an immune response
CN102575085A (zh) * 2009-10-20 2012-07-11 住友电木株式会社 半导体封装用环氧树脂组合物、半导体装置及脱模剂
US9044213B1 (en) 2010-03-26 2015-06-02 Histologics, LLC Frictional tissue sampling and collection method and device
DE102010044709B4 (de) * 2010-09-08 2015-07-02 Vincotech Holdings S.à.r.l. Leistungshalbleitermodul mit Metallsinterverbindungen sowie Herstellungsverfahren
US8759956B2 (en) 2012-07-05 2014-06-24 Infineon Technologies Ag Chip package and method of manufacturing the same
US10201332B1 (en) 2012-12-03 2019-02-12 Healoe Llc Device and method of orienting a biopsy device on epithelial tissue
US9496214B2 (en) * 2013-05-22 2016-11-15 Toyota Motor Engineering & Manufacturing North American, Inc. Power electronics devices having thermal stress reduction elements
US11013466B2 (en) 2016-01-28 2021-05-25 Healoe, Llc Device and method to control and manipulate a catheter
US11495549B2 (en) * 2021-02-25 2022-11-08 Texas Instruments Incorporated Electronic device with crack arrest structure

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2511289B2 (ja) * 1988-03-30 1996-06-26 株式会社日立製作所 半導体装置
JPH0567713A (ja) * 1991-09-06 1993-03-19 Fujitsu Ltd 半導体装置の製造方法
JP3594724B2 (ja) * 1995-09-29 2004-12-02 大日本印刷株式会社 リードフレームの部分貴金属めっき方法
JPH09148509A (ja) * 1995-11-22 1997-06-06 Goto Seisakusho:Kk 半導体装置用リードフレーム及びその表面処理方法

Also Published As

Publication number Publication date
US20010010394A1 (en) 2001-08-02
TW476987B (en) 2002-02-21
JP3542311B2 (ja) 2004-07-14
US6376905B2 (en) 2002-04-23
JP2001210777A (ja) 2001-08-03
KR20010078059A (ko) 2001-08-20

Similar Documents

Publication Publication Date Title
KR100372587B1 (ko) 반도체 장치
JP3437369B2 (ja) チップキャリアおよびこれを用いた半導体装置
US8569082B2 (en) Semiconductor package with a mold material encapsulating a chip and a portion of a lead frame
JPH09153565A (ja) ヒートシンク付きボールグリッドアレーパッケージ
WO2006014418A2 (en) Encapsulated semiconductor device with reliable down bonds
JPH02246125A (ja) 半導体装置及びその製造方法
US20120306064A1 (en) Chip package
JPH11135679A (ja) 電子装置および半導体パッケージ
JPH07263611A (ja) 半導体装置用のリードフレーム
KR20050021905A (ko) 반도체 장치용 패키지
US6320136B1 (en) Layered printed-circuit-board and module using the same
KR100248035B1 (ko) 반도체 패키지
JP2958380B2 (ja) 半導体装置
JP2000323610A (ja) フィルムキャリア型半導体装置
KR100675030B1 (ko) 집적 회로 패키지
JP2891426B2 (ja) 半導体装置
KR100203932B1 (ko) 칩에 방열 기판이 부착된 볼 그리드 어레이 패키지
JP3561671B2 (ja) 半導体装置
KR100212392B1 (ko) 반도체 패키지
KR20020088300A (ko) 냉매를 방열재로 사용한 반도체 패키지
KR20000001487A (ko) 고열방출 특성을 갖는 비지에이 패키지
KR0119755Y1 (ko) 반도체 패키지
JPH0897315A (ja) 表面実装型半導体装置
JP4241408B2 (ja) 半導体装置およびその製造方法
JPH10209322A (ja) 半導体装置およびその実装構造

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130118

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20140117

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20150119

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20160119

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee