KR100348545B1 - 통신 dma 장치 - Google Patents

통신 dma 장치 Download PDF

Info

Publication number
KR100348545B1
KR100348545B1 KR1019997011118A KR19997011118A KR100348545B1 KR 100348545 B1 KR100348545 B1 KR 100348545B1 KR 1019997011118 A KR1019997011118 A KR 1019997011118A KR 19997011118 A KR19997011118 A KR 19997011118A KR 100348545 B1 KR100348545 B1 KR 100348545B1
Authority
KR
South Korea
Prior art keywords
data
bus
communication
cpu
transmission
Prior art date
Application number
KR1019997011118A
Other languages
English (en)
Other versions
KR20010013137A (ko
Inventor
히데끼 이시바시
Original Assignee
산요 덴키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 산요 덴키 가부시키가이샤 filed Critical 산요 덴키 가부시키가이샤
Publication of KR20010013137A publication Critical patent/KR20010013137A/ko
Application granted granted Critical
Publication of KR100348545B1 publication Critical patent/KR100348545B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/28Handling requests for interconnection or transfer for access to input/output bus using burst mode transfer, e.g. direct memory access DMA, cycle steal

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Communication Control (AREA)
  • Computer And Data Communications (AREA)

Abstract

CPU(1)로부터 데이타 버스를 분리하고, 송신 레디 신호(TXRDY)가 액티브로 되면, DMA 제어 회로(10)는 CPU(1)에 의해 설정된 DRAM(2)의 저장처의 선두 어드레스와 어드레스폭에 따라서 32비트의 데이타를 일괄하여 판독하고, 송신 버퍼(16)에 저장한다. 셀렉터(17)는 송신 버퍼(16)로부터 8비트씩 데이타를 선택하고, 통신 회로(14)에 기록하여 출력하고, 버스 해방 요구를 해제하고, 송신 버퍼(16)로부터 8비트씩 데이타를 판독하고, 통신 회로(14)에 기록한다. 재차 송신 레디 신호가 공급되면, 상술한 처리를 반복한다.

Description

통신 DMA 장치{COMMUNICATION DMA DEVICE}
디지탈 스틸 카메라 등에서는 통상, 촬상한 화상 데이타를 DRAM에 저장하고 저장한 화상 데이타를 CPU가 판독하고, 기록 매체에 전송하여 화상으로서 보존하거나, 또한 표시 장치에 전송하여 화상을 디스플레이할 수 있다. DRAM은 화상 데이타 영역 이외의 영역은 여러가지의 처리의 워크 영역으로서 이용하는 것이 가능하다. 예를 들면, 화상 데이타를 직렬 통신 인터페이스로 퍼스널 컴퓨터 등에 전송하는 경우, 기록 매체에는 통상 JPEG 포맷에 압축한 화상 데이타가 저장되고 있으며, 여기에서 송신하는데 있어서의 적당한 사이즈분의 화상 데이타를 판독하여, 일단 DRAM의 워크 영역에 기록하고, CPU가 송신 데이타로서 화상 데이타를 읽고 통신 회로에 기록함으로써 직렬로 송신 데이타가 출력된다.
이 처리를 반복하여, 워크 영역에 화상 데이타를 전부 다 송신하면, 다음의 송신 사이즈분의 화상 데이타를 판독하여, DRAM에 기록하고, 앞과 마찬가지의 처리가 반복되어 송신을 계속할 수 있다.
단지, 통신을 고속화하기 위해서는 CPU는 통신 제어에 전유시킬 필요가 있으며, 그 사이 다른 처리를 할 수 없다. 또한, 카메라를 제어하는 CPU는 통상 8비트 버스로 제어하는 것은 적으며 16 ∼ 32비트 버스로 제어되는 것이 일반적이다.
한편, 통신 쪽은 8비트 단위로 처리되는 것이 일반적이며, 비동기/ 동기 통신 칩으로서 주지의 8251 등도 8비트로 처리되고 있다. 따라서, 가령 제어하고 있는 CPU가 32비트 버스이면 버스의 데이타는 7 ∼ 0, 15 ∼ 8, 23 ∼ 16, 31 ∼ 24 비트의 4바이트로 나누어지며, 7 ∼ 0 비트의 데이타는 그대로 통신 회로에 기록할 수 있지만, 31 ∼ 8비트의 데이타는 7 ∼ 0 비트로 재할당한 후에 통신 회로에 기록할 필요가 있다. 이 때문에, 32비트의 데이타를 일괄하여 전송하는 경우에 비교하여, CPU의 부담이 커지며 결과적으로 CPU의 처리 속도가 느려진다. 특히, 카메라로부터 프린터로 직접 화상 데이타를 전송하는 경우, 매우 고속의 전송이 요구되며 CPU의 처리 능력을 넘게 된다는 문제점이 있었다.
그런 까닭에, 본 발명의 주된 목적은 CPU의 부담을 경감하고 고속의 전송이 가능한 통신 DMA 장치를 제공하는 것이다.
<발명의 개시>
본 발명은 CPU와 통신 회로와 메모리가 데이타 버스를 공유하고, 메모리에 기억되어 있는 송신 데이타를 통신 회로를 통하여 외부로 출력하기 위한 통신 DMA 장치에 있어서, CPU로부터의 제어에 의해 메모리 상의 송신해야 할 데이타가 저장되어 있는 영역을 나타내는 정보와 송신해야 할 데이타 용량을 나타내는 정보와 통신 개시를 나타내는 정보가 레지스터에 기억되며, 소정 비트폭의 송신 데이타를 메모리로부터 판독하기 위하여 CPU로부터 데이타 버스의 해방이 요구되며, 판독 종료 후 버스 전환 요구 회로에 의해 즉시 데이타 버스가 CPU에 접속되며, 레지스터에 기억되어 있는 정보에 기초하여 메모리로부터 데이타 버스를 통하여 판독된 데이타가 일시 기억 회로에 일시 기억되며, 일시 기억되어 있는 소정 비트폭의 데이타가 분할하여 수 비트씩 통신 회로를 통하여 외부로 출력된다.
따라서, 본 발명에 따르면 CPU는 직렬 통신 제어를 행함으로써, 몇 명령의 실행으로 송신을 실행할 수 있으며 CPU를 통신 제어에 전유하는 것을 회피할 수 있어, 여기에 걸렸던 시간을 다른 처리에 소비할 수 있다. 게다가 일단 DMA된 통신 데이타는 데이타 버스의 상태에 상관없이, 통신 회로의 플래그를 감시함으로써 송신 처리되므로, 송신 데이타와 송신 데이타 간에 간극이 없는 송신이 가능해진다. 또한, 통신계 DMA가 데이타 버스를 전유하는 기간을 짧게 할 수 있으므로, CPU의 처리의 방해가 되는 것이 상당히 적으며, 따라서 고속의 통신이 가능해질 뿐만 아니라 시스템 전체적으로 고속 처리가 가능해진다.
보다 바람직한 실시예로는 메모리로부터 데이타를 판독한 횟수 또는 통신 회로에 부여된 데이타의 횟수가 계수 회로에 의해 계수되며, 이 계수치가 데이타 버스에 출력되며 CPU는 그 데이타 버스를 통하여 계수치를 판독한다.
또한, 다른 바람직한 실시예로는 다른 장치가 데이타 버스의 해방을 요구한 경우에 그 장치의 버스 해방 요구가 먼저일 때, 그 장치에 데이타 버스를 해방하고 그 장치의 처리 종료 후에 통신 DMA 장치가 처리를 행하고, 통신 DMA 장치의 버스해방 요구가 먼저이고 그 처리 중에 그 외의 장치가 버스 해방을 요구한 경우, 통신 DMA 장치에 의해 처리를 중단하고, 그외의 장치에 데이타 버스를 양보하고, 그 처리 종료 후에 다시 통신 DMA 장치에 데이타 버스를 복귀하여 처리가 재개된다.
본 발명은 통신 DMA 장치에 관한 것으로, 특히 디지탈 스틸 카메라로 촬상한 화상 데이타를 퍼스널 컴퓨터에 출력할 때 CPU로부터 데이타 버스를 해방하고, DRAM에 기억하고 있는 화상 데이타를 통신 회로를 통하여 출력하는 통신 DMA 장치에 관한 것이다.
도 1은 본 발명의 일 실시예의 회로도.
도 2a ∼ 도 2h는 송신 DMA 처리의 타이밍을 나타내는 타이밍차트.
도 3a ∼ 도 3i는 송신 DMA 시의 송신 데이타의 기록 제어 타이밍을 나타내는 타이밍차트.
도 4a ∼ 도 4d는 송신 DMA 시의 버스 제어의 타이밍을 나타내는 타이밍차트.
<발명을 실시하기 위한 최량의 형태>
본 발명에 의해 상세하게 설명하기 위해서, 첨부한 도면에 따라서 이것을 설명한다. 도 1을 참조하여 CPU(1)의 데이타 버스폭은 32비트로 구성되어 있으며, 이 데이타 버스에는 DRAM(2)이 접속됨과 함께 입력 버퍼(3a)를 통하여 레지스터(7)와 송신 버퍼(16)와 셀렉터(18)가 접속되어 있다. DRAM(2)에는 디지탈 스틸 카메라로 촬상된 화상 데이타가 전송 데이타로서 기억되어 있다. 이 DRAM(2)을 기록 제어하기 위해서, CPU 라이트 제어 회로(4)와 DRAM 라이트 제어 회로(5)와 DRAM 어드레스 회로(6)가 설치되어 있다.
DMA 제어 회로(10)는 CPU(1)가 데이타 버스를 분리하고 있을 때, DRAM(2)에 기억되어 있는 데이타를 CPU(1)를 통하는 일 없이 판독하기 위한 DMA 제어를 행한다. 레지스터(7)에는 어드레스 디코더(8)를 통하여 CPU(1)에 의해서 DRAM(2)의 저장 선두 어드레스와 어드레스폭과 전송 개시 플래그가 스토어되어 있으며, 이들의 제어 데이타에 기초하여 DMA 제어 회로(10)는 DRAM(2)으로부터 데이타를 판독한다. 판독된 데이타는 송신 버퍼(16)에 부여된다. 송신 버퍼(16)는 4바이트의 데이타를 1바이트씩 스토어하기 위한 영역(16a∼ 16d)을 가지고 있으며, 각각의 바이트마다의 데이타가 셀렉터(17)로 선택되며 더욱 셀렉터(18)를 통하여 통신 회로(14)에 기록되어 외부에 출력된다.
워드 카운터(21)는 통신 회로(14)에 기록된 데이타의 워드수를 계수하고, 바이트 카운터(22)는 동일하게 바이트수를 계수한다. CPU(1)는 데이타 버스가 접속되어 있을 때, 리드 제어 회로(19)와 어드레스 디코더(20)의 제어에 의해, 출력 버퍼(3b)와 셀렉터(23)를 통하여 워드 카운터(21) 및 바이트 카운터(22)의 계수치를 판독할 수 있다.
다음에, 도 1에 도시한 실시예의 구체적인 동작에 대하여 설명한다. 통신 회로(14)는 8251과 호환성이 있는 것으로 한다. 8251 통신 회로는 초기 상태에서는 모드 설정 대기의 상태로 되어 있다. 따라서, CPU(1)는 통신 회로(14)에 대하여 모드 데이타를 기록할 필요가 있다. CPU(1)가 통신 회로(14)의 모드/커맨드에 대응하는 어드레스에 기록하는 처리를 실행하면, CPU 라이트 제어 회로(11)와 어드레스 디코더(12)는 미리 통신 회로계의 어드레스가 할당되어 있으며, 라이트 제어 회로(13) 및 셀렉터(18)를 통하여 모드의 데이타를 통신 회로(14)에 기록된다.
모드의 데이타는 예를 들면 비동기 통신으로 스타트 비트, 스톱 비트를 모두 1비트, 캐릭터 길이는 8비트, 보드 레이트(baud rate)를 ×16모드로 설정한다. 모드의 설정이 완료하면, 통신 회로(14)는 커맨드 설정 대기가 되므로, 재차 CPU(1)로부터 동일한 어드레스에 기록함으로써 커맨드가 설정된다. 여기서는 송신 인에이블이 액티브로 설정된다.
송신 인에이블이 액티브로 설정되면, 통신 회로(14)에 송신 데이타를 기록함으로써 그 기록 데이타가 직렬로 출력된다. 또한, 송신 인에이블을 액티브로 하면, 송신 레디 신호(TXRDY)가 액티브로 된다. 또한, 여기서 전송 데이타는 미리 CPU(1)가 CPU 라이트 제어 회로(4), DRAM 라이트 제어 회로(5), DRAM 어드레스(6)를 통하여 DRAM(2)에 기록되어 있는 것으로 한다.
다음에, 이 상태에서 DMA 제어 회로(10)의 설정이 행해진다. 이 설정은 레지스터(7)와 어드레스 디코더(8)와 래치 생성 회로(9)에 의해서 설정을 위한 제어가 행해진다. DMA 제어 회로(10)를 제어하는 여러 종류의 레지스터의 각각에 어드레스가 할당되며, 소정의 레지스터에 CPU(1)로부터의 제어 데이타가 저장된다. 이 제어 데이타는 전술한 바와 같이, DRAM(2)의 전송 데이타를 저장하고 있는 영역을 나타내는 저장 선두 어드레스와 어드레스폭과 전송 개시 플래그이다. 우선, DRAM(2)의 영역을 설정한 후, 전송 개시 플래그를 액티브로 하면, 제1 전송 데이타로서 DRAM(2)으로부터 1워드의 데이타가 판독된다. 이 워드는 CPU(1)의 데이타폭과 동일하며 여기서는 32비트이다.
DMA 제어 회로(10)가 판독한 데이타는 래치 제어 회로(10)의 래치 제어에 의해 일단 송신 버퍼(16)에 저장된다. 여기서, 32비트의 전송 데이타는 1바이트씩영역(16a ∼ 16d)에 저장된다. 그리고, 바이트 카운터(22)가 1바이트 계수할 때마다 셀렉터(17)가 전환되며 또한 셀렉터(18)를 송신 버퍼측에 선택함으로써, 8 ∼ 0비트의 버퍼가 선택되며 라이트 제어 회로(13)에 의해 송신 데이타로서 통신 회로(14)에 기록된다.
도 2a ∼ 도 2h는 송신 DMA 처리 타이밍을 나타내는 타이밍차트이다. 여기서, 도 2a ∼ 도 2h를 참조하여 보다 구체적으로 설명한다. 도 2a에서의 [a]의 타이밍은 클럭 신호의 상승에서 통신 회로(14)의 송신 인에이블을 액티브로 설정하며, 도 2b에 도시한 송신 레디 신호(TXRDY)가 액티브로 된 것을 나타나고 있다. TXRDY가 액티브로 된 후, [b]에 나타내는 타이밍에서 전송 개시 플래그가 액티브로 설정된다. 여기서, DRAM(2)의 영역에 관한 설정은 이미 설정되어 있는 것으로 한다. 전송 개시 플래그를 DMA 제어 회로(10)가 검출하면, 인터럽트 플래그 IRL이 디스에이블로 되며, DMA 제어 회로(10)는 [c]의 타이밍에서 도 2c에 도시한 바와 같이 데이타 버스를 해방하도록 CPU(1)에 대하여 요구한다.
또한, 동일한 타이밍에서 DRAM(2)의 어드레스가 선두 어드레스에 접속되며, 도 2g 및 도 2h에 도시한 워드 카운터(21)와 바이트 카운터(22) 각각의 계수치가 각각 0으로 설정된다. CPU(1)는 버스 해방 요구를 받아서, 도 2d에 도시한 자신의 데이타 버스로의 억세스 종료 후에 [d]에서 버스를 해방한 것을 알린다. DMA 제어 회로(10)는 버스가 해방된 것을 검출하면, DRAM(2)에 설정한 선두 어드레스가 1워드의 데이타를 DRAM(2)으로부터 판독함과 동시에 송신 버퍼(16)에 저장한다. DRAM(2)으로부터 데이타가 [e]의 타이밍에서 판독되면, 버스 해방 요구가 해제되며 [f]의 타이밍에 CPU(1)는 버스의 해방을 해제한다.
한편, 송신 버퍼(16) 내의 데이타가 통신 회로(14)에 기록되면 TXRDY는 [g]의 타이밍에서 디스에이블 상태가 되며, 1워드 중 1바이트의 데이타가 송신된 것으로 하여, 워드 카운터(21), 바이트 카운터(22)의 계수치가 인크리먼트됨과 함께, DRAM 어드레스 회로(6)에 의해서 DRAM(2)의 어드레스가 인크리먼트된다. 동시에, 통신 회로(14)는 직렬 송신 데이타를 출력하고 다음의 TXRDY가 부여되기까지 대기한다.
송신 데이타가 통신 회로(14)로부터 송신되면, [h]의 타이밍에서 재차 송신 레디 신호가 액티브로 된다. 1워드 중의 미송신의 데이타를 바이트 카운터(22)가 계수하고, 셀렉터(17)가 선택하여 통신 회로(14)에 기록하며, [i]의 타이밍에서 바이트 카운터(22)만이 인크리먼트된다. 그리고, 송신 레디 신호가 디스에이블이 된다.
이 동작이 반복되며, 1워드 중 모든 데이타를 다 송신하면, 다음의 워드 데이타를 DRAM(2)으로부터 판독하기 위해서 송신 레디 신호의 액티브를 대기하여, [c] 내지 [g]의 처리가 행해진다. 이하와 마찬가지의 처리로 순차 전송이 행해진다.
도 3a ∼ 도 3i는 송신 DMA의 송신 데이타의 기록 제어 타이밍을 나타내는 도면이다. 이 도 3a ∼ 도 3i에서는 워드 데이타를 2회 전송할 때의 타이밍을 나타내고 있으며, 전술한 도 2a ∼ 도 2h는 이 도 3a ∼ 도 3i의 타이밍을 확대하여 나타낸 것으로 할 수 있다.
전송 개시 직후의 제1 전송 워드가 도 3e에 도시한 바와 같이 T0에 상당한다. 이 제1 전송 워드 T0이 DRAM(2)으로부터 판독되어 송신 버퍼(16)에 저장되며 하위 8비트가 선택된다. 이 하위 8비트는 T00에 상당한다. T00이 통신 회로(14)에 저장되면 도 3g에 도시한 바와 같이, 통신 회로(14)의 TXD에서 T00이 직렬로 출력된다. 최초의 8251의 설정대로 우선, 스타트 비트는 1비트 출력되며, 계속해서 T00에 상당하는 데이타가 출력된다. 마지막으로 스톱 비트가 출력되며 1바이트의 송신이 완료한다.
계속해서, 2바이트째(T01) ∼ 4바이트째(T03)는 순차 통신 회로(14)로의 기록 송신이 반복되며, 2워드째(T01)의 DRAM(2)으로부터 판독되며, 마찬가지로 5바이트째(T10) ∼ 8바이트째(T13)가 처리된다. 도 3h 및 도 3i에 도시한 바와 같이, 워드 카운터(21)가 2, 바이트 카운터(22)가 4를 계수하고, 이에 상당하는 데이타가 통신 회로(14)에 기록하며, 도 3a에 도시하는 TXRDY가 액티브로 된 시점에서 DMA 제어 회로(10)는 DMA의 종료를 인식하고, DMA의 종료 인터럽트 신호로서 IRL을 액티브로 함으로써 CPU(1)에 알려지며 일련의 처리가 종료한다.
워드 카운터(21) 및 바이트 카운터(22)는 데이타 버스가 CPU(1)에 접속되어 있을 때는 리드 제어 회로(19)와 어드레스 디코더(20)의 제어에 의해, 셀렉터(23)를 통하여 각각의 계수치가 CPU(1)에 부여되며 CPU(1)는 각각의 계수치를 판독할 수 있다. 리드 제어 회로(19)는 CPU(1)의 리드 제어 신호 및 어드레스에 의해 리드하는 데이타를 선택한다. 또한, 어드레스 디코더(25)는 리드하는 데이타에 대응하는 어드레스가 할당되어 있으며, 이 디코드치를 리드 제어 회로(19)로 전달한다.셀렉터(23)는 리드 제어 회로(19)로부터의 선택 신호에 의해 리드하는 데이타를 선택한다. CPU(1)는 이 값을 판독함으로써 송신의 진행 상황을 파악할 수 있다. 또한, 통신처로부터 송신 정지의 요구를 받아서, DMA를 중단한 경우에도 나머지의 데이타수를 산출할 수 있다.
또한, 디지탈 스틸 카메라의 시스템으로서의 동작 상 데이타 버스를 사용하는 것은 통신계의 DMA뿐만아니라, 화상을 표시하기 위해서 CPU(1)로부터 데이타 버스를 해방시켜서 DRAM(2)을 리드/라이트하는 것이 있다. 화상의 표시는 결정된 타이밍에서 억세스하지 않으면 표시에 영향을 미치게 되므로, 화상 표시계의 DRAM의 리드/라이트가 우선된다.
도 4a ∼ 도 4d는 송신 DMA 시에서의 버스 제어의 타이밍을 나타내는 도면이다. 도 4a ∼ 도 4d에서 [a]의 타이밍에서 화상 표시의 블럭이 버스 해방을 요구한다. 이것을 받아서, CPU(1)는 자신의 억세스를 종료한 시점에서 버스를 해방한다. [b]의 타이밍에서 도 4b에 도시한 통신계가 버스 해방을 요구하였다고 하면, 통신계는 화상 표시계의 버스 해방 요구를 감시하고, 이 때 화상 표시계가 버스 해방의 요구 중에 있으므로, 통신계는 처리를 대기한다. [c]의 타이밍에서 화상 표시계가 버스 해방을 해제하였다고 한다. 통신계는 그것을 인식하여 자신의 처리를 개시한다. [d]의 타이밍에서 통신계의 처리가 종료하고, 버스 해방을 해제하면 CPU(1)는 버스를 스스로 접속한다.
여기까지의 버스 제어에 있어서, <a>의 기간이 화상 표시계의 처리 기간이며, <b>의 기간이 통신계의 처리 기간이며, <c>의 기간이 CPU(1)가 억세스할 수 있는 기간을 나타낸다. 계속해서, [e]의 타이밍에서 재차 통신계가 버스 해방을 요구하였다고 한다. CPU(1)는 이것을 받아 버스를 해방하고 통신계가 처리를 시작한다. 여기서, [f]의 타이밍에서 화상 표시계가 버스 해방을 요구한다. 통신계는 이것을 인식하고 처리를 중단하여 화상 표시계에 버스를 구비한다. [g]의 타이밍에서 화상 처리가 종료하고 버스 해방 요구를 해제한다. 통신계는 이것을 인식하여 처리를 재개한다. [h]의 타이밍에서 처리를 종료하고, 버스 해방 요구가 해제되며 CPU(1)는 스스로 버스를 접속한다. 버스의 해방 요구는 화상 표시계와 통신계와의 AND의 신호로 CPU(1)로 되돌아가며 CPU(1)는 버스 해방 기간은 어느쪽의 처리가 실행되고 있는지는 인식하지 않는다.
이상과 같이, 본 발명에 따른 통신 DMA 장치는 디지탈 스틸 카메라로 촬영한 화상 데이타를 퍼스널 컴퓨터에 출력할 때 CPU로부터 데이타 버스를 해방하고, DRAM에 기억하고 있는 화상 데이타를 통신 회로를 통하여 출력하는데에 적합하다.

Claims (4)

  1. CPU, 통신 회로 및 메모리가 데이타 버스를 공유하고, 상기 메모리에 접속되어 있는 송신 데이타를 상기 통신 회로를 통하여 외부에 출력하기 위한 통신 DMA 장치에 있어서,
    상기 CPU로부터의 제어에 의해, 상기 메모리 상의 송신하여야 할 데이타가 저장되어 있는 영역을 나타내는 정보, 송신해야 할 데이타 용량을 나타내는 정보 및 통신 개시를 나타내는 정보를 기억하는 레지스터 수단,
    소정 비트폭의 송신 데이타를 상기 메모리로부터 판독하기 위해서, 상기 CPU에 대하여 상기 데이타 버스의 해방을 요구하고, 판독 종료 직후에 상기 데이타 버스를 상기 CPU에 접속시키기 위한 버스 전환 요구 수단,
    상기 레지스터 수단에 기억되어 있는 정보에 기초하여 상기 메모리로부터 상기 데이타 버스를 통하여 판독된 데이타를 일시 기억하는 일시 기억 수단, 및
    상기 일시 기억 수단에 일시 기억되어 있는 소정 비트폭의 데이타를 분할하여 수 비트씩 상기 통신 회로를 통하여 외부에 출력하는 데이타 출력 수단을 포함하는 것을 특징으로 하는 통신 DMA 장치.
  2. 제1항에 있어서, 상기 일시 기억 수단에 일시 기억되어 있는 모든 데이타의 송신을 종료하면, 다음 송신 데이타를 상기 메모리로부터 판독하여 송신 처리를 반복하는 것을 특징으로 하는 통신 DMA 장치.
  3. 제1항에 있어서, 상기 메모리로부터 데이타를 판독한 횟수 또는 상기 통신 회로에 제공한 데이타의 횟수를 계수하고, 그 계수치를 상기 데이타 버스에 출력하는 계수 수단을 포함하고,
    상기 CPU는 상기 데이타 버스를 통하여 상기 계수 수단의 계수치를 판독하는 것을 특징으로 하는 통신 DMA 장치.
  4. 제1항에 있어서, 다른 장치가 상기 데이타 버스의 해방을 요구한 경우에, 그 장치의 버스 해방 요구가 먼저일 때 그 장치에 데이타 버스를 해방하고, 그 장치의 처리 종료 후에 상기 통신 DMA 장치가 처리를 행하고, 상기 통신 DMA 장치의 버스 해방 요구가 먼저이고 그 처리 중에 그 외의 장치가 버스 해방을 요구한 경우, 상기 통신 DMA 장치는 즉시 그 처리를 중단하고, 그 외의 장치에 상기 데이타 버스를 양보하고, 그 처리 종료 후에 다시 상기 통신 DMA 장치에 상기 데이타 버스를 복귀하여 처리를 재개하는 것을 특징으로 하는 통신 DMA 장치.
KR1019997011118A 1997-05-30 1998-05-14 통신 dma 장치 KR100348545B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP1997-142157 1997-05-30
JP9142157A JPH10334037A (ja) 1997-05-30 1997-05-30 通信dma装置
PCT/JP1998/002121 WO1998054650A1 (fr) 1997-05-30 1998-05-14 Dispositif de communication dma

Publications (2)

Publication Number Publication Date
KR20010013137A KR20010013137A (ko) 2001-02-26
KR100348545B1 true KR100348545B1 (ko) 2002-08-14

Family

ID=15308696

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019997011118A KR100348545B1 (ko) 1997-05-30 1998-05-14 통신 dma 장치

Country Status (7)

Country Link
US (1) US6584512B1 (ko)
EP (1) EP1016973A4 (ko)
JP (1) JPH10334037A (ko)
KR (1) KR100348545B1 (ko)
CN (1) CN1109980C (ko)
CA (1) CA2289192C (ko)
WO (1) WO1998054650A1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100449721B1 (ko) * 2002-05-20 2004-09-22 삼성전자주식회사 서로 다른 데이터 버스 폭을 갖는 장치들을 위한인터페이스 및 이를 이용한 데이터 전송방법
JP2005202767A (ja) * 2004-01-16 2005-07-28 Toshiba Corp プロセッサシステム、dma制御回路、dma制御方法、dmaコントローラの制御方法、画像処理方法および画像処理回路
FR2870368B1 (fr) * 2004-01-27 2006-12-15 Atmel Corp Procede et dispositif pour piloter de multiples peripheriques avec des frequences d'horloge differentes dans un circuit integre
US7376762B2 (en) * 2005-10-31 2008-05-20 Sigmatel, Inc. Systems and methods for direct memory access
US7721018B2 (en) * 2006-08-24 2010-05-18 Microchip Technology Incorporated Direct memory access controller with flow control
CN101146090B (zh) * 2007-10-16 2010-09-15 深圳国人通信有限公司 一种基于usart总线的发送接收数据的方法及其装置
JP5396169B2 (ja) * 2009-06-22 2014-01-22 オリンパス株式会社 データアクセス制御装置
JP2011003161A (ja) * 2009-06-22 2011-01-06 Olympus Imaging Corp データ伝送制御装置およびデータ伝送制御方法
DE102017008186B4 (de) * 2017-08-31 2022-12-15 WAGO Verwaltungsgesellschaft mit beschränkter Haftung Master eines Bussystems
CN107832240B (zh) * 2017-10-27 2020-06-09 北京腾凌科技有限公司 一种基于信息记录结构体的dma数据交互方法和装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61131152A (ja) * 1984-11-30 1986-06-18 Fujitsu Ltd Dmaバツフア制御方式
JPS6279557A (ja) * 1985-10-03 1987-04-11 Fujitsu Ltd 直接メモリアクセス方式
JPH034349A (ja) * 1989-06-01 1991-01-10 Oki Electric Ind Co Ltd Dma転送方式
JPH03228163A (ja) * 1990-02-02 1991-10-09 Oki Electric Ind Co Ltd データ転送装置
JPH0644179A (ja) * 1992-07-27 1994-02-18 Hitachi Ltd データ転送制御装置
JPH07334451A (ja) * 1994-06-09 1995-12-22 Matsushita Electric Ind Co Ltd ダイレクトメモリアクセスコントローラ装置

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5180135A (ko) * 1975-01-10 1976-07-13 Tokyo Shibaura Electric Co
JPS5927334A (ja) * 1982-08-06 1984-02-13 Hitachi Ltd ダイレクトメモリアクセスメモリ装置
JPS61265653A (ja) * 1985-05-20 1986-11-25 Fujitsu Ltd ダイレクトメモリアクセス方式
JPS6329867A (ja) * 1986-07-23 1988-02-08 Nec Corp Dmaコントロ−ラ
JPS6476356A (en) * 1987-09-18 1989-03-22 Fujitsu Ltd Dma transfer system
JPH01181145A (ja) * 1988-01-13 1989-07-19 Nec Corp Dma転送装置のデータ組立方式
JPH03282954A (ja) 1990-03-30 1991-12-13 Mitsubishi Electric Corp ダイレクトメモリアクセスデータ転送装置
JPH05143519A (ja) * 1991-11-19 1993-06-11 Nec Home Electron Ltd Dmaコントローラ
JPH05165761A (ja) * 1991-12-12 1993-07-02 Toshiba Corp Dmaコントローラ
JPH05225122A (ja) * 1992-02-12 1993-09-03 Sony Corp Dmaにおけるバースト転送方式
JPH0662199A (ja) * 1992-08-04 1994-03-04 Fujitsu Ltd 読取装置
US5553310A (en) * 1992-10-02 1996-09-03 Compaq Computer Corporation Split transactions and pipelined arbitration of microprocessors in multiprocessing computer systems
US5398244A (en) * 1993-07-16 1995-03-14 Intel Corporation Method and apparatus for reduced latency in hold bus cycles
JPH07121474A (ja) * 1993-10-21 1995-05-12 Ricoh Co Ltd 情報処理装置
US5561819A (en) * 1993-10-29 1996-10-01 Advanced Micro Devices Computer system selecting byte lane for a peripheral device during I/O addressing technique of disabling non-participating peripherals by driving an address within a range on the local bus in a DMA controller
JPH0830546A (ja) * 1994-07-20 1996-02-02 Nec Niigata Ltd バス制御装置
US5826106A (en) * 1995-05-26 1998-10-20 National Semiconductor Corporation High performance multifunction direct memory access (DMA) controller

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61131152A (ja) * 1984-11-30 1986-06-18 Fujitsu Ltd Dmaバツフア制御方式
JPS6279557A (ja) * 1985-10-03 1987-04-11 Fujitsu Ltd 直接メモリアクセス方式
JPH034349A (ja) * 1989-06-01 1991-01-10 Oki Electric Ind Co Ltd Dma転送方式
JPH03228163A (ja) * 1990-02-02 1991-10-09 Oki Electric Ind Co Ltd データ転送装置
JPH0644179A (ja) * 1992-07-27 1994-02-18 Hitachi Ltd データ転送制御装置
JPH07334451A (ja) * 1994-06-09 1995-12-22 Matsushita Electric Ind Co Ltd ダイレクトメモリアクセスコントローラ装置

Also Published As

Publication number Publication date
CA2289192A1 (en) 1998-12-03
WO1998054650A1 (fr) 1998-12-03
EP1016973A4 (en) 2001-12-19
CN1258362A (zh) 2000-06-28
CN1109980C (zh) 2003-05-28
US6584512B1 (en) 2003-06-24
KR20010013137A (ko) 2001-02-26
EP1016973A1 (en) 2000-07-05
CA2289192C (en) 2004-02-17
JPH10334037A (ja) 1998-12-18

Similar Documents

Publication Publication Date Title
US6947442B1 (en) Data transfer control device and electronic equipment
KR20040044366A (ko) 공유 메모리 데이터 전송장치
KR100348545B1 (ko) 통신 dma 장치
EP0844566B1 (en) Interface apparatus for adapting data width to system bus width
EP0772831B1 (en) Bidirectional parallel signal interface
US20030167368A1 (en) Transmission control circuit, reception control circuit, communications control circuit, and communications control unit
US5963717A (en) Image processing apparatus
KR100487199B1 (ko) 직접 메모리 접근매체의 데이터 전송 장치 및 방법
US20030093594A1 (en) Apparatus and method for controlling block signal flow in a multi digital signal processor configuration from a shared peripheral direct memory controller to high level data link controller
JP4479064B2 (ja) 情報入出力装置
JPH1063617A (ja) シリアル通信装置
JP2826780B2 (ja) データ転送方法
JP2000003332A (ja) 双方向バスサイズ変換回路
JP3442099B2 (ja) データ転送記憶装置
JPS6019023B2 (ja) デ−タ処理装置
JP3259095B2 (ja) データ転送方法
JP2006195810A (ja) メモリコントローラおよび高速データ転送方法
JP2004192043A (ja) メモリ制御装置およびそれを備えた情報処理システム並びにメモリ制御方法
JP3585052B2 (ja) インターフェース制御装置
KR940005003Y1 (ko) 직접 메모리 억세스 시스템
JP2007011884A (ja) データ転送装置
JP2000132498A (ja) Dma転送制御装置
JPH0713881A (ja) 通信処理装置
JPS6294042A (ja) 通信制御装置
JPH0310354A (ja) データ転送制御システム

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120629

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20130701

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee