JPWO2014192093A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JPWO2014192093A1
JPWO2014192093A1 JP2015519537A JP2015519537A JPWO2014192093A1 JP WO2014192093 A1 JPWO2014192093 A1 JP WO2014192093A1 JP 2015519537 A JP2015519537 A JP 2015519537A JP 2015519537 A JP2015519537 A JP 2015519537A JP WO2014192093 A1 JPWO2014192093 A1 JP WO2014192093A1
Authority
JP
Japan
Prior art keywords
metal pattern
base plate
semiconductor device
main electrode
holes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015519537A
Other languages
English (en)
Other versions
JP6213562B2 (ja
Inventor
長谷川 滋
滋 長谷川
和博 森下
和博 森下
亮 津田
亮 津田
林田 幸昌
幸昌 林田
伍▲郎▼ 安冨
伍▲郎▼ 安冨
龍太郎 伊達
龍太郎 伊達
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Publication of JPWO2014192093A1 publication Critical patent/JPWO2014192093A1/ja
Application granted granted Critical
Publication of JP6213562B2 publication Critical patent/JP6213562B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3675Cooling facilitated by shape of device characterised by the shape of the housing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/373Cooling facilitated by selection of materials for the device or materials for thermal expansion adaptation, e.g. carbon
    • H01L23/3735Laminates or multilayers, e.g. direct bond copper ceramic substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/40Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs
    • H01L23/4006Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs with bolts or screws
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/492Bases or plates or solder therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49838Geometry or layout
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00
    • H01L25/072Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L29/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1602Diamond
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/1608Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/40Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs
    • H01L23/4006Mountings or securing means for detachable cooling or heating arrangements ; fixed by friction, plugs or springs with bolts or screws
    • H01L2023/4075Mechanical elements
    • H01L2023/4087Mounting accessories, interposers, clamping or screwing parts
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49111Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting two common bonding areas, e.g. Litz or braid wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4911Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain
    • H01L2224/49113Disposition the connectors being bonded to at least one common bonding area, e.g. daisy chain the connectors connecting different bonding areas on the semiconductor or solid-state body to a common bonding area outside the body, e.g. converging wires
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Geometry (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

ベース板と、該ベース板の上に形成された複数の単位構造と、を備える。すべての該単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンのうち該ベース板の外縁に最も近い部分である外周部に接続された主電極と、を備えたことを特徴とする。

Description

この発明は、例えば、電鉄又は風力発電などに用いられる半導体装置に関する。
IGBT(Insulated Gate Bipolar Transistor)モジュールなどの半導体装置は、例えばモータの電力制御などに用いられている。特許文献1には、IGBTなどの半導体素子を備えた半導体装置が開示されている。この半導体装置は、半導体素子と電気的に接続された金属パターンに対し主電極を接続するものである。
日本特開2012−64609号公報
例えばはんだを用いて金属パターンと主電極を接続する場合がある。半導体装置の主電流を流し始めるターンオン時、定常的に主電流が流れる導通時、及び主電流を遮断するターンオフ時には、半導体素子のエネルギー損失が熱エネルギーとなり半導体装置の温度が高くなる。他方、半導体装置に長時間通電しない場合は半導体装置の温度は外部環境温度(低温)まで低下する。高温状態と低温状態が繰り返されることにより、半導体装置内の部品は熱膨張と熱収縮を繰り返す。これにより、金属パターンと主電極の接続部が劣化する問題があった。この劣化が進行すると主電極が金属パターンから離れてしまう問題があった。
本発明は上述の問題を解決するためになされたものであり、金属パターンと主電極の接続部の劣化を抑制できる半導体装置を提供することを目的とする。
本願の発明に係る半導体装置は、ベース板と、該ベース板の上に形成された複数の単位構造と、を備える。すべての該単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンのうち該ベース板の外縁に最も近い部分である外周部に接続された主電極と、を備えたことを特徴とする。
本願の発明に係る他の半導体装置は、平面視で四角形に形成されており、第1辺に沿って複数の第1貫通孔が形成され、該第1辺に対向する第2辺に沿って複数の第2貫通孔が形成されたベース板と、該ベース板の上に形成された複数の単位構造と、を備える。すべての該単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンに接続された主電極と、を備える。すべての該下端部は、該第1辺から該第2辺に向かって該第1辺から該第2辺までの距離の1/4だけ進んだ場所よりも該第1辺側、又は、該第2辺から該第1辺に向かって該第2辺から該第1辺までの距離の1/4だけ進んだ場所よりも該第2辺側の部分にあることを特徴とする。
本発明のその他の特徴は以下に明らかにする。
この発明によれば、金属パターンと主電極の接続部の劣化を抑制できる。
本発明の実施の形態1に係る半導体装置の内部構造の平面図である。 主電極等の斜視図である。 主電極等の平面図である。 本発明の実施の形態1に係る半導体装置の側面図である。 比較例の半導体装置の内部構造の平面図である。 比較例の主電極等の斜視図である。 比較例の主電極等の平面図である。 本発明の実施の形態2に係る半導体装置の内部構造の平面図である。 本発明の実施の形態2に係る主電極等の斜視図である。 本発明の実施の形態3に係る半導体装置の内部構造の平面図である。 本発明の実施の形態3に係る第2主電極等の斜視図である。 本発明の実施の形態4に係る半導体装置の内部構造の平面図である。 本発明の実施の形態4に係る第2主電極等の斜視図である。
本発明の実施の形態に係る半導体装置について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
図1は、本発明の実施の形態1に係る半導体装置の内部構造の平面図である。この半導体装置はベース板10を備えている。ベース板10は例えば平面視で四角形に形成されている。ベース板10にはベース板10の第1辺10aに沿う複数の第1貫通孔12が形成されている。また、ベース板10の第1辺10aに対向する第2辺10bに沿って、複数の第2貫通孔14が形成されている。
ベース板10の上には複数の単位構造が形成されている。複数の単位構造は、3つの第1単位構造16、60、70と、3つの第2単位構造18、80、90を備えている。3つの第1単位構造16、60、70はベース板10の第1辺10a側に形成されている。3つの第2単位構造18、80、90はベース板10の第2辺10b側に形成されている。3つの第1単位構造16、60、70と3つの第2単位構造18、80、90は、第1辺10aと第2辺10bの間にこれらと平行に伸びる想像線を対称軸とする線対称となっている。
まず第1単位構造について説明する。3つの第1単位構造16、60、70は同じ構成を有しているのでここでは第1単位構造16について説明する。第1単位構造16はベース板10に固定された絶縁基板20を有している。絶縁基板20の上には第1金属パターン22、及び第1金属パターン22と絶縁された第2金属パターン24が形成されている。第1金属パターン22、及び第2金属パターン24は例えば銅又はアルミニウムなどで形成されている。第2金属パターン24の主電流が流れる方向の長さは、第2金属パターン24の幅を2倍した値より大きくなっている。
第1単位構造16は4つのIGBT26と4つのダイオード28を備えている。IGBT26は表面にエミッタを有し裏面にコレクタを有している。ダイオード28は表面にアノードを有し裏面にカソードを有している。第1金属パターン22には、IGBT26のコレクタ、及びダイオード28のカソードが接続されている。この接続は例えばはんだによる。第2金属パターン24には、例えばアルミで形成されたワイヤ30を介してIGBT26のエミッタとダイオード28のアノードが電気的に接続されている。
第1金属パターン22には第1主電極の第1下端部32が接続されている。第2金属パターン24には第2主電極の第1下端部34が接続されている。なお、説明の便宜上、図1では第1主電極と第2主電極の下端の部分以外は省略している。
次いで、第2単位構造について説明する。3つの第2単位構造18、80、90は同じ構成を有しているのでここでは第2単位構造18について説明する。第2単位構造18はベース板10に固定された絶縁基板40を有している。絶縁基板40の上には第1金属パターン42、及び第1金属パターン42と絶縁された第2金属パターン44が形成されている。第1金属パターン42、及び第2金属パターン44は例えば銅又はアルミニウムなどで形成されている。
第2単位構造18は4つのIGBT46と4つのダイオード48を備えている。IGBT46、及びダイオード48は、それぞれ前述のIGBT26、及びダイオード28と同じものである。第1金属パターン42には、IGBT46のコレクタ、及びダイオード48のカソードが接続されている。この接続は例えばはんだによる。第2金属パターン44には、例えばアルミで形成されたワイヤ50を介してIGBT46のエミッタとダイオード48のアノードが電気的に接続されている。
第1金属パターン42には第1主電極の第2下端部52が接続されている。第2金属パターン44には第2主電極の第2下端部54が接続されている。第2単位構造18は上述の構成を有している。なお、図1及びそれ以降の図では、実際の半導体装置が備えるIGBT26、46のゲートに電圧供給する配線、エミッタセンス補助電極、ゲート補助電極、及びコレクタセンス補助電極等は省略している。
図1から明らかなように、第1単位構造60は第1下端部62、64を備えている。第1単位構造70は第1下端部72、74を備えている。第2単位構造80は第2下端部82、84を備えている。第2単位構造90は第2下端部92、94を備えている。第1下端部32、34、62、64、72、74は複数の第1貫通孔12に沿って並んでいる。第2下端部52、54、82、84、92、94は複数の第2貫通孔14に沿って並んでいる。
第1下端部32、34、62、64、72、74は、第1辺10aから第2辺10bに向かって第1辺10aから第2辺10bまでの距離の1/4だけ進んだ場所よりも第1辺10a側に位置している。この位置を第1辺側位置と称する。他方、第2下端部52、54、82、84、92、94は、第2辺10bから第1辺10aに向かって第2辺10bから第1辺10aまでの距離の1/4だけ進んだ場所よりも第2辺10b側に位置している。この位置を第2辺側位置と称する。従って、すべての下端部(第1下端部32、34、62、64、72、74と第2下端部52、54、82、84、92、94のうちのいずれか1つを指す)は、第1辺側位置、又は第2辺側位置にある。
図2は、主電極等の斜視図である。図2には第1主電極100と第2主電極110が示されている。第1主電極100の上端部102は外部に露出する部分である。第1主電極100は第1下端部32と第2下端部52を備えている。第1下端部32と第1金属パターン22、及び第2下端部52と第1金属パターン42は、例えばはんだにより接続されている。第1主電極100はコレクタ主電極として機能する。
第2主電極110の上端部112は外部に露出する部分である。第2主電極110は第1下端部34と第2下端部54を備えている。第1下端部34と第2金属パターン24、及び第2下端部54と第2金属パターン44は、例えばはんだにより接続されている。第2主電極110はエミッタ主電極として機能する。
このように、第1単位構造16と第2単位構造18で1つの第1主電極100を共有している。また、第1単位構造16と第2単位構造18で1つの第2主電極110を共有している。同様に、第1単位構造60と第2単位構造80で1つの第1主電極と1つの第2主電極を共有している。また、第1単位構造70と第2単位構造90で1つの第1主電極と1つの第2主電極を共有している。
図3は、主電極等の平面図である。本発明の実施の形態1に係る半導体装置は、主電極として、第1主電極100、120、140、及び第2主電極110、130、150を備えている。すべての下端部は、金属パターン(第1金属パターン又は第2金属パターンを指す)のうちベース板10の外縁に最も近い部分である外周部(以後単に外周部ということがある)に接続されている。
図4は、本発明の実施の形態1に係る半導体装置の側面図である。複数の第1貫通孔12と複数の第2貫通孔14をねじ160が貫通している。このねじ160によって、ベース板10の裏面にヒートシンク162が熱接触(接続)している。ベース板10とヒートシンク162の間にグリースを塗布してもよい。複数の単位構造はベース板10上のケース164に覆われている。ケース164の上面から主電極の上端部102、112が露出している。
ここで、本発明の実施の形態1に係る半導体装置の意義の説明に先立ち、比較例について説明する。図5は、比較例の半導体装置の内部構造の平面図である。ベース板10の第1辺10a側には3つの上部単位構造200、220、230が形成されている。ベース板10の第2辺10b側には3つの下部単位構造240、260、270が形成されている。ベース板10の上の上部単位構造200、220、230と下部単位構造240、260、270の間には中部単位構造280、290、300が形成されている。
3つの上部単位構造200、220、230は同じ構成を有しているのでここでは上部単位構造200について説明する。上部単位構造200は絶縁基板202を備えている。絶縁基板202の上には金属パターン204が形成されている。金属パターン204にはIGBT206のコレクタとダイオード208のカソードが例えばはんだにより接続されている。金属パターン204には第1主電極の第1下端部210が例えばはんだにより接続されている。
3つの下部単位構造240、260、270は同じ構成を有しているのでここでは下部単位構造240について説明する。下部単位構造240は絶縁基板242を備えている。絶縁基板242の上には金属パターン244が形成されている。金属パターン244にはIGBT246のコレクタとダイオード248のカソードが例えばはんだにより接続されている。金属パターン244には第1主電極の第2下端部250が例えばはんだにより接続されている。
3つの中部単位構造280、290、300は同じ構成を有しているのでここでは中部単位構造280について説明する。中部単位構造280は絶縁基板282を備えている。絶縁基板282の上には金属パターン284が形成されている。金属パターン284にはワイヤを介してIGBT206、246のエミッタとダイオード208、248のアノードが電気的に接続されている。金属パターン284には第2主電極の下端部286が例えばはんだにより接続されている。
図5から明らかなように、第1下端部210は金属パターン204のうちベース板10の外縁に最も近い部分である外周部に接続されていない。第2下端部250は金属パターン244のうちベース板10の外縁に最も近い部分である外周部に接続されていない。下端部286は、第1辺10aと第2辺10bの中間に形成されているので、下端部286は第1辺側位置又は第2辺側位置にない。
図6は、比較例の主電極等の斜視図である。図6には第1主電極310と第2主電極320が示されている。第1辺10aから第2辺10bに向かう方向の長さ(横方向長さと称する)に着目すると、第1主電極310は、前述の第1主電極100より短い。また、第2主電極320の横方向長さは、前述の第2主電極110の横方向長さより短い。図7は、比較例の主電極等の平面図である。比較例の半導体装置は上述の構成を有する。
ところで、ベース板10の外縁に近い位置の放熱量は、ベース板10の中央位置の放熱量より大きい。本発明の実施の形態1に係る半導体装置によれば、主電極の下端部はすべて、金属パターンのうちベース板10の外縁に最も近い部分である外周部に接続される。従って、金属パターンと主電極の接続部(以後単に接続部という)における放熱量を大きくして、当該接続部の劣化を抑制できる。
比較例の場合、上部単位構造と下部単位構造の間に中部単位構造があるので、中部単位構造の接続部をベース板の外縁近くに配置できない場合があった。しかし、本発明の実施の形態1に係る半導体装置では、第1単位構造16に第2金属パターン24を設け、かつ第2単位構造18に第2金属パターン44を設けたことで、比較例の中部単位構造が不要となる。よって、すべての接続部をベース板の外縁近くに配置できる。
ベース板10とヒートシンク162は複数の第1貫通孔12と複数の第2貫通孔14に挿入されたねじ160によって接続されるので、ベース板10のうち複数の第1貫通孔12又は複数の第2貫通孔14に沿った部分はヒートシンク162に強く押し付けられる。よって、ベース板10のうち複数の第1貫通孔12又は複数の第2貫通孔14に沿った部分では、ベース板10の中央部よりも放熱量が大きい。
本発明の実施の形態1に係る半導体装置では、主電極の下端部(接続部)はすべて、複数の第1貫通孔12又は複数の第2貫通孔14に沿って並んでいる。従って、接続部におけるヒートシンク162による放熱量を大きくして接続部の劣化を抑制できる。なお、接続部におけるヒートシンク162による放熱量を十分大きくするためには、すべての接続部(すべての下端部)が第1辺側位置又は第2辺側位置にあることが好ましい。
このように接続部をベース板10の外縁に近づけつつ、接続部を複数の第1貫通孔12又は複数の第2貫通孔14に沿って並べることで、接続部の最高温度を低くすることができる。よって、半導体装置の熱サイクル寿命(半導体装置の使用を開始してから主電極が金属パターンから離れるまでの期間)を長くすることができる。
本発明の実施の形態1に係るすべての主電極は、第1単位構造の第1辺10a側の外周部と接続された第1下端部と、第2単位構造の第2辺10b側の外周部と接続された第2下端部を備えている。従って、本発明の実施の形態1に係るすべての主電極の横方向長さは、比較例の主電極の横方向長さよりも長い。横方向長さが長い主電極は、半導体装置の部品が熱膨張又は熱収縮したときにばね効果を発揮し、接続部の応力を低下させることができる。よって接続部の劣化を抑制できる。
本発明の実施の形態1では複数の単位構造は、3つの第1単位構造16、60、70と3つの第2単位構造18、80、90を有するが、本発明はこれに限定されない。主電極の下端部が外周部に接続された単位構造を複数備える限り、単位構造の内部構成及び単位構造の数は限定されない。
ところで、ある接続部と他の接続部の信頼性を統一するために、すべての単位構造において、主電極の下端部が外周部に接続され、かつすべての接続部についてベース板10の外縁から接続部までの距離が等しいことが好ましい。
本発明の重要な特徴は、上述のとおり、主電極の下端部が外周部に接続された単位構造を複数備えることである。この特徴により接続部の放熱量を十分大きくできる場合は、接続部を複数の第1貫通孔12又は複数の第2貫通孔14に沿って並べること、接続部を第1辺側位置又は第2辺側位置に配置すること、及び主電極の横方向長さを長くすることは必須ではない。
ベース板10の形状は特に限定されない。例えばほぼ正方形のベース板の上に4つの単位構造を形成しても良い。正方形のベース板の四隅に貫通孔を形成する場合はベース板の外縁に沿った場所でヒートシンクによる放熱効果が高くなるので、接続部をベース板の外縁に沿って並べればよい。また、ヒートシンク162以外の冷却器を用いてもよい。例えば水冷冷却器をベース板10の裏面に取り付けてもよい。
金属パターンに接続する半導体素子は、IGBTとダイオードに限定されない。半導体素子は、第1部分と第2部分の間で主電流を流し、第1部分が第1金属パターンと電気的に接続され、第2部分が第2金属パターンと電気的に接続されれば、具体的な構成は特に限定されない。第1部分の例はコレクタ又はカソードである。第2部分の例はエミッタ又はアノードである。半導体素子の一例としては、スイッチング素子又はダイオードがある。スイッチング素子としては、IGBT以外に、例えばMOSFET、SJMOS、又はJFETがある。
また、半導体素子は珪素で形成してもよいし、珪素よりもバンドギャップが大きいワイドバンドギャップ半導体で形成してもよい。ワイドバンドギャップ半導体は、例えば、炭化珪素、窒化ガリウム系材料、又はダイヤモンドである。ワイドバンドギャップ半導体によって形成された半導体素子は、耐電圧及び許容電流密度が高いので大電流を流すことが多い。そのため、半導体素子の高温時と低温時の温度差が大きくなり、接続部が劣化しやすい。この場合、本発明の実施の形態1に係る構成を採用して接続部の放熱性を高めることが特に重要である。
なお、ワイドバンドギャップ半導体によって形成された半導体素子を採用することで、半導体装置の小型化が可能となる。上記の各変形は以下の実施の形態に係る半導体装置にも応用できる。
実施の形態2.
本発明の実施の形態2に係る半導体装置は、実施の形態1の半導体装置と一致点が多いので、実施の形態1の半導体装置との相違点を中心に説明する。図8は、本発明の実施の形態2に係る半導体装置の内部構造の平面図である。
ベース板10の上には複数の単位構造が形成されている。複数の単位構造は、3つの第1単位構造400、420、430と、3つの第2単位構造440、460、470を備えている。3つの第1単位構造400、420、430はベース板10の第1辺10a側に形成されている。3つの第2単位構造440、460、470はベース板10の第2辺10b側に形成されている。3つの第1単位構造400、420、430と3つの第2単位構造440、460、470は、第1辺10aと第2辺10bの間にこれらと平行に伸びる想像線を対称軸とする線対称となっている。
まず第1単位構造について説明する。3つの第1単位構造400、420、430は同じ構成を有しているのでここでは第1単位構造400について説明する。絶縁基板20の上には相互に絶縁された第1金属パターン402、第2金属パターン404、及び第3金属パターン406が形成されている。第2金属パターン404の主電流が流れる方向の長さは、第2金属パターン404の幅を2倍した値より大きくなっている。
3つのIGBT408のコレクタと3つのダイオード410のカソードが第1金属パターン402に接続されている。同様に、3つのIGBTのコレクタと3つのダイオードのカソードが第3金属パターン406に接続されている。第2金属パターン404には、例えばアルミで形成されたワイヤを介してIGBTのエミッタとダイオードのアノードが電気的に接続されている。
第1主電極は第1下端部412a、412bを有している。第1下端部412aは第1金属パターン402に接続されている。第1下端部412bは第3金属パターン406に接続されている。第2金属パターン404には第2主電極の第1下端部414が接続されている。
次いで、第2単位構造について説明する。3つの第2単位構造440、460、470は同じ構成を有しているのでここでは第2単位構造440について説明する。絶縁基板40の上には相互に絶縁された第1金属パターン442、第2金属パターン444、及び第3金属パターン446が形成されている。
3つのIGBT448のコレクタと3つのダイオード450のカソードが第1金属パターン442に接続されている。同様に、3つのIGBTのコレクタと3つのダイオードのカソードが第3金属パターン446に接続されている。第2金属パターン444には、ワイヤを介してIGBTのエミッタとダイオードのアノードが電気的に接続されている。
第1主電極は第2下端部452a、452bを有している。第1下端部452aは第1金属パターン442に接続されている。第1下端部452bは第3金属パターン446に接続されている。第2金属パターン444には第2主電極の第2下端部454が接続されている。
図9は、本発明の実施の形態2に係る主電極等の斜視図である。第1主電極500と第2主電極510が示されている。本発明の実施の形態2に係る半導体装置の特徴は、第1主電極500が、4つの下端部(第1下端部412a、412b、及び第2下端部452a、452b)を備えたことである。この特徴によれば第1主電極500の接続部の数は4つとなるので、実施の形態1に係る半導体装置のように第1主電極100の接続部の数が2つの場合と比較して、個々の接続部の電流密度を下げることが可能となる。従って、接続部の劣化を抑制できる。
実施の形態3.
本発明の実施の形態3に係る半導体装置は、実施の形態2の半導体装置と一致点が多いので、実施の形態2の半導体装置との相違点を中心に説明する。図10は、本発明の実施の形態3に係る半導体装置の内部構造の平面図である。
第2主電極は第1下端部414a、414bを有している。第1下端部414a、414bは第2金属パターン404に接続されている。また、第2主電極は第2下端部454a、454bを有している。第2下端部454a、454bは第2金属パターン444に接続されている。図11は、本発明の実施の形態3に係る第2主電極等の斜視図である。第2主電極600が示されている。また、図11では第1主電極は省略している。
第2主電極600は、4つの下端部(第1下端部414a、414b、及び第2下端部454a、454b)を備えている。この特徴によれば第2主電極600の接続部の数は4つとなるので、実施の形態1に係る半導体装置のように第2主電極110の接続部の数が2つの場合と比較して、個々の接続部の電流密度を下げることが可能となる。従って、接続部の劣化を抑制できる。
実施の形態4.
本発明の実施の形態4に係る半導体装置は、実施の形態3の半導体装置と一致点が多いので、実施の形態3の半導体装置との相違点を中心に説明する。図12は、本発明の実施の形態4に係る半導体装置の内部構造の平面図である。
第2主電極の第1下端部414aは、第1下端部414bよりもベース板10の外縁から遠い場所にある。第2主電極の第2下端部454aは、第2下端部454bよりもベース板10の外縁から遠い場所にある。図13は、本発明の実施の形態4に係る第2主電極700等の斜視図である。第2主電極700の上端部702は外部に露出する部分である。
接続部のレイアウトの都合上、ある接続部が他の接続部よりもベース板の外縁から離れる場合がある。実施の形態4の半導体装置では、第1下端部414aと第2下端部454aが他の下端部よりもベース板10の外縁から離れている。しかしながら、第1下端部414aと第2下端部454aを含むすべての下端部は、第1辺側位置又は第2辺側位置にある。よって、すべての接続部の劣化を抑制できる。
ところで、本発明の実施の形態2−4の半導体装置は、主電極が4つの下端部を有することが特徴である。より具体的には、主電極は第1下端部を2つ有し、かつ第2下端部を2つ有する。これにより個々の接続部の電流密度を低減できる。なお、第1下端部と第2下端部の数は2つに限定されず、主電極は第1下端部を2つ以上有し、かつ第2下端部を2つ以上有することで個々の接続部の電流密度を低減できる。
上記の各実施の形態に係る半導体装置の特徴を適宜に組み合わせて、本発明の効果を高めても良い。
10 ベース板、 10a 第1辺、 10b 第2辺、 12 複数の第1貫通孔、 14 複数の第2貫通孔、 16,60,70 第1単位構造、 18,80,90 第2単位構造、 20,40 絶縁基板、 22,42 第1金属パターン、 24,44 第2金属パターン、 26,46 IGBT、 28,48 ダイオード、 30,50 ワイヤ、 32,34,62,64,72,74 第1下端部、 52,54,82,84,92,94 第2下端部、 100 第1主電極、 110 第2主電極、 102,112 上端部、 160 ねじ、 162 ヒートシンク、 164 ケース、 400,420,430 第1単位構造、 440,460,470 第2単位構造、 412a,412b,414a,414b 第1下端部、 452a,452b,454a,454b 第2下端部、500 第1主電極、 510,600,700 第2主電極
本願の発明に係る半導体装置は、平面視で四角形に形成されたベース板と、該ベース板の第1辺側に複数形成され、該ベース板の該第1辺に対向する第2辺側に複数形成された複数の単位構造と、を備える。すべての該単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンのうち該ベース板の外縁に最も近い部分である外周部に接続された主電極と、を備えたことを特徴とする。
本願の発明に係る他の半導体装置は、平面視で四角形に形成されたベース板と、該ベース板の上に形成された複数の単位構造と、を備え、すべての該単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンのうち該ベース板の外縁に最も近い部分である外周部に接続された主電極と、を備え、該複数の単位構造は、該ベース板の第1辺側に形成された第1単位構造と、該ベース板の該第1辺に対向する第2辺側に形成された第2単位構造と、を備え、該主電極は、該第1単位構造の該第1辺側の該外周部と接続された第1下端部と、該第2単位構造の該第2辺側の該外周部と接続された第2下端部と、を備えたことを特徴とする。
本願の発明に係る他の半導体装置は、平面視で四角形に形成されており、第1辺と該第1辺に対向する第2辺を有するベース板と、該ベース板の上に形成された複数の単位構造と、を備える。すべての該単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンに接続された主電極と、を備える。すべての該下端部は、該第1辺から該第2辺に向かって該第1辺から該第2辺までの距離の1/4だけ進んだ場所よりも該第1辺側、又は、該第2辺から該第1辺に向かって該第2辺から該第1辺までの距離の1/4だけ進んだ場所よりも該第2辺側の部分にあることを特徴とする。


本願の発明に係る半導体装置は、平面視で四角形に形成されたベース板と、該ベース板の第1辺側に複数形成された第1単位構造と、該ベース板の該第1辺に対向する第2辺側に複数形成された第2単位構造と、を備える。すべての該第1単位構造及び該第2単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンのうち該ベース板の外縁に最も近い部分である外周部に接続された主電極と、を備えたことを特徴とする。
本願の発明に係る他の半導体装置は、平面視で四角形に形成されたベース板と、該ベース板の上に形成された複数の単位構造と、を備え、すべての該単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンのうち該ベース板の外縁に最も近い部分である外周部に接続された主電極と、を備え、該複数の単位構造は、該ベース板の第1辺側に形成された第1単位構造と、該ベース板の該第1辺に対向する第2辺側に形成された第2単位構造と、を備え、該主電極は、該第1単位構造の該第1辺側の該外周部と接続された第1下端部と、該第2単位構造の該第2辺側の該外周部と接続された第2下端部と、を備えたことを特徴とする。
本願の発明に係る他の半導体装置は、平面視で四角形に形成されており、第1辺と該第1辺に対向する第2辺を有するベース板と、該ベース板の該第1辺側に複数形成された第1単位構造と、該ベース板の該第2辺側に複数形成された第2単位構造と、を備える。すべての該第1単位構造及び該第2単位構造は、該ベース板に固定された絶縁基板と、該絶縁基板の上に形成された金属パターンと、該金属パターンと電気的に接続された半導体素子と、上端部が外部に露出し、下端部が該金属パターンに接続された主電極と、を備える。すべての該下端部は、該第1辺から該第2辺に向かって該第1辺から該第2辺までの距離の1/4だけ進んだ場所よりも該第1辺側、又は、該第2辺から該第1辺に向かって該第2辺から該第1辺までの距離の1/4だけ進んだ場所よりも該第2辺側の部分にあることを特徴とする。

Claims (12)

  1. ベース板と、
    前記ベース板の上に形成された複数の単位構造と、を備え、
    すべての前記単位構造は、
    前記ベース板に固定された絶縁基板と、
    前記絶縁基板の上に形成された金属パターンと、
    前記金属パターンと電気的に接続された半導体素子と、
    上端部が外部に露出し、下端部が前記金属パターンのうち前記ベース板の外縁に最も近い部分である外周部に接続された主電極と、を備えたことを特徴とする半導体装置。
  2. 前記ベース板は平面視で四角形に形成され、
    前記複数の単位構造は、
    前記ベース板の第1辺側に形成された第1単位構造と、
    前記ベース板の前記第1辺に対向する第2辺側に形成された第2単位構造と、を備え、
    前記主電極は、前記第1単位構造の前記第1辺側の前記外周部と接続された第1下端部と、前記第2単位構造の前記第2辺側の前記外周部と接続された第2下端部と、を備えたことを特徴とする請求項1に記載の半導体装置。
  3. 前記ベース板は平面視で四角形に形成され、
    前記ベース板には、前記ベース板の第1辺に沿う複数の第1貫通孔と、前記第1辺に対向する第2辺に沿う複数の第2貫通孔が形成され、
    前記下端部はすべて、前記複数の第1貫通孔又は前記複数の第2貫通孔に沿って並んだことを特徴とする請求項1に記載の半導体装置。
  4. 前記複数の第1貫通孔と前記複数の第2貫通孔を貫通するねじと、
    前記ねじにより前記ベース板の裏面に接続された冷却器と、を備えたことを特徴とする請求項3に記載の半導体装置。
  5. すべての前記下端部は、前記第1辺から前記第2辺に向かって前記第1辺から前記第2辺までの距離の1/4だけ進んだ場所よりも前記第1辺側、又は、前記第2辺から前記第1辺に向かって前記第2辺から前記第1辺までの距離の1/4だけ進んだ場所よりも前記第2辺側の部分にあることを特徴とする請求項3に記載の半導体装置。
  6. 前記金属パターンは、第1金属パターンと、前記第1金属パターンと絶縁された第2金属パターンと、を備え、
    前記半導体素子は、第1部分と第2部分の間で主電流を流し、前記第1部分が前記第1金属パターンと電気的に接続され、前記第2部分が前記第2金属パターンと電気的に接続され、
    前記主電極は、前記第1金属パターンに接続された第1主電極と、前記第2金属パターンに接続された第2主電極と、を備えたことを特徴とする請求項1に記載の半導体装置。
  7. 前記主電極は前記第1下端部を2つ以上有し、かつ前記第2下端部を2つ以上有することを特徴とする請求項2に記載の半導体装置。
  8. 前記半導体素子は、スイッチング素子又はダイオードであることを特徴とする請求項1に記載の半導体装置。
  9. 前記半導体素子はワイドバンドギャップ半導体で形成されたことを特徴とする請求項8に記載の半導体装置。
  10. 前記ワイドバンドギャップ半導体は、炭化珪素、窒化ガリウム系材料、又はダイヤモンドであることを特徴とする請求項9に記載の半導体装置。
  11. 平面視で四角形に形成されており、第1辺に沿って複数の第1貫通孔が形成され、前記第1辺に対向する第2辺に沿って複数の第2貫通孔が形成されたベース板と、
    前記ベース板の上に形成された複数の単位構造と、を備え、
    すべての前記単位構造は、
    前記ベース板に固定された絶縁基板と、
    前記絶縁基板の上に形成された金属パターンと、
    前記金属パターンと電気的に接続された半導体素子と、
    上端部が外部に露出し、下端部が前記金属パターンに接続された主電極と、を備え、
    すべての前記下端部は、前記第1辺から前記第2辺に向かって前記第1辺から前記第2辺までの距離の1/4だけ進んだ場所よりも前記第1辺側、又は、前記第2辺から前記第1辺に向かって前記第2辺から前記第1辺までの距離の1/4だけ進んだ場所よりも前記第2辺側の部分にあることを特徴とする半導体装置。
  12. 前記複数の第1貫通孔と前記複数の第2貫通孔を貫通するねじと、
    前記ねじによって、前記ベース板の裏面に接続された冷却器と、を備えたことを特徴とする請求項11に記載の半導体装置。
JP2015519537A 2013-05-29 2013-05-29 半導体装置 Active JP6213562B2 (ja)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/064869 WO2014192093A1 (ja) 2013-05-29 2013-05-29 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2017180051A Division JP6402813B2 (ja) 2017-09-20 2017-09-20 半導体装置

Publications (2)

Publication Number Publication Date
JPWO2014192093A1 true JPWO2014192093A1 (ja) 2017-02-23
JP6213562B2 JP6213562B2 (ja) 2017-10-18

Family

ID=51988166

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015519537A Active JP6213562B2 (ja) 2013-05-29 2013-05-29 半導体装置

Country Status (6)

Country Link
US (1) US10325827B2 (ja)
JP (1) JP6213562B2 (ja)
KR (2) KR101800528B1 (ja)
CN (1) CN105247675B (ja)
DE (1) DE112013007122B4 (ja)
WO (1) WO2014192093A1 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2018186302A (ja) * 2018-08-20 2018-11-22 三菱電機株式会社 半導体装置およびそれを備える半導体モジュール
JP6980625B2 (ja) * 2018-09-18 2021-12-15 株式会社東芝 端子板及び半導体装置
US11031379B2 (en) * 2019-09-04 2021-06-08 Semiconductor Components Industries, Llc Stray inductance reduction in packaged semiconductor devices
EP4095901A1 (en) * 2021-05-26 2022-11-30 Infineon Technologies Austria AG A semiconductor device with improved performance in operation and improved flexibility in the arrangement of power chips

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08195471A (ja) * 1995-01-17 1996-07-30 Hitachi Ltd モジュール型半導体装置
JPH10125856A (ja) * 1996-10-18 1998-05-15 Hitachi Ltd パワー半導体装置
WO2010131679A1 (ja) * 2009-05-14 2010-11-18 ローム株式会社 半導体装置
WO2011086896A1 (ja) * 2010-01-15 2011-07-21 三菱電機株式会社 電力用半導体モジュール
WO2013008424A1 (ja) * 2011-07-11 2013-01-17 三菱電機株式会社 電力用半導体モジュール

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0828341B1 (en) 1996-09-06 2003-12-03 Hitachi, Ltd. Modular type power semiconductor apparatus
JP4329960B2 (ja) 1999-11-15 2009-09-09 日本インター株式会社 複合半導体装置
JP2001274322A (ja) 2000-03-27 2001-10-05 Mitsubishi Electric Corp パワー半導体モジュール
JP2002125381A (ja) 2000-10-13 2002-04-26 Mitsubishi Electric Corp 電力変換装置
JP2003243610A (ja) 2002-02-19 2003-08-29 Hitachi Ltd 絶縁型半導体装置
JP4797203B2 (ja) * 2008-12-17 2011-10-19 三菱電機株式会社 半導体装置
JP5174085B2 (ja) 2010-05-20 2013-04-03 三菱電機株式会社 半導体装置
JP5544255B2 (ja) 2010-09-14 2014-07-09 株式会社 日立パワーデバイス 半導体パワーモジュール及び電力変換装置
CN103563075B (zh) * 2011-06-16 2016-05-18 富士电机株式会社 半导体单元及使用该单元的半导体器件

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08195471A (ja) * 1995-01-17 1996-07-30 Hitachi Ltd モジュール型半導体装置
JPH10125856A (ja) * 1996-10-18 1998-05-15 Hitachi Ltd パワー半導体装置
WO2010131679A1 (ja) * 2009-05-14 2010-11-18 ローム株式会社 半導体装置
WO2011086896A1 (ja) * 2010-01-15 2011-07-21 三菱電機株式会社 電力用半導体モジュール
WO2013008424A1 (ja) * 2011-07-11 2013-01-17 三菱電機株式会社 電力用半導体モジュール

Also Published As

Publication number Publication date
DE112013007122B4 (de) 2023-09-21
CN105247675B (zh) 2019-11-15
DE112013007122T5 (de) 2016-03-10
US10325827B2 (en) 2019-06-18
KR20170126012A (ko) 2017-11-15
US20160079142A1 (en) 2016-03-17
KR101917558B1 (ko) 2018-11-09
KR101800528B1 (ko) 2017-11-22
KR20160003104A (ko) 2016-01-08
WO2014192093A1 (ja) 2014-12-04
CN105247675A (zh) 2016-01-13
JP6213562B2 (ja) 2017-10-18

Similar Documents

Publication Publication Date Title
JP6230660B2 (ja) 電力用半導体モジュール
CN106252320B (zh) 半导体装置
US10522517B2 (en) Half-bridge power semiconductor module and manufacturing method therefor
JP5357315B1 (ja) 半導体装置
WO2020059285A1 (ja) 半導体装置
WO2017056176A1 (ja) 半導体装置およびそれを備える半導体モジュール
JP6213562B2 (ja) 半導体装置
JP2013033812A (ja) パワー半導体モジュール
US20190051581A1 (en) Semiconductor device
JP2019079839A (ja) 半導体パワーモジュール
JP6480856B2 (ja) 半導体モジュール
JP6402813B2 (ja) 半導体装置
JP2015006017A (ja) 電力変換装置
JP7106981B2 (ja) 逆導通型半導体装置
JP6790432B2 (ja) 半導体装置の放熱構造
JP6503650B2 (ja) 電力変換装置の冷却構造
JP5925328B2 (ja) パワー半導体モジュール
JP6748082B2 (ja) 半導体モジュール
JP6642719B2 (ja) 半導体装置
JP3226512U (ja) 放熱機能付きパワー制御器
KR102413991B1 (ko) Pcb 일체형 고속 스위칭 전력변환 장치
JP2017022209A (ja) 半導体モジュール
JP2015231042A (ja) 半導体装置
JP4943373B2 (ja) デバイス実装方法
JP2013232445A (ja) 半導体装置

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170124

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170224

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170822

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170904

R150 Certificate of patent or registration of utility model

Ref document number: 6213562

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250