JPS63253396A - 表示装置 - Google Patents

表示装置

Info

Publication number
JPS63253396A
JPS63253396A JP62088220A JP8822087A JPS63253396A JP S63253396 A JPS63253396 A JP S63253396A JP 62088220 A JP62088220 A JP 62088220A JP 8822087 A JP8822087 A JP 8822087A JP S63253396 A JPS63253396 A JP S63253396A
Authority
JP
Japan
Prior art keywords
display
storage means
data
screen
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62088220A
Other languages
English (en)
Inventor
稔 野尻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP62088220A priority Critical patent/JPS63253396A/ja
Publication of JPS63253396A publication Critical patent/JPS63253396A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の属する分野の説明〕 本発明はビットマツプメモリ上にドツト毎の複数の表示
画面分の表示データ内の任意の画面を1ドツト毎に選択
し、表示器上に表示する表示装置に関するものである。
〔従来の技術の説明とその問題点〕
従来この種の表示装置において表示データから任意の画
面を選択し表示するには表示データの総括処理を行う中
央処理装置によってそれぞれの画面の表示データの管理
、および画面の選択を行う複雑な処理を行い表示データ
を表示装置に出力して表示していた。
従って中央処理装置側でビット毎の表示データ処理や複
数画面の管理を行う必要があるために、中央処理装置に
よって処理すべき負荷が著しく増大するので表示速度が
低下するという欠点があった。また上述の表示データ処
理を行うには複雑なデータ処理プログラムを作成しなけ
ればならないという問題もあった。
〔問題点を解決するための手段(及び作用)〕本発明の
目的は、上述した従来の欠点を除去し任意の画面の表示
データの選択を簡単な回路構成により簡易に処理して実
現し得るようにし、中央処理装置の処理負荷を軽減する
とともに複雑なビット毎の表示データ処理を行うプログ
ラムを作成する必要をなくした表示装置を提供する事に
ある。
〔実施例〕
以下に図面を参照して実施例につき本発明の詳細な説明
する。まず本発明表示装置の構成の一実施例を第1図に
示す。
図中1は表示装置のインターフェース制御回路(i/F
 )であり、中央処理装置との間の信号授受作業を制御
し、以下記述する。
DSPDATM2 、 DSPIXM3 、 DSPA
TR4の各メモ’) トxht 5 、 yht6の各
レジスタにデータを格納したり、送出したりする。
DSPDATM 2は表示データメモリであり、本実施
例では4画面分が用意されている。
DSPIXM3は指示データメモリであシ、本実施例の
場合2画面用意されている。DSPATR4はDSPI
XM3で指示されるDSPDATM 2の内容をそのま
ままたは反転して表示するかの属性を格納した属性デー
タメモリである。xhtsは表示器上のX軸方向のどの
位置から各画面を表示していくかを指示するレジスタで
4画面分用意されている。
Yht 6は表示器上のY軸方向のどの位置から各画面
を表示していくかを指示するレジスタで>(ht同様4
両分用意されている。
CLK7はクロック発生器であり、BCNT8はビット
カウンタ、RCNT 9はラスタカウンタで表示の制御
を行う各カウンタである。
DATACON 1oはBCNT 、 RCNTの内容
により表示器12上のどの位置に表示するかを知り該位
置のD8PIXMを選択し、DSPIXMの値によりr
 D8PDATMの表示データメモリの1画面」を選択
し、また[xht 、yht JO値を選択する。選択
したxht 、 yhtの直とBCN’r 。
FLCNTで下記の演算を行う。
選択されだDSPDATMのXアドレス二BCN’r−
選択したxht#   DSPDATMのYアドレス二
RCNT−選択したyhtそしてこのDATACON 
10はDSPDATM 3のデータとBCNT 、 R
CNTによシ選択されるDSPA’rR4のデータと排
他的論理和演算の出力を行う選択制御回路である。
CRTCIIは表示制御回路でありDA’rACON 
10の出力データを表示器CRT12に表示するために
種々の制御を行う。またVWはデータの読み書き制御の
信号線、ABはアドレスバスDBはデータバスである。
次にかかる構成の本発明の表示装置における表示動作を
第2図に基づいて説明する。
第2図の(A)、(B)、(C)、(D)は、DSPD
ATM 2の4画面の簡略図であり、各画面は本来ビッ
トマツプのため1.0の値を示しているが、後述の説明
のためA、B、C,Dの値で表示しである。また人は0
.Bは1、Cは2そしてDは3の番号を持った画面であ
る。
(F)はCRTの表示画面を表わしているが(F)内の
斜線部は反転を意味している。
(A)〜(D)の斜線部を表示しくP)のように表示す
るのには(lや(G)の様な値のセットが必要である。
(E)はDSPIXMの2画面の同一アドレス(2ビツ
ト)の内容を表示し各ビットは0〜3の値を示す。すな
わち(A)〜(D)の一つを指示している事を示してい
る。
(G)はD8PATR4の各画面の属性を意味し、D8
PDATM4の内容を1は反転、0はそのまま表示する
事を意味している。
第1図と第2図によシ例えば、第2図の○印のデータを
表示する動作時の各部の機能を説明する。  、。
選択制御回路DATACON 10はBCNTのビット
カウンタとRCNTのラスタカウンタの内容によりCR
T上に表示するドツトの位置(x。
y)を知る。(F)図の○年表示する時は、BCNT 
: 3、RCNT : 2を示しているので、DATA
CON 10はDSPIXM 3の2画面の(X軸3.
Y軸2)の同一アドレスの内容1(図2の(E)で示す
)を得てDSPDATM 2より画面Bを選択し、また
DSPIXM 3の値1より(Xht、Yht )=(
1、1)の値を選択する。
選択された>(ht 、 Yhtの値とBCNT、RC
NTO値によシDSPDATM画面BのX、Tのアドレ
ス計算を行う。
DSPDATMのXアドレス= BCNT−Xht=3
−1 =   2 DSPDATMのYアドレス= RCNT −yht=
2−1 =   1 この値によりDSPDATMの8画面の(2,1)のデ
ータとBCNT 、几CNTにより選択される、DSP
ATRの値Oと゛の排他的論理和”B″を表示制御回路
CRTCIIへ出力し、CRTCIIはBCNT 、 
RCNTの値によりC)’LTの表示器1・2に表示す
る。
なお以上の説明においては表示器Cl1tTとしてCR
T表示装置を用いるようにしたが、その代わりにLCD
表示器など他の表示器を使用し得る事は勿論である。
また本実施例では4画面の制御を行なったがD8PDA
TMを2画面、DSPIXMを1画面、xht 、 y
htを各2段にして2画面制御の表示装置とする事も可
能であり、n画面制御用の表示装置も簡単に変更できる
事は勿論である。
〔発明の効果〕
以上の説明から明らかなように、本発明によれば一般に
マルチウィンドウと呼ばれる複雑な表示処理を極めて簡
単に行なう事ができる、という格別の効果が得られる。
【図面の簡単な説明】
第1図は本発明に係る表示装置の構成の一実施例を示す
ブロック図、 第2図K(A)〜(I)は本発明に係る表示装置におけ
る表示データメモリ、指示デ ータメモリ、各レジスタ、属性デー タメモリ、表示器上のデータ表示の 例を示している図である。 1・・・インターフェース制御回路 2・・・表示データメモリ 3・・・指示データメモリ 4・・・属性データメモリ 5.6・・・レジスタ 7・・・クロック 8・・・ビットカウンタ 9・・・ラスタカウンタ 10・・・選択制御回路 11・・・表示制御回路 12・・・表示器

Claims (1)

  1. 【特許請求の範囲】 ドット単位の表示画面1画面分の表示デー タを記憶する少なくとも2つの第1記憶手段と、該第1
    記憶手段の1つをドット単位毎に選択指定するための指
    定手段と、 反転またはそのままの表示するかを指示するデータを記
    憶する第2記憶手段と、 前記指定手段により選択指定される第1記憶手段のアド
    レスデータを記憶する第3記憶手段と、 前記指定手段の内容により第2記憶手段及び第3記憶手
    段を選択し、その選択された第2記憶手段の内容と第3
    記憶手段の内容により第1記憶手段を選択し、かつさら
    にその選択された第1記憶手段と第2記憶手段の内容を
    排他的論理和を行う演算手段からなる表示装置。
JP62088220A 1987-04-09 1987-04-09 表示装置 Pending JPS63253396A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62088220A JPS63253396A (ja) 1987-04-09 1987-04-09 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62088220A JPS63253396A (ja) 1987-04-09 1987-04-09 表示装置

Publications (1)

Publication Number Publication Date
JPS63253396A true JPS63253396A (ja) 1988-10-20

Family

ID=13936798

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62088220A Pending JPS63253396A (ja) 1987-04-09 1987-04-09 表示装置

Country Status (1)

Country Link
JP (1) JPS63253396A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02175281A (ja) * 1988-12-28 1990-07-06 Ricoh Co Ltd 感熱記録材料

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02175281A (ja) * 1988-12-28 1990-07-06 Ricoh Co Ltd 感熱記録材料

Similar Documents

Publication Publication Date Title
JP2797435B2 (ja) 表示コントローラ
JP3477666B2 (ja) 画像表示制御装置
JPS63253396A (ja) 表示装置
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JPS5835592A (ja) 表示画面分割装置
JPS59177594A (ja) デイスプレイ・メモリ制御方式
JPS6218595A (ja) 表示装置
JPH03144492A (ja) 表示画面のちらつき防止装置
JP2641932B2 (ja) フレームメモリのアクセス方式
JP3124166B2 (ja) Vramの表示アドレス演算回路
JPH0418048Y2 (ja)
JPS62247475A (ja) 図形表示方式
JPS5870276A (ja) ビデオメモリの書込み,読出し方法
JPS61278886A (ja) メモリアクセス装置
JPS6359624A (ja) 表示装置
JPS61272784A (ja) 表示制御装置
JPH02213898A (ja) 描画装置
JPS59180584A (ja) 画面表示制御装置
JPS61174591A (ja) グラフイツクデイスプレイ装置
JPS63255731A (ja) アドレス変換装置
JPS60205584A (ja) カラ−グラフイツクデイスプレイ装置
JPS61141484A (ja) 画像表示装置
JPS6159481A (ja) 表示画面切換え制御方式
JPS62280794A (ja) 文字表示の制御方法
JPS623293A (ja) ライン移動描画装置