JPH02213898A - 描画装置 - Google Patents

描画装置

Info

Publication number
JPH02213898A
JPH02213898A JP1033866A JP3386689A JPH02213898A JP H02213898 A JPH02213898 A JP H02213898A JP 1033866 A JP1033866 A JP 1033866A JP 3386689 A JP3386689 A JP 3386689A JP H02213898 A JPH02213898 A JP H02213898A
Authority
JP
Japan
Prior art keywords
information
priority
frame memory
unit
brightness
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1033866A
Other languages
English (en)
Inventor
Tomoyuki Udagawa
宇田川 知行
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yokogawa Electric Corp
Original Assignee
Yokogawa Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yokogawa Electric Corp filed Critical Yokogawa Electric Corp
Priority to JP1033866A priority Critical patent/JPH02213898A/ja
Publication of JPH02213898A publication Critical patent/JPH02213898A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〈産業上の利用分野〉 本発明は、絵や文字等重複部分か生じる複数表示情報を
同時に行う例えば航空計器用の姿勢表示器等に用いられ
る描画装置に係わり、特に、前記重複部分については優
先順位を与えるように構成することでハードウェアの低
減を行った描画装置に関する。
〈従来の技術〉 この種の従来の技術としては、重複する部分であるウィ
ンドウのパターンを記憶装置(ROM)にストアしてお
くという技術かある(例えは特開昭62−293282
号参照)。
以下にこの従来の技術を第3図の従来の描画装置のブロ
ック系統図を用いて説明する。
第3図において、符号1は、文字、記号等の描画データ
である複数の表示情報を同時に、例えば姿勢情報βをウ
ィンドウ1a内に、速度情報γ等をウィンドウ1a外に
区別した形で表示する表示部である。符号2は入力した
表示データの内から、姿勢情報βがウィンドウ1a内に
入るように演算処理すると共に、速度情報γをウィンド
ウ1a外に表示可能に演算処理して表示部ドライバ3に
出力する表示データ演算部である。この表示データ演算
部2は、第1表示データH1を出力する第1表示情報処
理部2^と、第2表示情報演算 2を出力する第2表示
情報処理部2Bと、ウィンドウ1aのパターンにあわせ
て例えば“’O” 、”1”から成るオン/オフ情報を
記憶しているパターン設定部2Cと、このパターン設定
部2Cからのパターン信号Pに基いて第2表示データ1
42又は第2表示データH2を切替えて表示部ドライバ
3に出力する切替出力部2Dとから成る。ここで第1表
示情報処理部2Aは、姿勢情報βを演算する演算部2^
+ a +演算プログラム等の予め決められた情報を記
憶するリードオンリメモリ(ROM ) 2A+ b 
、演算結果等を記憶したり読出しなりするランダムアク
セスメモリ(RAM ) 2A+ c 、姿勢情報βを
入力する入力I/F(インターフェイス) 2A+ d
 、演算結果を出力する出力I/F2A+e、及びデー
タバスD8から成る第1表示情報演算部2A、と、この
第1表示情報演算部2酷からの演算情報に基づいて表示
部1の各ドラ1〜に対応した第1表示情報演算 jを出
力する演算部2八2 a 、 ROM2^2b、フレー
ムメモリ(R,AM>2^2C+第2C+情報演算部2
A。
からの演算情報を入力する入力I /F2^2 d +
演算結果を出力する出力I/F2A2e、データバスD
B、及びアドレスバスABから成る第1CRTコントロ
ーラ部(以下CRTコントローラ部についてはrcRT
c部」という)2A2と、から成る。
又、第2表示情報処理部2Bは、速度情報γを演算する
なめの演算部2B+ a 、 ROM2B4 b、 R
AM2BI C、速度情報γを入力する入力I / F
 2B+ a出力I/F2B、 e、及びデータバスD
Bから成る第2表示情報演算部2B1と、第2表示情報
演算部2B、からの演算情報に基づいて表示部1の各ド
ラトに対応した第2表示データH2を出力する演算部2
B2 a、 ROM2B2 b 、フレームメモリ(R
AM)2B2c、入力I/F2B2d、出力I / F
 282e、データバスDB+及びアドレスバスABか
ら成る第2CRTC部2B2と、から成る。又、バタン
設定部2Cは、例えはウィンドウ内” i ” 、ウィ
ンドウ外“′0′”のデータか記憶されており、第1C
RTC部2^2のRGB各画素のオン/オフ情報をスト
アするフレームメモリ2A2cをアクセスするアクセス
信号A、に同期して1,0のパターン信号Pを出力する
。又、切替出力部2Dは、第1表示情報処理部2Aと第
2表示情報処理部2Bか接続されて、例えは、AND回
路2D、と、AND回路2D2(但しパターン信号Pは
ウィンドパターン信号の′1”、′0”の配列によりこ
の場合は反転された入力となる構成)と、OR回路2D
3とから成り、SEL端子に接続しているパターン信号
Pに基いて第1表示データH1と第2表示データ142
を切替えて表示部ドライバ3に出力する。
このように構成することで、最初のスター1−時は、第
1CRTC回路2A2からのアクセス信号Aえに同期し
て、パターン設定部2Cのウィンドウ外゛0“の時は第
2 CRT C回路2B2からの第2表示データ142
を切替出力部2Dで切替・選択し、順次アクセス信号A
Lが時間と共に進行し、バタン設定部2Cのウィンドウ
内゛″1″となった時は第1CRT”C回路2八、から
の第1表示データH1を切替出力部2Dで切替・選択す
る。以後繰返継続される。その結果、ウィンドウ内外の
データが整理された形の総合表示データSdに基づいた
表示か表示部1で得られる。この時、第1表示データH
1がウィンドウ1a外にどのような形で存在していても
、この外にあるデータはウィンドウパターンによりマス
クされてしまうので、切替出力部20からは出力されな
い。従ってウィンドウ内外が整理されたデータとなる。
〈発明が解決しようとする問題点〉 ところかこの様な従来の描画装置にあっては、表示面の
拡大と共にパターン設定部2Cのウィンドウのメモリを
大容量としていく必要があるためにハードウェアの規模
か大きくなる。この様な問題を解決するために、ソフト
ウェアにより描画順序を考慮して、優先順位の高いもの
を後ろから重ね書きする方法も考えられるか、このよう
にするとソフトウェアか非常に面倒且つ複雑化する上、
大幅なコストアップを招くという問題かある。
本発明は、この従来技術の問題点に鑑みてなされたもの
であって、その目的は、小規模のハードウェアを用いて
、ソフトウェアに負担を掛けないで、優先順位のある絵
を表示可能な描画装置を堤供することにある。
く問題点を解決するための手段〉 上述の目的を達成するための本発明の描画装置は、重複
部分が生じる複数の表示情報を表示ブタ演算部で演算処
理して表示部で同時表示する描画装置において、表示デ
ータ演算部を、描画命令信号と優先度情報を出力する演
算・指示部と、該演算・指示部からの描画命令信号に基
づいてメモリアドレスを計算してアドレス情報と輝度情
報を出力するグラフィック・コントローラと、前記アド
レス情報に基づいて輝度と優先度情報を書換・記憶可能
なフレームメモリと、該フレームメモリ内の同一アドレ
スに優先度情報を持たせて描画するなめに、輝度比較部
で前記フレームメモリ内に既に描かれている絵の優先度
情報と前記演算・指示部からの今所たに描こうとする絵
の優先度情報を描画単位で比較し、輝度優先度選定部で
前記輝度情報と前記輝度比較部からの出力と前記演算・
指示部からの優先度情報とに基づいて前記フレムメモリ
への描画の優先度を選定し、前記フレームメモリに描画
情報及び優先度情報を書換え又は書換えさせないように
指示する優先順位付加描画部と、を配置した事をを特徴
とするものである。
く作用〉 通常のグラフィック系である演算・指示部、グラフィッ
ク・コントローラ、及びフレームメモリから成る系に、
前記フレームメモリ内に優先度情報を持なぜて同一アド
レスに描画するために、既に描かれている絵の優先度と
今所たに描こうとする絵の優先度を描画単位で比較し、
前記フレームメモリへの描画の優先度を選定し、前記グ
ラフィック・コントローラの出力に基づき画像情報に関
してフレームメモリ内に書込に関して指示するために優
先順位付加描画部を設けるようにした。
〈実施例〉 以下本発明の実施例を、第1図の本発明の具体的実施例
を示す描画装置のブロック系統図に基つき説明する。尚
第3図と重複する部分は同一番号を付してその説明は省
略する。
第1図において、符号4は、通常のグラフィック系であ
る、輝度情報を含む描画命令信号M、とこの描画命令信
号とは別に優先度情報U、を出力する演算・指示部(以
下rcpu、1という)5と、このCPU5からの描画
命令信号M、に基づいてメモリアドレスを計算してアド
レス情報Adを出力すると共に輝度情報Kdを出力する
グラフィック・コントローラ(以下rG−C,という)
6と、例えば語構成が4bitの輝度と4bitの優先
度から成るR−G−B画素情報が記憶されるフレムメモ
リ(RAM)7とから成る系に、このフレームメモリ7
内の同一アドレスにG−C6からの描画情報と優先度情
報を書換・記憶又は書換をさせないようにするなめに設
けられた例えば輝度比較部8aと輝度優先度選定部8b
から成る優先順位付加描画部8を配置した構成の表示デ
ータ演算部である。
第2図は第1図の説明に供するフローシートである。以
下、第2図を用いながら第1図の動作を優先順位付加描
画部8の構成と併せて説明する。
CPtJ5から、描画命令信号M、がG−C6に出力さ
れる、と同時に、例えば優先度T8とする今所たに描こ
うとする絵や文字の情報(以下「CPU優先情報」とい
う)Uxか優先順位付加描画部8に出力される。G−C
6は、描画命令信号Mえに基づいてメモリアドレスを計
算し、アドレス情報Adと輝度情報Kdをフレームメモ
リ7に出力する。優先順位付加描画部8はCP U e
光情報U、と輝度情報Kdを入力する一方、フレームメ
モリ7から、優先度をTAとする同一アドレスに描画す
るに際してそのアドレスに既に書かれてぃる絵又は文字
の情報(以下「フレーム優先情報」という)FLを読み
出して入力し、これ等3人力情報に基づいて、フレーム
メモリ7のアドレスへの入力情報の優先順位を決める。
即ち、この優先順位付加描画部8では、まず輝度比較部
8aで、フレームメモリ7から読み出された既に描かれ
ている絵のフレーム優先情報Fiの優先度TAと、今度
描こうとする絵のCP’Ui先情報ULの優先度TBと
の優先度を描画単位で比較し、優先順位判定結果Tcを
比較結果出力として得る。この時、優先順位判定結果T
Cを例えは、TA <TB 、 ’I’A =Te :
 Tc = 1TA >TB : Tc = 0 を輝度優先度選定部8bに出力する。と同時に、フレー
ムメモリ7に、 TB≧TAでフレームメモリ内の絵を書換可能とするた
め書込可能信号“’Write enable“を出力
し、 TB <TAでフレームメモリ7内の既に描かれている
絵を保持するなめ’Write enable”を出力
しないようにしている。
輝度優先度選定部8bは、優先順位判定結果Tcと輝度
情報Kdを入力してこれ等画情報を比較した上で、更に
この比較結果をCPU優先優先情報−基づいてフレーム
メモリ7への描画の優先度を選定する。このため、例え
ば、回路8b+a−ANDゲー 1−8b、bから成る
検出回路8b、とデータ選択器8b2で構成する事がで
きる。この時、検出回路8b、は、入力した優先順位判
定結果Tcと輝度情報Kdから、優先順位判定結果T 
c = 1で、且つ、輝度情報J(dの内容が前に書い
た絵を消去する意味を持つ情報(輝度−0)である場合
を検出する。即ち、輝度情報Kdの輝度−〇の時には回
路8b、 aから1′”か出力するから、ANDゲト8
b1bで輝度比較部8aの比較結果’rcとANDを取
った結果として“′1″がCPU優先情報Uiか入力す
るデータ選択器8b2に導かれることとなる。この結果
、データ選択器8b2で輝度情報Kdの優先度を強制的
に0とする。この時、輝度比較部8aから”14rit
e enable”がフレームメモリ7に出力していて
絵を書換可能としているから、この結果、フレームメモ
リ7への書込は、アドレス情報Adに基づく“新しい輝
度情報″と“′優先度0″が例えは4bitづつ書込ま
れることとなる。
又、TC=1で、且つ、輝度〜0の場合は、検出回路8
b、の出力は′0″となり、この結果、フレムメモリ7
にはG−C6からの新しい輝度と優先度情報かそのまま
導かれることとなり、輝度比較部8aから”Write
 enable”があるから、この結果、フレームメモ
リ7への書込は、新しい輝度情報と優先度情報が書込ま
れることとなる。一方、TB <TAの場合は、輝度比
較部8aからフレームメモリ7に“訂;te enab
le”か出力されないから、G−C6の出力によるメモ
リ内の絵の書換えは起こらず、従ってフレームメモリ7
内に描かれている前回の絵の情報がそのまま保持される
事となる。
このようにして全アドレスについて行なわれて、フレー
ムメモリの画像情報と優先度情報の書換・記憶が行われ
る。更に継続して行われる時は再びこれの繰返しとなる
尚、本発明は航空計器の姿勢表示器等に用いられる場合
に限定されない。
〈発明の効果〉 以上、実施例と共に具体的に本発明を説明したように、
本発明の描画装置によれば、以下のような効果を奏する
ソフトウェアを作る時、絵の優先順位を決めておけはよ
く、描画順序は考えなくてよいので製作か容易となる。
これは2次限、2次限のかくれ画像処理にたいして有効
となる。
陽光順位をつけたフレームメモリか不要となる。
大容量メモリを使わずに構成できるので、ハードウェア
の低減化も実現できる。
【図面の簡単な説明】
第1図は本発明の具体的実施例を示す描画装置のブロッ
ク系統図、第2図は第1図の説明に供するフローシート
第3図は従来の描画装置のブロック系統図である。 1・・・表示部、2,4・・・表示データ演算部、3・
・・表示部ドライバ、7フレームメモリ、8・・・優先
順位付加描画部。

Claims (1)

    【特許請求の範囲】
  1. 重複部分が生じる複数の表示情報を表示データ演算部で
    演算処理して表示部で同時表示する描画装置において、
    表示データ演算部を、描画命令信号と優先度情報を出力
    する演算・指示部と、該演算・指示部からの描画命令信
    号に基づいてメモリアドレスを計算してアドレス情報と
    輝度情報を出力するグラフィック・コントローラと、前
    記アドレス情報に基づいて輝度と優先度情報を書換・記
    憶可能なフレームメモリと、該フレームメモリ内の同一
    アドレスに優先度情報を持たせて描画するために、輝度
    比較部で前記フレームメモリ内に既に描かれている絵の
    優先度情報と前記演算・指示部からの今新たに描こうと
    する絵の優先度情報を描画単位で比較し、輝度優先度選
    定部で前記輝度情報と前記輝度比較部からの出力と前記
    演算・指示部からの優先度情報とに基づいて前記フレー
    ムメモリへの描画の優先度を選定し、前記フレームメモ
    リに描画情報及び優先度情報を書換え又は書換えさせな
    いように指示する優先順位付加描画部と、を配置した事
    を特徴とする描画装置。
JP1033866A 1989-02-15 1989-02-15 描画装置 Pending JPH02213898A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1033866A JPH02213898A (ja) 1989-02-15 1989-02-15 描画装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1033866A JPH02213898A (ja) 1989-02-15 1989-02-15 描画装置

Publications (1)

Publication Number Publication Date
JPH02213898A true JPH02213898A (ja) 1990-08-24

Family

ID=12398428

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1033866A Pending JPH02213898A (ja) 1989-02-15 1989-02-15 描画装置

Country Status (1)

Country Link
JP (1) JPH02213898A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5388192A (en) * 1991-01-30 1995-02-07 Dainippon Screen Mfg. Co., Ltd. Image layout processing method and apparatus

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5388192A (en) * 1991-01-30 1995-02-07 Dainippon Screen Mfg. Co., Ltd. Image layout processing method and apparatus

Similar Documents

Publication Publication Date Title
JPH056197B2 (ja)
JPH0456316B2 (ja)
JP2797435B2 (ja) 表示コントローラ
EP0312720A2 (en) Double buffered graphics design system
JPS6383798A (ja) 階調表示方式
JPH02213898A (ja) 描画装置
US5828355A (en) General purpose liquid crystal display controller
JPH08146941A (ja) 画像表示装置
JP2761335B2 (ja) 画面表示装置
JP2547347B2 (ja) 画像表示制御装置
JP2906406B2 (ja) 表示制御回路
JPH0329023A (ja) Crtディスプレイ装置
JPH11161255A (ja) 画像表示装置
JP3316317B2 (ja) 画像データ表示装置
JPH03235993A (ja) マルチウィンドウ表示方式
JP2535841B2 (ja) 表示制御装置
JP3514763B6 (ja) スクロール画面表示回路
JP2001083958A (ja) 画像処理装置
JPH02158877A (ja) ハンディターミナルの画面ファイル作成方法
JPS63253396A (ja) 表示装置
JPS61217098A (ja) グラフイツクデイスプレイ装置
JPS59180584A (ja) 画面表示制御装置
JPS6026989A (ja) 表示回路
JPH07219516A (ja) 描画装置及びその描画方法
JPH039397A (ja) スクロール制御方式