JPS63251850A - デ−タバス端末装置 - Google Patents

デ−タバス端末装置

Info

Publication number
JPS63251850A
JPS63251850A JP8728887A JP8728887A JPS63251850A JP S63251850 A JPS63251850 A JP S63251850A JP 8728887 A JP8728887 A JP 8728887A JP 8728887 A JP8728887 A JP 8728887A JP S63251850 A JPS63251850 A JP S63251850A
Authority
JP
Japan
Prior art keywords
data bus
code
command
data
address code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP8728887A
Other languages
English (en)
Inventor
Tomoyuki Nozaki
智之 野崎
Shinichi Miyajima
宮島 信一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP8728887A priority Critical patent/JPS63251850A/ja
Publication of JPS63251850A publication Critical patent/JPS63251850A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Information Transfer Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、コマンド−レスポンス・シリアル・マルチ
プレックス・データ転送方式のデータバスに接続される
データバス端末装置に関するものである。
〔従来の技術〕
第2図はコマンド・レスポンス・シリアル・マルチフレ
ックス・データ転送方式における一般的なコマンド信号
のフォーマットを示す図である。図において、(1)は
このコマンド信号の処理を実行すべきデータバス端末装
置を指定するターミナルアドレスコード、(2)はデー
タの転送か、又は受信かを識別する送受1gコード、(
3)は送受信データの種類を指定するサブアドレスコー
ド、(4)は送受信データのワード数を指定するワード
カウントコードである。第3図は前記データ転送方式に
おける一般的なステータス信号のフォーマットを示す図
である。図において。
(11はこのステータス信号の処理を実行すべきデータ
バス端末装置を指定するターミナルアドレスコード、(
5)はバス制御装置からのデータが有効か、又は無効か
を識別するメツセージエラーコード、  (sa)+6
b)は将来用の予約済コード、(7)は直前に送られた
信号がブロードキャストコマンドであるか否かを示すブ
ロードキャスト受信コマンド、(8)はこのステータス
1ご号の奇数パリティに使用するパリティビットコード
である。
第4図は、第6図においてシリアル・マルチプレックス
・データバス(9)に接続されているが図では省略され
ている。データバス制御装置から、各データバス端末装
置へデータ転送を行う際の動作とその時間関係を示す図
である。前記バス制御装置はシリアル・データバスライ
ンに所望の端末装置を指定するアドレスコードを含んだ
受信コマンド信号(、,1)を送偏する。各データバス
端末装置は受1ぎコマンド信号(、)が自装置に対して
送4gされたものであるか否かを予め割り当てられた固
有のアドレスコードを用いて判定し、自装置に対するコ
マンドであると判定するとシリアル・マルチプレックス
・データバス(9)を介して受4gコマンド信号(a)
に引き続き送られてくるデータ信号(bl)(bn)の
データ受信を行う。データ受↑ぎを行なったデータバス
端末装置は、所要のレスポンスタイム経過後自装置の状
態を示すステータス信号(c)の送1gを行ない、前記
バス制御装置はこのステータスイぎ号(c)のステータ
ス受信を行う。このようにして、前記データバス端末装
置から送偏されたステータス信号(C)を前記バス制御
装置はステータス受信し、内容にエラーがないことを確
認すると1回の転送が終了する。第5図は各データバス
端末装置からデータバス制御装置へデータ転送を行う際
の動作とその時間関係を示す図である。前記バス制#装
置はシリアル・マルチプレックス・データバスに所望の
端末装置を指定するアドレスコードを含んだ送信コマン
ド1ぎ号(d)を送信する。各データバス端末装置は前
記方法によシ自装置に対するコマンドであると判断する
と所要のレスポンタイム経過後、自装置の状態を示すス
テータス信号(e)と指定された個数のデータ信号(f
l)〜(rn)を送信する。前記バス制御装置がこのス
テータス信号(e)とデー215号(fl)〜(fn)
を受イぎし、内容にエラーがないことを確認すると1回
の転送が終了する。以上がコマンド・レスポンス・シリ
アル・マルチプレックス・データバス転送方式における
データ転送の手段である。
figs図は、バス制御装置から発信するコマンド4g
号を処理するための従来のこの種の装置を説明するため
のものである。図において、(9)はデータバス端末装
置及びバス制御装置間を接続スルシリアル・マルチプレ
ックス・データバス、 (10はシリアル・マルチプレ
ックス・データバス(9)からの信号を受信する受信回
路、仙はシリアル・マルチプレックス・7” −タ/<
 ス(9)へ(H号を送出する送信回路、(12は受イ
ぎ回路(10で受信したコマンド(g号の種類に対応し
たデータ転送の先頭アドレスを保持するアドレステーブ
ル、a3はアドレステーブル(2)から読み出されたア
ドレスを保持するアトカウンタ、(ロ)はデータバス端
末装置を介してシリアル・マルチプレックス・データバ
ス(9)とデータの転送を行なう外部機器、(至)はデ
ータバス端末装置と外部機器α4とを接続するインター
フェース回路、Qlはデータバス端末装置のステータス
信号を保持するステータスレジスタ、(ロ)はデータバ
ス端末装置の動作を制御する制御回路である。
次に動作について説明する。データバス端末装置はシリ
アル・マルチプレックス・データバス(9)上にバス制
御装置から送信するコマンド信号を受信回路αGで受信
する。制御部αηは受信したコマンド信号のターミナル
アドレスコード(1)が予め定められている自、r−夕
端末装置のターミナルアドレスと一致した場合にアドレ
ステーブル(2)から受信したコマンド1ご号の送受信
コード(2)及びブプアドレスコード(3)に対応した
データ転送の先頭アドレスを読み出し、アドレスカウン
タ四に取シ込む。送受信コード(2)によ少送信が指定
された場会には、アドレスカウンタ叫の内容をインター
フェース回路(ト)を介して外部機器u4に出力し、外
部機器Q4からそのアドレスに対応するデータをインタ
ーフェース回路(至)を介して読み出し、ステータスレ
ジスタαOからのステータス信号に続けて送信回路0に
よりシリアル・マルチプレックス・データバス(9)に
出力する。続いてアドレスカウンタ口の内容をカウント
・アップし1次に送信するデータを前記と同様の方法で
外部機器aaから読み出しシリアル・マルチプレックス
・データバス(9)へ出力する。この動作をコマンド信
号のワードカウントコード(4)で指定された回数だけ
繰シ返す。また。
送受1gコード(2)で受信が指示された場曾には。
コマンド16号に続いてバス制御装置から送信されるデ
ータを受信回路noで受信し、アドレスカウンタ(至)
の内容と前記受1百データをインタフェース回路(至)
を介して外部機器a壜に出力する。1語のデータを外部
機器13に出力し終わるとアドレスカ9ンタua’eカ
ウントアツプし9次のデータを受11!rすると前記と
同様の方法で外部機器α4に出力する。この動作をコマ
ンド信号のワードカウント(4)で指定された回数だけ
繰シ返し、必要のレスポンスタイム経過後、ステータス
レジスタ(至)からステータス信号を送信回路−によシ
シリアル・マルチプレックス・データバス(9)に出力
する。
〔発明が解決しようとする問題点〕
以上のように従来のこの種の装置は、受信し大コマンド
信号のサブアドレスをチェックするチェック回路を有し
ていないため、非合法コマンドや誤ったアドレスを受信
したことが検知されず、またバス制御装置側でもそれら
を送出したことが検知されないため誤動作の起こる可能
性があった。この発明は以上のような問題点を解決する
ためになされたもので、受信したコマンド信号が指定す
る非合法コマンドや誤ったサブアドレスであるアドレス
コードを使用して。
誤動作を引き起こすことのないようなデータバス端末装
置を提供するものである。
〔問題点を解決するための手段〕
この発明によるデータバス端末装置は、受信スルコマン
ド信号のサブアドレスコードに対応した数のフラグから
構成されるフラグレジスタを有し、その内容から前記コ
マンド信号が指定する前記サブアドレスコードが非合法
コマンドか又は誤ったサブアドレスコードであるか否か
をチェックするチェック回路を備えたものである。
〔作用〕 この発明においては受信するコマンド信号のサブアドレ
スコードが非合法コマンドか、又は誤ったアドレスコー
ドであれば、フラグレジスタの前記サブアドレスコード
に対応するフラグがセットされる。チェック回路は、受
(iしたコマンド1ご号のアドレスコードとそれに対応
したフラグの内容を取り込んで判定を行ない、制御回路
は、その結果を受けとることによって外部機器への不用
なデータの入出力を防ぎ、またステータス信号のメッセ
ージエラーコードヲセットして送イぎすることによって
バス制御装置に異常なサブアドレスコードを送出したこ
とを検知させ、誤動作の発生を防ぐことが可能となる。
〔実施例〕
第1図はこの発明の一実施例であ91図において(9)
〜αηは従来の装置と同一である。(ト)は制御装置か
ら発信するコマンド16号のサブアドレスコードに対応
した数のフラグから構成されるフラグレジスタ、α−は
フラグレジスタ四の結果から前記サブアドレスコードが
非合法コマンドか、又は誤ったサブアドレスコードであ
るか否かをチェックするチェック回路である。上記のよ
うに構成されたデータバス端末装置において、従来の装
置と同様の方法で自データバス端末装置にデータ転送を
指示するコマンド信号を受信するとそのコマンド信号が
指定するサブアドレスコードが非合法コマンドか、又は
誤ったアドレスコードであるか否かをフラグレジスタ(
至)に示し、チェック回路はその内容と前記サブアドレ
スコードを取り込み判定を行う。
その結果、前記サブアドレスコードが正常であれば、必
要なレスポンスタイム経過後、ステータスレジスタα1
が保持するステータス信号を送1ぎ回路0からシリアル
・マルチプレックス・データバス(9)に出力し、引き
続き、アドレスカウンタ(至)から前記コマンド1g号
に対応したデータ転送アドレスを読み出してインターフ
ェース回路−を介して外部機器α尋に出力しデータの転
送を行なう。前記サブアドレスコードが非合法コマンド
か又は、誤ったアドレスコードであれば制御回路αηは
、ステータスレジスタα0のメツセージエラーコードを
セットしてステータス信号を送1g回路0からシリアル
・マルチプレックス・データバス(9)に出力し、外部
機器α着へのデータの転送は行わない。エラーに対する
処置が完了するとフラグレジスタ及びステータスレジス
タをリセットして次のコマンド信号の受信に備える。
この発明は以上のようなデータバス端末装置となってい
るので、非合法コマンドや誤ったアドレスコードの受1
8°による誤動作の発生を防ぐことが可能となる。
〔発明の効果〕
以上のようにこのデータバス端末装置は受信するコマン
ド信号で指定されるサブアドレスコードに対応した数の
フラグから構成されるフラグレジスタと、前記サブアド
レスコードをチェックするチェック回路を儂えているの
で非合法コマンドや誤ったアドレスコードを受信したこ
とが検知でき、非合法コマンドや誤ったアドレスコード
の受信によp引き起される誤動作を防ぐことが可能とな
るという利点がある。
【図面の簡単な説明】
第1図はこの発明の一実施例を示す図、第2図ハ、コマ
ンド番レスポンス会シリアル・マルチプレックス・デー
タバス転送方式における一般的なコマンド信号のフォー
マットを示す図。 43図は前記データバス転送方式における一般的なステ
ータス信号のフォーマットを示す図。 #!4図はデータバス制御装置からデータバス端末装置
へデータ転送を行う際の動作とその時間関係を示す図、
第5図はデータバス端末装置からデータバス制#装置へ
データ転送を行う際の動作とその時間関係を示す図、第
6図は従来のデータバス端末装置を示す図である。 図において(1)はターミナルアドレスコード。 (2)は送受信コニド、(3)はサブアドレスコード。 (4)はワードカウントコード、(5)はメツセージエ
ラーコード、  (6a)(6b)は将来用の予約済コ
ード、(7)はブロードキャスト受信コード、(8)は
パリティビットコード、(9)はシリアル・マルチプレ
ックス・データバス、αOは受イキ回路、■は送信回路
、03はアドレステーブル、Q3はアドレスカウンタ、
 (141は外部機器、(至)はインターフェース回路
、 allはステータスレジスタ、(財)は制御回路、
(至)はフラグレジスタ、a錫はチェック回路である。 なお、各図中同一符号は同−又は相当部分を示す。

Claims (1)

    【特許請求の範囲】
  1. 複数のデータバス端末装置と少なくとも1つのバス制御
    装置とが、シリアル・データバスラインを介して接続さ
    れ、前記データバス端末装置と前記バス制御装置間及び
    前記データバス端末装置間のデータ転送を、前記バス制
    御装置から発信するコマンド信号とこのコマンド信号を
    受信した前記データバス端末装置からのレスポンス信号
    とを前記バス制御装置が制御して実行するコマンド・レ
    スポンス・シリアル・マルチプレックス・データ転送方
    式の前記データバス端末装置において、前記コマンド信
    号のサブアドレスコードに対応した数のフラグから構成
    されるフラグレジスタを有し、その内容から前記コマン
    ド信号で指定される前記サブアドレスコードが非合法コ
    マンドか、又は誤ったサブアドレスコードであるか否か
    をチェックするチェック回路を備えたことを特徴とする
    データバス端末装置。
JP8728887A 1987-04-09 1987-04-09 デ−タバス端末装置 Pending JPS63251850A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8728887A JPS63251850A (ja) 1987-04-09 1987-04-09 デ−タバス端末装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8728887A JPS63251850A (ja) 1987-04-09 1987-04-09 デ−タバス端末装置

Publications (1)

Publication Number Publication Date
JPS63251850A true JPS63251850A (ja) 1988-10-19

Family

ID=13910612

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8728887A Pending JPS63251850A (ja) 1987-04-09 1987-04-09 デ−タバス端末装置

Country Status (1)

Country Link
JP (1) JPS63251850A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011100299A (ja) * 2009-11-06 2011-05-19 Hitachi Ltd 処理装置、処理制御システム、およびその制御方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011100299A (ja) * 2009-11-06 2011-05-19 Hitachi Ltd 処理装置、処理制御システム、およびその制御方法

Similar Documents

Publication Publication Date Title
JPS5847111B2 (ja) ル−プ伝送システム
EP0333269B1 (en) Communication bus system, method and station for use in such a communication bus system
EP0325078B1 (en) Mechanism for error detection and reporting on a synchronous bus
JPS63251850A (ja) デ−タバス端末装置
JPS61295738A (ja) 伝送制御装置
JPH0283649A (ja) バス監視方式
JPH04278742A (ja) 受信データの誤り検出方法
JPH0324601A (ja) 制御方法
JPH0522329A (ja) 信号伝送障害の特定方法
JPH04266239A (ja) ディジタルストリーム伝送回路およびディジタルループ伝送システム
JPH01235436A (ja) データバス制御装置
JPH0438618Y2 (ja)
JP2825464B2 (ja) 通信装置
JPS62216440A (ja) 通信制御方法
JP2549444B2 (ja) データ転送装置
JP2644571B2 (ja) 遠隔ipl制御方式
JPS58190154A (ja) デ−タ伝送装置
JPS59212948A (ja) マイクロコンピユ−タの異常検知装置
JPS6294035A (ja) Caiデ−タ回線制御方式
JPH0449431A (ja) テスト機能付きインタフェース回路
JPS63260235A (ja) 送信制御方式
JPH02117244A (ja) データ伝送制御装置
JPS6256545B2 (ja)
JPS63308425A (ja) 伝送回路
JPH0451865B2 (ja)