JPS62271037A - デ−タ転送制御方式 - Google Patents

デ−タ転送制御方式

Info

Publication number
JPS62271037A
JPS62271037A JP11539386A JP11539386A JPS62271037A JP S62271037 A JPS62271037 A JP S62271037A JP 11539386 A JP11539386 A JP 11539386A JP 11539386 A JP11539386 A JP 11539386A JP S62271037 A JPS62271037 A JP S62271037A
Authority
JP
Japan
Prior art keywords
data
data transfer
control circuit
circuit
tag
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP11539386A
Other languages
English (en)
Other versions
JPH0786854B2 (ja
Inventor
Kenichi Yokoyama
賢一 横山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP61115393A priority Critical patent/JPH0786854B2/ja
Publication of JPS62271037A publication Critical patent/JPS62271037A/ja
Publication of JPH0786854B2 publication Critical patent/JPH0786854B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/18Handling requests for interconnection or transfer for access to memory bus based on priority control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の詳細な説明 〔概要〕 上位装置からのデータ転送側′42■に合わせることが
可能な下位装置との間で、データ転送を行う場合、上位
装置側にデータ転送制御の優先権を与えることで、上位
装置側のデータ転送処理時間に余裕を与えてオーバラン
発生を防止する。
〔産業上の利用分野〕
本発明はデータ転送制御装置に係り、特にデータ転送制
御装置間のデータ転送制御を、上位装置からの転送制御
に合わせることが可能な下位装置との間のデータ転送制
御方式に関する。
データ転送制御装置間のデータ転送制御は、例えば計算
機システムにおけるチャネルと磁気ディスク制御装置間
のデータ転送の如(、上位装置であるチャネルのデータ
転送にかかる時間制限が、下位装置である磁気ディスク
制御装置のデータ処理能力に依存する形態が一般的であ
り、このため制御インタフェースもこれにより規定され
る。
従って、上位装置のデータ転送制御能力が、下位装置に
追いつかなくなった場合、又はこの逆の場合、オーバラ
ンとなり、データ転送が打ち切られる結果となる。
このため、データ転送制御装置間のデータ転送途上で発
生する上位装置のデータ転送処理能力不足を緩和し得る
データ転送制御方式が求められている。
〔従来の技術〕
従来、データ転送制御装置間のデータ転送制御インタフ
ェースにおいて、データ転送開始以後、データ転送途上
のデータ転送制御は、下位装置がその制御装置固有の転
送能力に合わせ、上位装置にデータの転送を指示する方
式であった。
第3図は従来のデータ転送制御装置間のデータ転送制御
を説明するブロック図である。
上位装置1はデータ転送制御回路4を経てタグ制御回路
3を制御し、タグ線10を経て下位装置5のタグ制御回
路7にデータ転送開始シーケンスまでを指示した後、ラ
イトモードデータ転送では、バス制御回路2を制御し、
バス″fIA9を経て下位装置5のバス制御回路6にデ
ータを送出し、リードモードデータ転送では下位袋W5
がデータ転送制御回路8を経てバス制御回路6を制御し
、バス線9を経て上位装置1のバス制御回路2にデータ
を送出する。
このライトモードデータ転送又はリードモードデータ転
送の何れにおいても、データ転送を開始した後は、バス
線9上にライト又はリードのデータを確立するための、
タグ線lO上のタグ信号は下位装置5の指示が優先する
データ転送制御方式即ち、下位装置が上位装置にライト
モードデータ転送ではデータの送出を要求し、リードモ
ードデータ転送では、データの送出を通知していた。
〔発明が解決しようとする問題点〕
上記の如き従来のデータ転送制御方式では、データ転送
に伴うバス線上のデータ確立の優先権が、下位装置にあ
るため、上位装置のデータ処理能力が、下位装置のデー
タ転送処理能力に依存することとなり、上位装置のデー
タ転送処理が下位装置の処理に間に合わなくなった時、
正常なデータ転送の継続が行えず、オーバランとなって
データ転送が打ち切られる結果となる。
例えば、上位装置がチャネルで、下位装置が磁気ディス
ク制御装置の場合、磁気ディスク制御装置は磁気ディス
クの回転により定まるデータの書込み又は読出しのタイ
ミングがずれると、データ転送が不可能となるため、チ
ャネルに対するデータ転送指示を行うが、チャネルは中
央処理装置との交信やメモリにアクセスするために、磁
気ディスク制御TIIg Hに対するデータの送出又は
データの受領が遅れることがあり、この場合データ転送
が打ち切られるという問題がある。
〔問題点を解決するための手段〕
第1図は本発明の原理ブロック図である。
2.4.6〜10は第2図と同様である。11は上位装
置、12は上位装置11からのデータ転送制御を優先す
るタグ上位優位制御回路、13はディスクキャッシュ装
置の如くデータ転送制御を上位装置11に合わせること
が出来る下位装置、14はタグ優位制御回路12の指示
に基づき、下位袋W13のデータ転送を制御するタグ上
位優位制御回路である。
タグ上位優位制御回路12はタグ上位優位制御回路14
に対し、データ転送時におけるデータ転送要求及び転送
データの受領要求に優先権を持つ構成とする。
〔作用〕
上記構成とすることにより、上位装置11は下位装置1
3に対し、上位装置11のデータ転送処理能力に見合っ
たデータ転送制御を行うことが出来る。
〔実施例〕
第2図は本発明の一実施例を示す回路のブロック図であ
る。
上位装置11は例えばディスクキャッシュ制御装置であ
り、下位装置13は半導体メモリで構成されるディスク
キャッシュ装置である。
上位装置11はインタフェース制御回路15を経てチャ
ネル等に接続され、下位装置13のディスクキャッシュ
メモリ16に対するデータの転送を要求される。データ
転送制御回路4はタグ上位優位制御回路12を経て、下
位装置13のタグ上位優位制御回路14に対し、データ
キャッシュメモリ16のアドレスを指示して、データの
書込み又は読出しの指示を行う。
データ転送制御回路8はディスクキャッシュメモリ16
の指示されたアドレスにアクセス可能となると、タグ上
位優位制御回路14.12を経てデータ転送制御回路4
に報告する。
データ転送制御回路4はライトモードデータ転送ならば
、タグ上位優位制御回路12からタグ上位優位制御回路
14にデータ送出を通知すると共に、バス制御回路2を
経てバス制御回路6にデータを送出する。
データ転送制御回路8はこのデータをディスクキャッシ
ュメモリ16に書込むと、タグ上位優位制御回路14か
らタグ上位優位制御回路12にデータ受領報告を行う。
この報告をデータ転送制御回路4が受領し、次のデータ
送出flitが完了すると、又上記と同様に次のデータ
送出を通知する。
データ転送制御回路4はリードモードデータ転送ならば
、タグ上位優位制御回路12からタグ上位優位制御回路
14にデータ送出を要求し、データ転送制御回路8がデ
ィスクキャッシュメモリ16から読出したデータを、バ
ス制御回路6がらバス制御回路2を経て受領すると、タ
グ上位優位制御回路12からタグ上位優位制御回路14
にデータ受領報告を行い、次のデータ受領準備が整うと
、父上記と同様に次のデータ送出を要求する。
データ転送制御回路8のディスクキャッシュメモリ16
に対するアクセスのタイミングは、データキャッシュメ
モリ16が半導体メモリであるため、特に制限されるこ
とが無く、上位装置11の指示するタイミングにより、
書込み又は続出しが可能である。
〔発明の効果〕
以上説明した如く、本発明は上位装置のデータ転送能力
に合わせ、下位装置にデータ転送を指示することが可能
で、データ転送制御装置間のデータ転送におけるオーバ
ラン発生を防止出来る。
【図面の簡単な説明】
第1図は本発明の原理ブロック図、 第2図は本発明の一実施例を示す回路のブロック図、 第3図は従来のデータ転送制御装置間のデータ転送制御
を説明する図である。 図において、 ■、11は上位装置、  2,6はバス制御回路、3.
7はタグ制御回路、4.8はデータ転送制御回路、5.
13は下位装置、 12、14はタグ上位優位制御回路、 15はインタフェース制御回路、 16はディスクキャッシュメモリである。 代理人弁理士  井桁貞−″♀ケ、ケ゛\ら粒と2) 本発明の原理ブロック図 第  1  図 第3図

Claims (1)

  1. 【特許請求の範囲】 データバス上のデータ確立を定義するタグ信号を用いて
    データ転送制御を行うデータ転送制御装置において、 上位側のデータ転送制御装置にデータ転送制御の優先権
    を与えるタグ上位優位制御回路(12)(14)を設け
    、 データ転送開始及びデータ転送途上のデータ転送制御を
    、上位側のデータ転送制御装置の指示に基づき実行する
    ことを特徴とするデータ転送制御方式。
JP61115393A 1986-05-19 1986-05-19 デ ー タ 転 送 制 御 装 置 Expired - Fee Related JPH0786854B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61115393A JPH0786854B2 (ja) 1986-05-19 1986-05-19 デ ー タ 転 送 制 御 装 置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61115393A JPH0786854B2 (ja) 1986-05-19 1986-05-19 デ ー タ 転 送 制 御 装 置

Publications (2)

Publication Number Publication Date
JPS62271037A true JPS62271037A (ja) 1987-11-25
JPH0786854B2 JPH0786854B2 (ja) 1995-09-20

Family

ID=14661441

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61115393A Expired - Fee Related JPH0786854B2 (ja) 1986-05-19 1986-05-19 デ ー タ 転 送 制 御 装 置

Country Status (1)

Country Link
JP (1) JPH0786854B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57172438A (en) * 1981-04-16 1982-10-23 Fujitsu Ltd Data transfer controller
JPS58166424A (ja) * 1982-03-27 1983-10-01 Fujitsu Ltd インタフエ−ス部タイミング制御方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57172438A (en) * 1981-04-16 1982-10-23 Fujitsu Ltd Data transfer controller
JPS58166424A (ja) * 1982-03-27 1983-10-01 Fujitsu Ltd インタフエ−ス部タイミング制御方式

Also Published As

Publication number Publication date
JPH0786854B2 (ja) 1995-09-20

Similar Documents

Publication Publication Date Title
JPH0560623B2 (ja)
JPS62271037A (ja) デ−タ転送制御方式
JPS6331806B2 (ja)
JPH04373054A (ja) ファイル装置制御装置
JP2837698B2 (ja) ダイレクト・メモリ・アクセス制御装置
JPH0642227B2 (ja) デ−タ転送装置
JPH0245855A (ja) データ転送制御方式
JPS6269348A (ja) デ−タ転送装置
JPS6194167A (ja) 周辺制御装置
JPS61221860A (ja) デ−タ転送方式
JPH076117A (ja) データ転送方式及びデータ転送装置
JPS6019023B2 (ja) デ−タ処理装置
JPH04346123A (ja) データ転送装置
JP2001125753A (ja) ディスクアレイ装置
JPS58223861A (ja) 入出力制御装置のデ−タ2重記録方式
JPS63300346A (ja) Dma制御方式
JPH01126749A (ja) 周辺機器データ制御装置
JPS623455B2 (ja)
JPS61206045A (ja) 情報処理システム
JPS61251943A (ja) デ−タ処理装置
JPS61127025A (ja) 光デイスク制御装置
JPH02148321A (ja) データ転送システムにおけるバス管理方法
JPS603021A (ja) フロツピ−デイスク装置
JPS62186322A (ja) デイスクコントロ−ル装置
JPS6235957A (ja) バツフア制御方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees