JPS619743A - ロギング制御方法 - Google Patents

ロギング制御方法

Info

Publication number
JPS619743A
JPS619743A JP59131603A JP13160384A JPS619743A JP S619743 A JPS619743 A JP S619743A JP 59131603 A JP59131603 A JP 59131603A JP 13160384 A JP13160384 A JP 13160384A JP S619743 A JPS619743 A JP S619743A
Authority
JP
Japan
Prior art keywords
logging
polling
response
address
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59131603A
Other languages
English (en)
Inventor
Shigeru Hashimoto
繁 橋本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59131603A priority Critical patent/JPS619743A/ja
Publication of JPS619743A publication Critical patent/JPS619743A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/22Handling requests for interconnection or transfer for access to input/output bus using successive scanning, e.g. polling

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理システムの回線制御チャネルに係シ、
複数の入出力装置を分岐したチャネル回線に対し問合せ
信号を送出し応答を得て回線制御を行なうとともに、ロ
ギング情報を格納する關ギング領域を設けた回線制御チ
ャネルに関するものである。
〔従来の技術〕
従来の情報処理システムにおける回線制御チャネルの構
成の1例を第3図(α)に示す。主プロセツサ1でシス
テムが制御され、共通パス5に主記憶2と、入出力装置
(ilo ) 4. 、42等を分岐するチャネル回線
6を制御する回線制御チャネル3とが接続される。回線
制御チャネル3には図示のように、共通バス5との間の
バス制御を行なうパス制御回路12と、チャネル回線6
との間の回線制御を行なう回線制御回路14の外に、チ
ャネル関係のデータ処理を行なうプルセッサ11とその
際のデータの格納を行なうローカルメモリ13が含まれ
る。
すなわち、回線制御チャネル5よシ回線6のI/。
’bt4冨・・・・・・に対し問合せ信号(ポーリング
)を送出し、その応答(レスポンス)によシデータ送受
の制御を行なう。すなわち、ポーリング(P)に対し7
待受けのみのときはRR@Fを返し、情報送信のときは
IFとしてデータを上位装置の主記憶2等に転送すると
ともにローカルメモリ13に一旦格納し、ロギング情報
として異常が検出された時、これを読み出してチェック
が行なわれる。また、主プロセツサ1との間でコマンド
の受信と岡からのステータスの送出が行なわれ、これら
に対するロギング情報も格納される。従ってローカルメ
モリ13の構成はたとえば同図(&)に示すように、゛
プルグラム領域とバッファ領域とロギング領域に分けら
れ、前二者で共通バス5とチャネル回線6間のデータ送
受制御が行なわれ、後者でロギング情報の格納が行なわ
れる。
〔発明が解決しようとする問題点〕
上記回線制御チャネルにおけるロギング情報には次の4
種類があシ、それぞれに第1表のフォーマットが与えら
れる。
■主プロセッサからのコマンド受信 フォーマット2■
主プpセツサへのスティタス通知 フォーマット3これ
らのロギング情報が1lES図(α) 、 (6)に示
すロー第    1    表 カルメモリ16のロギング領域に格納されロギングに用
いられるが、この領域には限度があるから、古いロギン
グ情報から消去されることになシ、従って第1表の単位
のロギング情報が長い場合には、ロギング情報の履歴は
多くとれない。
第3図(c)に示すように、前述の回線制御チャネル6
から回線に対しポーリング(P)を送)、VOから送出
情報があるときにはPに応じI10アドレスと情報内容
(IPと称す)を返し、送出情報がなく待受状態である
ときはVOアドレスとレスポンス(RR−Fと称す)を
返す。
とのPとこれに対するRR−FまたはIPから成る履歴
を前述のフォーマットによ)ロギング領域に記録する。
この場合に問題となるのは、主としてIP等に原因がち
シ、たとえば0点で異常が発生した場合、異常検出は時
間的に相当期間ずれた0点で行なわれるのが通常である
。そこでロギング領域の履歴情報がこの間をカバーして
いればよいが、第1表に示すようなロギング情報のフォ
ーマットを用いると、限定されたロギング領域に収容さ
れる履歴のロギング情報量が少なく、原因となる情報が
既に消去されてしまう場合が起る。
本発明では、ロギング情報のフォーマットを必要最少限
に簡単化して限定されたロギング領域にできるだけ多く
収容し、原因となる情報を欠落しないようにしたロギン
グ制御方法を提供することを目的とする。
C問題点を解決するための手段〕 前記目的を達成するため、本発明のロギング制御方法は
複数の入出力装置が接続されたチャネル回線に対し問合
せ信号を送出し、問合せ信号に対する入出力装置からの
応答を得てデータ授受を行なうとともに、これらデータ
授受シーケンスについてのロギング情報を格納するロギ
ング領域を有する回線制御チャネルにシいて、前記問合
せ信号とこの問合せ信号に対する応答が発生したことを
示す情報と、このデータ授受シーケンスが連続して発生
した場合の発生回数とを前記ロギング領域に付加するこ
とを特徴とするものである。
〔作  用〕
いま、回線制御チャネル3における第1表のロギング情
報の7オーマント1〜3につき次のロギング種別で区分
しその内容を第2表の通シとする。
第2表 上記第2表の各ロギング種別1〜6につき第1表のIl
o 7 )’レス、コントロールコマンド、メモリアド
レスの具体内容を示し、さらにポーリング/レスポンス
回数の項目を付加して示したものが第3表である。
この第3表によると、ロギング種別1ではVOアドレス
と、ポーリング/レスポンス回数のみで十分であシ、ロ
ギング種別2,6ではポーリング/レスポンス回数は1
回のみであるから、この項目は不要となる。また、ロギ
ング種別1のポーリング/レスポンスが発生したことを
フラグ弁別できれば、ロギング種別2,3ともI10ア
ドレスのみ記録すれば十分である。
第    3    表 さらに、ロギング種別1のポーリング/レスポンスが発
生したことをフラグによυ弁別できれば、ロギング種別
1も送信と受信であるから、ロギング種別2.乙に合体
され、ポーリング(P)毎にし′0アドレスを記録する
のみで簡単化できる。従って第4表に示すように、ロギ
ング種別2.3のみとなる。
第4表 以上のように、第3表によれば、ロギング種別1.2.
3と、ポーリングが発生したととを示すフラグと、VO
アドレスとポーリング/レスポンス回数を記録し、第4
表によれば、ロギング種別2゜3と、ポーリングが発生
したことを示すフラグと。
VOアドレスを記録するのみでよい。
このようにロギング領域に記録するロギング情報を簡単
化することにより、限られたロギング領域に対し、従来
よシ格段に長い履歴を収容することができ、原因となる
情報の欠落を防止することができる。
〔実 施 例〕
本発明を実現するための情報処理システムの回線制御チ
ャネルの構成は第3図(α)のとおシとし、そのローカ
ルメモリ13の構成は同図(6)のとおシである。本発
明の異なる点はロギングの制御方法である。
第1図は本発明の実施例のロギング制御方法の手順を示
す流れ図である。
回線制御チャネル3のロギング制御において、ロギング
種別1,2.3の内容は第2表、第3表に示すように、
ロギング種別1ではポーリング送信、 RR・F受信、
およびP−RR・Fの回数であシ、ロギング種別2では
データ送信、ロギング種別3ではデータ受信であるから
、これらを弁別してチャネル用のプロセッサ11で処理
を行なう。
まず、チャネル初期化等の処理後、回線制御チャネル3
への入力信号がデータ送信か否かを調べ、それがポーリ
ング送信でなければ、送信データロギング種別2の処理
を行ないローカルメモリ13のロギング領域に工7句ア
ドレスを記録し当初に戻す。入力信号がポーリング送信
であれば、次にデータ受信の有無を調べ、これがポーリ
ング(P)に対応するRR・F受信でなければ、送信デ
ータロギング種別2の手順を経たロギング種別3であシ
、VOアドレスを同様にローカルメモリ13のロギング
領域に記録する。入力信号がRR−F受信であシ、前の
シーケンスもP−RR@Fでなければ、ロギング種別1
としてポーリング発生72グとともにVOアドレスをロ
ーカルメモリ13のロギング領域に記録する。
前のシーケンスもP−RR−Fであ、す、次の入力信号
がそのくシ返しであれば、回数をカウントしてロギング
領域に記録する。
その結果、ローカルメモリ13のロギング領域には、ロ
ギング種別、ポーリング発生フラグ、VOアドレス、お
よびポーリング/レスポンス回数が記録される。
第2図は本発明の他の実施例として第1図をさらに簡単
化した場合のロギング制御方法の手順を示す流れ図であ
る。
この場合は、チャネルの初期化等の処理後、入力信号が
データ送信か否かを調べ、データ送信であれば直ちに送
信データロギング種別2の処理を行ない、該当するVO
アドレスをローカルメモリ13のロギング領域に記録し
、当初に戻す。入力信号がポーリング送信であれば、次
にデータ受信を調ベデータ受信があれば、送信データラ
ギング種別3の処理を行ない、ポーリング発生フラグと
ともにVOアドレスをローカルメモリ13のロギング領
域に記録する。
ソノ結果、ローカルメモリ13のロギング領域には、ロ
ギング種別とポーリング発生フラグおよび第4表に示す
いアドレスのみが記録される。
〔発明の効果〕
以上説明したように、本発明によれば、回線制御チャネ
ルのローカルメモリのロギング領域に限度があるため、
ロギング情報を第6表または第4表に従い、ポーリング
とレスポンスに対し、ロギング種別とポーリング発生フ
ラグと該当I10のアドレスのみを記録し、要すればポ
ーリング/ルスポンスの回数を記録しておくことによシ
、ロギング情報を簡単化し限定されたロギング領域に長
い履歴のロギング情報を収容することができる。これに
より異常発生の原因となる情報から和尚期間ずれて異常
検出が行なわれた場合でも異常個所の究明に支障がない
ようにすることができる、。
【図面の簡単な説明】
第1図は本発明の実施例の手順を示す流れ図、第2図は
本発明の他の実施例の手順を示す流れ図、第3図(α>
、 (6)、 (C)は従来例および本発明の回線制御
チャネルの構成説明図と要部の構成と動作説明図であシ
、図中1は主プ四セッサ、2は主記憶、3は回線制御チ
ャネル、411 Gは入出力装置、5は共通バス、6は
チャネル回線、11はプロセッサ、12はバス制御回路
、13は四−カルメセリ、14は回線制御回路を示す。

Claims (1)

    【特許請求の範囲】
  1. 複数の入出力装置が接続された回線に対し問合せ信号を
    送出し、問合せ信号に対する入出力装置からの応答を得
    てデータ授受を行なうとともに、これらデータ授受シー
    ケンスについてのロギング情報を格納するロギング領域
    を有する回線制御チャネルにおいて、前記問合せ信号と
    この問合せ信号に対する応答が発生したことを示す情報
    と、このデータ授受シーケンスが連続して発生した場合
    の発生回数とを前記ロギング領域に付加することを特徴
    とするロギング制御方法。
JP59131603A 1984-06-26 1984-06-26 ロギング制御方法 Pending JPS619743A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59131603A JPS619743A (ja) 1984-06-26 1984-06-26 ロギング制御方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59131603A JPS619743A (ja) 1984-06-26 1984-06-26 ロギング制御方法

Publications (1)

Publication Number Publication Date
JPS619743A true JPS619743A (ja) 1986-01-17

Family

ID=15061919

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59131603A Pending JPS619743A (ja) 1984-06-26 1984-06-26 ロギング制御方法

Country Status (1)

Country Link
JP (1) JPS619743A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04350735A (ja) * 1991-05-29 1992-12-04 Nec Corp マイクロプロセッサ

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04350735A (ja) * 1991-05-29 1992-12-04 Nec Corp マイクロプロセッサ

Similar Documents

Publication Publication Date Title
JPS58502027A (ja) 低デ−タ転送率の直列入出力インタ−フェイスをモニタするようにされた周辺装置
JPS619743A (ja) ロギング制御方法
JPS619744A (ja) ロギング制御方法
JPS633351B2 (ja)
JPS62159539A (ja) デ−タ伝送装置
JP3288158B2 (ja) チャネル制御方式
JP3123831B2 (ja) 情報処理システム
JPS63168757A (ja) バスエラ−検出方式
JPS59132054A (ja) 障害内容通知方式
JPS59195736A (ja) 通信制御装置
JPH06188938A (ja) 通信データ処理用記憶回路
JPS6188635A (ja) 信号送受信回路
JPH0324601A (ja) 制御方法
JPS6160042A (ja) ノ−ドの配列順序識別方式
JPH05158839A (ja) 端末通信制御装置および方法
JPH033043A (ja) 半導体装置
JPS63301698A (ja) ポ−リング監視装置
JPS58109949A (ja) エラ−情報表示方式
JPS6247020B2 (ja)
JPS62299145A (ja) リモ−トステ−シヨンアダプタ制御方式
JPS59221131A (ja) デ−タ伝送ステ−シヨン
JPS63121961A (ja) デ−タ処理装置
JPS6352231A (ja) 障害処理方式
JPH04100444A (ja) 割込要求方式
JPH0678095A (ja) ファクシミリ制御装置