JPS6175388A - 表示処理装置 - Google Patents

表示処理装置

Info

Publication number
JPS6175388A
JPS6175388A JP59198254A JP19825484A JPS6175388A JP S6175388 A JPS6175388 A JP S6175388A JP 59198254 A JP59198254 A JP 59198254A JP 19825484 A JP19825484 A JP 19825484A JP S6175388 A JPS6175388 A JP S6175388A
Authority
JP
Japan
Prior art keywords
circuit
priority
screen
processing
display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59198254A
Other languages
English (en)
Inventor
雅彦 谷
福崎 和廣
猪岡 稔裕
吉賢 前澤
竹村 欣也
岩野 恒明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP59198254A priority Critical patent/JPS6175388A/ja
Publication of JPS6175388A publication Critical patent/JPS6175388A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 く技術分野〉 本発明は、ディジタル情報の表示処理装置、特に多画面
を1つの画面に適宜変換して表示する際の、優先度処理
手段の改良に関するものである。
〈従来技術〉 第3図に従来の回路構成例を示す。CPUI。
プログラムROM・ワークRAM2により、各種処理を
制御するための制御回路を構成し、外部インクフェース
3を通じて外部清報を取込み処理する。メモリ(RAM
)4〜6は、CPU1等により処理された現在表示され
る画面1〜3か蓄積され、メモリ(RAM)7は、未使
用あるいは将来拡張が予想される画面nが蓄積される。
蓄積は、内部バス8及び補助5′!1込みバス9を通じ
て行なわれる。読出しは表示制御回路10の表示アドレ
ス指定により同時に行なわれ、読出した表示ディジタル
データは、各画面毎に、その画面処理回路11〜13及
び14に入力される。
画面処理回路11−13及び14では、各画面切替回路
15へ出力する。また同時に、メモリ4〜6及び7の各
画面中より指示された表示部分であるという情報も、リ
アルタイムで優先度処理回路I6へ出力する。この情報
は同一表示位置に表示したい画面情報が21i!ii面
以上重複する場合に、優先順位を決定する場合に必要と
なる信号である。
優先度処理回路16において、優先度切替回路17より
指示された優先度に基づき、有効な部分が重複した場合
に、優先度が高くかつ表示データが有効な画面に切替え
るべく、切替情報を画面切替回路I5へ出力する。画面
切替回路I5では、同一表示位置で変換デー゛りの1つ
を選択して出力する。表示制御回路1oがら優先度処理
回路9へ出力されている信愛は、表示エリア、タイミン
グの指示等を行なうものである。
画面切替回路I5から出力された1′言号は、ディジタ
ルデータであるため、表示インクフェースJ8により、
表示装置(CRTなど)19に適した信号ンこ変換する
。この場合、表示制御回路1゜からの信号で、表示イン
クフェース18及び表示装置】9(例えばCRTとの同
期など)を制御する。
ここで、優先度処理回路16及び&先度切替回路17に
ついて、今少し詳しく説明する。
優先度処理回路16は、各画面処理回路11〜13及び
14からの画面有効信号を受理し、優先度切替回路17
により指示された優先度に基づき、切替え処理をリアル
タイムで行なう。優先度の切替は、CPUI、ブaグラ
ムRoM・ワークRAM2、外部インクフェース3の処
理データに従かい適宜指定される。
優先度処理回路16は、最大蓄、債画面分の組合わせ優
先度処理回路を有する。また、画面数は第3図の例では
3画面であるか、3画面より少ない表示等を行なう場合
も考えられる。優先度処理回路16は以上の−ように多
くの処理が考えられるため、実際には、処理に応じた必
要最少限の論理回路のみを検討し、実際の回路とする、
この時、必要最少限の論理構成のため拡張画面n等が生
l−た場合、実回路の開発が新だに必要となり容易に対
応できない欠点が生じる。
また、コストダウンを考えると、回路を検討し論理数を
減少させるのが一般的であるが、単に論理数を減少させ
たのでは処理時間が増大し、また複雑な動作も発生する
という欠点が生じる。回路自体の利用率を考えた場合も
、処理内容によっては優先度か偏り、回路に不必要な部
分が生じる欠点がある。
このように、従来の論理回路構成の優先度処理回路では
、開発、拡張対応、コスト、処理時間。
利用率等が不利で31)る。
〈発明の目的〉 本発明は、以上の諸点に鑑み、優先度処理回路に等速読
出し記憶装置のRAMを用いて従来の欠点を除去した表
示処理装置を提供することを目的とする。
、−3実施列ン 以下君1図及び第2図に従って本発明の一実施例を説明
する。
第1図は回路構成例てあり、第2図に要部詳細図を示す
一第3図と同一機能部分には同じ狩りをけして示してお
り、該部分の説明は省略する。
本例において、第3図の優先度処理回路16及び優先度
切替回路17に代えて、ソフト/ハード切替回路20及
び牙先度用RAM21が新たに設けられている。
証先度切替えの処理は、まずソフト/ハード切替回路2
0f、ソフト/ハード切替入力信号により、CPUI等
によるソフト的書込みアドレス状態とすることにより行
なう。RAM21は、CPol等で容易に書込むことが
可能であり、次に書込みデータ及び化込みパルスを入力
する。この時、ソフト/ハード切替入カ、RAMアドレ
ス入カ。
魁込みデータ入力、1μ込みパルス入力は、いずれも内
部バス8を通じて行なわれる。
データ書込み後は、優先度処理を行なうため、アドレス
をハード側、すなわち、画面処理回路11〜13及び1
4がらの画面有効信号と、表示制御回路10からの表示
エリア、タイミングの指示等の補助信号に切換える。こ
のアドレス入力に従って、RA M 21は対応するデ
ータと読出し、画面切替回路15に出力する。第2図の
回路例では2ビツト出力で、最ド4画面を切替ることが
可能である。
優先度の切替か生じたときは、ソフト/ハード切替え入
力信号により前者のようにソフト書込み状態として、改
めてデータを書替えればよい。
このように回路が簡単であり、動作も通常RAMのEa
1作と同一である。またRAM使用に伴い、入出力の信
り、腺が一定なら、ソフト点の度更だけで処理:C対応
した憂先度処理回路か構成可能である利点が生じる。処
理スピードもRAMのサイクルタイムの最大箇で一定で
あり、従来のように処理回路により処理時間を算出する
必要がない。回路の利用率は上記実施列では、RAM1
個の処理で可能なため100%である。コスト面におい
ては入出力が一定なら、優先度処理数の増加はソフト面
の対応だけで処理できる。また、拡張画面の増加に対し
ても、従来のように優先度処理回路開発に時間分装する
ことなく、RAMの記1意容量の拡大と、ソフト面、入
出力ビット増加に伴なうノット/・・−ド切替回路等の
増加で対応できる。
〈発明の効果〉 以上詳述したように、本発明によれば、優先度α理が自
由に変更可能で、従来技術の欠点を除去した有用な表示
処理装置が提供できるっ
【図面の簡単な説明】
第1図は本発明の一実施例を示す回路構成図、第2図は
第1図の要部詳細図、第3図は従来例を示す回路構成図
である。 4〜7・・・メモリ、   1o・・・表示制御回路、
11〜14・画面処理回路、   15 画面切替回路
、   20・・・ソフト/ハード切替回路、21・・
・優先度処理用RAM0 代理人 弁理士 福 士 愛 彦(他2名)第1図 第2図

Claims (1)

    【特許請求の範囲】
  1. 1、同時に読出されるディジタル情報の多画面を1つの
    画面に変換して表示するものにおいて、前記多画面の優
    先度データを書込みまた読出すRAMからなる優先度処
    理手段を設けてなることを特徴とする表示処理装置。
JP59198254A 1984-09-20 1984-09-20 表示処理装置 Pending JPS6175388A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59198254A JPS6175388A (ja) 1984-09-20 1984-09-20 表示処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59198254A JPS6175388A (ja) 1984-09-20 1984-09-20 表示処理装置

Publications (1)

Publication Number Publication Date
JPS6175388A true JPS6175388A (ja) 1986-04-17

Family

ID=16388066

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59198254A Pending JPS6175388A (ja) 1984-09-20 1984-09-20 表示処理装置

Country Status (1)

Country Link
JP (1) JPS6175388A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63680A (ja) * 1986-06-19 1988-01-05 Fujitsu Ltd マルチウインドウ表示装置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57687A (en) * 1980-06-02 1982-01-05 Kashiwagi Kenkyusho Kk Graphic display unit

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57687A (en) * 1980-06-02 1982-01-05 Kashiwagi Kenkyusho Kk Graphic display unit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63680A (ja) * 1986-06-19 1988-01-05 Fujitsu Ltd マルチウインドウ表示装置

Similar Documents

Publication Publication Date Title
JPS6175388A (ja) 表示処理装置
JPH0361199B2 (ja)
US5566131A (en) Memory circuit for display apparatus
JPS60251431A (ja) メモリ表示装置
JPS60220386A (ja) フレ−ムメモリアクセス方式
JPS58205186A (ja) 表示装置
JPS60129786A (ja) 画像メモリ装置
JPS6243888A (ja) デユアルポ−トメモリ
JPS5893097A (ja) 色切換回路
JPS6145278A (ja) 表示制御方式
JPS6021086A (ja) キヤラクタ発生装置
JPH0227677B2 (ja)
JPS63172190A (ja) 画像表示コントロ−ラ
JPS619684A (ja) デフオルト画面表示方式
JPS61190389A (ja) 文字表示装置
JPS63175885A (ja) Crt表示装置の表示メモリクリア方式
JPS60178484A (ja) 表示装置
JPS59219780A (ja) グラフイツクメモリ・アクセス回路
JPH01291282A (ja) フレームバッファ制御回路
JPS63121889A (ja) ビツトマツプ式表示装置
JPS59151186A (ja) 文字表示装置
JPS6364083A (ja) 画像記録装置
JPS61109092A (ja) 記憶制御方式
JPS62229347A (ja) 記憶回路アクセス装置
JPS604985A (ja) 表示方法