JPS6124250A - 半導体集積回路装置 - Google Patents
半導体集積回路装置Info
- Publication number
- JPS6124250A JPS6124250A JP14553784A JP14553784A JPS6124250A JP S6124250 A JPS6124250 A JP S6124250A JP 14553784 A JP14553784 A JP 14553784A JP 14553784 A JP14553784 A JP 14553784A JP S6124250 A JPS6124250 A JP S6124250A
- Authority
- JP
- Japan
- Prior art keywords
- constitution
- reference cell
- cells
- wiring
- cell groups
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 16
- 238000000034 method Methods 0.000 abstract description 11
- 238000010586 diagram Methods 0.000 abstract description 5
- 239000000872 buffer Substances 0.000 abstract description 4
- 238000012986 modification Methods 0.000 abstract 1
- 230000004048 modification Effects 0.000 abstract 1
- 230000006870 function Effects 0.000 description 3
- 238000003491 array Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 208000034530 PLAA-associated neurodevelopmental disease Diseases 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000002950 deficient Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
- 238000011282 treatment Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
- H01L27/118—Masterslice integrated circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/0203—Particular design considerations for integrated circuits
- H01L27/0207—Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
この発明は、大規模な半導体集積回路装置(以下ではL
SIと略称する)に関し、標準セル方式のフルカスタム
LSIにおいて汎用論理ゲート構成用の基本セルを設け
たことによシ仕様変更に効率的に対処できるようにした
ものである。
SIと略称する)に関し、標準セル方式のフルカスタム
LSIにおいて汎用論理ゲート構成用の基本セルを設け
たことによシ仕様変更に効率的に対処できるようにした
ものである。
従来、6綽のシステムを構築するにあたっては、第2図
に示すような種々の方式が用いられていた。
に示すような種々の方式が用いられていた。
これらのうちで、任意の論理が実現できるカスタムLS
Iは、PLA(プログラマゾル・ロジック中アレイ)、
ゲートアレイ、標準セル方式及びマニュアル設計のもの
である。
Iは、PLA(プログラマゾル・ロジック中アレイ)、
ゲートアレイ、標準セル方式及びマニュアル設計のもの
である。
PLA及びゲートアレイは、セミカスタムLSIと呼ば
れ、マスタスライスを用いて最終工程(配線工程)のみ
変えて所望の論理を実現するものであり、標準セル方式
及びマニュアル設計のものは、フルカスタムLSIと呼
ばれ、工程の最初から仕様に合わせて製造されるもので
ある。
れ、マスタスライスを用いて最終工程(配線工程)のみ
変えて所望の論理を実現するものであり、標準セル方式
及びマニュアル設計のものは、フルカスタムLSIと呼
ばれ、工程の最初から仕様に合わせて製造されるもので
ある。
ここで、標準セル方式とは、トランジスタ、抵抗等の複
数の回路素子を含むカウンタ等の所望の論理機能を有す
る標準セルをコンピュータのライブラリにあらかじめ登
録しておき、半導体テンノ全体のレイアウトにあたって
は、ライブラリ中の標準セルを自動的に配置設゛計(複
数の標準セルをチップ内の適宜位置に配置するための設
計作業)及び配線設計(標準セル間を配線するための設
計作業)を実行するものである。
数の回路素子を含むカウンタ等の所望の論理機能を有す
る標準セルをコンピュータのライブラリにあらかじめ登
録しておき、半導体テンノ全体のレイアウトにあたって
は、ライブラリ中の標準セルを自動的に配置設゛計(複
数の標準セルをチップ内の適宜位置に配置するための設
計作業)及び配線設計(標準セル間を配線するための設
計作業)を実行するものである。
次の表は、いくつかの比較項目について、マニュアル設
計と、標準セル方式と、ゲートアレイとを比較して優劣
評価を与えた結果を示すものであこの表において、x印
は不良を、○印は良好を、◎印は優良ケそれぞれ示し、
これによれば、標準セル方式の利点が明らかである。こ
の中で、特にゲートアレイとの比較を詳細に説明する。
計と、標準セル方式と、ゲートアレイとを比較して優劣
評価を与えた結果を示すものであこの表において、x印
は不良を、○印は良好を、◎印は優良ケそれぞれ示し、
これによれば、標準セル方式の利点が明らかである。こ
の中で、特にゲートアレイとの比較を詳細に説明する。
ゲートアレイでは、汎用性のある基本ゲートの組み合せ
で通常マクロセルと呼ばれる論理ブロックを構成する。
で通常マクロセルと呼ばれる論理ブロックを構成する。
一方、標準セル方式では、セルは個々に特定の機能しか
もたないので内部で使われるゲートは最小限ですみ、例
えば同一のフリップフロップを構成するにも占有面積が
小さくなる。また、標準セルとしてRAM(ランダム・
アクセス・メモリ)、ROM(リード・オンリイ・メモ
リ)、PLA等も用意でき、機能の自由度が大きい。さ
らに、ゲート数に制約がなく、必要ゲート数でチップを
構成できる。その上、特性についても釉々の速度や電流
駆動能力を実現でき、場合によってはシュミット・トリ
ガ回路等のバッファも実現可能である。なお、PLAに
ついては、上記の表に示してないが、集積度や機能に制
約が多く、大規模化には不向きであることがわかってい
る。
もたないので内部で使われるゲートは最小限ですみ、例
えば同一のフリップフロップを構成するにも占有面積が
小さくなる。また、標準セルとしてRAM(ランダム・
アクセス・メモリ)、ROM(リード・オンリイ・メモ
リ)、PLA等も用意でき、機能の自由度が大きい。さ
らに、ゲート数に制約がなく、必要ゲート数でチップを
構成できる。その上、特性についても釉々の速度や電流
駆動能力を実現でき、場合によってはシュミット・トリ
ガ回路等のバッファも実現可能である。なお、PLAに
ついては、上記の表に示してないが、集積度や機能に制
約が多く、大規模化には不向きであることがわかってい
る。
標準セル方式のフルカスタムLSIは、前掲表に示した
ように多くの利点を有するものであるが、最初に設計し
た仕様の論理やタイミングを容易に変更できないという
問題点がある。
ように多くの利点を有するものであるが、最初に設計し
た仕様の論理やタイミングを容易に変更できないという
問題点がある。
近年、機器の開発ケ短期間で終える必要性が高まり、暫
定仕様でカスタムLSIY開発し、最終的に論理やタイ
ミングの仕様を変更することが要望きれている。
定仕様でカスタムLSIY開発し、最終的に論理やタイ
ミングの仕様を変更することが要望きれている。
ところが、上記した標準セル方式のフルカスタムLSI
″″cは、このような要望に十分応えることができなか
った。すなわち、論理、タイミング等の仕様の変更をす
るには、設計変更乞行女い、工程の最初から再度製造し
なければならない。しかし、このような対策には、開発
期間及び開発費の増大等の困雛な問題がある。
″″cは、このような要望に十分応えることができなか
った。すなわち、論理、タイミング等の仕様の変更をす
るには、設計変更乞行女い、工程の最初から再度製造し
なければならない。しかし、このような対策には、開発
期間及び開発費の増大等の困雛な問題がある。
この発明は、上記した問題点を解決するためになされた
ものであって、コ”ンビュータによる自動配置・配線設
計ケ可能にすべく複数の標準セル群を半導体チップの一
主表面に形成して成る半導体集積回路装置(標準セル方
式のフルカスタムLSI)において、該一主表面には少
ガくとも1つの徴とするものである。
ものであって、コ”ンビュータによる自動配置・配線設
計ケ可能にすべく複数の標準セル群を半導体チップの一
主表面に形成して成る半導体集積回路装置(標準セル方
式のフルカスタムLSI)において、該一主表面には少
ガくとも1つの徴とするものである。
ここで、汎用論理ゲートとは、通常のゲートアVイで基
本ゲートとして用いられている汎用性のある論理ゲート
であって、例えば4NANDとして使用される第3図の
ような1人力4出力のゲートGTである。このようなグ
ー6フ2個(GTl及びGT2)第4図のように組合わ
せると、第5図のようなR−Sフリツプフロップを実現
することができる。そして、この発明でいう汎用論理ゲ
ート構成用の基本セルは、トランジスタ、ダイオード、
抵抗等の複数の回路素子を含むもので、事後配線可能な
ように半導体チップに形成されるものである。すなわち
、半導体チップに基本セルを形成した後、基本セル内の
回路素子ヶ適宜配線すると、汎用論理ゲートが構成され
るものである。
本ゲートとして用いられている汎用性のある論理ゲート
であって、例えば4NANDとして使用される第3図の
ような1人力4出力のゲートGTである。このようなグ
ー6フ2個(GTl及びGT2)第4図のように組合わ
せると、第5図のようなR−Sフリツプフロップを実現
することができる。そして、この発明でいう汎用論理ゲ
ート構成用の基本セルは、トランジスタ、ダイオード、
抵抗等の複数の回路素子を含むもので、事後配線可能な
ように半導体チップに形成されるものである。すなわち
、半導体チップに基本セルを形成した後、基本セル内の
回路素子ヶ適宜配線すると、汎用論理ゲートが構成され
るものである。
上記のように、半導体チップの一主表面に標準セル群に
関して汎用論理ゲート構成用の基本セルを設けると、基
本セルを標準セルの代用又は補助に用いることができる
ので、配線部のみの変更で論理やタイミングの変更を簡
単に実行することができ、暫定仕様でLSI開発を行彦
い、後の変更が最終工程のみで可能となる。特に、バイ
ポーラLSIやS IT(静電誘尋トランジスタ)LS
Iでは、動作速度は素子自体の遅延が支配的中、配線の
長さへの依存が少ないので、配線部の変更によって動作
速度が低下したりすることが少なく、効果的にこの発明
を実施することができる。
関して汎用論理ゲート構成用の基本セルを設けると、基
本セルを標準セルの代用又は補助に用いることができる
ので、配線部のみの変更で論理やタイミングの変更を簡
単に実行することができ、暫定仕様でLSI開発を行彦
い、後の変更が最終工程のみで可能となる。特に、バイ
ポーラLSIやS IT(静電誘尋トランジスタ)LS
Iでは、動作速度は素子自体の遅延が支配的中、配線の
長さへの依存が少ないので、配線部の変更によって動作
速度が低下したりすることが少なく、効果的にこの発明
を実施することができる。
第1図(a+は、この発明の一実施例による標準セル方
式のLSIチップにおけるセル配置を示すものである。
式のLSIチップにおけるセル配置を示すものである。
長方形状の半導体チップ10の一主表面には、チップの
四辺に沿って人出力バッファ構成用の標準セル群Al、
A2・・・、Bl、B2・・・、C1,C2・・・、D
I、D2・・・が形成嘔れると共に、これらの標準セル
群の内側には各種の論理機能ブロックを構成するための
標準セル群E、Fl−F4が形成されている。また、標
準セル群F2、F3及びF4の近傍で標準セルが配置さ
れてなく且つ配線等に使用しない空いた部分には汎用論
理ゲート構成用の基本セルG11、G12、G13及び
Gl/1が図示の如く形成されている。
四辺に沿って人出力バッファ構成用の標準セル群Al、
A2・・・、Bl、B2・・・、C1,C2・・・、D
I、D2・・・が形成嘔れると共に、これらの標準セル
群の内側には各種の論理機能ブロックを構成するための
標準セル群E、Fl−F4が形成されている。また、標
準セル群F2、F3及びF4の近傍で標準セルが配置さ
れてなく且つ配線等に使用しない空いた部分には汎用論
理ゲート構成用の基本セルG11、G12、G13及び
Gl/1が図示の如く形成されている。
各標準セル及び各基本セルに含まれるトランジスタ、ダ
イオード、抵抗等の回路素子は、配線の前工程まで通常
の被膜形成、ホ) IJソグラフイ、不純物導入等の処
理により形成きれる。この時のレイアウトは、コンピュ
ータのライブラリに登録した標準セル乞用いて自動的に
配置・配線設計で行なわれる。この後、その設計結果に
対して仕様変更に応じた修正を加え、所望の最終的な配
線パターンを得る。この後は、配線用金属の被着及びホ
トリソグラフィ処理により最終的々配線パターンにした
がってセル内配線及びセル間配線ケ形成して所望の論理
機能ケ実現する。
イオード、抵抗等の回路素子は、配線の前工程まで通常
の被膜形成、ホ) IJソグラフイ、不純物導入等の処
理により形成きれる。この時のレイアウトは、コンピュ
ータのライブラリに登録した標準セル乞用いて自動的に
配置・配線設計で行なわれる。この後、その設計結果に
対して仕様変更に応じた修正を加え、所望の最終的な配
線パターンを得る。この後は、配線用金属の被着及びホ
トリソグラフィ処理により最終的々配線パターンにした
がってセル内配線及びセル間配線ケ形成して所望の論理
機能ケ実現する。
第1図(blは、この発明の他の実施例によるセル配置
7示すもので、第1図(alにおけると同様な部分には
同様な符号ケ付して詳細な説明〉省略する。
7示すもので、第1図(alにおけると同様な部分には
同様な符号ケ付して詳細な説明〉省略する。
第1図(blの実施例の特徴は、空いた部分にではなく
、標準セル群F1〜F4の適宜の個所に汎用論理ゲート
構成用の基本セルG2]〜G25)i配置したことであ
り、このようにすると、第1図(a)の場合に比べて設
計変更に際して配線上の制約が少ない利点がある。
、標準セル群F1〜F4の適宜の個所に汎用論理ゲート
構成用の基本セルG2]〜G25)i配置したことであ
り、このようにすると、第1図(a)の場合に比べて設
計変更に際して配線上の制約が少ない利点がある。
以上のように、この発明によれば、半導体チップの一主
表面に標準セル群に関して汎用論理ゲート構成用の基本
セルを形成したので、配線部のみの変更で簡単に論理、
タイミング等の仕様変更乞達成できる。このため、暫定
仕様でのLSI開発が可能となり、開発期間及び開発費
用を大幅に削減することができる。
表面に標準セル群に関して汎用論理ゲート構成用の基本
セルを形成したので、配線部のみの変更で簡単に論理、
タイミング等の仕様変更乞達成できる。このため、暫定
仕様でのLSI開発が可能となり、開発期間及び開発費
用を大幅に削減することができる。
また、汎用論理ゲート構成用の基本セ/l/乞付加する
だけであるため、従来あ標準セル方式の製造工程やコン
ピュータ処理に若干の変更乞加えるたけ、で簡単に実施
でき、ゲートアレイと比較しても標準セル方式の利点は
依然として保持しているものである。
だけであるため、従来あ標準セル方式の製造工程やコン
ピュータ処理に若干の変更乞加えるたけ、で簡単に実施
でき、ゲートアレイと比較しても標準セル方式の利点は
依然として保持しているものである。
第1図(a)及び(b)は、この発明の異なる実施例に
よるセル配置を示す半導体チップの上面図、第2図は、
システム構築の分類を示す図表、第3図は、汎用論理ゲ
ートの一例を示す図、第4図は、第3図のゲートを2個
用いたR−Sフリツプフロツプの回路図、 第5図は、第4図のフリップフロップの等価回路図であ
る。 10・・・半導体チップ、AI、A2.Bl、B2゜C
I、C2,DI、B2.E、Fl〜F4・・・標準セル
群、G11〜G14.G2]〜G25・・・基本セル。
よるセル配置を示す半導体チップの上面図、第2図は、
システム構築の分類を示す図表、第3図は、汎用論理ゲ
ートの一例を示す図、第4図は、第3図のゲートを2個
用いたR−Sフリツプフロツプの回路図、 第5図は、第4図のフリップフロップの等価回路図であ
る。 10・・・半導体チップ、AI、A2.Bl、B2゜C
I、C2,DI、B2.E、Fl〜F4・・・標準セル
群、G11〜G14.G2]〜G25・・・基本セル。
Claims (1)
- コンピュータによる自動配置・配線設計を可能にすべ
く複数の標準セル群を半導体チップの一主表面に形成し
て成る半導体集積回路装置において、前記一主表面には
少なくとも1つの標準セル群に関して汎用論理ゲート構
成用の基本セルを形成したことを特徴とする半導体集積
回路装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14553784A JPS6124250A (ja) | 1984-07-13 | 1984-07-13 | 半導体集積回路装置 |
US06/752,934 US4949275A (en) | 1984-07-13 | 1985-07-08 | Semiconductor integrated circuit device made by a standard-cell system and method for manufacture of same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14553784A JPS6124250A (ja) | 1984-07-13 | 1984-07-13 | 半導体集積回路装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6124250A true JPS6124250A (ja) | 1986-02-01 |
Family
ID=15387486
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14553784A Pending JPS6124250A (ja) | 1984-07-13 | 1984-07-13 | 半導体集積回路装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US4949275A (ja) |
JP (1) | JPS6124250A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS644055A (en) * | 1987-06-25 | 1989-01-09 | Nec Corp | Construction of semiconductor integrated circuit |
US5304826A (en) * | 1989-09-22 | 1994-04-19 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit device |
JPH08204162A (ja) * | 1987-02-24 | 1996-08-09 | Internatl Business Mach Corp <Ibm> | 論理チップ |
JP2004040081A (ja) * | 2002-03-29 | 2004-02-05 | Altera Corp | プログラマブル・ゲートアレイ部を備えたマスクプログラマブル論理装置 |
Families Citing this family (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2739958B2 (ja) * | 1988-06-28 | 1998-04-15 | 株式会社東芝 | スタンダードセル |
US5119313A (en) * | 1987-08-04 | 1992-06-02 | Texas Instruments Incorporated | Comprehensive logic circuit layout system |
US5150309A (en) * | 1987-08-04 | 1992-09-22 | Texas Instruments Incorporated | Comprehensive logic circuit layout system |
US5157618A (en) * | 1988-03-10 | 1992-10-20 | Cirrus Logic, Inc. | Programmable tiles |
US5255207C1 (en) * | 1988-06-16 | 2001-01-09 | Larry Cornwell | Method for designing and detailing cabinets |
US5452231A (en) * | 1988-10-05 | 1995-09-19 | Quickturn Design Systems, Inc. | Hierarchically connected reconfigurable logic assembly |
DE68929518T2 (de) * | 1988-10-05 | 2005-06-09 | Quickturn Design Systems, Inc., Mountain View | Verfahren zur Verwendung einer elektronisch wiederkonfigurierbaren Gatterfeld-Logik und dadurch hergestelltes Gerät |
US5109353A (en) * | 1988-12-02 | 1992-04-28 | Quickturn Systems, Incorporated | Apparatus for emulation of electronic hardware system |
US5329470A (en) * | 1988-12-02 | 1994-07-12 | Quickturn Systems, Inc. | Reconfigurable hardware emulation system |
US5253181A (en) * | 1989-04-27 | 1993-10-12 | Kawasaki Steel Corporation | Programmable one-board computer, and methods of verification of logic circuit and alteration to actual circuit using the programmable one-board computer |
US5369593A (en) | 1989-05-31 | 1994-11-29 | Synopsys Inc. | System for and method of connecting a hardware modeling element to a hardware modeling system |
US5353243A (en) | 1989-05-31 | 1994-10-04 | Synopsys Inc. | Hardware modeling system and method of use |
US5349659A (en) * | 1992-01-23 | 1994-09-20 | Cadence Design Systems, Inc. | Hierarchical ordering of logical elements in the canonical mapping of net lists |
JPH05315448A (ja) * | 1992-04-27 | 1993-11-26 | Nec Corp | 集積回路装置およびそのレイアウト方法 |
JPH06125067A (ja) * | 1992-10-12 | 1994-05-06 | Mitsubishi Electric Corp | 半導体集積回路及びその設計方法 |
US5566080A (en) * | 1993-09-07 | 1996-10-15 | Fujitsu Limited | Method and apparatus for designing semiconductor device |
US5680583A (en) | 1994-02-16 | 1997-10-21 | Arkos Design, Inc. | Method and apparatus for a trace buffer in an emulation system |
US5539652A (en) * | 1995-02-07 | 1996-07-23 | Hewlett-Packard Company | Method for manufacturing test simulation in electronic circuit design |
US5682323A (en) * | 1995-03-06 | 1997-10-28 | Lsi Logic Corporation | System and method for performing optical proximity correction on macrocell libraries |
US5764532A (en) * | 1995-07-05 | 1998-06-09 | International Business Machines Corporation | Automated method and system for designing an optimized integrated circuit |
WO1997048061A1 (en) * | 1996-06-14 | 1997-12-18 | Cascade Design Automation Corporation | Method and apparatus for optimization of standard cell libraries |
US5841967A (en) * | 1996-10-17 | 1998-11-24 | Quickturn Design Systems, Inc. | Method and apparatus for design verification using emulation and simulation |
JP2859234B2 (ja) * | 1996-12-26 | 1999-02-17 | 日本電気アイシーマイコンシステム株式会社 | 半導体集積回路装置 |
JP3420694B2 (ja) * | 1996-12-27 | 2003-06-30 | 株式会社東芝 | スタンダードセル方式の集積回路 |
US6389379B1 (en) | 1997-05-02 | 2002-05-14 | Axis Systems, Inc. | Converification system and method |
US6009256A (en) * | 1997-05-02 | 1999-12-28 | Axis Systems, Inc. | Simulation/emulation system and method |
US6026230A (en) * | 1997-05-02 | 2000-02-15 | Axis Systems, Inc. | Memory simulation system and method |
US6321366B1 (en) | 1997-05-02 | 2001-11-20 | Axis Systems, Inc. | Timing-insensitive glitch-free logic system and method |
US6134516A (en) * | 1997-05-02 | 2000-10-17 | Axis Systems, Inc. | Simulation server system and method |
US6421251B1 (en) | 1997-05-02 | 2002-07-16 | Axis Systems Inc | Array board interconnect system and method |
US5960191A (en) | 1997-05-30 | 1999-09-28 | Quickturn Design Systems, Inc. | Emulation system with time-multiplexed interconnect |
US5970240A (en) | 1997-06-25 | 1999-10-19 | Quickturn Design Systems, Inc. | Method and apparatus for configurable memory emulation |
US6230304B1 (en) | 1997-12-24 | 2001-05-08 | Magma Design Automation, Inc. | Method of designing a constraint-driven integrated circuit layout |
US6448631B2 (en) * | 1998-09-23 | 2002-09-10 | Artisan Components, Inc. | Cell architecture with local interconnect and method for making same |
JP3082852B1 (ja) * | 1999-06-04 | 2000-08-28 | 株式会社半導体理工学研究センター | システムlsiの製造方法及びその方法で製造されたシステムlsi |
US6510539B1 (en) | 1999-10-29 | 2003-01-21 | International Business Machines Corporation | System and method for physically modeling electronic modules wiring |
US6446245B1 (en) * | 2000-01-05 | 2002-09-03 | Sun Microsystems, Inc. | Method and apparatus for performing power routing in ASIC design |
US6515509B1 (en) * | 2000-07-13 | 2003-02-04 | Xilinx, Inc. | Programmable logic device structures in standard cell devices |
US7005888B1 (en) * | 2000-07-13 | 2006-02-28 | Xilinx, Inc. | Programmable logic device structures in standard cell devices |
JP2006156929A (ja) * | 2004-04-19 | 2006-06-15 | Fujitsu Ltd | 半導体集積回路及びその設計方法 |
EP2079109A3 (en) * | 2004-11-05 | 2010-06-30 | Fujitsu Semiconductor Limited | Design method for semiconductor integrated circuit |
US7301363B1 (en) | 2005-06-08 | 2007-11-27 | Cisco Technology, Inc. | Method and system for improving communication between logic elements in an integrated circuit |
US8762904B2 (en) | 2012-03-28 | 2014-06-24 | Synopsys, Inc. | Optimizing logic synthesis for environmental insensitivity |
EP2988420B1 (en) * | 2014-08-20 | 2021-03-10 | Framatome | Circuit arrangement for a safety i&c system |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US512A (en) * | 1837-12-15 | Water-wheel | ||
GB1440512A (en) * | 1973-04-30 | 1976-06-23 | Rca Corp | Universal array using complementary transistors |
US4240094A (en) * | 1978-03-20 | 1980-12-16 | Harris Corporation | Laser-configured logic array |
NL7809397A (nl) * | 1978-09-15 | 1980-03-18 | Philips Nv | Geintegreerde schakeling in dynamische mos-logika met gescheiden opstelling van kombinatorische en sequen- tieele logische elementen. |
US4228528B2 (en) * | 1979-02-09 | 1992-10-06 | Memory with redundant rows and columns | |
US4484292A (en) * | 1981-06-12 | 1984-11-20 | International Business Machines Corporation | High speed machine for the physical design of very large scale integrated circuits |
US4593351A (en) * | 1981-06-12 | 1986-06-03 | International Business Machines Corporation | High speed machine for the physical design of very large scale integrated circuits |
USH512H (en) | 1981-09-28 | 1988-08-02 | The United States Of America As Represented By The Secretary Of The Army | Automated universal array |
US4467438A (en) * | 1982-01-18 | 1984-08-21 | Dset Laboratories, Inc. | Method and apparatus for determining spectral response and spectral response mismatch between photovoltaic devices |
US4613940A (en) * | 1982-11-09 | 1986-09-23 | International Microelectronic Products | Method and structure for use in designing and building electronic systems in integrated circuits |
US4568961A (en) * | 1983-03-11 | 1986-02-04 | Rca Corporation | Variable geometry automated universal array |
US4584653A (en) * | 1983-03-22 | 1986-04-22 | Fujitsu Limited | Method for manufacturing a gate array integrated circuit device |
US4577276A (en) * | 1983-09-12 | 1986-03-18 | At&T Bell Laboratories | Placement of components on circuit substrates |
US4551815A (en) * | 1983-12-12 | 1985-11-05 | Aerojet-General Corporation | Functionally redundant logic network architectures with logic selection means |
-
1984
- 1984-07-13 JP JP14553784A patent/JPS6124250A/ja active Pending
-
1985
- 1985-07-08 US US06/752,934 patent/US4949275A/en not_active Expired - Lifetime
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08204162A (ja) * | 1987-02-24 | 1996-08-09 | Internatl Business Mach Corp <Ibm> | 論理チップ |
JPS644055A (en) * | 1987-06-25 | 1989-01-09 | Nec Corp | Construction of semiconductor integrated circuit |
US5304826A (en) * | 1989-09-22 | 1994-04-19 | Kabushiki Kaisha Toshiba | Semiconductor integrated circuit device |
JP2004040081A (ja) * | 2002-03-29 | 2004-02-05 | Altera Corp | プログラマブル・ゲートアレイ部を備えたマスクプログラマブル論理装置 |
JP2012143000A (ja) * | 2002-03-29 | 2012-07-26 | Altera Corp | プログラマブル・ゲートアレイ部を備えたマスクプログラマブル論理装置 |
Also Published As
Publication number | Publication date |
---|---|
US4949275A (en) | 1990-08-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6124250A (ja) | 半導体集積回路装置 | |
EP0167365B1 (en) | Standard cell lsis | |
US6732344B2 (en) | Semiconductor integrated circuit device and standard cell placement design method | |
JPH0520910B2 (ja) | ||
JPH0516188B2 (ja) | ||
US5768146A (en) | Method of cell contouring to increase device density | |
CA1241115A (en) | Automatic layout for cascode voltage switch logic | |
US5635737A (en) | Symmetrical multi-layer metal logic array with extension portions for increased gate density and a testability area | |
JPH0254576A (ja) | ゲートアレイ | |
JP2793378B2 (ja) | セミカスタム半導体集積回路マクロセル設計法 | |
US5798541A (en) | Standard semiconductor cell with contoured cell boundary to increase device density | |
JP2901001B2 (ja) | Cadレイアウト方法 | |
JP2761052B2 (ja) | スタンダードセルの配置方法 | |
JPH0329187B2 (ja) | ||
JP2671883B2 (ja) | 半導体集積回路装置 | |
JP2757445B2 (ja) | 半導体装置 | |
JPH01152642A (ja) | 半導体集積回路 | |
JPH02191361A (ja) | 集積回路 | |
JPH0120538B2 (ja) | ||
JPH03145762A (ja) | マスタースライス集積回路 | |
JPS6223618A (ja) | 論理集積回路 | |
JPH0815258B2 (ja) | プログラム可能なcmosロジツクアレイ | |
JPH02201957A (ja) | マスタースライス方式の半導体集積回路 | |
JPS6221241A (ja) | 半導体装置 | |
JPH02138758A (ja) | 半導体装置 |