JPS61242194A - 外部フアイルメモリのコピ−方式 - Google Patents

外部フアイルメモリのコピ−方式

Info

Publication number
JPS61242194A
JPS61242194A JP60082638A JP8263885A JPS61242194A JP S61242194 A JPS61242194 A JP S61242194A JP 60082638 A JP60082638 A JP 60082638A JP 8263885 A JP8263885 A JP 8263885A JP S61242194 A JPS61242194 A JP S61242194A
Authority
JP
Japan
Prior art keywords
external file
memory
file memory
main memory
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60082638A
Other languages
English (en)
Inventor
Yasuo Ogasawara
康夫 小笠原
Akiyoshi Taguchi
明美 田口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP60082638A priority Critical patent/JPS61242194A/ja
Publication of JPS61242194A publication Critical patent/JPS61242194A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 A概要 プロセッサ(CC) 、メインメモリ(MM)、チャネ
ルコントローラ(C)IC) 、外部ファイルメモリコ
ントローラ(FMC) 、外部ファイルメモリ(FMU
)等の装置が二重化された電子交換機等のシステムにお
いて、二重化された外部ファイルメモリの内容に不一致
が発生した場合の外部ファイルメモリ(FMU)のコピ
ー方式であって、前記メインメモリ(MM)内に二面の
転送バッファーを設け、外部ファイルメモリコントロー
ラ(FMC)が二面の転送バッファーを切換えながら前
記プロセッサ(CC)と独立した自律動作で高速コピー
を行うように構成される。
B 産業上の利用分野 本発明は多重化された外部ファイルメモリのコピー方式
に関し、特に、保守作業等において、二重化された外部
ファイルメモリの内容に不一致が発生した場合の大量デ
ータのコピー作業の処理を、ソフトウェアおよびプロセ
ッサの負担を軽減し、かつ外部ファイルメモリの特徴に
基いて高速にデータをコピーできるコピー方式に関する
C従来の技術 プロセッサ(CC)、メインメモリ(MW)、チャネル
コントローラ(CHC) 、−外部ファイルメモリコン
トローラ(FMC) 、外部ファイルメモリ(FMtJ
)等の装置が二重化された電子交換機等のシステムにお
いて、二重化された外部ファイルメモリの内容に不一致
が発生した場合、外部ファイルメモリの書き換えを行わ
なければならない、この場合つぎのどとき手順で行われ
ていた。
オンライン処理のすきまをぬってプロセッサ内のプログ
ラムがオリジナル側外部ファイルに対し数にバイトの読
出しくRead)指令を出す、外部ファイル側はデータ
転送(Read)指令を受けると、メインメモリの指定
エリアにデータを転送し、終了するとプロセッサの割込
用FFを設定する。プロセッサ内のプログラムは次にコ
ピーされる側の外部ファイルに対し数にバイトの書込み
(Wra te)指令を出す、外部ファイル側は書込み
指令を受けると、メインメモリの指定エリアよりデータ
を転送し、終了するとプロセッサの割込用FFを設定す
る。
上記処理を外部ファイルの全データエリアに対し、オン
ライン処理のすきまをぬって繰返す。
D 発明が解決しようとする問題点 以上述べたごとき従来の方式においてはつぎのごとき欠
点がある。
(O起動および終結処理の回数が非常に多くなる。
(ハ)オンライン処理のすきまをぬって行うので最適な
時間をとることができず、処理に時間がかかる。
&→ プログラムの実行ステップが非常に多くなり、処
理能力を必要とする。
に)プログラムの論理が複雑となる。
本発明はこのような問題を解決するために創作されたも
ので、簡易な構成で大量データのコピー作業の処理をソ
フトウェアおよびプロセッサの負担を軽減して行うこと
の可能な外部ファイルメモリのコピー方式を提供するこ
とを目的としている。
E MW点を解決するための手段 第1図は本発明の外部ファイルメモリのコピー方式のシ
ステム構成図を示す。
該1図において、la、lbはプロセッサ、2a 、2
bはメインメモリ、3a 、3bはチャネルコントロー
ラ、4a 、4bはディスク等の外部ファイルメモリコ
ントローラ、5a 、5bはディスク等の外部ファイル
メモリ、5a 、5bはネットワーク、7a、7bは磁
気テープコントローラ、8a 、11bはラインプリン
タコントローラを示し、各部は二重化されている。
第1図において、メインメモリ2a、2b内のどちらか
一方に2個のステータスレジスタと2個の転送バッファ
を設け、チャネルコントローラ3a、3bに接続された
外部ファイルメモリコントローラ4a 、4b内のマイ
クロプロセッサがプロセッサla、lbの指令を受けて
、2台が自律で動作し、メインメモリ内の読出し/書込
みのDMA(Direct memory acces
s)転送をするように構成される。
F作用 コピー元の外部ファイルメモリコントローラ(例えば4
a)がメインメモリ(例えば2b)に準備されたステー
タスレジスタを判定し、EMPTV(空)の場合はデー
タを外部ファイルメモリ (例えば5a)よりメインメ
モリ2bに転送し、指定ブロック分転送するとFIIL
L (十分)表示をする。
コピーされる側の外部ファイルメモリコントローラ4b
はメインメモリ2b内のステータスレジスタを判定し、
putt、ならばメインメモリ2bよりデータを外部フ
ァイルメモリコントローラ4bに転送し、指定量の転送
が終るとEMPTY表示を行う。
かくして、メインメモリ2bに2個のステータスレジス
タと2個のバッファを設けることにより、読出し/書込
みをスイッチングしながら高速処理を行う。
G 実施例 以下本発明の実施例を詳細に発明する。
G、メインメモリの構成(第2図) メインメモリ2a、2bには第2図のごとく、バッファ
#O,#1用のレジスタおよびアドレス領域11と、デ
ータ領域12を設ける。
G冨プロセッサの動作 プロセッサの動作をコピー元である外部ファイルメモリ
#0 (5a)からコピー先の外部ファイルメモリ (
#1)5bに対してコピーを行う場合について説明する
(a)  バッファ制御用レジスタ#0の初期設定を行
う。すなわちバッファ制御用レジスタ設定用のステータ
スにf!MPTV (空)表示を行い、且つバッファ制
御用レジスタ#0のアドレスを設定する。
山) バッファ制御用レジスタ#1のレジスタ設定を行
う、すな、わちバッファ制御用レジスタ設定用のステー
タスにEMPTV (空)表示を、且つ#1のアドレス
を設定する。
(C)  外部ファイルメモリ (#0)5aに対して
コピー開始を指示する。
(d)  外部ファイルメモリ(#1)5aC対してコ
ピー開始を指示する。
(e)  コピー終了報告を外部ファイルメモリ(#0
)5aより受信する。
(f)  コピー終了報告を外部ファイルメモリ(#1
)5bより受信する。
G3コピー元における外部ファイルメモリ#0(5a)
の動作、(第3図) 第3図のごとく、起動21によりブロック22において
バッファ#0のステータス表示がEMPTV(空)かF
ULL (十分)カッ判定を行ナイ、EMPTV(空)
の場合にはブロック23において、データを外部ファイ
ルメモリ (#0)5aからバッファ#Oに転送してメ
インメモリのデータ領域#0にストアし、バッファ#0
のステータス表示をFULL(十分)にする(ブロック
24)。
バッファ#0のステータス、  FULL(十分)表示
されるとブロック25において、バッファ#l用のステ
ータス表示がEMPTY (空)かFULL(十分)か
の確認を行ない、I!MPTV (空)の場合はデータ
を外部ファイルメモリ (#0)5aからバッファ#l
に転送して(ブロック26)データ領域#lにストアし
、バッファ#1のステータス表示をFULL(十分)と
する(ブロック27)。
G4コピー先における外部ファイルメモリ#1(5b)
の動作(第4図) 第4図のごとく、起動31によりブロック32において
、バッファ#0のステータス表示がf!MPTV (空
)か、FtlLL(十分)かの判定を行ない、FULL
 (十分)の場合にはブロック33において、データを
バッファ#0のデータ領域から外部ファイルメモリ#1
  (5b)に転送して、バッファ#0のステータス表
示をI!MPTV (空)にする(ブロック34)。
バッファ#0のステータスがI!MPTV (空)表示
されるとブロック35において、バッファ#1用のステ
ータス表示がEMPTV (空)かFULL (十分)
かの確認を行ない、FULL <十分)の場合はデータ
をバッファ#lのデータ領域から外部ファイルメモリ#
1(5b)に転送して(ブロック36)、バッファ#1
のステータス表示をEMPTV (空)とする(ブロッ
ク37)。
Gs発明の効果 以上述べてきたように、本発明によれば、極めて簡単な
構成で、大量データのコピー作業の処理を、ソフトウェ
アおよびプロセッサの負担を軽減し、かつ高速に行うこ
とができ、本発明は実用的に極めて有用である。
【図面の簡単な説明】
第1図は本発明の外部ファイルメモリのコピー方式のシ
ステム構成0図、 第2図は第1図におけるメインメモリの構成図、第3図
は本発明の方式において、コピー元におけるコピー動作
を説明するフローチャート、第4図は本発明の方式にお
いて、コピー先におけるコピー動作を説明するフローチ
ャート、第1図および第3図において、 la、lbはプロセッサ、 2a、2bはメインメモリ、 3a 、3bはチャネルコントローラ、4a 、4bは
外部ファイルメモリコントローラ、5a 、5bは外部
ファイルメモリ、 11はバッファレジスタ1 12はデータ領域である。

Claims (1)

    【特許請求の範囲】
  1. プロセッサ(CC)、メインメモリ(MM)、チャネル
    コントローラ(CHC)、外部ファイルメモリコントロ
    ーラ(FMC)、外部ファイルメモリ(FMU)等の装
    置が二重化された電子交換機等のシステムにおいて、二
    重化された外部ファイルメモリの内容に不一致が発生し
    た場合、前記プロセッサ(CC)の指令を受けて、前記
    外部ファイルメモリコントローラ(FMC)が前記メイ
    ンメモリ(MM)内に準備された二面の転送バッファー
    を経由して、多重化された前記チャネルコントローラ(
    CHC)に接続された前記外部ファイルメモリ(FMU
    )間のコピー動作を、前記外部ファイルメモリコントロ
    ーラ(FMC)が前記メインメモリ(MM)内の前記転
    送バッファー内データのFULL/EMPTY等のステ
    ータスを設定・判定し、前記二面の転送バッファ−を切
    り替えながら、前記プロセッサ(CC)と独立した自律
    動作にて高速コピーを行うことを特徴とする外部ファイ
    ルメモリのコピー方式。
JP60082638A 1985-04-19 1985-04-19 外部フアイルメモリのコピ−方式 Pending JPS61242194A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60082638A JPS61242194A (ja) 1985-04-19 1985-04-19 外部フアイルメモリのコピ−方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60082638A JPS61242194A (ja) 1985-04-19 1985-04-19 外部フアイルメモリのコピ−方式

Publications (1)

Publication Number Publication Date
JPS61242194A true JPS61242194A (ja) 1986-10-28

Family

ID=13779969

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60082638A Pending JPS61242194A (ja) 1985-04-19 1985-04-19 外部フアイルメモリのコピ−方式

Country Status (1)

Country Link
JP (1) JPS61242194A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022528349A (ja) * 2019-03-27 2022-06-10 无錫海斯凱尓医学技術有限公司 データ記憶用の装置、方法及び読み取り可能な媒体

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022528349A (ja) * 2019-03-27 2022-06-10 无錫海斯凱尓医学技術有限公司 データ記憶用の装置、方法及び読み取り可能な媒体
US11836098B2 (en) 2019-03-27 2023-12-05 Wuxi Hisky Medical Technologies Co., Ltd. Data storage apparatus and method, and readable storage medium

Similar Documents

Publication Publication Date Title
JPS61242194A (ja) 外部フアイルメモリのコピ−方式
JPS61208119A (ja) デイスク制御装置
JPH01180620A (ja) ディスク制御装置
JPS61127026A (ja) 光デイスク制御装置
JPH01283657A (ja) クロスコール機能を有する入出力制御システム及びそのシステムにおける動的構成変更方法
JP3043361B2 (ja) 分散プロセッサ制御方式
JPS6381537A (ja) コンピユ−タシステム
JPS6272040A (ja) 情報トレ−ス方式
JPH0258851B2 (ja)
JPS59144932A (ja) 処理装置切替方式
JPH03103958A (ja) 周辺制御装置
JPS60252975A (ja) 情報処理方式
JPS61134859A (ja) メモリのバツクアツプ制御方式
JPH0215355A (ja) コンピュータ表示システム
JPH03252809A (ja) ファイル編成装置
JPH01314350A (ja) Ms制御方式
JPS62147557A (ja) メモリ間デ−タ転送方式
JPS60239821A (ja) フアイル制御システム
JPS61206045A (ja) 情報処理システム
JPS61265623A (ja) 磁気デイスク制御装置
JPH0642229B2 (ja) 情報処理装置
JPS61100856A (ja) 共有メモリ制御方式
JPH01211269A (ja) コンピュータシステム
JPH02304616A (ja) ファイル制御システム
JPH01193948A (ja) データ転送制御方式