JPS61184647A - コマンド処理装置 - Google Patents

コマンド処理装置

Info

Publication number
JPS61184647A
JPS61184647A JP60024451A JP2445185A JPS61184647A JP S61184647 A JPS61184647 A JP S61184647A JP 60024451 A JP60024451 A JP 60024451A JP 2445185 A JP2445185 A JP 2445185A JP S61184647 A JPS61184647 A JP S61184647A
Authority
JP
Japan
Prior art keywords
command
input
commands
chain
stored
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60024451A
Other languages
English (en)
Other versions
JPH0664541B2 (ja
Inventor
Yoshinori Takahashi
義則 高橋
Fumisada Yamazaki
山崎 文貞
Katsura Horii
堀井 桂
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Omron Corp
Original Assignee
Omron Tateisi Electronics Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Omron Tateisi Electronics Co filed Critical Omron Tateisi Electronics Co
Priority to JP60024451A priority Critical patent/JPH0664541B2/ja
Publication of JPS61184647A publication Critical patent/JPS61184647A/ja
Publication of JPH0664541B2 publication Critical patent/JPH0664541B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〈発明の技術分野〉 この発明は、コンピュータを応用した各種機器の開発段
階などにおいて、機器に各種コマンドを与えて応答動作
を試験する方式に関する。
〈発明の概要〉 この発明は、コンピュータ機器において、コマンド入力
装置から与えられたコマンド列を記憶しておき、そのコ
マンド列の各コマンドを所定の時間間隔で順番に呼出し
て実行させることKよシ、そのコマンド列に対する応答
動作の試験を能率よく行なえるようにしたものである。
〈発明の背景〉 コンピュータ応用機器の開発段階では様々な手法により
、様々な目的をもった試験が行なわれる。
例えば、キーボードなどの入力装置から各種のコマンド
を与え、そのコマンドに対して機器が意図どおシに応答
するかどうかを確認する試験も良く行なわれる。この場
合、ある動作を試験するために、多数のコマンドを順番
に入力しなければならないのが普通である。しかも、そ
の一連のコマンド入力操作を何回も繰返さなければなら
ない。
上記のようなコマンド入力操作は大変煩わしいもので、
何回も繰返すうちにコマンドの入力順番を間違ったシす
る。機器の応答を確認する作業がこれに加わるのである
から、コマンド入力操作に煩わされていると、動作試験
の能率それに信頼性も低下する。
〈発明の目的〉 この発明の目的は、一連のコマンドを繰返し与えて応答
動作を確認する作業を、能率よく間違いなく行なえるよ
うにしたコンピュータ機器の動作試験方式を提供するこ
とにある。
〈発明の構成と効果〉 この発明においては、コマンド入力装置から与えられた
コマンド列を記憶する手段と、記憶したコマンド列を順
番に呼出して各コマンドを実行させる手段と、上記コマ
ンド列からの各コマンドの呼出し時間間隔を設定する手
段とを設け、上記コマンド列に対する応答を試験する。
この試験方式によれば、あるコマンド列を正しい順番で
1度入力して記憶させれば、繰返しコマンド入力操作を
行なうことなく、上記のコマンド列を順番に与える動作
試験を何回でも繰返し行なうことができる。また、その
ときの各コマンドの呼出し/実行間隔を自由に設定でき
るので、各コマンドに対する応答確認時間を必要に応じ
て決定できる。したがって、この種の動作試験を従来よ
りはるかに高能率に行なうことができ、また信頼性をも
高めることができる。
〈実施例〉 第2図にこの発明が適用されるコンピュータ機器のシス
テム構成の概略を示している。10は機器の中枢である
CPU、12はプログラムやデータを記憶する主メモリ
、14と16はマン・マシンのインターフェイスである
コマンド入力装置と表示装置、18はこの発明に係わる
コマンド表が作成される補助メモリである。
第1図のフローチャートにこの発明の一実施例を示して
いる。オペレータは、表示装置16を見ながらコマンド
入力装置14のキーボードを操作し、所望のコマンドを
入力する。この入力をCPU10はステップ101で受
付け、次のステップ102で入力コマンドがコマンドA
 、 :’マントB、:rマントC(これらは本発明の
方式を行なうためのコマンド)のいずれかであるかをチ
ェックする。コマンドA、B、C以外の通常のコマンド
であれば、次のステップ103で、入力コマンドを補助
メモリ18のコマンド表に所定の順に従って記憶する。
そして、次のステップ104で入力コマンドを実行し、
最初のステップ101に戻り、次のコマンドが入力され
るのを待つ。
したがって、オペレータが入力装置14により次々とコ
マンドを入力すると、それが順次実行されるとともに、
入力した一連のコマンドが上記コマンド表に記憶される
。そしである一連のコマンド列を人力し終えたならば、
前述のコマンドA。
B、Cのいずれかを入力する。
まずコマンドAを入力した場合の動作を説明する。この
場合ステップ102からステップ201側へ進み、上述
のコマンド表から一連のコマンド列の先頭のコマンドを
呼出し、次のステップ202でそのコマンドを実行する
。次のステップ203では、タイマに設定された一定時
間だけ待ち、ステップ204へ進む。このタイマの設定
時間は、入力装置14のキー操作によって予め任意に決
めることができる。ステップ204では、コマンド表中
の次の順番のコマンドを指示(セット)する。そしてス
テップ205で、コマンド表中の最後のコマンドまで実
行したかどうかを判定し、最後に達していなければステ
ップ201に戻シ、次のコマンドをコマンド表から呼出
し、実行しくステップ202)、一定時間待ち(ステッ
プ203)、次のコマンドにセットする(ステップ20
4)、という動作を繰返す。
つまシ、コマンド表に記憶しておいた一連のコマンド列
が、指定した時間おきに順番に呼出されて実行される。
コマンド列の最後まで実行すると、ステップ205から
ステップ101側へ戻る。また、コマンド列の最後に達
する前に、入力装置14から現在の動作を中断させる他
のコマンドが入力された場合も、ステップ101側へ戻
る。
次にコマンドBについて説明する。コマンドBが入力さ
れたとき、ステップ102からステップ301→302
→303→304と進む。このステップ301〜304
は、前述のステップ201〜205におけるステップ2
03を削除したものに相当する。すなわち、コマンド列
の呼出しの待ち時間をなくし、あるコマンドの呼出し/
実行から次のコマンドの呼出ノ実行にすぐに移行する。
この点のみがコマンド人と異なる。
次ニコマンドCについて説明する。コマンドCが入力さ
れたとき、ステップ102からステップ401→402
→403→404→405と進む。このステップ401
〜405は、前述のコマンドBの場合のステップ301
と302の間にステップ402を加入したものに相当す
る。このステップ402は、入力装置14からコマンド
の実行を指示する入力か、あるいは他のコマンド入力が
あるのを待つルーチンである。
つまり、ステップ401で呼出したコマンドを無条件に
実行するのではなく、入力装置14による実行指示があ
って初めて、ステップ403でそのコマンドを実行する
。また、他のコマンドが入力された場合はステップ40
2から別の処理に進み、その処理後にステップ101側
へ戻る。この別の処理としては、上記コマンド表のコマ
ンド列を部分的に書き換える処理などがある。これによ
れば、一度作成したコマンド列を実行させつつ部分修正
すること本できる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すフローチャート、第2
図は本発明を適用したコンピュータ機器のブロック図で
ある。 10・・・CPU 14・・・コマンド入力装置 18・・・補助メモリ

Claims (1)

    【特許請求の範囲】
  1. (1)コマンド入力装置から与えられたコマンド列を記
    憶する手段と、記憶したコマンド列を順番に呼出して各
    コマンドを実行させる手段と、上記コマンド列からの各
    コマンドの呼出し時間間隔を設定する手段とを設け、上
    記コマンド列に対する応答を試験することを特徴とする
    コンピュータ機器の動作試験方式。
JP60024451A 1985-02-13 1985-02-13 コマンド処理装置 Expired - Lifetime JPH0664541B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60024451A JPH0664541B2 (ja) 1985-02-13 1985-02-13 コマンド処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60024451A JPH0664541B2 (ja) 1985-02-13 1985-02-13 コマンド処理装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP8025939A Division JPH08328893A (ja) 1996-01-19 1996-01-19 コマンド処理および方法

Publications (2)

Publication Number Publication Date
JPS61184647A true JPS61184647A (ja) 1986-08-18
JPH0664541B2 JPH0664541B2 (ja) 1994-08-22

Family

ID=12138518

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60024451A Expired - Lifetime JPH0664541B2 (ja) 1985-02-13 1985-02-13 コマンド処理装置

Country Status (1)

Country Link
JP (1) JPH0664541B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63204337A (ja) * 1987-02-19 1988-08-24 Nippon Telegr & Teleph Corp <Ntt> 情報処理装置の試験方法
JPH01112435A (ja) * 1987-10-27 1989-05-01 Matsushita Electric Ind Co Ltd マイクロプロセッサーの機能検査方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6014351A (ja) * 1983-07-05 1985-01-24 Nec Corp 自動試験方式
JPS60239841A (ja) * 1984-05-15 1985-11-28 Nec Corp 試験診断自動操作方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6014351A (ja) * 1983-07-05 1985-01-24 Nec Corp 自動試験方式
JPS60239841A (ja) * 1984-05-15 1985-11-28 Nec Corp 試験診断自動操作方式

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63204337A (ja) * 1987-02-19 1988-08-24 Nippon Telegr & Teleph Corp <Ntt> 情報処理装置の試験方法
JPH01112435A (ja) * 1987-10-27 1989-05-01 Matsushita Electric Ind Co Ltd マイクロプロセッサーの機能検査方法

Also Published As

Publication number Publication date
JPH0664541B2 (ja) 1994-08-22

Similar Documents

Publication Publication Date Title
US6658649B1 (en) Method, apparatus and article of manufacture for debugging a user defined region of code
US5742754A (en) Software testing apparatus and method
JPS61184647A (ja) コマンド処理装置
JPH02275539A (ja) デバッグ処理方式
JP2002157144A (ja) ソフトウェア自動試験方式
JPH08328893A (ja) コマンド処理および方法
JPH05233349A (ja) プログラムモジュールの自動試験ツール
JPS63157244A (ja) 周辺装置試験プログラムデバグ方式
JPS63182752A (ja) 結果保存可能な単体テスト支援システム
JPH0231245A (ja) プログラムテスト方式
JPH04317112A (ja) マン・マシン・インターフェースのエラーメッセージ処理方法
JPS63204438A (ja) 装置試験方式
JPH10133717A (ja) シーケンサ用シミュレータ
JPH0683592A (ja) システムパラメータ更新方式
JPH02113343A (ja) 試験プログラム実行制御手順の生成方式
JPS63641A (ja) 命令の入力方式
JPS63259739A (ja) プログラム自動検査方式
JPH02259840A (ja) 情報処理装置
JPH02126339A (ja) 入出力処理機能テスト方法及び装置
JPH0497448A (ja) 対話型単体テスト方式
JPH09128261A (ja) 計算機システムの自動試験装置
JPH04316138A (ja) デバッグ処理装置
JPH02282833A (ja) 試験装置
JPS63211037A (ja) プログラムデバツク方法
JPH064348A (ja) プログラムデバッグ方式