JPS59187395A - 記憶型アクテイブパネル - Google Patents

記憶型アクテイブパネル

Info

Publication number
JPS59187395A
JPS59187395A JP6169083A JP6169083A JPS59187395A JP S59187395 A JPS59187395 A JP S59187395A JP 6169083 A JP6169083 A JP 6169083A JP 6169083 A JP6169083 A JP 6169083A JP S59187395 A JPS59187395 A JP S59187395A
Authority
JP
Japan
Prior art keywords
pixel
display
circuit
image data
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6169083A
Other languages
English (en)
Inventor
望 尾崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suwa Seikosha KK
Original Assignee
Suwa Seikosha KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suwa Seikosha KK filed Critical Suwa Seikosha KK
Priority to JP6169083A priority Critical patent/JPS59187395A/ja
Publication of JPS59187395A publication Critical patent/JPS59187395A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は、上下・左右へのスクロール表示を行なうのに
適した記憶型アクティブパネルに関するものである。
高性能・高品質表示のドツトマトリックス表示の実現を
目的として、いろいろな表示体の研究が成されて来てい
る。液晶をその表示媒体とした表示パネルでは、ドツト
マトリックス表示の実現を目ざし大きく分けて2つの方
法が試みられている。ひとつは直交する透明電極間に液
晶をはさみ、これらの直交電極に複雑な波形を持つ信号
を印加し、その実効電圧により液晶を表示させようとす
るものであり、液晶の特性の改善あるいは電極構造の工
夫(多重マトリックス)等に進展しつつある。他方この
ようなドツトマトリックス表示のアドレッシングの問題
を全く伴なわないアクティブパネル方式がある。この方
式は各表示単位(画素)に非線型素子を設け、各画素の
電位を直接設定しようとするもので、各画素に1個の電
界効果トランジスタと1個のコンデンサーを用いたテレ
ビ等の動画表示を目的としたアクティブパネルと、各画
素にラッチ回路・メモリー回路等のスタティックな記憶
回路を持つ文字・図形等の表示を目的とした記憶型アク
ティブパネル等がある。
記憶型アクティブパネルは、低電圧駆動・低消費電力で
ある七いう大きな特長を持ち、特に携帯用機器への応用
に適している。しかし反面、携帯用機器への応用という
ことで、使用できるcPU、RAM等の制御回路の性能
には限界が存在し、特に動画の処理ではcPUの命令の
実行時間が長くなり過ぎ追いつけないという状況が生じ
て来る本発明はこのような動画処理の内、特によく使用
される画面の上下・左右へのスクロール表示について取
り上げ、このような表示形態に適した記憶型アクティブ
パネルの回路構成を実現することを目的とする。
第1図に記憶型アクティブマトリックスパネルの画素の
回路の例を掲げた。1が1個の画素であり、これはこの
画素での表示内容のデータを記憶する記憶回路2と、当
該記憶回路のデータにより液晶駆動信号を制御する制御
回路3によって構成されている。画素の表示データ4は
、画素選択信号5により、クロックドインバータ6.7
及びインバータ8によって構成されるラッチ回路へ書き
込まれる。低周波数方形波の液晶駆動信号9(コモン信
号)は、記憶回路2の情報10.11を用いてクロック
ドインバータ12,13の開閉(ON、0FF)により
制御され、液晶を駆動する画素電極14に印加される。
信号15は信号9と同じ信号であり、パネルの上ガラス
より形成された透明電極に印加される。16はこれらの
間に封入された液晶である。
さて、記憶回路がらの信号10,11により、クロック
ドインバータ12が。FF状5明であり、クロックドイ
ンバータ16がON状態のときには、画素型8ii14
には信号15と同じ信号が印加される為、液晶には実効
的な電圧は印加されない。
逆に、クロックドインバータ12がON状態であり、ク
ロックドインバータ13がOFF状態のときには、画素
電極14には信号9の反転された信号が印加される為、
液晶に実効的な電圧が印加される。この?、状態の実効
電圧の差を利用して、液晶に表示を行なわせることがで
きる。
第2図には、このようなラッチ回路を各画素の画像デー
タの記憶回路とし、画素選択信号により画素を選択し画
像データを入力する場合の、一時にデータの入力される
画面内での転送領域について示した。17はこの表示体
の画面を表わし、画素選択信号(18,19)は両面内
を左右に走り、この信号により画面の横一列(20,2
1)の画素か選択されるように構成されており、この画
素選択信号を画面上部から下部へ順次(22゜23)O
N状態にし、画像データを転送することにより画像を構
成する。このような方式では、画素の横の列20.21
の間で相互にデータの転送が行なわれるというようなこ
とは無く、パネル内においてこれらの隣り合う画素は全
く独立していると言える。
表示体は、その使用目的によって種々の表示形態が要求
され、固定化された画面で十分であるもの、画面の1部
分のみを任意に変更し得るもの、文字等を上下、左右に
スクロールできるもの等、その表示形態に合わせてパネ
ルの転送方式9回路構成を工夫する必要がある。すなわ
ち、固定化された画面を順次表示するものでは、表示の
更新は全画面の書き換えによるものが多く、画像データ
の転送回路の構成には特に工夫は不要であるが、画面内
の1部分の領域を書き換えることの必要な表示であれば
、その部分のみの画像データの変更が適切に実行できる
ように周辺回路を工夫する必要がある。画面の部分的な
変更において画面内の全くランダムな領域において任意
に実行できることが要求される場合には、より自由度の
高い転送方式が必要である。また、画像の上下または左
右へのスクロールという画一的な動きのあるパネルにお
いては、パネル内にこのような機能を作り込むことによ
り、周辺回路・制御回路の負担を低減することができる
第3図には、文字24が画面25を順次布がら左へ(2
6)スクロールする場合について示した。このように文
字をスクロールさせることにより、限られた大きさの表
示スペースで長い文章を表示することができるという利
点があり、またこのような動的表示は見る人の注意を喚
起し、表示形態としてもおもしろいものである。
しかしながらこのような表示を第1図に示したような各
画素にラッチ回路を持ち外部からこれらの画素内の記憶
回路に画像データを書き込む方式では、その処理は複雑
となり実行時間も長くなる。たとえば、表示パネルの画
素内の記憶回路と1対IK対応したR A M ’(V
  RA M 〕を画像データの記憶領域とじて確保し
、CPUにおいてプログラムに従って演算処理を行なう
ことにより)このV −’RA M内に画像データを構
成し、その後これをパネルに転送し表示を行なう方式を
用いる場合には、上記のような画像のスクロールを行な
うには、V−RAMのデータを読み出し、ローテーショ
ン(回転)等の処理を行ない画像データを左へずらし、
再びこれをV−RAMに入れる、あるいハ画像の新しい
データを付は加える等の処理を行ない、’V−RAMに
おいて一旦画像データを構成し、このデータの構成の完
了とともにT、−RAMのデータをパネルに転送し表示
させるという複雑な処理が必要とされる。また上記のよ
うな画素内の記憶回路を、読み出し可能なメモリー回路
に変更しても、’V−RAMからパネルへの転送時間の
短縮は可能となるが、依然としてCPUにおける複雑な
演算処理は必要であり、大巾な効率化の実現はむつかし
い。
第3図のような画像のスクロールは、長い文章等の表示
によく用いられる表示形態であるが、見かけに反しその
データの処理は上述したように簡単とは言えない。特に
携帯用機器等の演算処理の遅いものでは、このようなス
クロール表示を行なうこともむつかしくなる。
本発明は、記憶型アクティブパネルにおいて、パネル自
体に画像を上下または左右へスクロールすることの可能
な機能を内蔵し、簡単な制御により速やかなスクロール
を実行することのできるパネルを提供しようとするもの
である。
第4図に本発明の構成より成る記憶型アクティブパネル
の画面の1部分について示した。本発明のパネルは、右
から左へ(または下から上へ等々)画像データの転送可
能なシフトレジスタを画像データのスタティックな記憶
回路としている点が特徴である。同図において破m27
で囲まれた部分が1個1個の画素であり、各画素内には
シフトレジスタの1ビット分のレジスタ回路2Bを持チ
、これは画面の右から左へ横一列につながれている。画
面右側において外部から入力された画像データ29は、
クロック信号3aにより画面の一番右a(uの画素31
内のレジスタ32に読み込まれ、クロック信号30によ
り順次33→34→35・・・・・・と画像データは左
O(qの画素に転送される。画像データ56.37につ
いても同様であり、これらの横の列において画像データ
が右から左へ転送されるタイミングはすべて同期してお
り、クロック信号30によって制御されている。
このレジスタ28から液晶駆動信号の制御回路38に、
第1図の10.11と同じように記憶回路のデータ39
が送られ、コモン信号40を制御し画素電極41に印加
される。42は上ガラスの透明電極であり−4,46は
この間に封入された液晶である。
第5図には、本発明の記憶型アクティブパネルに用いら
れる、1個の画素内に形成されるシフトレジスタの1ビ
ット分のレジスタの回路の例を示した。これはCMOS
回路によって構成されるスタティックなレジスタの代表
例であり、インバータ44,45.及びクロックドイン
バータ46゜47.48.49によって構成されている
。5゜は右側の画素(または外部)がらの入力データ、
51は転送りロック、52は次画素への出力データ、5
3及び54は液晶駆動信号の制御回路への信号である。
本回路ではクロック信号51がLovrでデータを保持
しており、クロック信号をLow→H1gh−+Low
とすることにより画像データは左へ出力され、右からの
データを読み込み葆持する。このようにクロック信号の
みで順次データを転送することができる。
第6図には、本発明の記憶型アクティブパネルの画像デ
ータの入力及び転送の様子を示した。画面55の右側か
ら画素の横の列ごとに並列に画像データ56が入力され
ており、クロック信号により順次右から左へ(57,5
8)データが転送される。たとえば隘り合う3本の画素
の縦の列59、So、61において、クロック信号の入
力により59の列の表示が60の列へ移り、600列の
表示が61の列へ移り、画像は順次左へ移動して行く。
以上述べて来たように、本発明のようなシフトレジスタ
により画面内にデータを順次転送し保持するような画像
データ入力方式を用いれば、上下・左右へのスクロール
を主な表示形態とする表示体において、周辺回路・制御
回路の大巾なfdj略化が実現できる。上述した例にお
いては、画面右端から縦1列分の画像データを並列に入
力することにより、クロック信号とこれに同期した入力
画像データの信号の設定の2つの操作によりスクロール
表示が可能となり、またCPUによる複雑な演算処理が
不要となる為速やかなスクロールも可能となる。
【図面の簡単な説明】
第1図は、各画素にラッチ回路を持つ記憶型アクティブ
パネルの画素の回路図である。 第2図は、第1図のような画素によって構成されるパネ
ルの画像データの転送領域を示す図面である。 第3図は、本発明のパネルに適した左右のスクロール表
示の例を示す図である。 第4図は、本発明のシフトレジスタによって構成される
記憶型アクティブパネルの画面の1部分を示す図面であ
る。 第5図は、本発明の記憶型アクティブパネルに使用され
るシフトレジスタ回路の例を示す図である。 第6図は、本発明の記憶型アクティブパネルの画像デー
タの入力及び転送の様子を示す図面であ第21m 第31図 第4〕刀 第吟)回

Claims (1)

  1. 【特許請求の範囲】 半導体基板上に形成された電気回路によって構成され、
    各画素に該画素の画像データを記憶する記憶回路と該記
    憶回路のデータにより液晶駆動信号を制御する制御回路
    を有する記憶型アクティブパネルにおいて、 各画素内の画像データの記憶回路が画面において縦また
    は横に並んだ一連のシフトレジスタの1ビット分のレジ
    スタ回路によって構成され、各レジスタ回路に入力され
    るクロック信号により画像データが上下または左右の隣
    り合う画素内のレジスタ回路へ転送されることを特徴と
    する記憶型アクティブパネル。
JP6169083A 1983-04-08 1983-04-08 記憶型アクテイブパネル Pending JPS59187395A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6169083A JPS59187395A (ja) 1983-04-08 1983-04-08 記憶型アクテイブパネル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6169083A JPS59187395A (ja) 1983-04-08 1983-04-08 記憶型アクテイブパネル

Publications (1)

Publication Number Publication Date
JPS59187395A true JPS59187395A (ja) 1984-10-24

Family

ID=13178499

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6169083A Pending JPS59187395A (ja) 1983-04-08 1983-04-08 記憶型アクテイブパネル

Country Status (1)

Country Link
JP (1) JPS59187395A (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62111285A (ja) * 1985-11-11 1987-05-22 株式会社日立製作所 アクテイブマトリクス形液晶表示装置
JPS63500746A (ja) * 1985-02-11 1988-03-17 ラン デ−タ− プロプライアタリ− リミテツド グラフィック表示システム
WO2001073737A1 (fr) * 2000-03-30 2001-10-04 Seiko Epson Corporation Affichage
WO2001073738A1 (fr) * 2000-03-30 2001-10-04 Seiko Epson Corporation Afficheur
WO2011152121A1 (ja) * 2010-06-01 2011-12-08 シャープ株式会社 表示装置
JP2015014793A (ja) * 2014-07-14 2015-01-22 Nltテクノロジー株式会社 表示装置
US9097942B2 (en) 2006-10-13 2015-08-04 Nlt Technologies, Ltd. Display device, and electronic device and ornamental product incorporating same
JP2016006524A (ja) * 2015-08-03 2016-01-14 Nltテクノロジー株式会社 表示装置

Cited By (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63500746A (ja) * 1985-02-11 1988-03-17 ラン デ−タ− プロプライアタリ− リミテツド グラフィック表示システム
JPH07120144B2 (ja) * 1985-11-11 1995-12-20 株式会社日立製作所 アクテイブマトリクス形液晶表示装置
JPS62111285A (ja) * 1985-11-11 1987-05-22 株式会社日立製作所 アクテイブマトリクス形液晶表示装置
WO2001073737A1 (fr) * 2000-03-30 2001-10-04 Seiko Epson Corporation Affichage
WO2001073738A1 (fr) * 2000-03-30 2001-10-04 Seiko Epson Corporation Afficheur
US6801180B2 (en) 2000-03-30 2004-10-05 Seiko Epson Corporation Display device
US6873310B2 (en) 2000-03-30 2005-03-29 Seiko Epson Corporation Display device
KR100491205B1 (ko) * 2000-03-30 2005-05-25 세이코 엡슨 가부시키가이샤 표시장치
US10008165B2 (en) 2006-10-13 2018-06-26 Nlt Technologies, Ltd. TFT display device including unit circuits, pixel circuits and a display element
US10453408B2 (en) 2006-10-13 2019-10-22 Tianma Japan, Ltd. Surface display device with a non-rectangular display surface shape and electronic device including same
US10235954B2 (en) 2006-10-13 2019-03-19 Tianma Japan, Ltd. Surface display device with a non-rectangular display surface shape and electronic device including same
US9097942B2 (en) 2006-10-13 2015-08-04 Nlt Technologies, Ltd. Display device, and electronic device and ornamental product incorporating same
WO2011152121A1 (ja) * 2010-06-01 2011-12-08 シャープ株式会社 表示装置
US9299302B2 (en) 2010-06-01 2016-03-29 Sharp Kabushiki Kaisha Display device
JP5414894B2 (ja) * 2010-06-01 2014-02-12 シャープ株式会社 表示装置
JP2015014793A (ja) * 2014-07-14 2015-01-22 Nltテクノロジー株式会社 表示装置
JP2016006524A (ja) * 2015-08-03 2016-01-14 Nltテクノロジー株式会社 表示装置

Similar Documents

Publication Publication Date Title
JP3436478B2 (ja) 液晶表示装置および計算機システム
JPS6064395A (ja) アクティブパネル用集積回路基板
JP2003337574A (ja) 表示装置
JPS59187395A (ja) 記憶型アクテイブパネル
JP2000227608A (ja) 液晶表示装置
JP3056631B2 (ja) 液晶表示装置
JPS6363093A (ja) 表示装置
JP3849433B2 (ja) 表示装置および電子機器
JPS59188694A (ja) 記憶型アクテイブパネル
CN101770757B (zh) 液晶显示设备
JP2685079B2 (ja) マトリクス表示装置
JP3876626B2 (ja) 駆動回路、表示装置および電子機器
JP2000356975A (ja) 駆動回路、電気光学装置、および電子機器
JP2599359B2 (ja) 表示制御装置
JPH07199864A (ja) 表示装置
JPS59214898A (ja) 記憶型アクテイブパネルの表示システム
JPS63131176A (ja) 画像表示装置
JP2680119B2 (ja) ディスプレイ装置
JP2002352587A (ja) 表示用ram
JPS60209790A (ja) 表示装置
JP3124166B2 (ja) Vramの表示アドレス演算回路
JPS59166918A (ja) 記憶型アクテイブパネル用表示システム
JPS59170890A (ja) 記憶型アクテイブパネル用表示システム
JP4111212B2 (ja) 駆動回路、電気光学装置、および電子機器
JPS597397A (ja) ドツトマトリクス表示法