JPS58208981A - アドレス制御回路 - Google Patents
アドレス制御回路Info
- Publication number
- JPS58208981A JPS58208981A JP9061782A JP9061782A JPS58208981A JP S58208981 A JPS58208981 A JP S58208981A JP 9061782 A JP9061782 A JP 9061782A JP 9061782 A JP9061782 A JP 9061782A JP S58208981 A JPS58208981 A JP S58208981A
- Authority
- JP
- Japan
- Prior art keywords
- address
- memory
- control circuit
- addresses
- adder
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000010586 diagram Methods 0.000 description 3
- 238000000034 method Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/04—Arrangements for selecting an address in a digital store using a sequential addressing device, e.g. shift register, counter
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Complex Calculations (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9061782A JPS58208981A (ja) | 1982-05-28 | 1982-05-28 | アドレス制御回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9061782A JPS58208981A (ja) | 1982-05-28 | 1982-05-28 | アドレス制御回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS58208981A true JPS58208981A (ja) | 1983-12-05 |
JPS6260755B2 JPS6260755B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | 1987-12-17 |
Family
ID=14003445
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9061782A Granted JPS58208981A (ja) | 1982-05-28 | 1982-05-28 | アドレス制御回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS58208981A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6298440A (ja) * | 1985-09-30 | 1987-05-07 | エスジーエス―トムソン マイクロエレクトロニクス インク. | プログラマブルアクセスメモリ |
JPS62208146A (ja) * | 1986-03-04 | 1987-09-12 | アドバンスト・マイクロ・デイバイシズ・インコ−ポレ−テツド | デイジタル信号プロセツサメモリ管理ユニツトおよびその方法 |
FR2605765A1 (fr) * | 1986-10-28 | 1988-04-29 | Eurotechnique Sa | Procede d'adressage d'une memoire et compteur d'adressage pour la mise en oeuvre du procede |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5177141A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) * | 1974-12-27 | 1976-07-03 | Nippon Electric Co | |
JPS5437644A (en) * | 1977-08-31 | 1979-03-20 | Toshiba Corp | Information processing system |
JPS5552581A (en) * | 1978-10-11 | 1980-04-17 | Advantest Corp | Pattern generator |
-
1982
- 1982-05-28 JP JP9061782A patent/JPS58208981A/ja active Granted
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5177141A (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) * | 1974-12-27 | 1976-07-03 | Nippon Electric Co | |
JPS5437644A (en) * | 1977-08-31 | 1979-03-20 | Toshiba Corp | Information processing system |
JPS5552581A (en) * | 1978-10-11 | 1980-04-17 | Advantest Corp | Pattern generator |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6298440A (ja) * | 1985-09-30 | 1987-05-07 | エスジーエス―トムソン マイクロエレクトロニクス インク. | プログラマブルアクセスメモリ |
JPS62208146A (ja) * | 1986-03-04 | 1987-09-12 | アドバンスト・マイクロ・デイバイシズ・インコ−ポレ−テツド | デイジタル信号プロセツサメモリ管理ユニツトおよびその方法 |
FR2605765A1 (fr) * | 1986-10-28 | 1988-04-29 | Eurotechnique Sa | Procede d'adressage d'une memoire et compteur d'adressage pour la mise en oeuvre du procede |
Also Published As
Publication number | Publication date |
---|---|
JPS6260755B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | 1987-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6027964A (ja) | メモリアクセス制御回路 | |
JPS6041769B2 (ja) | アドレス指定方式 | |
JPS58208981A (ja) | アドレス制御回路 | |
US4723258A (en) | Counter circuit | |
US5708842A (en) | Apparatus for changing coefficients utilized to perform a convolution operation having address generator which uses initial count number and up/down count inputs received from external | |
US5590302A (en) | Device for generating structured addresses | |
JPS58217033A (ja) | ダイレクトメモリアクセス制御装置 | |
JPS6285383A (ja) | ベクトルプロセツサ | |
JPS62171052A (ja) | メモリ構造 | |
JPS6237429B2 (GUID-C5D7CC26-194C-43D0-91A1-9AE8C70A9BFF.html) | ||
JPH04225453A (ja) | データ処理装置 | |
JP2576589B2 (ja) | 仮想記憶アクセス制御方式 | |
JPH0810443B2 (ja) | メモリ制御回路 | |
JPS6289158A (ja) | 複数プロセツサによるアドレスバス制御方式 | |
JPS62193311A (ja) | 相対アドレシング回路 | |
JPS63245568A (ja) | 画像変換装置 | |
JPH01284926A (ja) | 演算装置の命令読出方式 | |
JPH0646399B2 (ja) | ディジタル信号処理回路 | |
JPH02190968A (ja) | ベクトル処理装置 | |
JPS60209837A (ja) | マイクロプログラム制御装置 | |
JPS60235274A (ja) | 画像信号処理装置 | |
JPS6180331A (ja) | 可変長デ−タ処理装置 | |
JPH01316826A (ja) | レジスタファイルアドレス回路 | |
JPH01311338A (ja) | データメモリアドレス発生回路 | |
JPH05165714A (ja) | データ転送装置 |