JPH0644253B2 - 周辺制御装置 - Google Patents

周辺制御装置

Info

Publication number
JPH0644253B2
JPH0644253B2 JP62041327A JP4132787A JPH0644253B2 JP H0644253 B2 JPH0644253 B2 JP H0644253B2 JP 62041327 A JP62041327 A JP 62041327A JP 4132787 A JP4132787 A JP 4132787A JP H0644253 B2 JPH0644253 B2 JP H0644253B2
Authority
JP
Japan
Prior art keywords
information
channel
address
control device
peripheral control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP62041327A
Other languages
English (en)
Other versions
JPS63208960A (ja
Inventor
清志 酒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP62041327A priority Critical patent/JPH0644253B2/ja
Publication of JPS63208960A publication Critical patent/JPS63208960A/ja
Publication of JPH0644253B2 publication Critical patent/JPH0644253B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は周辺制御装置に関し,特に制御の履歴情報と処
理結果を示すステータス情報の編集,報告部を有する周
辺制御装置に関する。
〔従来の技術〕 一般にこの種の周辺制御装置は複数の被制御装置を時分
割等により同時に処理する機能を有し,同様に複数の上
位装置に対しても同時に対処する機能を有する等,その
制御は非常に複雑なものである。従って障害等が発生
し,その原因が複数の処理の時間的前後関係などによる
とき,その解明は容易ではない。これを容易にするた
め,従来この種の周辺制御装置は処理中に処理の概要を
示す情報を制御装置内の特定のメモリへ順次格納し,異
常発生後にこの制御に関する履歴情報を読出すことを可
能としていた。
〔発明が解決しようとする問題点〕
上述した従来の周辺制御装置において,異常検出後に上
位装置等を経由して読出される制御に関する履歴情報は
多量であり,その中から異常発生に関連する部分の情報
を捜し出すのに時間を要した。特に異常発生から前述の
履歴情報読出しまでの時間が経過している程困難となる
問題点があった。
本発明は従来のもののこのような問題点を解決しようと
するもので,前記履歴情報の読出しまでの時間を短縮し
た周辺制御装置を提供しようとするものである。
〔問題点を解決するための手段〕
本発明によれば,被制御装置を制御中に関知し得る制御
情報を必要に応じて順次記憶する手段と,前記被制御装
置に対する処理の結果を示すステータス情報を上位装置
へ報告する手段とを有する周辺制御装置において,前記
制御情報を記憶する手段に対し次に情報を格納すべきア
ドレスを示す手段と,任意の時点における前記アドレス
を前記ステータス情報の一部として報告するまで保持す
る手段とを含むことを特徴とする周辺制御装置が得られ
る。
〔実施例〕
次に,本発明について図面を参照して説明する。
第1図は本発明の一実施例である磁気テープ制御装置の
ブロック図である。磁気テープ制御装置(以下MTC)1
はチャネル接続部(以下CHA)10と磁気テープ装置接続
部(以下MTA)11を介してそれぞれチャネル2と複数の
磁気テープ装置(以下MTU)3に接続されている。MTC1
はCTA10とMTA11の間で転送されるデータを制御するリー
ド/ライト制御部(以下RWC)12とMTC1の各部を制御す
るマイクロプロセッサ13とを有する。
トレースメモリ14はマイクロプロセッサ13の制御情報お
よび各種情報を必要に応じて記憶するメモリである。ア
ドレスレジスタ15はトレースメモリ14の書込み,読出し
アドレスを示すアドレスレジスタである。ステータスレ
ジスタ16はマイクロプロセッサ13のマイクロプログラム
により編集されたMTC1およびMTU3の状態ステータスを
チャネル2へ報告前に一時格納するレジスタである。
第2図は第1図のトレースメモリ14に記録される1組の
情報(以下セグメント)20を示し,1つのセグメント20
はマイクロプログラム上の情報採取箇所を示すポイント
エリア201と,選択しているチャネルポート番号エリア2
02と,選択しているMTU番号を示すデバイスアドレスエ
リア203と,各ポイントにおける任意情報エリア204とか
ら構成されている。
第3図は第1図におけるステータスレジスタ16のバイド
構成を示し,32バイトの情報を格納できる。
次に,この実施例装置の動作を説明する。
第1図のマイクロプロセッサ13はマイクロプログラムに
よりMTC1内の各部を制御しており,特にチャネル2か
らのリード命令,ライト命令等に対してはCHA10,MTA1
1,RWC12の各部を制御してMTU3からのデータの読出
し,MTU3へのデータの書込みを行う。
チャネル2からMTU3への動作要求は,一般に複数の命
令が組合わされたチャネルプログラムという単位で,MT
C1に対し起動がかけられる。MTC1においてはその複数
の命令を順次実行し,最後に終了の報告がチャネル2に
対し行なわれる。1つのチャネルプログラムの起動から
終了までの間には,他のチャネルプログラムが他のMTU
3に対し実行されることもある。このとき新たな要求を
出したチャネル2は先行しているチャネルプログラムを
発行したチャネル2と同じことも,また異なることもあ
る。
マイクロプロセッサ13のマイクロプログラムはこれらの
複雑な動作状況下における障害発生時に,その直前の動
作解析が容易となるよう制御の要所(以下ポイントと称
す。)ごとに主要な制御情報を記録するルーチンを有す
る。すなわち各ポイントにおいて,そのときのポイント
を識別するポイント番号,接続しているチャネル2を識
別するポート番号,制御の対象となっているMTU3を識
別するデバイスアドレス,および各ポイント毎に定義さ
れる主要な情報(例えば,コマンド,ステータス等)を
トレースメモリ14へそれぞれ第2図の201,202,203,2
04に示す形で格納する。トレースメモリ14は4Kバイト
の容量を有し,第2図のポイントエリア201,チャネル
ポート番号エリア202,デバイスアドレスエリア203は各
1バイト,任意情報エリア204は5バイトを有し,1つ
のポイントで記録される情報の単位であるセグメント20
は8バイトで構成される。アドレスレジスタ15はトレー
スメモリ14のバイトアドレスを示す。従って各ポイント
毎の開始アドレスは8の倍数となる。
マイクロプログラム中のポイントとしては次のような箇
所を定義する。すなわちチャネル2から新たなチャネル
プログラムの起動が要求されたとき,チャネルプログラ
ム中の個々のコマンドを実行開始するとき,個々のコマ
ンドに対応しMTU3に対し動作指示を出したとき,MT
U3のステータスを受けとったとき,チャネルプログラ
ム実行中に他のチャネルプログラム(他のMTU3に対す
る)に切替わったとき,及び異常を検出したときなどで
ある。これにより,障害発生時にはトレースメモリ14の
内容をダンプすることにより,そのときまでの処理の経
過が明らかとなる。
トレースメモリ14のデータのダンプはチャネル2からの
命令として指示され,マイクロプロセッタ13はトレース
メモリ14の全データをCHA10を介してチャネル2へ転送
することにより行なわれる。しかし,障害発生からトレ
ースメモリ14のデータのダンプが指示されるまでには,
更に別のチャネルプログラムが多数実行されている可能
性があり,ダンプされたときのアドレスレジスタ15の示
す値ではダンプされたデータのうち障害発生時のデータ
がどの部分が判定するのは困難である。そこでマイクロ
プロセッサ13は障害発生時にアドレスレジスタ15の内容
をステータスレジスタ16のバイト30,31に格納する。マ
イクロプロセッサ13は他のステータスの編集が終了後,
チャネルプログラムの終了報告時またはその後のステー
タス読取り命令に対応してステータスレジスタ16の内容
をチャネル2へ転送する。
本実施例ではマイクロプログラムの特定のポイントにお
ける情報を採取するトレース機能を対象としているが,
マイクロプログラムのアドレスを命令の実行順に格納す
るトレースに対しても同様であることは容易に類推でき
る。
このように障害検出時にトレースメモリのアドレスを示
すアドレスレジスタの内容をステータスの一部として編
集し,ステータスレジスタに保持しておき,これを後刻
ステータスの一部として報告,表示することにより別に
ダンプされたトレースメモリの多量のデータの内で,障
害に関連する部分を容易に指摘できる。
〔発明の効果〕
以上説明したように,本発明は被制御装置を制御中に関
知し得る制御情報を必要に応じて順次記憶する手段と,
前記制御情報を記憶する手段に対し次に情報を格納すべ
きアドレスを示す手段と,任意の時点における前記アド
レスをステータス情報の一部として報告するまで保持す
る手段とを含むことにより制御に関する履歴情報の読出
しまでの時間を短縮できる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例である磁気テープ制御装置の
ブロック図,第2図は第1図のトレースメモリ内におけ
る情報の格納単位であるセグメントの一例の構成図,第
3図は第1図のステータスレジスタの一例の構成図を示
す。 記号の説明: 1……磁気テープ制御装置,2……チャネル,3……磁
気テープ装置,10……チャネル接続部(CHA),11…
…磁気テープ装置接続部(MTA),12……リード/ライ
ト制御部(RWC),13……マイクロプロセッサ,14……
トレースメモリ,15……アドレスレジスタ,16……ステ
ータスレジスタ,20……セグメント,201……ポイント
エリア,202……チャネルポート番号エリア,203……デ
バイスアドレスエリア,204……任意情報エリア。

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】被制御装置を制御中に関知し得る制御情報
    を必要に応じて順次記憶する手段と,前記被制御装置に
    対する処理の結果を示すステータス情報を上位装置へ報
    告する手段とを有する周辺制御装置において,前記制御
    情報を記憶する手段に対し次に情報を格納すべきアドレ
    スを示す手段と,任意の時点における前記アドレスを前
    記ステータス情報の一部として報告するまで保持する手
    段とを含むことを特徴とする周辺制御装置。
JP62041327A 1987-02-26 1987-02-26 周辺制御装置 Expired - Lifetime JPH0644253B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62041327A JPH0644253B2 (ja) 1987-02-26 1987-02-26 周辺制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62041327A JPH0644253B2 (ja) 1987-02-26 1987-02-26 周辺制御装置

Publications (2)

Publication Number Publication Date
JPS63208960A JPS63208960A (ja) 1988-08-30
JPH0644253B2 true JPH0644253B2 (ja) 1994-06-08

Family

ID=12605423

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62041327A Expired - Lifetime JPH0644253B2 (ja) 1987-02-26 1987-02-26 周辺制御装置

Country Status (1)

Country Link
JP (1) JPH0644253B2 (ja)

Also Published As

Publication number Publication date
JPS63208960A (ja) 1988-08-30

Similar Documents

Publication Publication Date Title
EP0597654A1 (en) System and method for multi-format data storage backup of a computer system
JPH0328947A (ja) 周辺制御装置
JPH0644253B2 (ja) 周辺制御装置
JPS60159951A (ja) 情報処理装置におけるトレ−ス方式
JPS63263548A (ja) 制御装置システム
JPS61156340A (ja) 故障記録装置
JPH0793101A (ja) データバックアップ装置
JPS6055432A (ja) 不良セクタの処理方法
JP2696970B2 (ja) 情報処理装置
JPH0289256A (ja) ディスク型外部記憶装置
JPS601672A (ja) 磁気デイスク装置の不良ブロツク処理方法
JPH0335477A (ja) 周辺記憶制御装置
JPS583015A (ja) マイクロプログラム格納方式
JPS6259816B2 (ja)
JPH01140351A (ja) データ処理装置
JPS5822765B2 (ja) 電子計算機システムにおけるプログラムロ−ド方式
JPH0235664A (ja) 磁気ディスク制御装置の論理セクタ書込方式
JPS598853B2 (ja) 外部記憶制御装置
JPS6042500B2 (ja) マルチデ−タ処理システム
JPH0438011B2 (ja)
JPS6292038A (ja) ヒストリメモリ記録制御方式
JPH0227693B2 (ja)
JPH02183330A (ja) データ処理装置
JPS62290943A (ja) 情報処理装置
JPS6254348A (ja) フアイルの障害処理方式

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term