JPH04240762A - 積層型半導体装置の製造方法 - Google Patents
積層型半導体装置の製造方法Info
- Publication number
- JPH04240762A JPH04240762A JP727691A JP727691A JPH04240762A JP H04240762 A JPH04240762 A JP H04240762A JP 727691 A JP727691 A JP 727691A JP 727691 A JP727691 A JP 727691A JP H04240762 A JPH04240762 A JP H04240762A
- Authority
- JP
- Japan
- Prior art keywords
- soi substrate
- device layer
- stacked semiconductor
- semiconductor device
- adhesive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 11
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 7
- 239000000758 substrate Substances 0.000 claims abstract description 19
- 239000000853 adhesive Substances 0.000 claims abstract description 9
- 230000001070 adhesive effect Effects 0.000 claims abstract description 9
- 238000000034 method Methods 0.000 claims abstract description 5
- 238000000151 deposition Methods 0.000 claims description 2
- 238000004026 adhesive bonding Methods 0.000 claims 1
- 238000005530 etching Methods 0.000 claims 1
- 239000010410 layer Substances 0.000 description 9
- 238000007796 conventional method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
Landscapes
- Element Separation (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】この発明は、機能素子層をはり合
わせた積層型半導体装置の製造方法に関する。
わせた積層型半導体装置の製造方法に関する。
【0002】
【従来の技術】従来の半導体装置は、基板の表面あるい
は表面のごく近傍に素子を形成するという、いわゆる一
層型のデバイスであった。
は表面のごく近傍に素子を形成するという、いわゆる一
層型のデバイスであった。
【0003】
【発明が解決しようとする課題】このような装置では、
1つのデバイスを構成するために、大きな面積を必要と
し多機能なデバイスを限られたチップ面積に組み込むこ
とが困難となってきた。
1つのデバイスを構成するために、大きな面積を必要と
し多機能なデバイスを限られたチップ面積に組み込むこ
とが困難となってきた。
【0004】
【課題を解決するための手段】本発明は、このような従
来デバイスのもつ課題を解決するものであり、第1のS
OI基板上にデバイス層を形成した後、デバイス層にコ
ンタクトとして凸型の導電膜を選択的に形成した後、接
着剤を堆積させる。この接着剤をエッチバックし、次に
第2のSOI基板上にデバイス層を形成し、第1のSO
I基板の凸部に対応するように凹部を形成した後、この
2つの基板をはり合わせて積層型半導体の製造を行う。
来デバイスのもつ課題を解決するものであり、第1のS
OI基板上にデバイス層を形成した後、デバイス層にコ
ンタクトとして凸型の導電膜を選択的に形成した後、接
着剤を堆積させる。この接着剤をエッチバックし、次に
第2のSOI基板上にデバイス層を形成し、第1のSO
I基板の凸部に対応するように凹部を形成した後、この
2つの基板をはり合わせて積層型半導体の製造を行う。
【0005】
【作用】上記のように、半導体装置を形成することによ
り多機能なデバイスを形成でき、チップ面積を有効に使
うことができる。
り多機能なデバイスを形成でき、チップ面積を有効に使
うことができる。
【0006】
【実施例】以下に、本発明の一実施例を図面に基づいて
説明する。図1は、本発明に係る積層型半導体装置の製
造方法を示すものである。第1のSOI基板1上に第1
のデバイス層2を形成した後、選択的にコンタクト部と
なる導電膜の凸部3を形成する。そして、接着剤4を堆
積した後、エッチバックする。これを第2のSOI基板
6に形成したコンタクト孔部8が形成された第2のデバ
イス層7と、はり合わせることにより積層型半導体装置
を製造する。
説明する。図1は、本発明に係る積層型半導体装置の製
造方法を示すものである。第1のSOI基板1上に第1
のデバイス層2を形成した後、選択的にコンタクト部と
なる導電膜の凸部3を形成する。そして、接着剤4を堆
積した後、エッチバックする。これを第2のSOI基板
6に形成したコンタクト孔部8が形成された第2のデバ
イス層7と、はり合わせることにより積層型半導体装置
を製造する。
【0007】
【発明の効果】この結果、従来の方式と比べて多機能な
デバイスを構成することができ、チップ面積が有効に使
える。また、従来の方式で基板上に素子層を形成した後
に、はり合わせて積層型半導体装置を製造するので製造
が容易に行える。
デバイスを構成することができ、チップ面積が有効に使
える。また、従来の方式で基板上に素子層を形成した後
に、はり合わせて積層型半導体装置を製造するので製造
が容易に行える。
【図1】本発明に係る積層型半導体装置の製造方法を示
すものである。
すものである。
1 第1のSOI基板
2 第1のデバイス層
3 コンタクト部となる導電膜
4 接着剤
5 エッチバックされた接着剤
6 第2のSOI基板
7 第2のデバイス層
8 コンタクト孔部
Claims (1)
- 【請求項1】 第1のSOI基板にデバイス層を形成
する工程と、前記デバイスに選択的に凸部を形成する工
程と、前記デバイスに、接着剤を堆積する工程と、前記
接着剤をエッチバックする工程と、前記接着剤を介して
、第1の基板と第2のSOI基板に形成させた素子層を
はり合わせることにより、素子層間のコンタクトをとる
工程とからなる積層型半導体装置の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP727691A JPH04240762A (ja) | 1991-01-24 | 1991-01-24 | 積層型半導体装置の製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP727691A JPH04240762A (ja) | 1991-01-24 | 1991-01-24 | 積層型半導体装置の製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04240762A true JPH04240762A (ja) | 1992-08-28 |
Family
ID=11661508
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP727691A Pending JPH04240762A (ja) | 1991-01-24 | 1991-01-24 | 積層型半導体装置の製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04240762A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1995009438A1 (en) * | 1993-09-30 | 1995-04-06 | Kopin Corporation | Three-dimensional processor using transferred thin film circuits |
US5936280A (en) * | 1997-04-21 | 1999-08-10 | Advanced Micro Devices, Inc. | Multilayer quadruple gate field effect transistor structure for use in integrated circuit devices |
US6027958A (en) * | 1996-07-11 | 2000-02-22 | Kopin Corporation | Transferred flexible integrated circuit |
US6320228B1 (en) | 2000-01-14 | 2001-11-20 | Advanced Micro Devices, Inc. | Multiple active layer integrated circuit and a method of making such a circuit |
-
1991
- 1991-01-24 JP JP727691A patent/JPH04240762A/ja active Pending
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1995009438A1 (en) * | 1993-09-30 | 1995-04-06 | Kopin Corporation | Three-dimensional processor using transferred thin film circuits |
US5656548A (en) * | 1993-09-30 | 1997-08-12 | Kopin Corporation | Method for forming three dimensional processor using transferred thin film circuits |
US5793115A (en) * | 1993-09-30 | 1998-08-11 | Kopin Corporation | Three dimensional processor using transferred thin film circuits |
US5976953A (en) * | 1993-09-30 | 1999-11-02 | Kopin Corporation | Three dimensional processor using transferred thin film circuits |
US6624046B1 (en) | 1993-09-30 | 2003-09-23 | Kopin Corporation | Three dimensional processor using transferred thin film circuits |
US6027958A (en) * | 1996-07-11 | 2000-02-22 | Kopin Corporation | Transferred flexible integrated circuit |
US5936280A (en) * | 1997-04-21 | 1999-08-10 | Advanced Micro Devices, Inc. | Multilayer quadruple gate field effect transistor structure for use in integrated circuit devices |
US6294829B1 (en) | 1997-04-21 | 2001-09-25 | Advanced Micro Devices, Inc. | Multilayer quadruple gate field effect transistor structure for use in integrated circuit devices |
US6320228B1 (en) | 2000-01-14 | 2001-11-20 | Advanced Micro Devices, Inc. | Multiple active layer integrated circuit and a method of making such a circuit |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5731222A (en) | Externally connected thin electronic circuit having recessed bonding pads | |
JPH04354126A (ja) | 半導体装置の製造方法 | |
KR950034492A (ko) | 직접 웨이퍼 본딩 구조물 및 그 제조방법 | |
JP2001035998A (ja) | ウェーハレベルスタックパッケージ及びその製造方法 | |
JPH04240762A (ja) | 積層型半導体装置の製造方法 | |
JPH023944A (ja) | 半導体装置 | |
JPS6354740A (ja) | 集積回路基板の製造方法 | |
ATE342608T1 (de) | Herstellungsverfahren einer hybriden integrierten schaltung mit einem halbleiterbauelement und einem piezoelektrischen filter | |
CN104053082B (zh) | 集成麦克风的结构和方法 | |
JPH0555534A (ja) | 積層型半導体装置の製造方法 | |
JP2002039892A (ja) | 半導体圧力センサとその製造方法 | |
JPH01286333A (ja) | 半導体装置 | |
JP2002064159A (ja) | 電子部品用金属キャップ、その製造方法及び電子部品 | |
KR950011015B1 (ko) | 평탄한 박막을 갖는 반도체기판의 제조방법 | |
JP3107060B2 (ja) | 半導体装置の製造方法 | |
JP2003109987A (ja) | フリップチップ実装基板および半導体装置 | |
JP2576462B2 (ja) | 半導体装置の製造方法 | |
JPH11311577A (ja) | 半導体圧力センサ用台座の製造方法 | |
JP2580612B2 (ja) | 半導体装置の製造方法 | |
KR100687420B1 (ko) | 적층형 반도체 소자 및 제조 방법 | |
JP4633868B2 (ja) | 支持体に接着される基板を有する半導体本体 | |
JPH03134570A (ja) | 半導体素子の製造方法 | |
JPS587073B2 (ja) | カゴウブツハンドウタイソウチノセイサクホウ | |
JPH0213936B2 (ja) | ||
JPH01289136A (ja) | 半導体装置の製造方法 |