JPH0325674A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH0325674A
JPH0325674A JP16148589A JP16148589A JPH0325674A JP H0325674 A JPH0325674 A JP H0325674A JP 16148589 A JP16148589 A JP 16148589A JP 16148589 A JP16148589 A JP 16148589A JP H0325674 A JPH0325674 A JP H0325674A
Authority
JP
Japan
Prior art keywords
register
vector
vector register
contents
processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP16148589A
Other languages
English (en)
Inventor
Takeshi Nishikawa
西川 岳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP16148589A priority Critical patent/JPH0325674A/ja
Publication of JPH0325674A publication Critical patent/JPH0325674A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理装置に関し、特にプロセスの切換時に
ベクトルレジスタの内容を含むプロセス状態の退避処理
を行う情報処理装置に関する。
〔従来の技術〕
従来の情報処理装置は、複数のベクトルレジスタを持っ
てベクトルデータの処理を行うベクトル処理部と、複数
のスカラレジスタ,プロセス状態、フラグ,命令カウン
タ.タイマ等の制御レジスタを持ってスカラデータの処
理を行うスカラ処理部と、命令およびデータを格納する
主記憶部とから構成されている. このような情報処理装置は、割込処理等でプロセスの切
換を行う場合に、それまで処理していたプロセスAの状
態、すなわちプロセス状態フラグ,命令カウンタ,タイ
マ等の制御レジスタ,スカラレジスタ,ベクトルレジス
タ等の状態をすべて主記憶部に退避した後に、新しいプ
ロセスBの状態をそれぞれのレジスタヘロードして処理
を実行し、プYフセスBの処理を経了した後に、元のプ
ロセスAの処理を継続するために、主記憶部l\退避し
たプロセスAの状態をそれぞれのレジスタへ回復し、プ
ロセスAの処理を再開していた。
〔発明が解決しようとする課題〕
上述した従来の情報処理装置は、ベクトルレジスタの容
量が100Kバイト程度あり、スカラレジスタや他の制
御レジスタに比べて大容量であるために、前述したプロ
セスの切り換え時における情報の退避に時間がかかるに
もかかわらず、プロセスの処理中にベクトルレジスタへ
の書き込みがなく、ベクトルレジスタの内容に変更がな
かった場合でも退避が行なわれるために、本来必要とし
ない処理のために無駄な時間を費やしてしまうという欠
点を有している。
〔課題を解決するための手段〕
本発明の情報処理装置は、複数のベクトルレジスタを備
えた情報処理装置において、あらかじめ定められた処理
単位であるプロセスで処理を実行中に11q記ベクトル
レジスタに対する書き込みを実行したかとうかを検出し
、その検出結果を示すベクトルレジスタ書込フラグを前
記プロセスの状態を保持するプログラムビジブルな制御
レジスタに保持し、割込処理等による前記プロセスの切
り換えを行う時に前記プロセスの状態の退避に際して前
記ベクトルレジスタ書込フラグのチェックを行い、処理
を実行中に前記ベクトルレジスタへの書き込みが実行さ
れたときにだけ前記ベクトルレジスタの内容の退避を行
うことにより構成されている。
〔実施例〕
次に、本発明の実施例について、図面を参照して説明す
る。
第1図は本発明の情報処理装置の一実施例を示すブロッ
ク図である。
第1図に示す主記憶部1は、命令或いはデータを格納し
ている。そして、プロセスの切換時に、あらかじめ定め
られた領域に、プロセスの状態を退避することができる
また、ベクトル処理部2は、複数のベクトルレジスタ2
1およびベクトル制御部22を有しており、ベクトル制
御部22は、制御線201でベクl〜ルレジスタ21の
制御を行うことができる。
M.書き込み検出部3は、ベクトルレジスタ2】に対す
る制御線201の情報の一部を受け、ベクトルレジスタ
21に対して情報の書き込みがj′)1たかどうかを検
出している。
また、制御レジスタ部4は、プロセス状態語(PSWと
いう)レジスタ41,命令カウンタ(Iにという)レジ
スタ42,タイマ(TMという〉しジスタ43等を有し
ている。これらのレジスタζま、プロセスの制御に関係
するレジスタであり、プロセス状態語レジスタ41の1
ビットが書き込み検出部3の検出結果を信号線301を
通して受けて保持するベクトルレジスタ書込みフラグ4
10となっている。
さらに、スカラレジスタ部5は、スカラデータを格納す
る汎用レジスタ類を有している。
ベクトル処理部2のベクトルレジスタ21は、データ線
202で主記憶部lと接続されており、制御レジスタ部
4の各レジスタ゜およびスカラレジスタ部5の各レジス
タは、各々データ線401,501でデータ選択部6と
接続され、データ選択部6で選択されてデータ線601
を通して主記憶部1に接続されている. 次に、プロセスAの処理を実行中に割込みが発生するこ
とにより、プロセスAの処理を中断し、割込み処理のプ
ロセスBに移る際のプロセスAの状態の退避を例にして
、本発明の動作を説明する。
まず、プロセスAの処理中にベクトル処理が実行された
場合に、ベクトル制御部22がら、ベクトルレジスタ2
1に対して、ベクトルレジスタ21の読み出し、或いは
ベクトルレジスタ21への書き込みを行うために、それ
ぞれの制御情報が制御線201を通して送出される。
そこで、書き込み検出部3は、制御線201のベクトル
レジスタ21の制御情報の一部を受け、処理中にベクト
ルレジスタ21に対して、情報の書き込みがあったかど
うかを検出し、書き込みがあった場合にだけ信号線30
1を通して、制御レジスタ部4の中のプロセス状態語レ
ジスタ41のベクトルレジスタ書き込みフラグ41aに
対するセットを行う。
このため、プロセスAがベクトル処理を実行し、ベクト
ルレジスタへの書き込み処理を行った場合には、ベクト
ルレジスタ書き込みフラグ41aは゛1′′となり、ベ
クトル処理を実行したもののベクトルレジスタ21/\
の書き込みが行なわれなかった場合或いはプロセスAが
スカラ処理のみであった場合には、ベクトルレジスタ書
き込みフラグ4 1. aは“゜○゜”になっている。
この状態でプロセスBの処理を要求する割込みが発生す
ると、プロセスAの処理を中断して割込み処理のプロセ
スBを実行するが、その割込み処理のプロセスBが終了
してプロセスAの処理を再開する時のために、割込み処
理のプロセスBを開始する前に、プロセスAの中断時の
状態を主記憶部1へ退避する動作が実行される。
すなわち、まず、制御レジスタ部4内のpsw,IC,
TMを含む各レジスタ4゜1.42,43,・・・のデ
ータが、データ線401からデータ選択部6さらにデー
タ線601と転送されて主記憶部1に格納され、続いて
スカラレジスタ部5の各レジスタのデータが、データ線
501からデータ選択部6さらにデータ線601を通っ
て主記憶部1に格納される. そして、今格納した制御レジスタ部4のプロセス状態語
レジスタ41の中のベクトルレジスタ書き込みフラグ4
1aをチェックし、ベクトルレジスタ書き込みフラグ4
1aが゛1″の場合には、退避中のプロセスAの処理中
にベクトルレジスタ21への書き込みがあったすなわち
ベクトルレジスタ21の内容が変更されたことを意味す
るので、ベクトル処理部2のベクトルレジスタ21のデ
ータをもデータ線202を通じて主記憶部1へ格納し,
ベクトルレジスタ書き込みフラグ41aが“O I1の
場合には、プロセスAの処理中にベクトルレジスタ21
への書き込みがなかったすなわちベクトルレジスタ21
の内容が主記憶部1に以前に記憶されている内容と変わ
っていないことを意味するので、ベクトルレジスタ21
の内容の退避処理を省略して割込み処理のプロセスBを
開始する。
〔発明の効果〕
以上説明したように、本発明の情報処理装置は、プロセ
スの処理過程でベクトルレジスタへの書き込みがあり、
ベクトルレジスタの内容に変更があったか否かで、プロ
セスの切換時におけるベクトルレジスタの内容の退避の
要否を判断することによって、不要なベクトルレジスタ
の退避動作を省略し、プロセスの切換を効率よく実行す
ることができるという効果を有している。
ジスタ、22・・・ベクトル制御部、41・・・プロセ
ス状態語レジスタ、4 1. a・・・ベクトルレジス
タ書き込みフラグ、42・・・命令力ウンタレジスタ、
43・・・タイマレジスタ。

Claims (1)

    【特許請求の範囲】
  1.  複数のベクトルレジスタを備えた情報処理装置におい
    て、あらかじめ定められた処理単位であるプロセスで処
    理を実行中に前記ベクトルレジスタに対する書き込みを
    実行したかどうかを検出し、その検出結果を示すベクト
    ルレジスタ書込フラグを前記プロセスの状態を保持する
    プログラムビジブルな制御レジスタに保持し、割込処理
    等による前記プロセスの切り換えを行う時に前記プロセ
    スの状態の退避に際して前記ベクトルレジスタ書込フラ
    グのチェックを行い、処理を実行中に前記ベクトルレジ
    スタへの書き込みが実行されたときにだけ前記ベクトル
    レジスタの内容の退避を行うことを特徴とする情報処理
    装置。
JP16148589A 1989-06-23 1989-06-23 情報処理装置 Pending JPH0325674A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP16148589A JPH0325674A (ja) 1989-06-23 1989-06-23 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP16148589A JPH0325674A (ja) 1989-06-23 1989-06-23 情報処理装置

Publications (1)

Publication Number Publication Date
JPH0325674A true JPH0325674A (ja) 1991-02-04

Family

ID=15735979

Family Applications (1)

Application Number Title Priority Date Filing Date
JP16148589A Pending JPH0325674A (ja) 1989-06-23 1989-06-23 情報処理装置

Country Status (1)

Country Link
JP (1) JPH0325674A (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63155330A (ja) * 1986-12-19 1988-06-28 Nec Corp マイクロプログラム制御装置
JPS63311537A (ja) * 1987-06-15 1988-12-20 Pfu Ltd 演算処理装置
JPH01144129A (ja) * 1987-11-30 1989-06-06 Nec Corp 中央処理装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS63155330A (ja) * 1986-12-19 1988-06-28 Nec Corp マイクロプログラム制御装置
JPS63311537A (ja) * 1987-06-15 1988-12-20 Pfu Ltd 演算処理装置
JPH01144129A (ja) * 1987-11-30 1989-06-06 Nec Corp 中央処理装置

Similar Documents

Publication Publication Date Title
KR920001101B1 (ko) 마이크로프로세서와 그 내부의 레지스터장치
JP3970609B2 (ja) プロセッサシステム
JPS58197553A (ja) プログラム監視装置
JP2677458B2 (ja) システムコール実行装置
JP3956305B2 (ja) 不揮発性半導体記憶装置およびデータ処理装置
JPH0325674A (ja) 情報処理装置
JPH0668725B2 (ja) データ処理システムにおける割込条件に応答する装置及び非同期割込条件に応答する方法
JPH056281A (ja) 情報処理装置
JP2562838B2 (ja) プロセッサ及びストアバッファ制御方法
JP2002196938A (ja) 例外処理フロー用の装置及びその処理実行方法
JPH0113131B2 (ja)
JPS62151942A (ja) タスク切換え方式
JPS58182766A (ja) プログラムトレ−ス装置
JPS6349942A (ja) 演算処理装置
JP4311087B2 (ja) プロセッサおよび例外処理方法
JPH0772908A (ja) プログラマブルコントローラ
JPH01147640A (ja) マルチプログラミング・デバッグ装置
JPH02183342A (ja) 割込み制御装置
JPS6239779B2 (ja)
JPH09160800A (ja) エミュレータ
JPH06295252A (ja) 計算機
JPH04140881A (ja) 情報処理装置
JPS6349941A (ja) 演算処理装置
JPS61233865A (ja) ベクトルプロセツサ
JPH01201730A (ja) 情報処理装置