JPH0312748A - 故障診断方式 - Google Patents

故障診断方式

Info

Publication number
JPH0312748A
JPH0312748A JP1147941A JP14794189A JPH0312748A JP H0312748 A JPH0312748 A JP H0312748A JP 1147941 A JP1147941 A JP 1147941A JP 14794189 A JP14794189 A JP 14794189A JP H0312748 A JPH0312748 A JP H0312748A
Authority
JP
Japan
Prior art keywords
processor
data
register
control unit
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1147941A
Other languages
English (en)
Inventor
Takio Ono
滝男 小野
Motoyoshi Hirose
元義 廣瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP1147941A priority Critical patent/JPH0312748A/ja
Publication of JPH0312748A publication Critical patent/JPH0312748A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [概要] 情報処理システムにおける故障診断方式に関し、メモリ
アクセスを行なわずに確実な故障検出および故障発生箇
所の特定を行なうことを目的とし、プロセッサ内にライ
トデータレジスタ、リードデータレジスタおよび比較器
を設け、メモリコントロールユニット内にはライトデー
タレジスタ、セレクタおよびリードデータレジスタを設
け、主記憶ユニット内にはライトデータレジスタ、セレ
クタおよびリードデータレジスタを設け、プロセッサか
ら診断対象装置と診断データを指示して疑似読み出し動
作を行い、診断対象装置以外は通常の書き込み要求と同
様の動作によって被診断装置へ要求を伝達し、被診断装
置では診断要求により読み出し動作と同じタイミングで
診断データを送出し、比較器においてプロセッサが先に
送り出した診断用データと受け取ったデータとを比較し
て診断を行なう。
[産業上の利用分野コ 本発明は、情報処理システムにおける故障診断方式に関
する。
情報を処理するプロセッサと、プロセッサの読み出しあ
るいは書き込み要求に応じて信号を主記憶ユニットへ伝
達するメモリコントロールユニットと、プロセッサが処
理すべきデータを記憶しメモリコントロールユニットか
らの要求により記憶内容の読み出しあるいは変更を行な
う主記憶ユニットからなる情報処理システムにおいては
、データを伝送することにより故障診断を行なう必要の
ある場合がある。
[従来の技術] 情報処理システムにおける従来の故障診断方式には、パ
リティチエツクによるものと、診断用のメモリ領域に予
め書き込んである診断用データを読み出し元の診断用デ
ータと比較して異常があるかどうかを診断するものとが
多く用いられている。
[発明が解決しようとする課題] しかしながら、前者の方式では、データ中の偶数個のビ
ットが同時に反転していた場合には正常との区別がつか
ず、またパリティチエツク回路の出力と通常の回路との
出力を選択して出力するように構成された装置において
はセレクタの故障により別のデータが選択された場合に
はそれがパリティ異常として検出されない可能性がある
という問題があった。
後者の方式をとる従来のシステムの構成は通常第3図に
示すような構成となっている。すなわち、プロセッサに
は、診断用データを受けるライトデータレジスタ1と、
メモリコントロールユニット(MCU)から送出される
データを保持するり一ドデータレジスタ4と、リードデ
ータレジスタ4の出力とメモリコントロールユニットか
ら送出されるデータとの比較を行なう比較器10が設け
られている。
また、メモリコントロールユニット(MCU)には、プ
ロセッサからの書き込みデータを保持するライトデータ
レジスタ2と、主記憶ユニットから送出されるデータを
保持して出力するリードデータレジスタ5を設け、 主記憶ユニット内には、メモリコントロールユニットか
らの書き込みデータを保持するライトデータレジスタ3
と、メモリ7からの出力を保持して出力するリードデー
タレジスタ6を設けている。
このようなシステムではプロセッサから診断用データが
通常の書き込み動作と同様な動作でメモリコントロール
ユニットを経由して被診断装置である主記憶ユニットの
メモリ7に書き込まれ、次に通常の読み出し動作と同様
の動作でメモリ7に先はど格納された診断用データを読
み出しメモリコントロールユニット経由でプロセッサの
リードデータレジスタ4まで送られ、比較器10により
先はどの診断用データとメモリから読み出したデータと
の一致・不一致を判断し、異常を検出する。
しかしながら、このようなシステムでは、上記パリティ
チエツクの問題は防ぐことができるが、回路の故障部分
を特定することはできず、また診断時には必ずメモリを
アクセスする必要があるという欠点があった。
本発明の目的は、メモリアクセスを行なわずに確実な故
障検出および故障発生部分の特定ができるような故障診
断方式を提供することにある。
[課題を解決するための手段] 第1図は本発明の原理構成図である。図において、1は
プロセッサ内に設けられた書き込みデータを保持するラ
イトデータレジスタ、4はメモリコントロールユニット
(MCU)から送出されるデータを保持するリードデー
タレジスタ、10はリードデータレジスタ4の出力とラ
イトデータレジスタ1から送出されるデータ(診断用デ
ータ)との比較を行なう比較器である。
2はメモリコントロールユニット(MCU)内に設けら
れたライトデータレジスタで、プロセッサからの書き込
みデータを保持する。9は前記主記憶ユニットから送出
されるデータとライトブタレジスタ2の出力をプロセッ
サからの指示に応じて択一的に選択するセレクタ、5は
このセレクタ9の出力を保持して出力するリードデータ
レジスタである。
3は主記憶ユニット(MSU)内に設けられたライトデ
ータレジスタ、7はメモリ、8はライトデータレジスタ
3の出力とメモリ7からの出力とをプロセッサからの指
示に応じて択一的に選択するセレクタ、6はこのセレク
タ8の出力を保持して出力するリードデータレジスタで
ある。
[作用] 故障診断は通常の読み出し動作に似た手順で行なわれる
。故障診断に際してまずプロセッサから故障診断要求と
診断データが送出され、診断対象装置のライトデータレ
ジスタに診断データがセットされる。診断対象装置では
セレクタがライトデータレジスタの出力を選択するよう
に設定される。
読み出し動作の際被診断装置では先に書き込まれた診断
データをセレクタを通してリードデータレジスタに出力
する。このレジスタの出力はプロセッサのリードデータ
レジスタ4に書き込まれる。
プロセッサでは先に送り出した診断データと受け取った
データとを比較器10で比較し、データの一致・不一致
を判断することにより故障を検出する。
この場合診断対象装置も特定されているので、故障検出
と故障発生部分(装置)を同時に検出することができる
[実施例] 第2図は本発明の故障診断方式に係るシステムの一実施
例を示す要部構成図である。図において、第1図と同等
部分には同一符号を付し2である。11はMSUのライ
トデータレジスタ3のデータを保持するレジスタ、12
はMCUのライトデータレジスタ2のデータを保持する
レジスタ、13はライトデータレジスタ1のデータを保
持するレジスタである。
故障診断動作に入ると、まずプロセッサから通常の読み
出し動作と同様なタイミングで故障診断要求がMCU、
MSUに送られる。診断データもライトデータレジスタ
1を通り、MCUのライトデータレジスタ2、MSUの
ライトデータレジスタ3へ送られる。また、診断用デー
タはプロセッサのレジスタ13に保持される。
一方、診断対象となった装置では、その装置にある故障
診断用のレジスタ12または11に保持される。
続いて、通常の読み出し動作においてその被診断装置が
データをプロセッサ側へ送出するタイミングになると、
セレクタ9あるいは8により故障診断用のレジスタ12
あるいは11の出力が選択され、リードデータレジスタ
5および4を通り、比較器10に人力される。比較器1
0では、レジスタ13に保持されている診断用データと
被診断装置から返送された診断用データとの値を比較し
、一致した場合は故障がなく、不一致の場合は被診断装
置で故障が発生しているとする診断結果を得る。
[発明の効果] 以上説明したように、本発明によれば、従来の回路に少
量のハードウェアを追加するだけで確実な故障診断と故
障発生部分の特定を行なうことができる。
【図面の簡単な説明】
第1図は本発明の原理構成図、 第2図は本発明の故障診断方式に係るシステムの一実施
例を示す要部構成図、 第3図は従来のシステムの構成図である。 第1図において、 1.2.3はライトデータレジスタ、 4.5.6はリードデータレジスタ、 7はメモリ、 8.9はセレクタ、 10は比較器である。

Claims (1)

  1. 【特許請求の範囲】 情報を処理するプロセッサと、プロセッサの読み出しあ
    るいは書き込み要求に応じて信号を主記憶ユニットへ伝
    達するメモリコントロールユニットと、プロセッサが処
    理すべきデータを記憶しメモリコントロールユニットか
    らの要求により記憶内容の読み出しあるいは変更を行な
    う主記憶ユニットからなる情報処理システムにおいて、 前記プロセッサ内に、書き込みデータを保持するライト
    データレジスタ(1)と、前記メモリコントロールユニ
    ットから送出されるデータを保持するリードデータレジ
    スタ(4)と、このリードデータレジスタ(4)の出力
    と診断用データとの比較を行なう比較器(10)を設け
    、 前記メモリコントロールユニット内に、前記プロセッサ
    からの書き込みデータを保持するライトデータレジスタ
    (2)と、前記主記憶ユニットから送出されるデータと
    ライトデータレジスタ(2)の出力をプロセッサからの
    指示に応じて択一的に選択するセレクタ(9)と、この
    セレクタ(9)の出力を保持して出力するリードデータ
    レジスタ(5)を設け、 前記主記憶ユニット内に、前記メモリコントロールユニ
    ットからの書き込みデータを保持するライトデータレジ
    スタ(3)と、このライトデータレジスタ(3)の出力
    とメモリからの出力とをプロセッサからの指示に応じて
    択一的に選択するセレクタ(8)と、このセレクタ(8
    )の出力を保持して出力するリードデータレジスタ(6
    )を設け、 プロセッサから診断対象装置と診断データを指示して疑
    似読み出し動作を行い、診断対象装置以外は通常の書き
    込み要求と同様の動作によって被診断装置へ要求を伝達
    し、被診断装置では診断要求により読み出し動作と同じ
    タイミングで診断データを送出し、比較器(10)にお
    いてプロセッサが先に送り出した診断用データと受け取
    ったデータとを比較して診断を行なうことを特徴とする
    故障診断方式。
JP1147941A 1989-06-09 1989-06-09 故障診断方式 Pending JPH0312748A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1147941A JPH0312748A (ja) 1989-06-09 1989-06-09 故障診断方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1147941A JPH0312748A (ja) 1989-06-09 1989-06-09 故障診断方式

Publications (1)

Publication Number Publication Date
JPH0312748A true JPH0312748A (ja) 1991-01-21

Family

ID=15441527

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1147941A Pending JPH0312748A (ja) 1989-06-09 1989-06-09 故障診断方式

Country Status (1)

Country Link
JP (1) JPH0312748A (ja)

Similar Documents

Publication Publication Date Title
US5630048A (en) Diagnostic system for run-time monitoring of computer operations
JPH0746322B2 (ja) 障害装置特定システム
CN111078492A (zh) 一种SoC内部总线的状态监控系统及方法
JPS58225453A (ja) 診断回路の誤り検出方式
JPH0312748A (ja) 故障診断方式
KR950012495B1 (ko) 메모리 진단장치 및 방법
JPS62271153A (ja) 共通バス構造における診断方式
JPH0324657A (ja) バス診断方式
JPS61110243A (ja) 誤り訂正及び検出回路の診断方式
JPH02173852A (ja) バス診断装置
JPH0662114A (ja) プロセッサ間診断処理方式
JP2871966B2 (ja) 障害検出回路検査システム
JPH02297650A (ja) 受信装置
JP2919366B2 (ja) バス障害処理方式
JPS63140342A (ja) エラ−検出回路の試験方式
JP2002215471A (ja) メモリポート、記憶装置、情報処理システム
JPS638956A (ja) メモリ診断回路
JPH03126149A (ja) バスシステム診断方式
JPH0511818A (ja) プログラマブルコントローラの故障検出装置
JPH0377546B2 (ja)
JPH07334431A (ja) Fifoメモリ装置及びその信頼性向上方法
JPH04256000A (ja) メモリ試験方式
JPS63245747A (ja) 2ポ−トメモリ異常検出方式
JPH077344B2 (ja) 障害プロセッサ判別方法
JPS6172346A (ja) メモリ診断制御方式