JPH0277086A - 表示制御方式 - Google Patents

表示制御方式

Info

Publication number
JPH0277086A
JPH0277086A JP63229015A JP22901588A JPH0277086A JP H0277086 A JPH0277086 A JP H0277086A JP 63229015 A JP63229015 A JP 63229015A JP 22901588 A JP22901588 A JP 22901588A JP H0277086 A JPH0277086 A JP H0277086A
Authority
JP
Japan
Prior art keywords
display
crt
plasma
dots
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63229015A
Other languages
English (en)
Other versions
JP2909079B2 (ja
Inventor
Hiroki Yoshida
善田 浩輝
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP63229015A priority Critical patent/JP2909079B2/ja
Priority to KR1019890013228A priority patent/KR920005308B1/ko
Priority to EP89116957A priority patent/EP0359234B1/en
Priority to DE68925854T priority patent/DE68925854T2/de
Publication of JPH0277086A publication Critical patent/JPH0277086A/ja
Priority to US08/303,879 priority patent/US5508714A/en
Application granted granted Critical
Publication of JP2909079B2 publication Critical patent/JP2909079B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • G09G5/366Graphics controllers with conversion of CRT control signals to flat panel control signals, e.g. adapting the palette memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0421Horizontal resolution change
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Graphics (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [発明の目的] (産業上の利用分野) 本発明は、例えばプラズマディスプレイユニットを標準
装備し、CRTディスプレイユニットを任意に接続可能
とした、パーソナルコンピュータ、パーソナルワークス
テーション等のコンピュータシステムに用いて好適な表
示制御方式に関する。
(従来の技術) 従来、プラズマディスプレイユニットを標準装備し、C
RTディスプレイユニットを任意に接続可能とした、パ
ーソナルコンピュータ、パーソナルワークステーション
等のコンピュータシステムに於いては、それぞれのディ
スプレイユニットの水平解像度が異なる(例えばCRT
ディスプレイは水平方向解像度720ドツト(標準テキ
スト表示)をもつのに対して、プラズマディスプレイは
水平方向解像度640ドツト)ことから、CRTディス
プレイ゛用に作られたBiO2及びソフトウェアをプラ
ズマディスプレイの表示に使用できないという問題があ
った。
(発明が解決しようとする課8) 従って、従来ではCRTディスプレイによる高解像度と
、CRTディスプレイ及びプラズマディスプレイの同時
並行(デュアルディスプレイモードの)を任意に選択し
て表示ドライブできるシステムが実現されなかった。
本発明は上記実情に鑑みなされたもので、CRTディス
プレイとプラズマディスプレイの水平方向の解像度の違
いによる不具合を解消して、CRTディスプレイによる
高解像度と、CRTディスプレイ及びプラズマディスプ
レイの同時並行(デュアルディスプレイモードの)を任
意に選択して表示ドライブできるシステムを容易に実現
可能にした表示制御方式を提供することを目的とする。
[発明の構成] (課題を解決するための手段及び作用)本発明は、水平
方向解像度mドツトのプラズマディスプレイと同プラズ
マディスプレイより高いnドツトの水平方向解像度表示
を行なうCRTディスプレイとを表示ドライブ対象とす
るパーソナルコンピュータに於いて、CRTディスプレ
イに表示するテキスト表示文字の水平方向の特定ドツト
位置のドツトを間引いてプラズマディスプレイに表示さ
せる表示タイミング制御回路を備えて、CRTディスプ
レイとプラズマディスプレイの水平方向の解像度の違い
による不具合を解消したもので、これにより、CRTデ
ィスプレイによる高解像度と、CRTディスプレイ及び
プラズマディスプレイの同時並行(デュアルディスプレ
イモードの)を任意に選択して表示ドライブできるシス
テムを容易に実現できる。
(実施例) (実施例) 以下図面を参照して本発明の一実施例を説明する。
第1図は第2図のシステム内に於ける高解像度表示シス
テム30の・構成を示すブロック図、第2図は上記第1
図に示す高解像度表示システム30を含むシステム全体
の構成を示すブロック図である。
第2図に於いて、11はシステム全体の制御を司るCP
U、12は32ビット幅のCPUバス(D31−24.
  D23−16. 015−8 、  D7−0)、
13はラッチ回路(B−LAT) 、14は32ビット
幅のメモリバス(MD31−24. MD23−1[i
、 MD15−8 。
MD7−0)、15はラッチ回路(C−LAT) 、1
Bは16ビツト幅及び7ドツト幅のアドレスバス(SA
19−0 、 LA23−17)と16ビツト幅のデー
タバス(SD15−8 、 SD 7−Q ) 16a
とでなるシステムバス、17及び18はそれぞれ内部R
AM(DRAM) 、19はキャッシュメモリ(SRA
M)、20は内部ROM (B I OS−ROM)で
ある。
21はメモリコントロールを含むシステム全体のタイミ
ング制御を司るタイミングコントローラ(TC)、22
はシステムバス制御を行なうバスコントローラ(BUS
−CNT) 、23はキャッシュメモリコントローラ(
CMC)である。
30はCRTデイスプレ、イを高解像度(水平方向72
0ドツト)、多色・多階調(モノクロ)で表示ドライブ
する表示制御機能と、CRTディスプレイ及びプラズマ
ディスプレイを同時に表示ドライブ(この際は各ディス
プレイともに水平方向640ドツト)する表示制御機能
とをもつ高解像度表示システム(HRGS)であり、そ
の詳細は第1図に示される。
第1図に於いて、31乃至34はそれぞれ高解像度表示
システムの構成要素をなすもので、31は、CRTディ
スプレイ(CRT)50を上記したような高解像度(7
20ドツト)で表示ドライブするCR7表示コントロー
ラ(CRT−CNT)であり、内部には、CRT表示タ
イミングを管理する、クロック管理レジスタ(1ドツト
の基本クロック(2g、322MH2= 9 X 35
.3ns/ 25.175MIIZ −8X39.7n
s) ’を管理するレジスタ)、クロックモードレジス
タ(1キヤラクタのドツト数(9ドツト/8ドツト)を
管理するレジスタ)、水平方向パニングレジスタ(1キ
・ヤラクタ内の水平方向スクロールドツト数を管理する
レジスタ)等が設けられ、それぞれ後述する表示制御部
32内の表示タイミング変換回路323により設定制御
される。
32はシステムバスlGを介しCPUIIとの間で各種
表示制御系のデータをやりとりするバスインターフェイ
ス機能とプラズマディスプレイ(FDP)40の表示制
御を司る各種の機能回路部が実装されたゲートアレイ構
造の表示制御部(DC)であり、ここでは、プラズマデ
ィスプレイ40の階調表示に供されるPD’Pパレット
321 、CP Ullから送出された高解像度表示シ
ステム(HRGS)30内部の表示タイミングを決定す
る表示タイミングデータを貯える表示タイミングデータ
レジスタ322、同表示タイミングデータレジスタ32
2のデータを表示モード(CRT表示モード/デュアル
ディスプレイモード)に応じ(デュアルディスプレイモ
ードのとき)選択的に変更してCR7表示コントローラ
31内の各種タイミング制御レジスタ(クロック管理レ
ジスタ、クロックモードレジスタ、水平方向パニングレ
ジスタ等)に設定する表示タイミング変換回路323等
が設けられる。
33は表示データを貯える表示データメモリ(以下VR
AMと称す)であり、ここでは64KX4ビツトで構成
される。34はCR1表示コントローラ31の制御の下
にアナログの表示データを生成するCRT表示データ生
成部であり、ここでは内部にCRTパレット341、及
びディジタル−アナログ変換回路等をもつ。61はシス
テムバス16と表示制御部32との間に於いて書替えパ
レットデータを含む各種のデータを転送する16ビツー
トのデータバス(SD15−00) 、62は上記パレ
ットデータをCRTR7表示データ生成部内4内RTパ
レット341に書込むためのデータバス(SD 7−0
 )である。
第3図は上記実施例に於けるフォント変換動作を説明す
るための図である。ここでは、表示モードがCRTディ
スプレイ50とプラズマディスプレイ40を同時並行し
て表示ドライブするデュアルディスプレイモードである
とき、CRT表示用の9×16ドツト構成・のフォント
(1文字9×16ドツトのボックスサイズ)の横方向9
ドツト目の表示期間(d8)を無くして、8X16ドツ
トのフォントサイズに圧縮し、このフォントをプラズマ
ディスプレイ40及びCRTディスプレイ5oに表示す
る。従って例えばボックスサイズが9×16ドツトであ
ることを意識して、そのフォントエリアをフルに定義し
たユーザフォントに於いては、各フォントが8×16ド
ツトで表示されることがら、フォント相互が隙間無く隣
接する場合がある。又、このデュアルディスプレイモー
ドの際、CPUII側のインターフェイスでは、表示モ
ードに一切関係なく、1文字9×16ドツトのCRT表
示用のフォントとして、キャラクタデータがリード/ラ
イトアクセスされる。
ここで上記第1図乃至第3図を参照して一実施例の動作
を説明する。
表示制御部32内の表示タイミングデータレジスタ32
2には、CPUIIにより書込まれた例えばCR7表示
モードの表示タイミングデータが保持される。この表示
タイミングデータレジスタ322に保持された表示タイ
ミングデータは表示タイミング変換回路323に供給さ
れる。表示タイミング変換回路323は表示モードがC
R7表示モードであるとき、スルーモードとなり、上記
表示タイミングデータレジスタ322に保持された表示
タイミングデータをそのまま(変換せずに)、CR7表
示コントローラ31内の各種タイミング制御レジスタ(
クロック管理レジスタ、クロックモードレジスタ、水平
方向パニングレジスタ等)に設定する。
これにより、CR1表示コントローラ31はCRTディ
スプレイ50を通常の解像度、即ち水平解像度720ド
ツトで表示ドライブ制御し、VRAM33上の表示デー
タを表示する。
また、表示モードがデュアルディスプレイモードである
ときは、上記表示タイミングデータレジスタ322に保
持された表示タイミングデータをデュアルディスプレイ
モード(水平解像度640ドツト)に固有の表示タイミ
ングデータに書替えて、CR7表示コントローラ31内
の各種タイミング制御レジスタ(クロッ・り管理レジス
タ、クロックモードレジスタ、水平方向パニングレジス
タ等)に設定する。これにより、CR1表示コントロー
ラ31はCRTディスプレイ50をプラズマディスプレ
イ40と同様の水平解像度640ドツトで表示ドライブ
制御し、VRAM33上の表示データをプラズマディス
プレイ40とともに表示する。
このようにして、CRTディスプレイ5oとブラズマデ
ィスプレイ40の水平方向の解像度の違いによる表示タ
イミングの差異を吸収したことにより、CRTディスプ
レイ50による高解像度と、CRTディスプレイ50及
びプラズマディスプレイ40の同時並行(デュアルディ
スプレイモードの)を任意に選択して表示ドライブでき
るシステムが比較的簡単な構成で容易に実現できる。
[発明の効果] 以上詳記したように本発明の表示制御方式によれば、水
平方向解像度mドツトのプラズマディスプレイと同プラ
ズマディスプレイより高いnドツトの水平方向解像度表
示を行なうCRTディスプレイとを表示ドライブ対象と
するパーソナルコンピュータに於いて、CRTディスプ
レイに表示するテキスト表示文字の水平方向の特定ドツ
ト位置のドツトを間引いてプラズマディスプレイに表示
させる表示タイミング制御回路を備えて、CRTディス
プレイとプラズマディスプレイの水平方向の解像度の違
いによる不具合を解消したことにより、CRTディスプ
レイによる高解像度と、CRTディスプレイ及びプラズ
マディスプレイの同時並行(デュアルディスプレイモー
ドの)を任意に選択して表示ドライブできるシステムを
容易に実現できる。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
上記実施例に於けるシステム全体の構成を示すブロック
図、第3図は上記実施例に於けるフォント変換動作を説
明するための図である。 11・・・CPU、12・・・CPUバス(031−2
4゜D23−16.  D15−8 、 D7−0 )
 、13・・・ラッチ回路(B−LAT)、1.4・・
・メモリバス(MD31−24゜HD23−16. M
D15−8・、HD?−0)、15・・・ラッチ回路(
C−LAT) 、LG・・システムバス(SA19−0
゜LA23−17.5D15−8 、 SD 7−0 
) 、17. lft・・・内部RAM(DRAM) 
、19・・・キャッシュメモリ(SRAM)、20・・
・内部ROM (B IO3−ROM) 、21・・・
タイミングコントローラ(TC)、22・・・バスコン
トローラ(BUS−CNT)、23・・・キャッシュメ
モリコントローラ(CMC)、30・・・高解像度表示
システム(HRGS)、31・・・CRT表示コントロ
ーラ(CRT−CNT(PVGA))、32・・・表示
制御部(DC(HRGS−GA) ) 、33・・・V
′RAM(表示データメモリ)、34・・・CRT表示
データ生成部(DAC)、40・・・プラズマディスプ
レイ(FDP)、50・・・CRTディスプレイ(CR
T) 、81.82・・・データバス、321・・・P
DPパレット、322・・・表示タイミングデータレジ
スタ、323・・・表示タイミング変換回路、341・
・・CRTパレット。 出願人代理人  弁理士 鈴江武彦 1、事件の表示 特願昭63−229015号 2、発明の名称 表示制御方式 3、補正をする者 事件との関係  特許出願人 (307)  株式会社 東芝 4、代理人 東京都千代田区霞が関3丁目7番2号 〒ioo  電話 0゛3 (502)3181 (大
代表)(5847)  弁理士  鈴  江  武  
彦5、自発補正 6、補正の対象 明細書 7、補正により増加する発明の数 1 2、特許請求の範囲 (2)、水平方向解像度mドツトのプラズマディスプレ
イと同プラズマディスプレイより高いnドツトの水平方
向解像度表示を行なうCRTディスプレイとを表示ドラ
イブ対象とするパーソナルコンピュータに於いて、CR
Tディスプレイに表示するテキスト表示文字の水平方向
の特定ドツト位置のドツトを間引いてプラズマディスプ
レイに表示させる表示タイミング制御回路を具備してな
ることを特徴とする表示制御方式。 出願人代理人 弁理士 鈴江武彦

Claims (1)

    【特許請求の範囲】
  1. 水平方向解像度mドットのプラズマディスプレイと同プ
    ラズマディスプレイより高いnドットの水平方向解像度
    表示を行なうCRTディスプレイとを表示ドライブ対象
    とするパーソナルコンピュータに於いて、CRTディス
    プレイに表示するテキスト表示文字の水平方向の特定ド
    ット位置のドットを間引いてプラズマディスプレイに表
    示させる表示タイミング制御回路を具備してなることを
    特徴とする表示制御方式。
JP63229015A 1988-09-13 1988-09-13 表示制御方式 Expired - Lifetime JP2909079B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP63229015A JP2909079B2 (ja) 1988-09-13 1988-09-13 表示制御方式
KR1019890013228A KR920005308B1 (ko) 1988-09-13 1989-09-12 하드웨어적으로 crt 해상도를 pdp 해상도로 변환하는 표시제어장치
EP89116957A EP0359234B1 (en) 1988-09-13 1989-09-13 Display control apparatus for converting CRT resolution into PDP resolution by hardware
DE68925854T DE68925854T2 (de) 1988-09-13 1989-09-13 Anzeigesteuergerät zum Konvertieren mittels Hardware von CRT-Auflösung in Plasmaanzeigetafel-Auflösung
US08/303,879 US5508714A (en) 1988-09-13 1994-09-09 Display control apparatus for converting CRT resolution into PDP resolution by hardware

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63229015A JP2909079B2 (ja) 1988-09-13 1988-09-13 表示制御方式

Publications (2)

Publication Number Publication Date
JPH0277086A true JPH0277086A (ja) 1990-03-16
JP2909079B2 JP2909079B2 (ja) 1999-06-23

Family

ID=16885421

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63229015A Expired - Lifetime JP2909079B2 (ja) 1988-09-13 1988-09-13 表示制御方式

Country Status (5)

Country Link
US (1) US5508714A (ja)
EP (1) EP0359234B1 (ja)
JP (1) JP2909079B2 (ja)
KR (1) KR920005308B1 (ja)
DE (1) DE68925854T2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06230739A (ja) * 1993-02-01 1994-08-19 Nec Corp マルチシンク型液晶ディスプレイ装置

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940004138B1 (en) * 1990-04-06 1994-05-13 Canon Kk Display apparatus
CA2041819C (en) * 1990-05-07 1995-06-27 Hiroki Zenda Color lcd display control system
JPH0588846A (ja) * 1991-09-30 1993-04-09 Toshiba Corp フラツトパネル表示制御システム
US5841430A (en) * 1992-01-30 1998-11-24 Icl Personal Systems Oy Digital video display having analog interface with clock and video signals synchronized to reduce image flicker
US6014126A (en) * 1994-09-19 2000-01-11 Sharp Kabushiki Kaisha Electronic equipment and liquid crystal display
US5841418A (en) * 1995-06-07 1998-11-24 Cirrus Logic, Inc. Dual displays having independent resolutions and refresh rates
US5898441A (en) * 1995-06-16 1999-04-27 International Business Machines Corporation Method and apparatus for integrating video capture and monitor
US6088014A (en) * 1996-05-11 2000-07-11 Hitachi, Ltd. Liquid crystal display device
JP3713084B2 (ja) * 1995-11-30 2005-11-02 株式会社日立製作所 液晶表示制御装置
US5790083A (en) * 1996-04-10 1998-08-04 Neomagic Corp. Programmable burst of line-clock pulses during vertical retrace to reduce flicker and charge build-up on passive LCD display panels during simultaneous LCD and CRT display
US6067071A (en) * 1996-06-27 2000-05-23 Cirrus Logic, Inc. Method and apparatus for expanding graphics images for LCD panels
KR100190841B1 (ko) * 1996-07-08 1999-06-01 윤종용 화면정보전송기능을 갖는 모니터화면제어장치 및 그 제어방법
US5757338A (en) * 1996-08-21 1998-05-26 Neomagic Corp. EMI reduction for a flat-panel display controller using horizontal-line based spread spectrum
US6115032A (en) * 1997-08-11 2000-09-05 Cirrus Logic, Inc. CRT to FPD conversion/protection apparatus and method
US7554510B1 (en) * 1998-03-02 2009-06-30 Ati Technologies Ulc Method and apparatus for configuring multiple displays associated with a computing system
US6823525B1 (en) * 2000-01-21 2004-11-23 Ati Technologies Inc. Method for displaying single monitor applications on multiple monitors driven by a personal computer
JP4144193B2 (ja) * 2000-10-25 2008-09-03 ソニー株式会社 表示パネル、及びディスプレイ装置
JP2002149152A (ja) * 2000-11-10 2002-05-24 Fujitsu Ltd 画像表示制御装置
US7327355B2 (en) * 2001-12-08 2008-02-05 Samsung Electronics Co., Ltd. LCD monitor with dual interface and control method thereof
JP3831290B2 (ja) * 2002-05-07 2006-10-11 株式会社日立製作所 Cadデータの評価方法及び評価装置

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3928845A (en) * 1974-12-11 1975-12-23 Rca Corp Character generator system selectively providing different dot-matrix size symbols
US4121283A (en) * 1977-01-17 1978-10-17 Cromemco Inc. Interface device for encoding a digital image for a CRT display
US4430649A (en) * 1978-07-21 1984-02-07 Radio Shack Video processing system
GB2053533B (en) * 1979-07-06 1983-05-18 Digital Equipment Corp Digital data communications device with standard option connection
JPS56122132U (ja) * 1980-02-18 1981-09-17
DE3209530C2 (de) * 1981-03-17 1985-05-02 Sharp K.K., Osaka Textdarstellungseinrichtung für ein Textverarbeitungssystem
US4454593A (en) * 1981-05-19 1984-06-12 Bell Telephone Laboratories, Incorporated Pictorial information processing technique
US4422163A (en) * 1981-09-03 1983-12-20 Vend-A-Copy, Inc. Power down circuit for data protection in a microprocessor-based system
JPS58123118A (ja) * 1982-01-18 1983-07-22 Fujitsu Ltd 自動電源切断方式
US4536856A (en) * 1982-06-07 1985-08-20 Sord Computer Systems, Inc. Method of and apparatus for controlling the display of video signal information
DE3329130A1 (de) * 1982-08-23 1984-02-23 Kabushiki Kaisha Suwa Seikosha, Tokyo Verfahren zur ansteuerung einer matrix-anzeigetafel
US4574279A (en) * 1982-11-03 1986-03-04 Compaq Computer Corporation Video display system having multiple selectable screen formats
JPS59121391A (ja) * 1982-12-28 1984-07-13 シチズン時計株式会社 液晶表示装置
US4566005A (en) * 1983-03-07 1986-01-21 International Business Machines Corporation Data management for plasma display
JPS59221183A (ja) * 1983-05-31 1984-12-12 Seiko Epson Corp 液晶表示式受像装置の駆動方式
US4679038A (en) * 1983-07-18 1987-07-07 International Business Machines Corporation Band buffer display system
JPS6085678A (ja) * 1983-10-17 1985-05-15 Canon Inc 画像表示装置
JPS60100176A (ja) * 1983-11-05 1985-06-04 株式会社リコー 文字フオント縮小方式
US4712140A (en) * 1983-12-30 1987-12-08 International Business Machines Corporation Image reduction method
US4611203A (en) * 1984-03-19 1986-09-09 International Business Machines Corporation Video mode plasma display
DE3586927T2 (de) * 1984-04-20 1993-06-03 Hitachi Ltd Flaches bildschirmanzeigesystem mit integriertem eingabegeraet.
JPS60227296A (ja) * 1984-04-25 1985-11-12 シャープ株式会社 表示制御方式
US4628534A (en) * 1984-07-06 1986-12-09 Honeywell Information Systems Inc. Method for changing the resolution of compressed image data
JPS61118791A (ja) * 1984-11-15 1986-06-06 株式会社東芝 フオント圧縮装置
JP2583043B2 (ja) * 1984-12-06 1997-02-19 大日本スクリ−ン製造株式会社 画像データ圧縮装置
US4847788A (en) * 1985-03-01 1989-07-11 Hitachi, Ltd. Graphic data processing method and system
JPS61213896A (ja) * 1985-03-19 1986-09-22 株式会社 アスキ− デイスプレイコントロ−ラ
JPH0736104B2 (ja) * 1985-03-27 1995-04-19 株式会社アスキ− デイスプレイコントロ−ラ
US4763279A (en) * 1985-12-26 1988-08-09 International Business Machines Corporation Method and apparatus for converting dot matrix display data of one resolution to a format for displaying on a display device having a different resolution
DE3782450T2 (de) * 1986-04-25 1993-03-18 Seiko Instr Inc Interface, zum beispiel fuer eine fluessigkristallanzeige.
JPH0782306B2 (ja) * 1986-05-30 1995-09-06 株式会社日立製作所 ビデオインターフェース方法及び装置
JPH01191914A (ja) * 1988-01-27 1989-08-02 Toshiba Corp コンピュータシステム
JP2892009B2 (ja) * 1988-05-28 1999-05-17 株式会社東芝 表示制御方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06230739A (ja) * 1993-02-01 1994-08-19 Nec Corp マルチシンク型液晶ディスプレイ装置

Also Published As

Publication number Publication date
US5508714A (en) 1996-04-16
EP0359234B1 (en) 1996-03-06
JP2909079B2 (ja) 1999-06-23
DE68925854D1 (de) 1996-04-11
EP0359234A3 (en) 1991-08-07
EP0359234A2 (en) 1990-03-21
KR920005308B1 (ko) 1992-07-02
KR900005276A (ko) 1990-04-13
DE68925854T2 (de) 1996-08-14

Similar Documents

Publication Publication Date Title
JPH0277086A (ja) 表示制御方式
JP3526019B2 (ja) 画像表示システム、画像表示装置、および画像表示方法
US6377267B1 (en) Graphic processing apparatus and method
AU7977091A (en) Multiple buffer computer display controller apparatus
JP2889149B2 (ja) 画像表示制御方法及び画像表示制御装置
JP2909081B2 (ja) 表示制御装置
JP3017882B2 (ja) 表示制御システム
JP2909080B2 (ja) 表示制御装置
JP3030170B2 (ja) 単純マトリクス駆動型液晶表示装置
JP2000322044A (ja) 表示制御装置および方法
JPH0635420A (ja) フラットパネルディスプレイ
JPS59143194A (ja) 画像表示装置
CA2109405C (en) Electronic display sign
JP2001516897A (ja) 複数の表示装置を制御するための装置、この装置を有するシステム及び所属の方法
JP3109906B2 (ja) 表示制御方法及び表示制御装置
JPS63188226A (ja) 2画面表示システム
JP2004145353A (ja) 画像表示システム、ホスト装置、および画像表示装置
KR950009769B1 (ko) 다평면 다층 스크린 버퍼층 및 제어층을 갖는 그래픽 시스템
JP2956774B2 (ja) 文字表示装置
JPH07271712A (ja) メモリアクセス方法及びこれを用いたフレームメモリアクセス装置
JPH02176699A (ja) Crt表示制御装置
JPH05241942A (ja) 描画アドレス変換装置
AST et al. Advanced display systems for crew stations of tactical aircraft
JPH04288617A (ja) 2画面制御装置
JPH07199907A (ja) 表示制御装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080402

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090402

Year of fee payment: 10

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090402

Year of fee payment: 10