JPH027274A - データ伝送方法 - Google Patents

データ伝送方法

Info

Publication number
JPH027274A
JPH027274A JP63156566A JP15656688A JPH027274A JP H027274 A JPH027274 A JP H027274A JP 63156566 A JP63156566 A JP 63156566A JP 15656688 A JP15656688 A JP 15656688A JP H027274 A JPH027274 A JP H027274A
Authority
JP
Japan
Prior art keywords
data
block
dummy data
error correction
dummy
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP63156566A
Other languages
English (en)
Other versions
JP2638091B2 (ja
Inventor
Yoichiro Sako
曜一郎 佐古
Kentaro Odaka
健太郎 小高
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP63156566A priority Critical patent/JP2638091B2/ja
Priority to US07/366,751 priority patent/US4972417A/en
Priority to DE68918173T priority patent/DE68918173T2/de
Priority to CA000603235A priority patent/CA1315874C/en
Priority to ES89306190T priority patent/ES2058529T3/es
Priority to EP89306190A priority patent/EP0348132B1/en
Publication of JPH027274A publication Critical patent/JPH027274A/ja
Application granted granted Critical
Publication of JP2638091B2 publication Critical patent/JP2638091B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/94Signal drop-out compensation
    • H04N5/945Signal drop-out compensation for signals recorded by pulse code modulation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/7921Processing of colour television signals in connection with recording for more than one processing mode
    • H04N9/7925Processing of colour television signals in connection with recording for more than one processing mode for more than one standard
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/802Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving processing of the sound signal

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明は、ディジタルオーディオ信号を記録するのに
適用されるデータ伝送装置に関する。
〔発明の一概要〕
この発明では、ディジタル情報信号が2次元的に配列さ
れてなるブロックの単位でエラー訂正符号の符号化がさ
れるデータ伝送装置において、異なる大きさの第1のブ
ロックと第2のブロックの内で、データ量が少ない一方
のブロックに対してダミーデータが付加されることによ
り、第1のブロック及び第2のブロックが等しい大きさ
とされ、 ダミーデータは、エラー訂正符号の系列の少な(とも一
部がダミーデータのみにより生成されるように、一方の
ブロックに対して付加され、ダミーデータが付加された
一方のブロック及びダミーデータが含まれない他方のブ
ロックがエラー訂正符号のエンコーダに選択的に供給さ
れ、ダミーデータ及びダミーデータのみにより形成され
た冗長コードが除外されたエンコーダの出力信号が伝送
される。
この発明に依れば、ダミーデータとダミーデータから形
成されたエラー訂正符号の冗長コードとを除外して伝送
でき、伝送データのデータレートを下げることができる
〔従来の技術〕
ディジタルオーディオ信号を記録/再生する装置の一つ
として、回転ヘッドが走査する1トラツクをビデオ信号
の記録区間とディジタルオーディオ信号の記録区間とに
分け、1フイールドのビデオ信号と時間軸圧縮された1
フi−ルド期間のディジタルオーディオ信号とが二つの
記録期間の夫々に記録されるVTR(8ミリVTR)が
知られている。8ミリVTRでは、アナログオーディオ
信号をFM変調して、ビデオ信号と重畳して記録する方
式が標準記録方式とされており、オプションとして上述
のディジタルオーディオ信号の記録フォーマットが規格
化されている。
8ミリVTRのディジタルオーディオ信号は、サンプリ
ング周波数が2fh  (fh  :水平周波数)で、
量子化ビット数が8ビットである。これらのサンプリン
グ周波数及び量子化ビット数は、高品質のオーディオ再
生の面で、充分に満足できる値とは言えない、従って、
サンプリング周波数が48kHz、量子化ビット数が1
6ビットのディジタルオーディオ信号を記録/再生する
ことが考えられる。この場合の一つの問題は、伝送デー
タ量が増大し、磁気テープ上の記録波長が短くなること
である。特に、8ミリVTRでは、短い記録区間を使用
するために、伝送データ量の増大の影響が大きい。具体
的には、上述の高品質化が図られたディジタルオーディ
オは、メタル蒸着テープを使用して記録/再生すること
が可能であるが、メタル塗布テープを使用して記録/再
生することができない問題が生じる。
この問題を解決するためには、使用する磁気テープの種
類に応じて、ディジタルオーディオ信号の1サンプルの
ビット数を変更すれば良い、即ち、アナログオーディオ
信号を16ビットの量子化ビット数でディジタル化し、
使用する磁気テープがメタル蒸着テープの場合には、圧
縮処理を行わず、使用する磁気テープがメタル塗布テー
プの場合には、16ビットを12ビットに圧縮する。N
TSC方式或いはCCIR方式(PAL方式或いはSE
CAM方式)の夫々の1フイールドに含まれるサンプル
数は、所定の個数となり、1サンプルのビット数が圧縮
されることにより、伝送データのレートが低くなる。
記録/再生時に生じるエラーに対処するために、例えば
1フイ一ルド期間に含まれるディジタルデータを2次元
的に配列し、2次元配列(ブロックと称する)の第1の
方向及び第2の方向にエラー訂正符号の符号化を行うエ
ラー訂正符号が採用される。使用するテープにより、1
ワードのビット数を変えることは、ブロックのサイズの
違いを生じさせ、符号化のためのエンコーダ及びエラー
訂正のためのデコーダとして、二つのビット数に夫々対
応するものを備えることを要求する。しかしながら、ハ
ードウェアの規模が大きくなるので、出来る限りエンコ
ーダ及びデコーダを二つのビット数の間で共用できるこ
とが好ましい。
本願出願人は、特願昭63−96547号明細書に記載
されているように、1ワードを16ビットから12ビッ
トに圧縮する時には、4ビットのダミーデータ(具体的
には、“0”データ)を付加し、擬似的な16ビットの
データに12ビットのデータを変換し、ブロックの大き
さを等しくし、エンコーダの出力からダミーデータを除
外して伝送する方式を提案している。この方式は、12
ビット及び16ビットの間でエンコーダ及びデコーダを
共用できる。
また、16ビットのデータ及び12ビットのデータの間
でエラー訂正符号のブロックの大きさを等しくする方式
として、特開昭59−215013号公報及び特開昭6
1−236074号公報に記載されているものが知られ
ている。この方式は、DAT (ディジタルオーディオ
テープレコーダ)に採用されている。しかしながら、D
ATの場合には、16ビットから12ビットにビット数
を374に少なくすると共に、サンプリング周波数を4
8 kHzから32kHzに273に下げ、その結果、
データ量を2とし、一方、回転ヘッドと磁気テープとの
相対速度を2とするもので、記録波長は、16ビットの
データ及び12ビットのデータで等しいものである。従
って、上述のよう゛に、使用する磁気テープに応じて記
録波長を異ならせる場合に対して、DATの方式は、通
用できない。
〔発明が解決しようとする課題〕
この発明は、先に提案されているダミーデータを付加し
て、ビット数の異なるデー夕に関して、エラー訂正符号
のエンコーダで処理されるブロックの大きさを等しくす
る方式の改良に関わるものである。先に提案されている
方式では、符号化の単位である1シンボルの中にダミー
データとディジタルオーディオ信号とが混在しており、
また、ダミーデータが付加されたブロックに関して、エ
ラー訂正符号の符号化を行った時に、エラー訂正符号の
組の中に、ダミーデータとディジタルオーディオ信号と
の両者が混在している。更に、一方のエラー訂正符号が
ブロックの斜め方向に整列するデータに関するものであ
り、一方のエラー訂正符号の冗長コードに対しても他方
のエラー訂正符号の符号化を行っている。
従って、ダミーデータを除外して伝送することができて
も、ダミーデータを含むデータから生じた冗長コードを
除外することができなかった。このため、伝送すべきデ
ータ量の低減が不十分であった。
この発明の目的は、ダミーデータのみならず、一部の冗
長コードをも除外して伝送することができ、伝送すべき
データ量を低減できるデータ伝送装置を提供することに
ある。
この発明の他の目的は、NTSC方式及びCCIR方式
の間で、ブロックの大きさを等しくすることができ、エ
ンコーダ及びデコーダを両者で共用でき、また、ダミー
データのみならず、一部の冗長コードをも除外して伝送
することができ、伝送すべきデータ量を低減できるデー
タ伝送装置を提供することにある。
この発明の更に他の目的は、16ビットのデータ及び1
2ビットのデータの違い、並びにNTSC方式及びCC
IR方式の違いにもかかわらず、ブロックの大きさを等
しくでき、エンコーダ及びデコーダを共用でき、また、
ダミーデータのみならず、一部の冗長コードをも除外し
て伝送することができ、伝送すべきデータ量を低減でき
るデータ伝送装置を提供することにある。
〔課題を解決するための手段〕
この発明では、ディジタル情報信号が2次元的に配列さ
れてなるブロックの単位でエラー訂正符号の符号化がさ
れるデータ伝送装置において、異なる大きさの第1のブ
ロックと第2のブロックの内で、データ量が少ない一方
のブロックに対してダミーデータが付加されることによ
り、第1のブロック及び第2のブロックが等しい大きさ
とされ、 ダミーデータは、エラー訂正符号の系列の少なくとも一
部がダミーデータのみにより生成されるように、一方の
ブロックに対して付加され、ダミーデータが付加された
一方のブロック及びダミーデータが含まれない他方のブ
ロックがエラー訂正符号のエンコーダに選択的に供給さ
れ、ダミーデータ及びダミーデータのみにより形成され
た冗長コードが除外されたエンコーダの出力信号が伝送
される。
また、この発明では、ディジタル情報信号が2次元的に
配列されてなるブロックの垂直方向に整列するデータに
対して第1のエラー訂正符号(C1符号)の符号化がさ
れると共に、ブロックの水平方向に整列するデータに対
して第2のエラー訂正符号(C2符号)の符号化がされ
るデータ伝送装置において、 異なる大きさの第1のブロックと第2のブロックの内で
、データ量が少ない一方のブロックに対してダミーデー
タが付加されることにより、第1のブロック及び第2の
ブロックが等しい大きさとされ、 ダミーデータは、一方のブロック内で水平方向に整列す
るように、一方のブロックに対して付加され、 ダミーデータが付加された一方のブロック及びダミーデ
ータが含まれない他方のブロックが第1及び第2のエラ
ー訂正符号のエンコーダに選択的に供給され、 ダミーデータ及びダミーデータのみにより形成された第
2のエラー訂正符号の冗長コードが除外されたエンコー
ダの出力信号が伝送される。
この発明では、ディジタル情報信号が2次元的に配列さ
れてなるブロックの垂直方向に整列するデータに対して
第1のエラー訂正符号(C1符号)の符号化がされると
共に、ブロックの水平方向又は斜め方向に整列するデー
タに対して第2のエラー訂正符号(C2符号)の符号化
がされるデータ伝送装置において、 異なる大きさの第1のブロックと第2のブロックの内で
、データ量が少ない一方のブロックに対してダミーデー
タが付加されることにより、第1のブロック及び第2の
ブロックが等しい大きさとされ、 ダミーデータは、一方のブロック内で垂直方向に整列す
るように、一方のブロックに対して付加され、 ダミーデータが付加された一方のブロック及びダミーデ
ータが含まれない他方のブロックが第1及び第2のエラ
ー訂正符号のエンコーダに選択的に供給され、 ダミーデータ及びダミーデータのみにより形成された第
1のエラー訂正符号の冗長コードが除外されたエンコー
ダの出力信号が伝送される。
この発明では、ディジタル情報信号が2次元的に配列さ
れてなるブロックの垂直方向に整列するデータに対して
第1のエラー訂正符号(CI符号)の符号化がされると
共に、ブロックの水平方向に整列するデータに対して第
2のエラー訂正符号(C2符号)の符号化がされるデー
タ伝送装置において、 異なる大きさの第1のブロックと第2のブロックの内で
、データ量が少ない一方のブロックに対して第1及び第
2のダミーデータが付加されることにより、第1のブロ
ック及び第2のブロックが等しい大きさとされ、 第1のダミーデータは、一方のブロック内で垂直方向に
整列するように、付加され、第2のダミーデータは、一
方のブロック内で水平方向に整列するように、付加され 第1及び第2のダミーデータが付加された一方のブロッ
ク及び第1及び第2のダミーデータが含まれない他方の
ブロックが第1及び第2のエラー訂正符号のエンコーダ
に選択的に供給され、第1及び第2のダミーデータ及び
第1及び第2のダミーデータのみにより形成された第1
のエラー訂正符号の冗長コード及び第2のエラー訂正符
号の冗長コードが除外されたエンコーダの出力信号が伝
送される。
〔作用〕
ブロックに対するエラー訂正符号として、ブロックの垂
直方向に第1のエラー訂正符号(C1符号)の符号化を
行うと共に、ブロックの水平方向に第2のエラー訂正符
号(C2符号)の符号化を行うものが使用される。C1
符号及びC2符号としては、リード・ソロモン符号を使
用できる。符号化は、・例えば8ビットの長さのシンボ
ルの単位でなされる。16ビットのデータを12ビット
のデータに圧縮する時には、4ビットのダミーデータ(
ゼロデータ)が圧縮後に付加される。12ビットのデー
タの上位8ビットが1シンボルを構成し、下位4ビット
と他のワードの下位4ビットとが1シンボルを構成し、
3シンボルに対してlシンボル分のダミーデータが付加
される。従って、ダミーデータのみからなるシンボルが
形成される。
ブロック内で、ダミーデータからなるシンボルがブロッ
クの水平方向に整列するように配置される。従って、水
平方向に02符号の符号化を行った時には、ダミーデー
タのみから02符号の冗長コードが形成される。この冗
長コードは、ダミーデータと同様に、全く伝送する必要
がない。
また、NTSC方式とCCIR方式とで、ブロックの横
方向の大きさが異なる時には、ブロック内でダミーデー
タからなるシンボルが垂直方向に整列するように配置さ
れ、二つのテレビジョン方式でブロックの大きさが等し
くされる。従って、垂直方向にC1符号の符号化を行っ
′た時には、ダミーデータのみから01符号の冗長コー
ドが形成される。この冗長コードは、ダミーデータと同
様に、全く伝送する必要がない。
従って、ダミーデータの伝送を省略できると共に、ダミ
ーデータからのみ形成された冗長コードの伝送を省略で
き、伝送データ量を低減することができる。
更に、水平方向及び垂直方向の両者にダミーデータを付
加すれば、16ビット及び12ビットの違いとテレビジ
ョン方式の違いとの両者で生じるブロックの大きさの違
いを補正できる。
〔実施例〕
以下、この発明の一実施例について、図面を参照して説
明する。この説明は、下記の順序に従ってなされる。
a、記録装置及び再生装置 す、データの2次元配列(ブロック) C,ダミーデータの付加 d、変形例 a、記録装置及び再生装置 第1図は、この一実施例における記録装置を示し、第1
図において、MSI〜MS5は、モード切り替えスイッ
チを示す。これらのモード切り替えスイッチMSI−M
S5は、端子6からのモード切り替え信号MDRにより
、lワードが16ビットのモード(以下、Aモードと称
する)の時は、端子A側に接続され、1ワードが12ビ
ットのモード(以下、Bモードと称する)の時は、端子
B側に接続される。モード切り替え信号MDRは、例え
ば使用テープに応じてユーザーがスイッチを操作するこ
とで形成される。マニュアルの他に、例えばテープカセ
ットに設けた穴の有無により、テープがメタル塗布テー
プがメタル蒸着テープかを判別し、上述のモード切り替
え信号MDRを自動的に発生しても良い。
入力端子5Aからのアナログオーディオ信号がA/D変
換器11に供給され、48kllzのサンプリング周波
数で、16ビットの量子化ビット数でディジタル化され
る。このディジタルオーディオ信号がスイッチ回路SW
Iの端子ADに供給され、入力端子5Dからの同様のサ
ンプリング周波数及び量子化ビット数のディジタルオー
ディオ信号がスイッチ回路SWIの端子DTに供給され
る。スイッチ回路SWIの出力信号がモード切り替えス
イッ千MSIに供給される。
Aモードでは、モード切り替えスイッチMSIの出力信
号がそのままモード切り替えスイッチMS2の端子Aに
供給される。Bモードでは、モード切り替えスイッチM
SIの出力信号が圧縮回路12に供給され、16ビット
が12ビットに圧縮される。非線形の圧縮方法が使用で
きる。圧縮回路12の出力信号がダミービット挿入回路
13に供給され、圧縮により生じたタイムスロットに後
述のように、ダミービットが挿入される。ダミービット
は、例えばゼロデータである。このダミービット挿入回
路13の出力信号がモード切り替えスイッチMS2の端
子Bに供給される。
モード切り替えスイッチMS2の出力信号がワード/シ
ンボル変換回路14に供給され、8ビットのシンボルに
変換される。ワード/シンボル変換回路14の出力信号
がエラー訂正エンコーダ15に供給される。エラー訂正
エンコーダ15は、■フィールド分のオーディオ信号毎
に符号化を行う、エラー訂正エンコーダ15には、メモ
リが設けられており、1フイ一ルド分のデータ(Bモー
ドでは、ダミーデータが含まれる)がメモリに格納され
、メモリに貯えられたブロック毎にエラー訂正符号の符
号化がされる。ダミーデータが付加されているので、1
1ワードが16ビット及び12ビットの両者の場合で、
ブロックの大きさを等しくでき、両者で共通のエラー訂
正エンコーダ15が使用される。後述するように、ブロ
ックの垂直方向に01符号の符号化を行うと共に、ブロ
ックの水平方向に02符号の符号化を行うエラー訂正符
号が使用される。また、C1符号及びC2符号としては
、リード・ソロモン符号が使用される。
更に、エラー訂正エンコーダ15では、データの時間軸
が圧縮される。
エラー訂正エンコーダ15の出力信号がモード切り替え
スイッチMS3に供給される。モード切り替えスイッチ
MS3のA側の端子から取り出されたデータは、モード
切り替えスイッチMS4のA側を通じて8−10変調回
路17に供給される。
モード切り替えスイッチMS3!:DB側の端子から取
り出されたデータは、ダミービット除去回路16に供給
され、ダミービットが除去される。ダミービット除去回
路16では、付加されたダミービットとダミービットの
みから形成されたC2符号の冗長コードとが除去される
。従って、12ビットのデータは、16ビットのデータ
に比して伝送すべきデータ量が少なくなる。ダミービッ
ト除去回路16の出力信号がモード切り替えスイッチM
S4の端子B側を通じて8−10変調回路17に供給さ
れる。
5−ioi調回路は、lシンボルのデータを直流分が少
なくなるように、10ビットのデータに1対1に変換す
るもので、変換マツプが格納されたROMにより構成さ
れている。8−1O変調回路17の出力信号が加算回路
18に供給される。
加算回路18には、モード切り替えスイッチMS5を介
して16ビット用ヘッダ信号発生回路19からのヘッダ
信号と12ビット用ヘッダ信号発生回路21からのヘッ
ダ信号とが選択的に供給される。ヘッダ信号は、同期信
号、アドレス信号、識別信号等からなる。後述のエラー
訂正符号は、ヘッド信号のアドレス信号及び識別信号に
関しても、C1符号の符号化を行っている。この場合に
は、エラー訂正エンコーダ15の入力側で、これらのア
ドレス信号及び識別信号が付加される。
加算回路18の出力信号が並列−直列変換回路20によ
りシリアルデータに変換され、回転ヘッドにより磁気テ
ープに記録される。
第2図は、再生装置を示し、第2図において、MS6〜
MS9は、モード切り替えスイッチを示す。これらのモ
ード切り替えスイッチMS6〜MS9は、後述するモー
ド切り替え信号MDPによりAモード時で端子A側が選
択され、Bモードで端子B側が選択される。
入力端子22からの再生データは、ブロック同期信号検
出回路23及びPLL回路24に供給される。PLL回
路24により、再生データと同期したクロック信号が形
成され、このクロック信号がブロック同期信号検出回路
23に供給され、ブロック同期信号が検出される。ブロ
ック同期信号は、切り替え信号形成回路25に供給され
、ブロック同期信号の検出周期の違いにより、再生デー
タがAモードかBモードかを示すモード切り替え信号M
DPが切り替え信号形成回路25により形成される。
再生データは、直列−並列変換回路26に供給され、1
0ビット並列のデータに変換される。直列−並列変換回
路26の出力信号が10−8復調回路27に供給され、
10ビットが8ビットに変換される。10−8復調回路
27は、記録側の8−10変調回路17と相補的なもの
で、データ変換マツプが格納されたROMにより構成さ
れている。
10−8復調回路27の出力信号がモード切り替えスイ
ッチMS6の端子A側とモード切り替えスイッチMS7
の端子A側を介してエラー訂正デコーダ29に供給され
る。一方、Bモードでは、10−8復調回路27の出力
信号がモード切り替えスイッチMS6を介してダミービ
ット挿入回路28に供給される。ダミービット挿入回路
28により、記録時と同様のブロック内の位置にダミー
ビットが挿入され、12ビットのデータの場合でも、ブ
ロックの大きさが16ビットのデータと等しくされる。
ダミービット挿入回路2日の出力信号がモード切り替え
スイッチM−37の端子B側を介してエラー訂正デコー
ダ29に供給される。エラー訂正デコーダ29は、16
ビットのデータ及び12ビットのデータの両者で共用さ
れる。エラー訂正デコーダ29は、1ブロツクのデータ
を格納するメモリを有し、メモリから読み出された再生
データを使用してC1符号及びC2符号の復号がなされ
る。また、エラー訂正デコーダ29により、時間軸の伸
長がなされる。
エラー訂正デコーダ29からのエラー訂正がされたデー
タがシンボル/ワード変換回路30に供給され、シンボ
ルがワードに変換される。Aモードでは、シンボル/ワ
ード変換回路30の出力信号がモード切り替えスイッチ
MS8の端子A及びモード切り替えスイッチMS9の端
子Aを介してスイッチ回路SW2に供給される。Bモー
ドでは、モード切り替えスイッチMS8の端子B側を通
じてシンボル/ワード変換回路30の出力信号がダミー
ビット除去回路31に供給される。ダミービット除去回
路31の出力信号が12−16伸長回路32に供給され
、1ワードが16ビットに伸長される。12−16伸長
回路32の出力信号がモード切り替えスイッチMS9の
端子Bを介してスイッチ回路SW2に供給される。
スイッチ回路SW2が端子DT側に接続される時に、デ
ィジタルオーディオ信号が出力端子34Dに取り出され
る。スイッチ回路SW2が端子AD側に接続される時に
、アナログオーディオ信号が出力端子34Aに取り出さ
れる。
第2図においては、示されてないが、エラー訂正できな
いワードを複数の正しいワードで補間するための補間回
路を設けても良い。
第1図に示す記録装置により生成された記録データは、
8ミリVTRにより記録される。第3図は、8ミリVT
Rの回転ヘッド装置の構成を示し、第4図及び第5図は
、そのテープフォーマットを示す。
第3図において、HA及びHBは、回転ヘッドを示し、
これらの回転ヘッドHA及びHBは、その作動ギャップ
のアジマス角が互い異なるようにされると共に、180
″の対向間隔で配置されている。回転ヘッドHA及びH
Bは、フレーム周波数で矢印3Hの方向に回転される。
磁気テープ2がドラム1の周面に、221’の角範囲に
巻きつけられた状態で、矢印3Tの方向に一定速度で走
行される。
磁気テープ2には、第4図に示すように、回転ヘッドH
A及びHBによって、221°分の長さのトラック4A
及び4Bが交互に形成される。トラック4A及び4Bの
内で、回転ヘッドHA及び)IBが走査し始める点から
約36°の角範囲の領域APには、ビデオ信号の1フイ
一ルド分に関連するディジタルオーディオ信号が時間軸
圧縮されて記録され、その後の180°の角範囲の領域
AVには、1フイ一ルド分のカラービデオ信号とFMオ
ーディオ信号とトラッキング用のパイロット信号とが記
録される。残りの5°分は、ヘッドがテープから離間す
るときのマージンとされている。
また、8ミリVTRでは、カラービデオ信号の記録領域
AVをもPCMオーディオ信号の記録領域として使用し
、8ミリVTRをオーディオ専用の記録再生機として使
用することが可能である。
即ち、カラービデオ信号の記録される18o°の角範囲
の領域AVは、36°の角範囲の領域APの5倍の長さ
があるので、領域AVを5等分して、第5図に示すよう
に、1本のトラック4A、4B当たり、■で示すもとの
領域APIの他に、■〜■で示す5個の領域AP2〜A
P6を設ける。これらの6個の領域API〜AP6の夫
々に異なるチャンネルのディジタルオーディオ信号が記
録される。
b、データの2次元配列(ブロック) エラー訂正エンコーダ15では、データの2次元配列(
ブロック)を単位として符号化がなされる。第6図〜第
9図は、ブロックの構成のいくつかの例を示す。
NTSC方式では、lフィールド期間の2チヤンネルの
オーディオ信号を48kllzのサンプリング周波数で
サンプリングするために、1フイ一ルド期間のディジタ
ルオーディオ信号のシンボル数は、次式から3204個
となる。
CCIR方式では、1フイ一ルド期間の2チヤンネルの
オーディオ信号を48k)lzのサンプリング周波数で
サンプリングするために、1フイ一ルド期間のディジタ
ルオーディオ信号のシンボル数は、次式から3840個
となる。
第6図及び第7図は、Aモード(1ワードが16ビット
)の時で、NTSC方式とCCIR方式との夫々のブロ
ック構成を示す、NTSC方式の場合では、第6図に示
すように、データのシンボルが(36X90)のマトリ
ックス状に配置される。シンボル数の合計は、324″
0個となる。オーディオデータは、3204シンボルで
あり、残りの36シンボルがリザーブデータである。オ
ーディオデータ及びリザーブデータに対して、(4XI
IO)のヘッダ信号が付加される。第1図に示す構成で
は、エラー訂正符号の符号化がされた後にヘッダ信号が
付加されている。この構成では、ヘッダ信号に関するエ
ラー訂正の符号化がされない、しかし、第6図〜第9図
に示すブロック構成では、ヘッダ信号の中の同期信号(
最初の行に位置する1シンボル)以外のアドレス信号及
び識別信号に関しても、CI符号の符号化がされている
垂直方向に整列するヘッダ信号の3シンボルとデータの
36シンボルとの合計39シンボル毎に、C1符号の符
号化がされる。C1符号は、(符号長、情報長、距離)
が(43,39,5)のリード・ソロモン符号である。
39シンボルの組毎に生成される4シンボルのCI符号
の冗長コード(以下、チエツクデータと称する)Pがブ
ロックの下側の4個の行に配置される。
ブロックの水平方向に02符号の符号化がされる。C2
符号は、(22,18,5)のリード・ソロモン符号で
ある。ブロックの水平方向の各行には、90個のシンボ
ルが含まれる。90個のシンボルの5個毎に選択された
18個のシンボルから4個の02符号のチエツクデータ
Qが生成される。1行では、5組の02符号の組が含ま
れるので、(4X5=20)個のシンボルの02符号の
チエツクデータが生成される。
従って、オーディオデータとリザーブデータとヘッダ信
号とチエツクデータP、Qとにより、(44X110)
の大きさのブロックが最終的に得られる。記録時には、
垂直方向に並ぶ44個のシンボル毎に順番に記録される
。オーディオ7’ −タの各チャンネルで、最初のワー
ドから順番を付した時の偶数番目のワードがブロックの
一方の片側(図に向かって左側)に配され、奇数番目の
ワードがブロックの他方の片側(図に向かって右側)に
配され、偶数番目のデータと奇数番目のデータとの間に
02符号のチエツクデータが配される。これは、時間的
に連続するオーディオデータの記録位置が磁気テープ上
で離れ、共にエラーデータとなることを防止するためで
ある。
C2符号のチエツクデータQに対しても、CI符号の符
号化がされ、チエツクデータPが生成される。この時に
得られるチエツクデータPは、C1符号のチエツクデー
タPに対して、C2符号の符号化を行った時に得られる
チエツクデータQと同一のものとなる。この意味で、図
面中では、P(Q)の符号が使用されている。
CCIR方式のAモードでは、第7図に示すブロック構
成を使用して符号化の処理がなされる。
CCIR方式の場合では、第7図に示すように、データ
のシンボルが(36X10B)のマトリックス状に配置
される。この垂直方向のシンボル数は、第6図に示すN
TSC方式のブロックと等しい、シンボル数の合計は、
3888個となる。オーディオデータは、3840シン
ボルであり、残りの48シンボルがリザーブデータであ
る。オーディオデータ及びリザーブデータに対して、(
4XIIO)のヘッダ信号が付加される。
垂直方向に整列するヘッダ信号の3シンボルとデータの
36シンボルとの合計39シンボル毎に、C1符号の符
号化がされる。C1符号は、NTSC方式と同様の(4
3,39,5)のリード・ソロモン符号である。39シ
ンボルの組毎に生成される4シンボルの01符号のチエ
ツクデータPがブロックの下側の4個の行に配置される
ブロックの水平方向に02符号の符号化がされる。C2
符号は、NTSC方式と同じ(22,18,5)のリー
ド・ソロモン符号である。ブロックの水平方向の各行に
は、108個のシンボルが含まれる。108個のシンボ
ルの6個毎に選択された18個のシンボルから4個の0
2符号のチエツクデータQが生成される。この水平方向
のインターリーブ長がNTSC方式の5シンボルと異な
る6シンボルとされている。1行では、6組の02符号
の組が含まれるので、(4X6=24)個のシンボルの
02符号のチエツクデータQが生成される。
従って、オーディオデータとリザーブデータとヘッダ信
号とチエツクデータP、Qとにより、(44X132)
の大きさのブロックが最終的に得られる。記録時には、
垂直方向に並ぶ44個のシンボル毎に順番に記録される
。偶数番目のワード、奇数番目のワード、C2符号のチ
エツクデータの配列は、第6図と同様である。
1ワードが12ビットのBモードのブロック構成は、第
8図及び第9図に示すものとなる。但し、これらの図で
は、ダミーデータを除いた真のデータの量が示されてい
る。
Aモードに対して、Bモードは、データ量が(3/4)
となるので、NTSC方式の場合では、第8図に示すよ
うに、垂直方向のシンボル数が27シンボルとされ、水
平方向のシンボル数がAモードと同じ110とされてい
る。同様に、第9図に示すように、CCIR方式の場合
でも、垂直方向のシンボル数が27とされ、水平方向の
シンボル数がAモードと同じ132とされている。
エラー訂正エンコーダ15に供給される時には、ダミー
データが付加され、ブロックの垂直方向のシンボル数が
Aモードと等しい36とされる。従って、C1符号及び
C2符号は、Aモード及びBモードの間で同一の符号を
使用でき、エラー訂正エンコーダ15が二つのモードで
共用できる。また、上述のように、ブロックの大きさと
水平方向のインターリーブの長さを除いて、N TS 
C方式とCCIR方式とで同一の01符号及びC2符号
が使用できる。
第10図は、第6図に示すAモード(NTSC方式)の
ブロックの一部を拡大して示す。lワード16ビットの
データの一方のチャンネル(左チャンネル)のデータL
、、L、、L、、  ・・・と他方のチャンネル(右チ
ャンネル)のデータR0、R,、R,、・・・とが上位
の8ビットのシンボル(Uの符号を付す)と下位の8ビ
ットのシンボル(Pの符号を付す)とに分割される。例
えば1ワードL0は、二つのシンボルLO+uとLO+
1とに分けられる。偶数番目のワードのシンボルがブロ
ックの左側で左端から水平方向に順次配され、奇数番目
のワードのシンボルがブロックの右側で端から水平方向
に順次配される。従って、ブロックの最も左側の列には
、第10図Aに示されるシンボルが位置する。
ヘッダ信号(厳密には同期信号を除く)が付加されてエ
ラー訂正エンコーダに供給され、第10図Bに示すよう
に、C1符号のチエツクデータP及びC2符号のチエツ
クデータQ(図示せず)が付加される。第10図Bと同
様の第10図Cに示すデータが磁気テープに記録される
C,ダミーデータの付加 第8図に示されるAモード(NTSC方式)のデータの
ブロックに対して、ダミーデータが付加され、第11図
に示すブロックが構成される。第11図において、斜線
で示すデータがダミーデータ(ゼロデータ)である。こ
の例では、ヘッダ信号の下側において、垂直方向の3シ
ンボル毎に1シンボルのダミーデータが付加される。こ
の処理により、Aモードとブロックの大きさが等しいも
のとなる。ダミーデータは、水平方向に整列して位置す
るので、C2符号のチエツクデータQの一部は、ダミー
データのみから生成される。ダミーデータのみから生成
されるチエツクデータも、第11図において斜線で示さ
れている。
C1符号及びC2符号の符号化の後で、斜線で示すダミ
ーデータ及びダミーデータから生成されたC2符号のチ
エツクデータが除外されたデータが伝送される。従って
、伝送すべきデータ量が低減され、データレートが下が
る。
第12図は、ダミーデータの付加を説明するためのもの
で、第12図Aは、1ワードが12ビットのデータを8
ビットの長さのシンボルに変換した状態を示す。12ビ
ットの上位8ビットが上位側シンボル(Uの符号が付さ
れる)とされ、下位4ビットが下位側のシンボル(lの
゛符号が付される)とされる。このようにワードをシン
ボルに変換すると、4ビットの空きが下位のシンボルの
右側に生じる。
この空きに他のワードの下位の4ビットが挿入され、移
動された下位の4ビットの前の位置に生じた8ビットの
空きにダミーデータ(8ビット)が挿入される。例えば
シンボルL0.1の右側に生じた空きにシンボルRO+
 Lが配置され、シンボルRO,Lが位置していた場所
にダミーデータが挿入される。従って、第12図Bにお
いて、斜線で示すように、ブロックの1列を見た時に、
3シンボル毎に1シンボル分のダミーデータが付加され
ることになる。全ての列に関して、同様にダミーデータ
が挿入されるので、ダミーデータが水平方向に整列する
ことになる。このように、ダミーデータが付加された状
態で、C1符号及びC2符号の符号化がされる。
符号化の後で、ダミーデータが除外され、第12図Cに
示すダミーデータ除去後のデータが記録される。上述の
ように、ダミーデータが整列しているので、C2符号の
チエツクデータの集合においても、第12図りにおいて
斜線で示すように、ダミーデータから生成されたC2符
号のチエツクデータ(即ち、ゼロデータ)も、3シンボ
ル毎の間隔で生じる。このダミーデータから生成された
チエツクデータも、除外されて、第12図Eに示すチエ
ツクデータQが伝送される。
実際的には、エラー訂正エンコーダのメモリに最初にゼ
ロデータを予め書き込み、次に、第12図Bに示す配列
となるように、シンボルを書き込むことで、ダミーデー
タが付加される。
d、変形例 第13図Aに示すように、下位の4ビットのシンボルの
左側に空きを設け、第13図Bに示すように、ダミーデ
ータを付加することもできる。
また、第14図に示すように、第8図に示すデータのブ
ロックの上側に、ダミーデータをまとめて付加しても良
い。
更に、CCIR方式に関しても、以上述べたN’T’ 
S C方式に関するダミーデータの付加と同様の処理が
適用される。
以上の実施例に依れば、AモードとBモードとの間で、
ブロックの大きさを同じにすることができる。この発明
は、同じモードで、NTSC方式とCCIR方式とでブ
ロックの大きさを等しくする場合にも適用できる。
例えばAモードの場合、NTSC方式とCCIR方式と
の間では、第6図及び第7図から分るように、水平方向
の大きさが(NTSC方式:110、CCIR方式:1
32)と異なる。NTSC方式のブロックに対して、ダ
ミーデータを付加することにより、CCIR方式と同じ
大きさのブロックを構成することができる。
第15図は、この目的を実現するための一例を示す、第
15図において、斜線で示すように、NTSC方式の第
6図に示すブロックに対して、5シンボルの間隔で1シ
ンボルのダミーデータが垂直方向に整列するように付加
される。C2符号の水平方向のインターリーブ長が6と
され、従って、ダミーデータからのみ形成されるC2符
号のチエツクデータが生成される。また、垂直方向に整
列するダミーデータから01符号のチエツクデーターが
生成される。伝送時には、これらのダミーデータとダミ
ーデータから生成されたC1符号及びC2符号のチエツ
クデータとが除外される。また、C1符号に関してのみ
考慮する場合には、ブロックの左側又は右側にまとめて
ダミーデータが配置されても良い。
更に、図示せずも、上述の一実施例(Aモード及びBモ
ード間でブロックの大きさを等しくする方式)と他の実
施例(NTSC方式とCCIR方式とでブロックの大き
さを等しくする方式)との両者を組み合わせることがで
きる。
即ち、テレビジョン方式の違いとビット数の違いとで生
じる4個の組合せ(第6図〜第9図)の中で、最大のブ
ロックに大きさを合わせるように、水平方向及び又は垂
直方向に整列するように、ダミーデータが付加される。
このようにすれば、ブロックの大きさが統一され、C2
符号の水平方向のインターリーブ長も統一される。
ダミーデータとしては、ゼロデータに限らず、所定のデ
ータ(全て“1”のデータ、特定のビットパターンのデ
ータ)が使用できる。
〔発明の効果〕
この発明は、ダミーデータが付加されることにより、ワ
ードのビット数の遅い、テレビジョン方式の違いにもか
かわらず、エラー訂正符号のブロックの大きさが等しく
なり、エラー訂正符号のエンコーダ及びデコーダが異な
るモード或いはテレビジ・ラン方式間で共通となり、ハ
ードウェアが小規模となる。また、この発明は、ダミー
データが付加される場合、エラー訂正符号のチエツクデ
ータの一部がダミーデータのみから構成されるので、ダ
ミーデータのみならず、一部のチエツクデータの伝送を
省略することができ、伝送データ量が低減できる。従っ
て、伝送データのレートを下げることができる。
【図面の簡単な説明】
第1図はこの発明の一実施例の記録装置のブロック図、
第2図はこの発明の一実施例の再生装置のブロック図、
第3図はこの発明が通用できるVTRの一例のヘッド配
置を示す路線図、第4図及び第5図はこの発明が適用で
きるVTRの一例のトラックパターンの一例及び他の例
を示す路線図、第6図はAモードのNTSC方式のブロ
ック構成を示す路線図、第7図はAモードのCCIR方
式のブロック構成を示す路線図、第8図はBモードのN
TSC方式のブロック構成を示す路線図、第9図はBモ
ードのCCIR方式のブロック構成を示す路線図、第1
0図はAモードのNTSC方式のブロックの一部を拡大
して示す路線図、第11図はBモードのNTSC方式で
ダミーデータが付加された状態のブロックの構成を示す
路線図、第12図はダミーデータの付加の説明に用いる
路線図、第13図はダミーデータの付加の他の例の説明
に用いる路線図、第14図はダミーデータの付加の更に
他の例の説明に用いる路線図、第15図はダミーデータ
の付加のより更に他の例の説明に用いる路線図である。 図面における主要な符号の説明 MSI〜MS9:モード切り替えスイッチ、12:16
−12圧縮回路、 13:ダミーピット挿入回路、 15:エラー訂正エンコーダ、 :ダミービット除去回路。

Claims (8)

    【特許請求の範囲】
  1. (1)ディジタル情報信号が2次元的に配列されてなる
    ブロックの単位でエラー訂正符号の符号化がされるデー
    タ伝送装置において、 異なる大きさの第1のブロックと第2のブロックの内で
    、データ量が少ない一方のブロックに対してダミーデー
    タが付加されることにより、上記第1のブロック及び第
    2のブロックが等しい大きさとされ、 上記ダミーデータは、上記エラー訂正符号の系列の少な
    くとも一部が上記ダミーデータのみにより生成されるよ
    うに、上記一方のブロックに対して付加され、 上記ダミーデータが付加された上記一方のブロック及び
    上記ダミーデータが含まれない他方のブロックが上記エ
    ラー訂正符号のエンコーダに選択的に供給され、 上記ダミーデータ及び上記ダミーデータのみにより形成
    された冗長コードが除外された上記エンコーダの出力信
    号が伝送されることを特徴とするデータ伝送装置。
  2. (2)ディジタル情報信号が2次元的に配列されてなる
    ブロックの垂直方向に整列するデータに対して第1のエ
    ラー訂正符号の符号化がされると共に、上記ブロックの
    水平方向に整列するデータに対して第2のエラー訂正符
    号の符号化がされるデータ伝送装置において、 異なる大きさの第1のブロックと第2のブロックの内で
    、データ量が少ない一方のブロックに対してダミーデー
    タが付加されることにより、上記第1のブロック及び第
    2のブロックが等しい大きさとされ、 上記ダミーデータは、上記一方のブロック内で水平方向
    に整列するように、上記一方のブロックに対して付加さ
    れ、 上記ダミーデータが付加された上記一方のブロック及び
    上記ダミーデータが含まれない他方のブロックが上記第
    1及び第2のエラー訂正符号のエンコーダに選択的に供
    給され、 上記ダミーデータ及び上記ダミーデータのみにより形成
    された上記第2のエラー訂正符号の冗長コードが除外さ
    れた上記エンコーダの出力信号が伝送されることを特徴
    とするデータ伝送装置。
  3. (3)同一のサンプリング周波数でディジタル化された
    ディジタル情報信号であって、1単位がmビットのディ
    ジタル情報信号により第1のブロックが構成され、1単
    位がnビット(m>n)のディジタル情報信号により第
    2のブロックが構成され、(m−n)ビットのダミーデ
    ータが付加されることを特徴とする特許請求の範囲第1
    項又は第2項記載のデータ伝送装置。
  4. (4)1単位がシンボルの場合に、(m=8ビット、n
    =6ビット)とされ、1単位がワードの場合に、(m=
    16ビット、n=12ビット)とされ、1単位が2チャ
    ンネルデータの場合に、(m=32ビット、n=24ビ
    ット)とされることを特徴とする特許請求の範囲第3項
    記載のデータ伝送装置。
  5. (5)1ワードが12ビットのデータを8ビットのシン
    ボルに分割する際に、ワードの上位8ビットにより1シ
    ンボルが形成され、上記ワードの下位4ビットと他のワ
    ードの下位4ビットとにより、1シンボルが形成され、
    3シンボルに対して1個の割合で8ビットのダミーデー
    タが付加されることを特徴とする特許請求の範囲第4項
    記載のデータ伝送装置。
  6. (6)ディジタル情報信号が2次元的に配列されてなる
    ブロックの垂直方向に整列するデータに対して第1のエ
    ラー訂正符号の符号化がされると共に、上記ブロックの
    水平方向又は斜め方向に整列するデータに対して第2の
    エラー訂正符号の符号化がされるデータ伝送装置におい
    て、 異なる大きさの第1のブロックと第2のブロックの内で
    、データ量が少ない一方のブロックに対してダミーデー
    タが付加されることにより、上記第1のブロック及び第
    2のブロックが等しい大きさとされ、 上記ダミーデータは、上記一方のブロック内で垂直方向
    に整列するように、上記一方のブロックに対して付加さ
    れ、 上記ダミーデータが付加された上記一方のブロック及び
    上記ダミーデータが含まれない他方のブロックが上記第
    1及び第2のエラー訂正符号のエンコーダに選択的に供
    給され、 上記ダミーデータ及び上記ダミーデータのみにより形成
    された上記第1のエラー訂正符号の冗長コードが除外さ
    れた上記エンコーダの出力信号が伝送されることを特徴
    とするデータ伝送装置。
  7. (7)NTSC方式のテレビジョン信号の一定の期間内
    に含まれるオーディオ信号がディジタル化されてディジ
    タルオーディオ信号が形成され、上記ディジタルオーデ
    ィオ信号により第1のブロックが構成され、CCIR方
    式のテレビジョン信号の一定の期間内に含まれるオーデ
    ィオ信号がディジタル化されてディジタルオーディオ信
    号が形成され、上記ディジタルオーディオ信号により第
    2のブロックが構成されることを特徴とする特許請求の
    範囲第6項記載のデータ伝送装置。
  8. (8)ディジタル情報信号が2次元的に配列されてなる
    ブロックの垂直方向に整列するデータに対して第1のエ
    ラー訂正符号の符号化がされると共に、上記ブロックの
    水平方向に整列するデータに対して第2のエラー訂正符
    号の符号化がされるデータ伝送装置において、 異なる大きさの第1のブロックと第2のブロックの内で
    、データ量が少ない一方のブロックに対して第1及び第
    2のダミーデータが付加されることにより、上記第1の
    ブロック及び第2のブロックが等しい大きさとされ、 上記第1のダミーデータは、上記一方のブロック内で垂
    直方向に整列するように、付加され、上記第2のダミー
    データは、上記一方のブロック内で水平方向に整列する
    ように、付加され 上記第1及び第2のダミーデータが付加された上記一方
    のブロック及び上記第1及び第2のダミーデータが含ま
    れない他方のブロックが上記第1及び第2のエラー訂正
    符号のエンコーダに選択的に供給され、 上記第1及び第2のダミーデータ及び上記第1及び第2
    のダミーデータのみにより形成された上記第1のエラー
    訂正符号の冗長コード及び上記第2のエラー訂正符号の
    冗長コードが除外された上記エンコーダの出力信号が伝
    送されることを特徴とするデータ伝送装置。
JP63156566A 1988-06-24 1988-06-24 データ伝送方法 Expired - Lifetime JP2638091B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP63156566A JP2638091B2 (ja) 1988-06-24 1988-06-24 データ伝送方法
US07/366,751 US4972417A (en) 1988-06-24 1989-06-15 PCM data transmitting apparatus and method
DE68918173T DE68918173T2 (de) 1988-06-24 1989-06-19 Verfahren und Gerät zur Übertragung von Daten.
CA000603235A CA1315874C (en) 1988-06-24 1989-06-19 Pcm data transmitting apparatus and method
ES89306190T ES2058529T3 (es) 1988-06-24 1989-06-19 Metodos y aparato para transmision de datos.
EP89306190A EP0348132B1 (en) 1988-06-24 1989-06-19 Methods of and apparatus for data transmission

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63156566A JP2638091B2 (ja) 1988-06-24 1988-06-24 データ伝送方法

Publications (2)

Publication Number Publication Date
JPH027274A true JPH027274A (ja) 1990-01-11
JP2638091B2 JP2638091B2 (ja) 1997-08-06

Family

ID=15630584

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63156566A Expired - Lifetime JP2638091B2 (ja) 1988-06-24 1988-06-24 データ伝送方法

Country Status (6)

Country Link
US (1) US4972417A (ja)
EP (1) EP0348132B1 (ja)
JP (1) JP2638091B2 (ja)
CA (1) CA1315874C (ja)
DE (1) DE68918173T2 (ja)
ES (1) ES2058529T3 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0562363A (ja) * 1991-08-30 1993-03-12 Victor Co Of Japan Ltd 記録再生方法

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02113787A (ja) * 1988-10-24 1990-04-25 Matsushita Electric Ind Co Ltd フレーム間デインターリーブ切換回路
JP3137119B2 (ja) * 1989-06-07 2001-02-19 キヤノン株式会社 誤り訂正装置
US6002536A (en) * 1990-07-06 1999-12-14 Hitachi Ltd. Digital transmission signal processing system and recording/reproducing system
US5517368A (en) * 1990-07-06 1996-05-14 Hitachi, Ltd. Digital transmission signal processing system and recording/reproducing system
JPH0492246A (ja) * 1990-08-06 1992-03-25 Matsushita Electric Ind Co Ltd ディジタル信号記録方式
US5289476A (en) * 1991-05-10 1994-02-22 Echelon Corporation Transmission mode detection in a modulated communication system
JPH04358486A (ja) * 1991-06-04 1992-12-11 Toshiba Corp 高能率符号化信号処理装置
US5504759A (en) * 1991-07-11 1996-04-02 Sony Corporation Digital signal recording and/or reproducing apparatus using a common processing device for digital signals having different data configurations
US5574570A (en) * 1992-05-12 1996-11-12 Mitsubishi Denki Kabushiki Kaisha Video signal recording/reproduction apparatus and method for recording/reproducing two kinds of video signals carrying different amounts of information
EP0571096B1 (en) * 1992-05-18 1999-06-23 Canon Kabushiki Kaisha Data processing apparatus
JP3250260B2 (ja) * 1992-06-17 2002-01-28 ソニー株式会社 画像データ記録装置及び画像データ再生装置
US5493574A (en) * 1992-09-24 1996-02-20 Zilog, Inc. Power efficient RAM disk and a method of emulating a rotating memory disk
JPH06195884A (ja) * 1992-10-30 1994-07-15 Sony Corp 磁気記録再生装置
US5428627A (en) * 1992-11-10 1995-06-27 Qlogic Corporation Method and apparatus for initializing an ECC circuit
JPH06180948A (ja) * 1992-12-11 1994-06-28 Sony Corp ディジタル信号処理装置又は方法、及び記録媒体
JP3173218B2 (ja) * 1993-05-10 2001-06-04 ソニー株式会社 圧縮データ記録方法及び装置、圧縮データ再生方法、並びに記録媒体
ATE211326T1 (de) * 1993-05-31 2002-01-15 Sony Corp Verfahren und vorrichtung zum kodieren oder dekodieren von signalen und aufzeichnungsmedium
WO1995001680A1 (fr) * 1993-06-30 1995-01-12 Sony Corporation Dispositif de codage de signaux numeriques, son dispositif de decodage, et son support d'enregistrement
JP2885263B2 (ja) * 1993-09-30 1999-04-19 日本ビクター株式会社 符号生成方法
JP2793503B2 (ja) * 1994-04-26 1998-09-03 日本電気アイシーマイコンシステム株式会社 ディスクコントローラ
JP3480057B2 (ja) * 1994-09-12 2003-12-15 ソニー株式会社 データ記録方法、データ再生方法及び記録媒体
JP3371590B2 (ja) * 1994-12-28 2003-01-27 ソニー株式会社 高能率符号化方法及び高能率復号化方法
JP3234130B2 (ja) 1995-05-30 2001-12-04 三菱電機株式会社 誤り訂正符号復号化方法およびこの方法を用いる回路
US5717951A (en) * 1995-08-07 1998-02-10 Yabumoto; Kan W. Method for storing and retrieving information on a magnetic storage medium via data blocks of variable sizes
US5835502A (en) * 1996-06-28 1998-11-10 International Business Machines Corporation Method and apparatus for handling variable data word widths and array depths in a serial shared abist scheme
EP0840517A3 (en) * 1996-10-31 2003-09-10 Matsushita Electric Industrial Co., Ltd. Video data stream decoding method and apparatus
JP3147078B2 (ja) * 1998-04-06 2001-03-19 日本電気株式会社 Fec符号語のダミービット除去装置及び符号化装置
EP1098467A1 (en) * 1999-11-08 2001-05-09 THOMSON multimedia Methods and devices for initialising a convolutional interleaver/deinterleaver
KR20010081335A (ko) * 2000-02-12 2001-08-29 구자홍 차세대 고밀도 기록 매체를 위한 디지털 데이터의 오류정정 부호화 방법
JP2003318865A (ja) * 2002-04-26 2003-11-07 Fuji Xerox Co Ltd 信号伝送システム
US7111228B1 (en) 2002-05-07 2006-09-19 Marvell International Ltd. System and method for performing parity checks in disk storage system
US7287102B1 (en) 2003-01-31 2007-10-23 Marvell International Ltd. System and method for concatenating data
US7007114B1 (en) 2003-01-31 2006-02-28 Qlogic Corporation System and method for padding data blocks and/or removing padding from data blocks in storage controllers
US7039771B1 (en) 2003-03-10 2006-05-02 Marvell International Ltd. Method and system for supporting multiple external serial port devices using a serial port controller in embedded disk controllers
US7492545B1 (en) 2003-03-10 2009-02-17 Marvell International Ltd. Method and system for automatic time base adjustment for disk drive servo controllers
US7219182B2 (en) 2003-03-10 2007-05-15 Marvell International Ltd. Method and system for using an external bus controller in embedded disk controllers
US7870346B2 (en) 2003-03-10 2011-01-11 Marvell International Ltd. Servo controller interface module for embedded disk controllers
US7064915B1 (en) 2003-03-10 2006-06-20 Marvell International Ltd. Method and system for collecting servo field data from programmable devices in embedded disk controllers
US7526691B1 (en) 2003-10-15 2009-04-28 Marvell International Ltd. System and method for using TAP controllers
US7139150B2 (en) 2004-02-10 2006-11-21 Marvell International Ltd. Method and system for head position control in embedded disk drive controllers
US7120084B2 (en) 2004-06-14 2006-10-10 Marvell International Ltd. Integrated memory controller
US8166217B2 (en) 2004-06-28 2012-04-24 Marvell International Ltd. System and method for reading and writing data using storage controllers
US8032674B2 (en) 2004-07-19 2011-10-04 Marvell International Ltd. System and method for controlling buffer memory overflow and underflow conditions in storage controllers
US7757009B2 (en) 2004-07-19 2010-07-13 Marvell International Ltd. Storage controllers with dynamic WWN storage modules and methods for managing data and connections between a host and a storage device
US9201599B2 (en) 2004-07-19 2015-12-01 Marvell International Ltd. System and method for transmitting data in storage controllers
US7386661B2 (en) 2004-10-13 2008-06-10 Marvell International Ltd. Power save module for storage controllers
US7240267B2 (en) 2004-11-08 2007-07-03 Marvell International Ltd. System and method for conducting BIST operations
US7802026B2 (en) 2004-11-15 2010-09-21 Marvell International Ltd. Method and system for processing frames in storage controllers
US7609468B2 (en) 2005-04-06 2009-10-27 Marvell International Ltd. Method and system for read gate timing control for storage controllers

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4320511A (en) * 1979-03-13 1982-03-16 Kokusai Denshin Denwa Co., Ltd. Method and device for conversion between a cyclic and a general code sequence by the use of dummy zero bit series
JPS57207960A (en) * 1981-06-17 1982-12-20 Toshiba Corp Method for adding error correcting code to variable length data
JPS58222402A (ja) * 1982-02-02 1983-12-24 Sony Corp 情報信号の記録装置
JPH0661156B2 (ja) * 1983-05-21 1994-08-10 ソニー株式会社 エラ−訂正のための符号化方法
JP2574744B2 (ja) * 1985-04-10 1997-01-22 株式会社日立製作所 Pcm信号記録再生装置
JPS61142576A (ja) * 1985-10-11 1986-06-30 Toshiba Corp デジタル信号再生装置
KR900008446B1 (ko) * 1985-11-13 1990-11-22 가부시끼가이샤 히다찌세이사꾸쇼 음성신호를위한표본화주파수와회전헤드스캔너의회전주파수사이에서비동기관계를갖는음성신호의pcm기록재생장치
JP2751201B2 (ja) * 1988-04-19 1998-05-18 ソニー株式会社 データ伝送装置及び受信装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0562363A (ja) * 1991-08-30 1993-03-12 Victor Co Of Japan Ltd 記録再生方法

Also Published As

Publication number Publication date
DE68918173T2 (de) 1995-01-19
EP0348132A3 (en) 1990-12-05
US4972417A (en) 1990-11-20
DE68918173D1 (de) 1994-10-20
CA1315874C (en) 1993-04-06
EP0348132A2 (en) 1989-12-27
EP0348132B1 (en) 1994-09-14
JP2638091B2 (ja) 1997-08-06
ES2058529T3 (es) 1994-11-01

Similar Documents

Publication Publication Date Title
JPH027274A (ja) データ伝送方法
US4468710A (en) Digital video recorder
US5012352A (en) Digital signal recording apparatus time-division multiplexing video and audio signals
JP2751201B2 (ja) データ伝送装置及び受信装置
JP3508138B2 (ja) 信号処理装置
US5218454A (en) Apparatus for improved recording of signals having video and audio components
JPH01119127A (ja) ディジタル信号伝送装置
KR20000035133A (ko) 디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털신호 기록 장치, 디지털 신호 재생 장치, 디지털비디오-오디오 신호 기록 및 재생 장치
JPH04123677A (ja) Vtrの音声信号記録方法
KR0127909B1 (ko) 데이타 전송 장치
JPH01201804A (ja) オーデイオ信号再生装置
JPH0316143Y2 (ja)
JP3441004B2 (ja) 磁気テープおよびデジタル記録再生装置
JPH0520794A (ja) デイジタル信号記録再生装置
JPS6329377A (ja) 記録再生方法及び装置
JPS6273461A (ja) デイジタル情報信号の記録装置
JPH0136319B2 (ja)
JP2508121B2 (ja) 記録再生装置
JP3109062B2 (ja) 映像機器
JPH02254682A (ja) デジタル信号記録装置
JPH02254673A (ja) 信号記録装置
JPH01276471A (ja) Pcm信号記録装置
JPH01248366A (ja) ディジタル情報信号処理装置
JPS62184608A (ja) 回転ヘツド型のデイジタル情報信号記録装置
JPH0730924A (ja) 立体画像記録装置及び立体画像再生装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080425

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090425

Year of fee payment: 12

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090425

Year of fee payment: 12