KR20000035133A - 디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털신호 기록 장치, 디지털 신호 재생 장치, 디지털비디오-오디오 신호 기록 및 재생 장치 - Google Patents

디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털신호 기록 장치, 디지털 신호 재생 장치, 디지털비디오-오디오 신호 기록 및 재생 장치 Download PDF

Info

Publication number
KR20000035133A
KR20000035133A KR1019990047920A KR19990047920A KR20000035133A KR 20000035133 A KR20000035133 A KR 20000035133A KR 1019990047920 A KR1019990047920 A KR 1019990047920A KR 19990047920 A KR19990047920 A KR 19990047920A KR 20000035133 A KR20000035133 A KR 20000035133A
Authority
KR
South Korea
Prior art keywords
data
channel
word
bit width
bit
Prior art date
Application number
KR1019990047920A
Other languages
English (en)
Inventor
이소자키마사아키
야마사키켄지
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR20000035133A publication Critical patent/KR20000035133A/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1806Pulse code modulation systems for audio signals
    • G11B20/1809Pulse code modulation systems for audio signals by interleaving
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B20/1201Formatting, e.g. arrangement of data block or words on the record carriers on tapes
    • G11B20/1207Formatting, e.g. arrangement of data block or words on the record carriers on tapes with transverse tracks only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/18Error detection or correction; Testing, e.g. of drop-outs
    • G11B20/1876Interpolating methods
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/7921Processing of colour television signals in connection with recording for more than one processing mode
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/8042Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components involving data reduction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/79Processing of colour television signals in connection with recording
    • H04N9/80Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback
    • H04N9/804Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components
    • H04N9/806Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components with processing of the sound signal
    • H04N9/8063Transformation of the television signal for recording, e.g. modulation, frequency changing; Inverse transformation for playback involving pulse code modulation of the colour picture signal components with processing of the sound signal using time division multiplex of the PCM audio and PCM video signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Television Signal Processing For Recording (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 발명은 샘플 당 데이터 폭과 오디오 데이터의 채널수가 사용자의 설정에 대응하여 변화되도록 허용하는 디지털 비디오-오디오 신호 기록 및 재생 장치를 제공한다. 디지털 비디오-오디오 신호 기록 및 재생 장치의 Ch 1에 직렬 데이터로 입력되는 24-비트/샘플 오디오 데이터는 상위 16 비트와 하위 8 비트로 분리된다. 상위 16 비트는 기록 매체의 Ch 1 구역에 기록된다. 하위 8 비트는 기록 매체에서 Ch 1과 쌍을 이룬 Ch 3의 하위 8 비트 구역에 저장된다. 24-비트 데이터가 쌍을 이루는 채널로 분리됨을 나타내는 모드 정보는 비디오 데이터의 각 편집 단위로 기록 데이터에 부가된다. 데이터가 재생될 때, 쌍을 이루는 채널의 데이터는 24-비트 데이터를 복구하도록 모드 정보에 대응하여 조합된다. 24-비트 데이터가 16-비트 데이터로 다루어지므로, 16-비트 데이터의 기록 포맷이 24-비트 데이터에 대해 사용될 수 있다.

Description

디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털 신호 기록 장치, 디지털 신호 재생 장치, 디지털 비디오-오디오 신호 기록 및 재생 장치{Digital signal processing apparatus, digital signal processing method, digital signal recording apparatus, digital signal reproducing apparatus, and digital video-audio signal recording and reproducing apparatus}
본 발명은 디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털 신호 기록 장치, 디지털 신호 재생 장치, 상이한 비트폭으로 다수 형태의 오디오 데이터를 유지하는 디지털 비디오-오디오 신호 기록 및 재생 장치에 관한 것이다.
최근 몇 년에, 기록 매체에 디지털 오디오 데이터와 디지털 비디오 데이터를 기록하고 그로부터 그들을 재생하는 장치가 공통적이 되어 왔다. 그러한 장치는 예로 디지털 비디오형 (카셋트) 레코더이다.
한편, 음장을 공간적으로 형성하고 재생된 음향 존재를 개선하는 오디오 재생 시스템과 같은 서라운드 시스템이 보편화되었기 때문에, 오디오 장치에 대해 채널수를 증가하는 것이 요구되었다. 더구나, 다중 언어를 취급하기 위해, 채널수를 증가시키는 것이 필요하다. 도1은 8 채널의 오디오 데이터를 처리하는 디지털 오디오 장치(300)의 구조의 예를 도시한다. 상기 장치(300)는 4개의 입력 채널을 가지며 채널 각각은 2개 채널의 입력 직렬 오디오 데이터이다.
AES/EBU(오디오 기술회/유럽 방송 기구)표준에 따른 직렬 오디오 데이터는 각 단자에 입력된다. 도2a 내지 도2c는 AES/EBU표준에 따른 오디오 데이터 포맷을 보여준다. 2개 채널의 직렬 오디오 데이터는 샘플링 주파수(도2 참조)에 근거하여 프레임 순차 Fs의 매 절반 주기마다 교대로 보낸다. 도2a에서, 직렬 시간의 전방 및 후방측은 각각 LSB 및 MSB측이다. 데이터는 제어 및 패리티 비트인 비트들 V,U,C에 따른다.
샘플당 24비트의 오디오 데이터까지 보낸다. 샘플당 16비트의 오디오 데이터가 프레임 순차 Fs(도2b를 보라)의 매 절반주기마다 후방측에 위치한다. 도2c에 도시처럼, 16비트의 오디오 데이터가 24 비트의 중간 부분중의 8비트와 상단의 8비트로 구성된다.
상기 직렬 오디오 데이터는 오디오 기록 인코더(301)에 보낸다. 상기 오디오 기록 인코더(301)는 직렬 오디오 데이터를 병렬 오디오 데이터로 변환한다. 각각의 채널의 병렬 오디오 데이터는 각각 소정의 길이를 가지는 패킷들에 저장된다.
소정의 처리가 패킷들에 대해 수행된 후, 에러 정정 코드 인코딩 처리가 합성 패킷들에 대해 곱 코드로 수행된다.
곱 코드를 가진 인코딩 처리로, 매트릭스에 배열된 데이터는 예로 리도 솔로몬 코드와 같이 컬럼 방향으로 각 심벌(예로 각 바이트)에 대해 부호화된다. 따라서, 외부 코드 패리티가 발생된다. 데이터 및 외부 코드 패리티는 라인 방향으로 부호화된다. 따라서, 내부 코드 패리티가 발생된다. 컬럼 방향의 외부 코드 패리티와 라인 방향의 내부 코드 패리티가 발생되므로, 에러 정정 코드 인코딩 처리가 곱 코드로 수행된다.
내부 코드 패리티와 외부 코드 패리티로 완성된 데이터 블록은 에러 정정 블록으로서 설명된다. 에러 정정 블록 중 하나의 라인은 하나의 데이터 패킷 데이터에 대응한다.
상기 에러 정정 코드 인코딩 처리에 함께, 에러에 대한 데이터의 저항을 개선하기 위해, 8 채널의 각 데이터는 소정의 데이터 유닛에서 섞인다. 숴플링(shufflling)처리는 상기 에러 정정 코드 인코딩 처리로 메모리 억세싱 처리를 제어하므로써 수행된다.
블록 ID 와 동기 패턴은 섞인 에러 정정 코드로 부호화된 각각의 패킷에 부가된다. 따라서, 동기 블록이 형성된다. 상기 동기 블록은 기록 가능 포맷으로 채널 부호화된다. 상기 합성 동기 블록은 기록 매체(310)상에 기록된다. 이 예에서, 상기 기록 매체(310)는 자기 테이프이다. 회전 헤드부(도시하지 않음)상에 배치된 기록 헤드로, 헬리컬 트랙이 형성되고 데이터는 그안에 기록된다.
상기 기록 매체(310)상에 기록된 오디오 데이터는 재생 헤드(도시하지 않음)에 의해 재생되고 오디오 재생 디코더(311)에 보내진다. 상기 디코더(311)는 상기 재생된 신호의 동기 패턴을 검출하고 동기 블록을 동기 패턴에서 추출한다. 상기 디코더(311)는 상기 동기 블록에 저장된 블록 ID 에 대응하는 에러 정정 코드로 디코딩 처리를 상기 섞인 데이터를 정확하게 배열하기 위한 디숴플링 처리를 수행한다. 상기 디코더(311)는 데이터로 에러 플랙을 설정하며 상기 에러는 에러 정정 코드로 정정되지 않는다. 그러한 데이터는 인접 데이터나 뮤팅 처리를 사용하는 보간 처리에 의해 정정된다.
에러 정정 코드 디코딩 처리를 위해 사용된 메모리로, 데이터는 8개 채널의 오디오 데이터로 분리된다. 각각의 채널의 오디오 데이터는 상기 AES/EBU 표준에 대응하는 직렬 오디오 데이터로 변환된다. 상기 직렬 오디오 데이터는 오디오 기록 인코더(311)로부터 출력된다. 상기 오디오 데이터는 8개 채널에 대해 D/A 변환 기능을 가진 증폭기(312)에 보내진다. 상기 증폭기(312)는 디지털 오디오 데이터를 아날로그 오디오 신호로 변환하며 상기 아날로그 오디오 신호들을 증폭한다. 상기 증폭된 오디오 신호들은 스피커(313, 313,...)에 보내진다. 상기 스피커(313, 313,...)은 상기 아날로그 오디오 신호들에 대응하는 음향을 재생한다.
유럽과 같은 여러 나라 말을 하는 지역에서, 하나의 기록 매체에 대해 여러 나라 말로 오디오 데이터를 기록하도록 많은 채널들을 요구하는 많은 사용자가 존재한다. 한편, 방송 매체를 생성하는 생성 하우스들은 고품질 음향을 이루도록 많은 수의 채널보다는 샘플당 큰 비트를 요구한다.
그러므로, 각각의 기록 매체는 기록 세기의 상단 제한을 가진다. 따라서, 종래의 기록 포맷에 있어서, 샘플당 오디오 데이터와 비트폭의 채널수는 대부분의 사용자를 만족시키는 채널로 고정된다. 따라서, 종래의 시스템은 그러한 고정된 명세를 만족시키지 않는 사용자의 필요성에 부합하지 않는다.
그러므로, 본 발명의 목적은 사용자가 샘플당 오디오 데이터의 채널수 및 비트폭을 변경 또는 설정할 수 있는 디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털 신호 기록 장치, 디지털 신호 재생 장치, 오디오 신호 기록 및 재생 장치를 제공하는 것이다.
본 발명의 제 1 양상은 적어도 하나의 채널의 디지털 오디오 데이터를 입력하고 디지털 오디오 신호를 각각 소정의 데이터량을 갖는 데이터 블록으로 변환하고, 데이터 블록을 출력하는 디지털 신호 처리 장치이며, 워드당 하나의 채널에서 처리되는 비트폭은 B 로 고정되고, 신호 처리 시스템의 채널수는 N 이고(여기서 N 은 1보다 큰 정수), 하나의 채널의 디지털 오디오 신호는 데이터 순차로 이루어지고 워드당 비트폭은 B 보다 크고, 상기 장치는 입력 디지털 오디오 신호의 소정수의 워드 간격으로 최소의 비트폭 정보와 분할 정보에 포함되는 보조 정보를 입력하기 위한 입력 수단을 구비하며, 상기 비트폭 정보는 워드당 비트폭을 표시하며, 상기 분할 정보는 하나의 워드가 다수의 부분으로 분할되는 것을 표시하며, 비트폭 B를 가지는 최소 하나의 제 1 분할 데이터 부분과 비트폭 B 보다 작은 비트폭을 갖는 제 2 분할 데이터 부분으로 디지털 오디오 데이터의 하나의 워드로 분할하고, 하나의 디지털 오디오 데이터 워드를 다수의 제 1 분할 데이터 부분으로 분할하는 데이터 분할 수단과, 제 1 분할 데이터 부분을 N 채널의 소정 채널로 억세싱하고, 소정의 비트 데이터를 제 2 분할 데이터 부분으로 부가하고, 비트폭 B를 갖는 합성 비트 부가 분할 데이터 부분을 소정의 채널과 다른 채널에 할당하는 채널 데이터 형성 수단과, 그로부터 소정의 워드수 간격으로 상기 보조 데이터를 채널 데이터 형성 수단의 각각의 채널 출력 데이터에 부가하는 보조 데이터 부가 수단과, 상기 보조 데이터 부가 수단의 각각의 채널 출력 데이터를 각각 소정의 데이터량을 가지는 데이터 블록으로 변환하는 데이터 블록 형성 수단을 구비한다.
따라서, 입력 디지털 오디오 신호는 비트폭 B를 갖는 다수의 워드로 변환된다. 보조 데이터는 상기 변환된 워드의 데이터 순차로 부가된다. 상기 합성 데이터 순차는 소정의 조합으로 쌍으로 된 각각의 채널들에 할당되고 그때 신호 처리된다.
본 발명의 제 2 양상은 최소한 하나의 채널의 디지털 오디오 데이터를 입력하고 디지털 오디오 신호를 각 소정의 데이터량을 갖는 데이터 블록으로 변환되고 데이터 블록을 출력하는 디지털 신호 처리 방법이며, 워드당 하나의 채널에서 처리되는 비트폭은 B 로 고정되고, 신호 처리 시스템의 채널수는 N 이고(N 은 1보다 큰 정수), 하나의 채널의 디지털 오디오 신호는 데이터 순차로 이루어지고 워드당 상기 순차의 비트폭은 B 보다 크며, 상기 방법은 a) 상기 입력 디지털 오디오 신호의 소정수의 워드 간격에서 워드당 비트폭을 표시하는 최소의 비트폭 정보와 하나의 워드가 다수의 부분으로 분할하는 것을 표시하는 분할 정보를 포함하는 보조 정보를 입력하는 단계 b) 디지털 오디오 데이터중 하나의 워드를 비트폭 B를 갖는 적어도 하나의 제 1 분할 데이터부와 비트폭 B보다 더 작은 비트폭을 갖는 제 2 분할 데이터부로 분할하거나 디지털 오디오 데이터중 하나의 워드를 다수의 제 1 분할 데이터부로 분할하는 단계와 c) 상기 제 1 분할 데이터부를 N 채널중 소정의 채널로 할당하고, 소정의 비트 데이터를 제 2 분할 데이터부로 부가하고, 비트폭 B를 가지는 부가된 합성 비트 분할 데이터부를 소정의 채널과 다른 채널로 할당하는 단계와, d) 상기 보조 데이터를 그로부터 소정수의 워드 간격으로 단계 c)에서 각각의 채널의 출력 데이터에 부가하는 단계와, e) 상기 보조 데이터 부가 수단의 각각의 채널 출력 데이터를 각각 소정 데이터 양 각을 가지는 데이터 블록으로 변환하는 단계를 구비한다.
따라서, 입력 디지털 오디오 신호는 각각 비트폭 B를 가지는 다수의 워드로 분할한다. 보조 데이터는 상기 변환된 워드의 데이터 순차에 부가된다. 상기 합성 데이터 순차는 소정의 조합으로 쌍으로된 각각의 채널에 할당되고 그때 신호 처리된다.
본 발명의 제 3 양상은 적어도 하나의 채널의 디지털 오디오 데이터를 입력하고, 디지털 오디오 신호를 각각 소정의 데이터량을 가지는 데이터 블록으로 변환하고, 기록 데이터를 데이터 블록으로 형성하고, 상기 기록 데이터를 기록 매체에 기록하는 디지털 신호 기록 장치이며, 워드당 하나의 채널에서 처리되는 비트폭은 B 로 고정되고, 신호 처리 시스템의 채널수는 N 이 되고(N 은 1보다 큰 정수), 하나의 채널의 디지털 오디오 신호는 데이터 순차로 구성되고, 상기 순차의 워드당 비트폭은 B 보다 크며, 상기 장치는 상기 입력 디지털 오디오 신호 워드의 소정수의 간격에서 워드당 비트폭을 표시하는 비트폭 정보와 하나의 워드가 다수의 부분으로 분할되는 것을 표시하는 분할 정보를 포함하는 보조 정보를 입력하는 입력 수단과, 상기 디지털 오디오 데이터의 하나의 워드를 비트폭 B를 갖는 적어도 하나의 제 1 분할 데이터부와 비트폭 B 보다 더 작은 비트폭을 갖는 제 2 분할 데이터부로 분할하거나, 상기 디지털 오디오 데이터중 하나의 워드를 다수의 제 1 분할 데이터부로 분할하는 데이터 분할 수단과, 상기 제 1 분할 데이터부를 상기 N 채널들중 소정의 채널로 할당하고, 소정의 비트 데이터를 제 2 분할 데이터부로 부가하고, 비트폭 B를 갖는 부가된 합성 비트 분할 데이터부를 소정의 채널과 다른 채널에 할당하는 채널 데이터 형성 수단과, 상기 보조 데이터를 소정수의 워드 간격에서 채널 데이터 형성 수단의 각각의 채널의 출력 데이터에 부가하는 보조 데이터 부가 수단과, 각각 소정의 데이터량을 갖는 데이터 블록들을 형성하도록 에러 검출 코드와 에러 정정 코드로 상기 보조 데이터 부가 수단의 각각의 채널 출력 데이터를 인코딩하는 에러 정정 코드 인코딩 수단과, 상기 에러 정정 코드 인코딩 수단의 데이터 블록을 형성하는 처리로 데이터 블록의 워드들을 섞는 제 1 숴플링 수단과, 상기 에러 정정 코드 엔코딩 수단으로 데이터 블록을 형성하는 처리로 기록 매체상의 N 채널에 할당된 기록 영역에 대응하는 데이터 블록을 배열하는 제 2 숴플링 수단과, 상기 기록 매체의 적당한 기록 포맷에 대해 데이터 블록을 처리하는 기록 데이터 처리 수단과, 상기 기록 데이터 처리 수단의 출력 데이터를 기록 매체의 기록 영역에 기록하는 기록 수단을 구비한다.
따라서, 입력 디지털 오디오 신호는 각각 비트폭 B를 갖는 다수의 워드로 변환된다. 보조 데이터는 상기 변환된 워드의 데이터 순차에 부가된다. 상기 합성 데이터 순차는 소정의 조합으로 쌍으로 된 각각의 채널에 할당되고 그때 합성 데이터 블록이 기록된다.
본 발명의 제 4 양상은 적어도 하나의 채널의 디지털 오디오 신호가 기록되는 기록 매체로부터 디지털 오디오 신호를 재생하는 디지털 신호 재생 장치이며, 워드당 하나의 채널에서 처리되는 비트폭은 B 로 고정되고, 상기 신호 처리 시스템의 채널수는 N 이고(N 은 1보다 큰 정수), 하나의 채널의 디지털 오디오 신호는 데이터 순차로 구성되고, 상기 워드당 순차의 비트폭은 B 보다 크며, 기록 영역을 갖는 기록 매체는 N 채널에 대응하고, 상기 디지털 오디오 신호는 각각 비트폭 B를 갖는 데이터 블록으로서 워드로 분할되고, 상기 데이터 블록들은 기록 데이터로서 처리되고, 상기 기록 데이터는 기록 영역에 적당히 기록되고, 상기 기록 데이터는 에러 검출 코드와 에러 정정 및 보조 데이터를 포함하며, 상기 보조 데이터는 디지털 오디오 신호의 소정 워드수 간격에서 워드당 비트폭을 표시하는 최소의 비트폭 정보와, 하나의 워드가 각각 비트폭 B를 갖는 워드로 분할하는 것을 표시하는 분할 정보를 포함하며, 상기 장치는 상기 기록 매체의 기록 영역으로부터 기록 데이터를 재생하는 재생 수단과, 상기 재생 수단의 출력 데이터를 처리하는 소정의 데이터 블록을 재생하는 기록 데이터 재생 처리 수단과, 재생된 데이터 블록에 포함된 에러 검출 코드와 에러 정정 코드에 대응하는 재생된 데이터 블록의 에러를 검출하여 정정하고 소정의 데이터 순차를 출력하는 에러 정정 수단과, 상기 에러 정정 수단으로 소정의 데이터 블록을 출력하기 위한 처리로 그내에 포함된 재생된 데이터 블록과 워드를 재섞기 위한 디숴플링 수단과, 상기 에러 정정 수단의 출력 데이터의 소정의 데이터 순차로부터 보조 데이터를 검출하는 보조 데이터 검출 수단과, N 채널중 하나의 소정 데이터 순차로 비트폭 B를 갖는 워드를 또 다른 채널의 소정 데이터 순차의 비트폭 B를 갖는 워드와 조합하는 워드 조합 수단과, 비트폭 B 보다 큰 비트폭을 갖는 워드 각각을 상기 보조 데이터에 대응하는 워드 조합 수단에 의해 조합된 워드로 형성하고 형성된 워드의 데이터 순차를 소정 채널의 출력 데이터로서 출력하는 출력 수단을 구비한다.
따라서, 디지털 오디오 신호는 비트폭 B 보다 더 큰 비트폭을 갖는 워드로 이루어지며, 기록 매체로부터 재생되고, 비트폭 B를 갖는 다수의 워드는 보조 데이터에 따라 소정의 채널 쌍에 기록된다.
본 발명의 제 5 양상은 부호화된 데이터 순차로 이루어진 디지털 비디오 신호를 가변 길이 코드와 각 워드의 비트폭이 곱 코드인 에러 정정 코드를 갖는 비트폭 B 보다 큰 워드 순차로 이루어진 디지털 오디오 신호로 인코딩하고, 상기 디지털 비디오 신호에 대응하는 합성 데이터 블록을 기록 매체상에 형성된 디지털 비디오 신호와 상기 기록 매체에 형성된 N 채널(N 은 1 보다 큰 정수)의 기록 영역에 상기 디지털 오디오 신호에 대응하는 합성 데이터 블록을 위해 기록 영역에 기록하고, 상기 기록 매체로부터 디지털 비디오 신호와 디지털 오디오 신호를 재생하는 디지털 비디오-오디오 신호 기록 및 재생 장치이며, 하나의 채널에서 처리되는 워드당 비트폭은 B로 고정되고, 신호 처리 시스템의 채널수는 N 이고, 상기 장치는 상기 가변 길이 코드로 부호화된 데이터 순차를 재배열하는 데이터 순차 변환 수단과, 상기 데이터 순차 변환 수단의 출력 데이터의 데이터 순차의 각 조각을 조합하여 분산하고, 각각 소정의 데이터 길이를 갖는 유닛 데이터 조각을 형성하고, 소정의 방법으로 유닛 데이터 조각을 배열하는 데이터 패킹 수단과, 각각 소정의 데이터 양을 갖는 비디오 데이터 블록을 형성하도록 곱 코드로서 에러 정정 코드의 외부 코드로 상기 데이터 패킹 수단의 출력 데이터를 인코딩하는 비디오 외부 코드 인코딩 수단과, 소정의 방법으로 비디오 외부 코드 인코딩 수단으로부터 출력되는 비디오 데이터 블록을 배열하는 비디오 숴플링 수단과, 상기 입력 디지털 오디오 신호 워드의 소정수 간격에서 워드당 비트폭을 표시하는 최소의 비트폭 정보와, 하나의 워드가 다수의 부분으로 분할되는 것을 표시하는 분할 정보를 포함하는 보조 정보를 입력하는 입력 수단과, 상기 디지털 오디오 데이터의 하나의 워드를 비트폭 B를 갖는 적어도 하나의 제 1 분할 데이터부와 비트폭 B 보다 더 작은 폭을 갖는 제 2 분할 데이터부로 분할하거나 상기 디지털 오디오 데이터의 하나의 워드를 다수의 제 1 분할 데이터부로 분할하는 데이터 분할 수단과, 상기 제 1 분할 데이터부를 N 채널의 소정 채널로 할당하고, 소정의 비트 데이터를 제 2 분할 데이터부로 부가하고, 비트폭 B를 갖는 부가된 합성 비트 분할 데이터부를 소정의 채널과 다른 채널에 할당하는 채널 데이터 형성 수단과, 상기 보조 데이터를 소정수 워드의 간격에서 채널 데이터 형성 수단의 각각의 채널 출력 데이터에 부가하는 보조 데이터 부가 수단과, 각각 소정 데이터량을 갖는 오디오 데이터 블록을 형성하도록 상기 보조 데이터 부가 수단의 출력 데이터를 곱 코드로서 에러 정정 코드의 외부 코드로 인코딩하기 위한 오디오 외부 코드 인코딩 수단과, 소정의 방법으로 오디오 외부 코드 인코딩 수단으로부터 출력되는 오디오 데이터 블록을 배열하는 오디오 데이터 숴플링 수단과, 상기 비디오 숴플링 수단의 출력 데이터와 오디오 숴플링 수단의 출력 데이터를 믹싱하는 믹싱 수단과, 식별 데이터를 비디오 데이터 블록과 상기 믹싱 수단으로부터 출력되는 오디오 데이터 블록 각각에 부가하는 식별 데이터 부가 수단과, 비디오 데이터 블록과 곱 코드로서 에러 정정 코드의 내부 코드를 가진 식별 데이터 부가 수단으로부터 출력되는 오디오 데이터 블록을 인코딩하고 각각 소정의 데이터 양을 갖는 기록 데이터 블록을 출력하는 내부 코드 인코딩 수단과, 동기 패턴을 기록 데이터 블록의 각각에 부가하는 동기 패턴 부가 수단과, 동기 패턴을 가진 기록 데이터 블록을 상기 기록 매체의 적당한 기록 포맷으로 기록 데이터에 처리하는 기록 데이터 처리 수단과, 상기 기록된 데이터 처리 수단의 출력 데이터를 상기 기록 매체의 기록 영역에 기록하는 기록 수단과, 상기 기록 매체의 기록 영역으로부터 기록 데이터를 재생하는 재생 수단과, 상기 재생 수단의 출력 데이터를 처리하고 소정의 기록 데이터 블록을 재생하는 기록 데이터 재생 처리 수단과, 상기 기록 데이터 블록에 포함된 내부 코드 데이터에 대응하는 재생된 기록 데이터 블록 에러를 검출하여 정정하는 내부 코드 디코딩 수단과, 상기 내부 코드 디코딩 수단의 출력 데이터를 상기 내부 코드 디코딩 수단의 입력 데이터에 포함된 식별 데이터에 대응하는 비디오 데이터 블록과 오디오 데이터 블록으로 분리하는 분리 수단과, 상기 비디오 숴플링 수단의 반전 배열로 분리 수단에 의해 분리된 비디오 데이터 블록을 디숴플링하는 비디오 디숴플링 수단과, 상기 비디오 숴플링 수단의 출력 데이터에 포함된 외부 코드 데이터에 대응하는 비디오 디숴플링 수단의 출력 데이터 에러를 검출하여 정정된 비디오 외부 코드 검출 수단과, 상기 데이터 패킹 수단의 반전 배열로 비디오 외부 코드 디코딩 수단의 출력 데이터에 포함된 유닛 데이터 조각을 배열하고, 상기 데이터 패킹 수단에 의해 형성된 조합 및 분산 처리의 반전 처리를 수행하고, 상기 유닛 데이터 조각의 원래 데이터 순차를 재 기억하는 데이터 디패킹 수단과, 가변 길이 코드로 부호화된 원래 데이터 순차를 재기억하도록 상기 데이터 디패킹 수단으로부터 출력되는 데이터 순차에 대해 상기 데이터 디패킹 수단에 의해 수행된 데이터 순차 변환의 반전 변환을 수행하는 데이터 순차 반전 변환 수단과, 상기 오디오 숴플링 수단의 반전 방법으로 상기 분리 수단에 의해 분리된 오디오 데이터 블록을 배열하는 오디오 디숴플링 수단과, 상기 오디오 디숴플링 수단의 출력 데이터에 포함된 외부 코드 데이터에 대응하는 오디오 디숴플링 수단의 출력 데이터 에러를 검출하여 정정하는 오디오 외부 코드 디코딩 수단과, 상기 오디오 외부 코드 디코딩 수단의 출력 데이터에 포함된 보조 데이터를 검출하기 위한 보조 데이터 검출 수단과, N 채널들의 소정 채널의 제 1 분할 데이터부와 상기 검출된 보조 데이터에 대응하는 또 다른 채널의 비트 부가된 분할 데이터부를 조합하는 워드 보조 수단과, 상기 제 1 분할 데이터 폭을 갖는 비트폭 B 보다 더큰 비트폭을 갖는 워드들과 상기 보조 데이터에 대응하는 워드 조합 수단에 의해 조합된 비트 부가된 분할 데이터를 형성하고 소정 채널의 출력 데이터로서 워드의 데이터 순차를 출력하는 출력 수단을 구비한다.
따라서, 입력 디지털 오디오 신호는 각각 비트폭 B를 갖는 다수의 워드로 분할된다. 보조 데이터는 변환된 워드의 데이터 순차에 부가된다. 상기 합성 데이터 순차는 소정의 조합들로 쌍으로 된 각각의 채널에 할당되고 그때 합성 데이터 블록이 기록된다. 상기 비트폭 B 보다 더큰 비트폭을 갖는 각 워드로 이루어진 디지털 오디오 신호는 비트폭 B를 갖는 다수의 워드가 보조 데이터에 따라 소정쌍의 채널로 기록되는 기록 매체로부터 재생된다.
도1은 8채널의 오디오 데이터를 처리하는 디지털 오디오 장치의 구조의 예를 보여주는 개략 다이어그램.
도2a 내지 도2c는 AES/EBU 표준에 대응하는 오디오 데이터 포맷을 보여주는 개략 다이어그램.
도3은 본 발명의 실시예에 따른 기록측의 구조를 보여주는 블록 다이어그램.
도4는 본 발명의 실시예에 따른 재생측의 구조를 보여주는 블록 다이어그램.
도5는 오디오 데이터의 보간 처리예를 설명하는 개략 다이어그램.
도6은 트랙 포맷의 예를 보여주는 ofir 다이어그램.
도7a 내지 도7c는 트랙 포맷의 또 다른 예를 보여주는 개략 다이어그램.
도8a 내지 8e는 동기 블록 구조의 여러 예를 보여주는 개략 다이어그램.
도9a 내지 도9c는 동기 블록에 부가된 ID 및 DID 내용을 보여주는 개략 다이어그램.
도10a 및 도10b는 출력 방법과 비디오 인코더의 가변 길이 코드 인코딩 처리를 설명하는 개략 다이어그램.
도11a 및 도11b는 비디오 인코더의 출력 데이터 재배열을 설명하는 개략 다이어그램.
도12a 및 도12b는 재배열된 데이터를 동기 블록에 패킹하는 처리를 설명하는 개략 다이어그램.
도13a 및 도13b는 비디오 데이터와 오디오 데이터를 위한 에러 정정 코드 인코딩 처리를 설명하는 개략 다이어그램.
도14는 외부 코드 패리티가 부가되는 오디오 데이터 예를 보여주는 개략 다이어그램.
도15a 및 도15b는 AUX 데이터 내용을 보여주는 개략 다이어그램.
도16a 내지 도16c는 오디오 섹터 구조예를 보여주는 개략 다이어그램.
도17a 내지 도17e는 기록 및 재생 장치에 입력되는 오디오 데이터 포맷의 예를 보여주는 개략 다이어그램.
도18a 내지 도18d는 24비트 오디오 데이터의 기록 포맷의 예를 보여주는 개략 다이어그램.
도19는 비트폭이 소정의 값보다 더 큰 오디오 데이터를 비트폭이 각각 소정의 값인 다수의 오디오 데이터 조각으로 변환하고 그로부터 AUX 데이터를 부가하는 AUX 부가부의 구조를 보여주는 블록 다이어그램.
도20은 비트비가 소정의 비트폭인 오디오 데이터를 비트폭이 원래 비트폭인 데이터로 변환하는 데이터 출력부의 구조를 보여주는 블록 다이어그램.
도21은 기록 및 재생 장치의 응용의 예를 보여주는 개략 다이어그램.
도22는 16비트 오디오 데이터와 24비트 오디오 데이터 채널의 조합을 보여주는 개략 다이어그램.
도23a 내지 도23d는 다른 포맷의 예를 보여주는 개략 다이어그램.
* 도면의 주요부분에 대한 부호의 설명 *
122; 회전 헤드 103; 선택기
106; 스트림 변환기 119; 내부 코드 인코더
본 발명의 이들 및 다른 목적, 특징 및 장점들은 첨부된 도면에 설명하는 바와같이 최상의 모드 실시예의 상세한 설명에 비추어 더욱 잘 나타난다.
다음에, 본 발명의 실시예가 기술된다. 본 발명에 따르면, 디지털 오디오 데이터가 채널수를 증가시키기 위해, 기록 매체에 기록될 때, 샘플당 비트폭이 감소된다. 반면, 샘플당 비트폭을 증가시키기 위해, 채널수가 감소된다. 따라서, 다른 채널과 다른 비트폭을 갖는 다수의 오디오 데이터 형태들은 같은 기록 포맷으로 하나의 기록 매체에 기록된다.
덧붙혀, 본 발명에 다르면, 비트폭 정보는 기록 매체의 소정 영역에 기록도니다. 오디오 데이터가 재생될 때, 샘플당 채널수와 비트폭을 표시하는 정보는 기록 매체의 소정 영역으로부터 자동적으로 판독되며 관련 재생 모드는 그에 대응하여 설정된다.
다음에, 본 발명의 실시예에 다른 디지털 VCR 이 기술된다. 상기 실시예에 따른 디지털 VCR 은 방송국의 환경에서 적당히 사용된다. 상기 디지털 VCR 은 다수의 포맷으로 기록되어 재생된다. 예로, 상기 디지털 VCR 은 하드웨어를 변화시킬 필요성없이 NTSC 비월 주사된 480 라인 신호(후에 480i 신호로 불림)와 PAL 비월 주사된 576 라인 신호(후에 576i 신호로 불림)를 기록하여 재생한다. 한편 VCR 은 비월 주사된 1080 라인 신호(후에 1080i 신호로 불림), 점진적 비비월 주사된 480 라인 신호(후에 480p 신호로 불림), 점진적 비비월 주사된 720 라인 신호(후에 720p 신호로 불림), 점진적 비비월 주사된 1080 라인 신호(후에 1080p 신호로 불림)를 기록하여 재생한다.
본 실시예에 따라, 비디오 신호와 오디오 신호들은 MPEG2 표준에 대응하여 압축 부호화된다. 공지된 바와같이, MPEG2 표준은 이동 보상 예측 인코딩 처리와 DCT 압축 인코딩 처리의 조합이다. 상기 MPEG2 의 데이터 구조는 블록층(최하층), 매크로 블록층, 슬라이스층, 화상층, GOP(화상의 그룹)층, 순차층(최상층)을 갖는 나선형 구조이다.
상기 블록층은 DCT 블록으로 이루어진다. 상기 DCT 처리는 각 DCT 블록에 대해 수행된다. 상기 매크로 블록층은 다수의 DCT 블록으로 이루어진다. 상기 슬라이스층은 2개의 라인에는 없고, 하나의 라인에 위치된 헤더부와 소정수의 매크로 블록으로 이루어진다. 상기 화상층은 헤더부와 다수의 슬라이스로 이루어진다. 하나의 화상은 하나의 스크린과 동일하다. 상기 GOP 층은 헤더부, I 화상(인트라 프레임 코드 화상으로서), P 화상(예측적 코드 화상으로서), B 화상(양방향 예측적 코드 화상으로서)으로 이루어진다.
I 화상이 인코드될 때, 그로부터 정보만이 사용된다. 따라서, 상기 I 화상은 그로부터의 정보로 복호화된다. P 화상은 다른 것을 얻기 위해 기준 화상인 예측 화상으로서 디코드되는 I 화상이나 P 화상을 사용한다. 상기 P 화상과 이도 보상된 예측 화상사이의 차가 부호화된다. 바꿔말하면, P 화상이 부호화된다. 이들 방법중 하나는 각 매크로 블록에 대해 효과적인 것마다 선택된다. B 화상은 I 화상인 예측 화상으로서 화상 또는 B 화상전에 복호화된 P 화상, B 화상후에 복호화된 I 화상 또는 P 화상, 이들 2개의 화상에 의해 생성된 보간 화상의 3가지 형태를 사용한다. 상기 B 화상과 이동 보상된 각각 3가지 형태의 화상들은 부호화된다. 한편, 상기 B 화상은 인트라 부호화된다. 이들 방법중 하나는 각각의 매트로 블록에 대해 어느쪽이 효과적이든지 선택된다. 따라서, 코드된 인트라 프레임 매크로 블록인 4개 형태의 매크로 블록이 있다. 전방 인트라 프레임 예측 매크로 블록(추후 매크로 블록은 이전 매크로 블록으로 예측된다), 후방 인트라 프레임 예측 매크로 블록(이전 매크로 블록은 이후 매크로 불럭으로 예측된다), 양방향 매크로 블록(현재 매크로 블록은 전방 및 후방 방향 2가지 방향으로 예측된다)이 있다. I 화상의 모든 매크로 블록은 인트라 프레임 코드 매크로 블록이다. P 화상은 인트라 프레임 코드 매크로 블록과 전방 인트라 프레임 예측 매크로 블록을 포함한다. B 화상은 모두 4개 형태의 매크로 블록을 포함한다.
각각의 GOP 는 적어도 하나의 I 화상을 포함한다. 한편, 각 GOP 는 P 화상 및/또는 B 화상을 포함하지 않는다. 상기 순차층(최상층인)은 헤더부와 다수의 GOP 들로 이루어진다.
MPEG 포맷에서, 슬라이스는 하나의 가변 길이 코드 순차이다. 상기 가변 길이 코드 순차는 가변 길이 코드가 디코드되지 않는 경우에 데이터 경계가 검출되지 않는 순차이다.
각각의 순차층 개시부에서, GOP 층, 화상층, 슬라이스층, 매크로 블록층, 바이트로서 소정의 비트 패턴을 가진 식별 코드가 위치된다. 상기 식별 코드는 시작 코드로 불린다. 각 층의 헤더부는 헤더, 연장 데이터, 사용자 데이터를 포함한다. 상기 순차층의 헤더는 화상의 크기(수직 및 수평 방향으로 다수의 픽셀들)를 포함한다. 상기 GOP 층의 헤더는 시간 코드와 현재 GOP 의 화상수를 포함한다.
상기 슬라이스층에 포함된 각각의 매크로 블록들은 다수의 DCT 블록의 셋이다. DCT 블록의 부호화된 순차는 양자화된 DCT 계수 순차가 0 계수 및 비 0 계수의 수 셋으로서 인코드되는 방식으로 구성된다. 바이트로서 배열된 식별 코드는 각각의 매크로 블록과 각각의 매크로 블록의 각 DCT 블록에 부가되지 않는다. 한편, 각 매크로 블록 및 각각의 DCT 블록은 가변 길이 코드 순차가 아니다.
매크로 블록은 화상은 매트릭스로서 16 픽셀 x 16 라인으로 분할된다. 슬라이스는 수평적으로 접속된 매크로 블록으로 구성된다. 2개의 연속적 슬라이스의 제 1 슬라이스중 마지막 매크로 블록과 그로부터 제 2 슬라이스의 상단 매크로 블록이 연속된다. 2개의 연속적 슬라이스 사이에 중첩된 매크로 블록은 억제된다. 매크로 블록 번호는 화상의 크기에 의존한다.
디코딩 처리 또는 인코딩 처리시 신호가 저하되는 것을 방해하기 위해, 부호화된 데이터가 편집되는 것이 양호하다. 이점에서, P 화상은 B 화상에 의해 연대순으로 진행된 화상과 상기 B 화상에 연대순으로 따르는 화상을 요구한다. 따라서, 데이터는 프레임 x 프레임으로 편집되지 않는다. 이시점에서, 본 발명의 실시예에 따라, 하나의 GOP 는 프레임 x 프레임으로 데이터를 편집하기위해 하나의 I 화상으로 이루어진다.
하나의 프레임에 대한 기록 데이터의 기록 영역이 예측된다. 상기 MPEG2 표준에서, 가변 길이 코드 인코딩 처리가 사용되므로, 하나의 프레임에 대한 데이터량은 하나의 프레임 주기에서 발생된 데이터가 소정의 기록 데이터 영역에 기록되도록 제어된다. 한편, 본 실시예에 따르면, 하나의 슬라이스 하나의 매크로 블록으로 구성된다. 한편, 하나의 매크로 블록은 데이터가 자기 데이프에 적당히 기록되도록 소정의 길이를 갖는 고정된 영역이 위치된다.
도3은 본 발명의 실시예에 따른 디지털 비디오-오디오 신호 기록 및 재생 장치(100)의 기록측 구조의 예를 도시한다. 데이터가 기록될 때, 디지털 비디오 신호는 예로-SDI(직렬 데이터 인터페이스)와 같은 소정 인터페이스의 수신부를 통해 단자(10))로부터 입력된다. 상기 SDI 는 SMPTE 에 의해 한정된 인터페이스이다. SDI로, (4:2:2) 성분 비디오 신호, 디지털 오디오 비디오 신호, 부가적 데이터가 보내진다. 상기 입력 비디오 신호는 비디오 인코더(102)에 보내진다. 상기 비디오 인코더(102)는 상기 비디오 신호를 계수 데이터로 변환되도록 비디오 신호에 대해 DCT(이산 코싸인 변형)처리를 수행하며 상기 코드 데이터를 가변 길이 코드(VLC) 데이터로 부호화된다. 상기 비디오 인코더(102)로부터 공급된 가변 길이 코드 데이터는 MPEG2 표준에 대응하는 기본 스트림이다. 상기 가변 길이 코드 데이터는 선택기(103)의 하나의 입력 단자에 보내진다.
한편, ANSI/SMPTE 305M에서 규정된 인터페이스인 SDTI(직렬 데이터 변형 인터페이스)의 포맷내의 데이터는 입력 단자(104)를 통한 입력이다. 이 신호는 동기적으로 SDTI 수신부(105)에 의해 검출된다. 상기 신호는 일시적으로 버퍼에 저장된다. 상기 버퍼에서, 기본 스트림은 신호로부터 추출된다. 상기 추출된 기본 스트림은 선택기(103)의 다른 입력 단자에 보내진다.
상기 선택기(103)에 의해 선택된 기본 스트림은 스트림 변환기(106)에 보잰진다. 상기 스트림 변환기(106)는 개별 주파수 성분에 대응하는 다수의 DCT 블록의 DCT 계수를 배열하고 상기 합성 주파수 성분을 재배열한다. 상기 재배열된 기본 스트림은 패킹 및 숴플링부(107)에 보내진다.
상기 기본 스트림내의 비디오 데이터가 가변 길이 코드를 가지고 인코드되기 때문에, 상기 매크로 블록의 길이는 다르다. 상기 패킹 및 숴플링부(107)는 고정된 영역에서 각 매크로 블록을 패크한다. 이 시점에서, 상기 고정된 영역에 패크되지 않은 부분은 고정된 영역 크기에 따라서 블랭크 부분에 패크된다. 시간 코드와 같은 시스템 데이터는 입력 다자(108)에서 패킹 및 숴플링부(107)까지 공급된다. 화상 데이터로서, 상기 패킹 및 숴플링부(107)는 시스템 데이터에 대해 기록 처리를 수행한다. 상기 패킹 및 숴플링부(107)는 주사 순서로 수행된 하나의 프레임 매크로 블록을 재배열하고 자기 테이프상에 기록된 매크로 블록을 섞는다. 상기 숴플링 처리는 부분적으로 가변 속도 재생 모드에서 재생된 데이터 갱신비를 개선시킨다.
비디오 데이터 및 시스템 데이터(다음의 설명에서, 통지하지 않으면, 비디오 데이터는 비디오 데이터와 시스템 데이터 둘다를 의미한다)는 패킹 및 숴플링부(107)에서 외부 코드 인코드(109)까지 공급된다. 상기 외부 코드 인코더(109)는 비디오 데이터 및 오디오 데이터에 대한 에러 정정 코드를 곱 코드로서 사용한다. 곱 코드로, 비디오 데이터 또는 오디오 데이터의 2차원 매트릭스는 수직 방향으로는 외부 코드 수평 방향으로는 내부 코드로 부호화된다. 따라서, 데이터 심벌들은 2회 부호화된다. 외부 코드와 내부 코드로서 리드 솔로몬 코드가 사용된다.
상기 외부 코드 인코더(109)의 출력 데이터는 숴플링부(110)에 공급된다. 상기 숴플링부(110)는 다수의 에러 정정 블록의 동기 블록을 섞는다. 따라서, 에러가 특별한 에러 정정 블록상에 집중되는 것을 방해한다. 상기 숴플링부(110)에 의해 수행된 숴플링 처리는 인터리브 처리로 불린다. 상기 숴플링부(110)의 출력 데이터는 믹싱부(111)에 공급된다. 상기 믹싱부(111)는 숴플링부(110)의 출력 데이터와 오디오 데이터를 혼합한다. 후에 설명처럼, 상기 믹싱부(111)는 주 메모리로 구성된다.
오디오 데이터는 입력 단자(112)로부터 수신된다. 본 발명의 실시예에 따라, 비 압축된 디지털 오디오 신호가 조정된다. 상기 디지털 오디오 신호는 입력측의 SDI 수신부(도시하지 않음) 또는 SDTI 수신부(105)에 의해 분리된다, 따라서, 상기 디지털 오디오 신호는 오디오 인터페이스를 통해 입력된다. 상기 입력 디지털 오디오 신호는 지연부(113)를 통해 AUX 부가부(114)에 공급된다. 상기 지연부(113)는 오디오 신호의 위상과 비디오 신호의 위상을 정합시킨다. 입력 단자(115)로부터 수신된 오디오 AUX 는 그로부터 샘플링 주파수와 같은 오디오 데이터와 관련된 정보를 갖는 보조 데이터이다. 상기 AUX 데이터부(114)는 오디오 AUX를 오디오 데이터에 부가한다. 상기 오디오 AUX 는 오디오 데이터와 같은 방식으로 취급된다.
오디오 데이터 및 AUX 데이터(아래의 설명에 따라, 통지하지 않으면, 오디오 데이터는 오디오 데이터, AUX 데이터 둘다를 의미한다)는 외부 코드 인코더(116)에 공급된다. 상기 외부 코드 인코더(116)는 오디오 데이터와 외부 코드를 인코드한다. 외부 코드 인코더(116)의 출력 데이터는 숴플링부(117)에 공급된다. 상기 숴플링부(117)는 외부 코드 인코더(116)의 출력 데이터를 섞는다. 상기 숴플링부(117)는 각 동기 블록 또는 각각의 채널에 대한 오디오 데이터를 섞는다.
숴플링부(117)의 출력 데이터는 믹싱부(111)에 공급된다. 상기 믹싱부(111)는 하나의 채널 데이터로서 비디오 데이터와 오디오 데이터를 혼합한다. 상기 믹싱부(111)의 출력 데이터는 ID 부가부(118)에 공급된다. 상기 ID 부가부(118)는 동기 블록수를 표시하는 정보를 갖는 ID를 상기 믹싱부(111)의 출력 데이터에 부가한다. 상기 ID 부가부(118)의 출력 데이터는 내부 코드 인코더(119)에 공급된다. 상기 내부 코드 인코더(119)는 상기 ID 부가부(118)의 출력 데이터를 내부 코드로 인코드한다. 상기 내부 코드 인코더(119)의 출력 데이터는 동기화 부가부(120)에 공급된다. 상기 동기화 부가부(120)는 동기 신호를 각 동기 블록에 부가한다. 따라서, 동기 블록들은 연속의 기록 데이터로서 구성된다. 상기 기록 데이터는 기록 증폭기(121)를 통해 회전 헤드(122)에 공급되어 자기 테이프(123)상에 기록된다. 실제로, 회전 헤드(122)는 다른 방위각을 갖는 다수의 자기 헤드들과 자기 헤드가 위치된 회전 드럼으로 이루어진다.
필요시, 스크램블 처리가 기록 데이터에 대해 수행된다. 한편, 데이터가 기록될때는, 디지털 변조된다. 더구나, 부분 응답 클래스(4)와 비터비 인코딩 처리가 사용된다.
도4는 본 발명의 실시예에 따른 재생측 구조예를 보여준다. 회전 헤드(122)에 의해 자기 테이프(123)로부터 재생된 신호는 재생 증폭기(131)를 통해 동기 검출부(132)에 공급된다. 등가화 처리와 파형 트리밍 처리는 재생 신호에 대해 수행된다. 필요시, 디지털 복조 처리와 비터비 디코딩 처리들이 수행된다. 상기 동기화 검출부(132)는 동기 블록의 시작부에서 동기 신호를 검출하며 동기 블록을 추출한다.
상기 동기 검출부(132)의 출력 데이터는 내부 코드 인코더(133)에 공급된다. 상기 내부 코드 인코더(133)는 동기 검출부(132)의 출력 데이터를 내부 코드로 정정한다. 상기 내부 코드 인코더(133)의 출력 데이터는 ID 보상단(134)에 공급된다. 상기 ID 보간부(134)는 에러가 내부 블록으로 검출되는 동기 블록의 ID(예로, 동기 블록수)를 보간한다. ID 보간부(134)의 출력 데이터는 분리부(135)에 공급된다. 상기 분리부(135)는 ID 보간부(134)의 출력 데이터를 비디오 데이터와 오디오 데이터로 분리한다. 기술한 바와같이, 상기 비디오 데이터는 MPEG 인트라-인코딩 처리와 시스템 데이터에서 발생된 DCT 계수 데이터를 포함한다. 반대로, 상기 오디오 데이터는 PCM(펄스 코드 변조) 데이터와 AUX 데이터를 포함한다.
디숴플링부(136)는 분리부(135)로부터 수신된 비디오 데이터를 다시 섞는다. 상기 디숴플링부(136)는 원래 동기 블록에 대해 기록측에서 숴플링부(110)에 의해 섞인 동기 블록을 재기억한다. 디숴플링부(136)의 출력 데이터는 외부 코드 디코더(137)에 공급된다. 상기 외부 코드 디코더(137)는 디숴플링부(136)의 출력 데이터 에러를 외부 코드로 정정한다. 상기 데이터 에러가 정정되지 않을 때, 에러 플랙이 그내에 위치된다.
상기 외부 코드 디코더(137)의 출력 데이터는 디숴플링 및 디패킹부(138)에 공급된다. 상기 디숴플링 및 디패킹부(138)는 기록측에서 패킹 및 숴플링부에 의해 섞인 매크로블록을 다시 섞는다. 한편, 상기 디숴플링 및 디패킹부(138)는 기록측상에서 패크된 데이터에 대해 디패킹 처리를 수행한다. 한편, 상기 디숴플링 및 디패킹부(138)는 원래 가변 길이 코드에 대해 고정된 길이 매크로 블록을 재기억한다. 더구나, 상기 디숴플링 및 디패킹부(138)는 외부 코드 디코더(137)의 출력 데이터로부터 시스템 데이터를 분리한다.
디숴플링 및 디패킹부(138)의 출력 데이터는 보간부(140)에 공급된다. 보간부(140)는 에러 플랙을 가지는 데이터를 정정한다. 매크로 블록이 에러일 때, 상기 매크로 블록의 나머지 주파수 성분의 DCT 계수가 재기억되지 않는다. 이 경우, 에러가 있는 데이터는 EOB(블록의 끝)와 대체된다. EOB 다음의 주파수 성분의 DCT 계수들은 제로로 설정된다. 반대로, 고속 재생 모드에서, 싱크 블록의 길이에 대응하는 DCT 계수만이 재기억한다. 동기 블록 다음의 DCT 계수는 제로 데이터와 대체된다. 비디오 데이터의 시작부에서 헤더(순차 헤더, GOP 헤더, 화상 헤더, 사용자 헤더등)가 에러가 있으면, 상기 보간부(140)는 헤더를 재기억한다.
다수의 DCT 블록의 DCT 계수가 DC 성분과 최하의 주파수 성분에서 최사의 주파수 성분까지 순서적으로 배열되기 때문에, 특정 위치 다음의 DCT 계수가 무시되는 경우조차도, DC 성분의 DCT 계수들과 저주파수 성분들은 매크로 블록을 포함하는 DCT 블록 각각에 위치된다.
보간부(140)의 출력 데이터는 스트림 변환기(141)에 공급된다. 상기 스트림 변환기(141)는 기록측에서 스트림 변환기(106) 처리중 반전 처리를 수행한다. 한편, 상기 스트림 변환기(141)는 DCT 블록의 순서로 DCT 계수에 대해 DCT 블록내의 주파수 성분 순서로 배열된다. 따라서, 재생 신호는 MEPG2 표준에 대응하는 기본 스트림으로 변환된다.
상기 스트림 변환기(141)의 입력 신호와 출력 신호는 매크로 블록의 최대 길이에 대응하는 충분한 전송비(대역폭)를 가진다. 매크로 블록 길이가 제한되지 않을 때, 픽셀비보다 3배 더큰 대역폭을 보증하는 것이 양호하다.
상기 스트림 변환기(141)의 출력 데이터는 비디오 디코더(142)에 공급된다. 상기 비디오 디코더(142)는 기본 스트림을 디코드하며 비디오 데이터를 출력한다. 한편, 비디오 디코더(142)는 재양자화 처리와 반전 DCT 처리를 수행한다. 복호화된 비디오 데이터는 출력 단자(143)로부터 얻어진다. 상기 장치 외측에 대한 인터페이스로서, 예 SDI 가 사용된다. 한편, 상기 스트림 변환기(141)는 또한 기본 스트림을 SDTI 전송부(144)에 공급된다. 시스템 데이터, 재생 오디오 데이터, AUX 데이터는 또한 관련 통로(도시하지 않음)를 통해 SDTI 전송부(144)에 공급된다. 상기 SDTI 전송부(144)는 이들 신호들을 SDTI 포맷 스트림으로 변환한다. 상기 스트림은 SDTI 전송부(144)에서 출력 단자(145)를 통해 장치 외측까지 공급된다.
상기 분리부(135)에 의해 분리된 오디오 데이터는 디숴플링부(151)에 공급된다. 상기 디숴플링부(151)는 기록측에서 숴플링부(117)의 반전 처리를 수행한다. 디숴플링부(117)의 출력 데이터는 외부 코드 디코더(152)에 공급된다. 상기 외부 코드 디코더(152)는 디숴플링부(117)의 출력 신호 에러를 외부 코드로 정정한다. 상기 외부 코드 디코더(152)는 오디오 데이터를 출력하며 데이터 에러가 정정된다. 상기 오디오 데이터 에러가 정정되지 않으면, 에러 플랙이 설정된다.
상기 외부 코드 디코더(152)의 출력 데이터는 AUX 분리부(153)에 공급된다. 상기 AUX 분리부(153)는 외부 코드 디코더(152)의 출력 데이터로부터 오디오 AUX를 분리한다. 상기 분리된 오디오 AUX 는 출력 단자로부터 얻어진다. 상기 분리된 오디오 데이터는 보간부(155)에 공급된다. 상기 보간부(155)는 에러가 있는 샘플을 보간한다. 보간 방법으로서, 도5,6의 도시처럼 특정 샘플이 특정 샘플에 따른 정정 샘플과 특정 샘플에 의해 선행된 정정 샘플의 평균값으로 보간되는 평균값 보간 방법이 사용된다. 따라서, 상기 선행 정정 샘플값이 유지된 선행 정정 샘플값이 사용된다. 상기 보간부(155)의 출력 데이터는 출력부(156)로 공급된다. 상기 출력부(156)는 뮤트처리, 지연양 조정 처리등을 수행한다. 뮤트 처리에서, 보상되지 않은 에러를 갖는 오디오 신호가 출력되는 것을 억제한다. 상기 지연양 조정 처리에서, 오디오 신호의 위상은 비디오 신호의 위상과 매치된다. 상기 출력부(156)는 재생 오디오 신호를 출력 단자(157)에 공급한다.
본 발명의 실시예에 다른 재생측은 타이밍 발생부, 시스템 제어기(마이크로 컴퓨터)등을 가진다(그들은 도3,4에 도시되지 않았다). 상기 타이밍 발생부는 입력 데이터와 동기되는 타이밍 신호를 발생한다. 상기 시스템 제어기는 기록 및 재생 장치의 전체 동작을 제어한다.
본 발명의 실시예에 따라, 신호들은 나선형 주사 방법으로 자기 테이프상에서 기록된다. 상기 나선형 주사 방법에서, 경사 틀랙은 회전 헤드에 위치된 자기 헤드에 의해 형성된다. 다수의 헤드들은 회전 드럼상의 반대 위치에 배치된다. 자기 테이프가 대략 180도의 와인딩각으로 회전 헤드에 감겨 있는 경우, 상기 회전 헤드가 180도 돌면, 다수의 트랙들은 동시에 형성된다. 상이한 방위각을 가진 2개의 자기 헤드들은 인접 트랙들이 상이한 방위각을 가지도록 회전 드럼상에서 하나의 설정으로 배치된다.
도6은 위에서 기술된 회전 헤드에 의한 자기 테이프상에 형성된 트랙 포맷의 예를 도시한다. 이 예에서, 하나의 프레임에 대한 비디오 데이터와 오디오 데이터는 8개 트랙으로 기록된다. 예로, 프레임 주파수가 29.97Hz 이고, 데이터비는 50Mbps, 효과적 라인수는 480, 효과적 수평 픽셀들이 720 인 480i 비디오 신호는 오디오 신호에 따라 기록된다. 한편, 프레임 주파수가 25Hz, 데이터비가 50Mbps, 효과적 라인수가 576, 효과적 수평 픽셀수가 720인 576i 비디오 신호는 도6에 도시된 테이프 포캣에서 오디오 신호에 따라 기록된다.
하나의 세그먼트는 상이한 방위각으로 2개 트랙으로 형성된다. 한편, 8개의 트랙은 4개의 세그먼트로 구성된다. 세그먼트를 구성하는 한싼의 트랙들은 트랙번호[0]과 방위각에 대응하는 트랙번호[1]로 표시된다. 도6의 예에서, 제1의 8개 틀랙의 트랙수는 제 28개의 트랙수와 다르다. 고유의 틀랙 순차가 각 프레임에 할당된다. 따라서, 쌍으로된 자기 헤드중 하나가 글로깅등으로 인해 신호를 판독하지 않을 때에도, 선행 프레임의 데이터가 사용된다. 따라서, 에러의 영향은 최소로 된다.
비디오 섹터는 각 트랙의 길이 방향으로 2개의 에지 측에서 형성된다. 오디오 데이터에 대한 오디오 섹터는 비디오 섹터들 사이에서 형성된다. 도6,도7은 또한 테이프상의 오디오 위치들을 도시한다.
도6에 도시된 트랙 포맷에서, 8개 채널의 오디오 데이터가 조정된다. 도6에서, A1 내지 A8 은 채널 1 내지 8 의 오디오 데이터 섹터를 표시한다. 개별 채널들의 오디오 데이터 위치들은 세그먼트에서 세그먼트로 변화한다. 오디오 데이터에서, 하나의 필드 주기에서 발생된 오디오 샘플들(샘플링 주파수가 48KHz 및 프레임 주파수가 29.97Hz 인 경우의 800 샘플들 또는 801 샘플들)은 우수 샘플과 기수 샘플로 분리된다. 이들 샘플 그룹과 AUX 데이터는 곱 코드로서 하나의 에러 정정 블록을 포함한다.
도6에서, 하나의 필드에 대한 데이터는 4개의 트랙에 기록된다. 따라서, 오디오 데이터 채널당 2개의 에러 정정 블록들은 4개의 트랙에 기록된다. 2개의 에러 정정 블록의 데이터(외부 코드 패리티를 포함한다)는 4개의 섹터로 분리된다. 도6의 도시처럼, 개별 데이터는 4개의 트랙에 분산적으로 기록된다. 2개의 에러 정정 블록에 포함된 다수의 동기 블록은 섞인다. 예로, 예로 참고번호 A1 인 4개의 섹터들은 채널 1의 2개의 에러 정정 블록을 형성한다.
이 예에서, 트랙당 4개의 에러 정정 블록의 데이터가 상측 섹터와 하측 섹터에 섞여 기록된다. 시스템 영역은 각 하측 비디오 섹터의 소정 위치에서 형성된다.
도6에서, SAT1(Tr) 및 SAT2(Tm)은 서보 고정 신호들에 대한 영역이다. 각각 소정의 크기를 가지는 갭들(Vg1,Sg1,Ag,Sg2,Sg3,Vg2)는 인접 기록 영역 사이에서 형성된다.
도6에서, 하나의 프레임 데이터는 8개 트랙에서 형성된다. 그러므로, 기록 데이터와 재생 데이터 포맷에 의존하여, 하나의 프레임 데이터가 4개의 트랙 또는 6개의 트랙에 기록된다. 도7a 는 프레임당 6개 트랙의 포맷을 도시한다. 이 예에서, 트랙 순차는 오직[0]이다.
도7b에 도시처럼, 테이프상에 기록된 데이터는 같은 간격으로 분할된 다수의 블록으로 이루어진다. 상기 블록들은 동기 블록으로 불린다. 도7c는 하나의 동기 블록의 외형의 구조를 보여준다. 후에 기술되는 바와같이, 하나의 동기 블록은 동기 패턴, ID,DID, 데이터 패킷, 에러 정정 내부 코드 패리티로 구성된다.
싱크 패턴은 동기화를 검출한다. ID는 현재의 싱크 블록을 식별한다. DID는 이어지는 데이터의 내용을 나타낸다. 이와 같이, 데이터는 패킷(packet)인 싱크 블록으로 구성된다. 다른 말로 하면, 기록 및 재생되는 최소 데이터 단위는 한 싱크 블록이다. 싱크 블록의 순차(도 7b를 참고)는 예를 들어, 비디오 섹터(video sector)(도 7a를 참고)를 형성한다.
도 8은 비디오 데이터의 싱크 블록에 대한 데이터 구조를 도시한다. 상술된 바와 같이, 한 싱크 블록은 기록 및 재생되는 최소 데이터 단위이다. 본 발명의 실시예에 따라, 기록되는 비디오 데이터의 포맷에 대응하는 한 싱크 블록은 1 또는 2개의 매크로(macro) 블록(VLC 데이터)의 데이터를 포함한다. 한 싱크 블록의 크기는 사용되는 비디오 신호의 포맷에 의존한다. 도 8a에 도시된 바와 같이, 한 싱크 블록은 연속적으로 배열되는 2 바이트의 싱크 패턴, 2 바이트의 ID, 1 바이트의 DID, 112 바이트에서 206 바이트 범위의 데이터 영역, 및 12 바이트의 패리티(즉, 내부 코드 패리티)로 구성된다. 데이터 영역은 또한 패이로드(payload)라 칭하여진다.
2 바이트의 싱크 패턴은 동기화를 검출하는데 사용된다. 싱크 패턴은 소정의 비트 패턴을 갖는다. 소정의 패턴에 대응하는 싱크 패턴을 검출함으로서, 동기화가 검출된다.
도 9a는 ID0 및 ID1의 비트 할당예를 도시한다. ID1은 현재 싱크 블록에 유일한 중요 정보를 포함한다. ID0 및 ID1 각각의 데이터 크기는 1 바이트이다. ID0은 한 트랙에서 싱크 블록을 식별하기 위한 식별 정보(즉, 싱크 ID)를 포함한다. 싱크 ID는 섹터의 싱크 블록에 대한 일련 번호이다. 싱크 ID는 8 비트로 구성된다. 비디오 데이터의 싱크 블록과 오디오 데이터의 싱크 블록은 다른 싱크 ID로 지정된다.
ID1은 현재 싱크 블록에 대한 트랙 정보를 포함한다. MSB 측과 LSB 측이 각각 비트 7 및 비트 0일 때, 비트 7은 현재 싱크 블록이 트랙의 상단부 또는 하단부에 주어지는가 여부를 나타낸다. 비트 5 내지 2는 트랙상의 세그먼트(segment)를 나타낸다. 비트 1은 트랙 방위각에 대응하는 트랙 번호를 나타낸다. 비트 0은 현재 싱크 블록이 비디오 데이터 또는 오디오 데이터인가 여부를 나타낸다.
도 9b는 현재 싱크 블록의 데이터 영역이 비디오 데이터인 경우에 DID의 비트 할당예를 도시한다. DID는 현재 싱크 블록의 패이로드에 대한 정보를 포함한다. DID의 내용은 ID1의 비트 0 값에 의존한다. ID1의 비트 1이 비디오 데이터를 나타낼 때, DID의 비트 7 내지 4는 예정된다. DIC의 비트 3 및 2는 패이로드의 모드를 나타낸다. 예를 들어, 모드는 패이로드의 종류이다. DID의 비트 3 및 2는 보조 정보를 나타낸다. DID의 비트 1은 패이로드가 1 또는 2개의 매크로 블록을 저장하는가 여부를 나타낸다. DID의 비트 0은 패이로드에 저장된 비디오 데이터가 외부 코드 패리티인가 여부를 나타낸다.
도 9c는 현재 싱크 블록의 데이터 영역이 오디오 데이터인 경우에 DID의 비트 할당예를 도시한다. DID의 비트 7 내지 4는 예정된다. DID의 비트 3은 현재 싱크 블록의 페이로드에 저장된 데이터가 오디오 데이터 또는 종래의 데이터인가 여부를 나타낸다. 패이로드가 압축-부호화된 오디오 데이터를 저장할 때, DID의 비트 3은 데이터를 나타낸다. DID의 비트 2 내지 0은 NTSC 5-필드(field) 순차의 정보를 저장한다. 다른 말로 하면, NTSC 표준에서, 샘플링 주파수가 48 kHz일 때, 한 필드의 비디오 신호는 800개 샘플 또는 801개 샘플의 오디오 신호와 동일하다. 이 순차는 매 5개 필드마다 완료된다. DID의 비트 2 내지 0은 순차의 위치를 나타낸다.
도 8b 내지 도 8e는 패이로드의 예를 도시한다. 도 8b 및 도 8c에서, 패이로드는 각각 1 또는 2개 매크로 블록(가변 길이의 코드 부호화 데이터로서)의 비디오 데이터를 저장한다. 도 8b에서, 패이로드는 1개의 매크로 블록을 저장한다. 이 경우, 패이로드 중 처음 3 바이트는 이어지는 매크로 블록의 길이를 나타내는 길이 정보(LT)를 포함한다. 길이 정보(LT)는 길이를 포함하거나 포함하지 않을 수 있다. 도 8c에서, 패이로드는 2개의 매크로 블록을 저장한다. 이 경우에는 제 1 매크로 블록의 길이 정보(LT), 제 1 매크로 블록, 제 2 매크로 블록의 길이 정보(LT), 및 제 2 매크로 블록이 연속적으로 배치된다. 길이 정보(LT)는 매크로 블록을 디패킹(depacking)하는데 요구된다.
도 8d는 패이로드가 비디오 AUX(보조) 데이터를 저장하는 경우를 도시한다. 도 8d에서는 패이로드의 시작부에 길이 정보(LT)가 배치된다. 길이 정보(LT)는 비디오 AUX 데이터의 길이를 나타낸다. 길이 정보(LT)는 5 바이트의 시스템 정보, 12 바이트의 PICT 정보, 및 92 바이트의 사용자 정보로 이어진다. 나머지 영역의 패이로드는 예정된다.
도 8e는 패이로드가 오디오 데이터를 저장하는 경우를 도시한다. 오디오 데이터는 모든 길이의 패이로드에서 패킹(packing)될 수 있다. 오디오 신호는 예를 들면, 압축되지 않은 PCM 신호이다. 다른 방법으로, 오디오 신호는 특정한 방법에 대응하여 압축-부호화될 수 있다.
본 실시예에 따라, 각 싱크 블록의 데이터 저장 영역인 패이로드의 길이는 싱크 블록이 비디오 싱크 블록 또는 오디오 싱크 블록인가 여부에 의존해 최적화된다. 그래서, 각 비디오 싱크 블록의 패이로드 길이는 각 오디오 싱크 블록과 똑같지 않다. 부가하여, 각 비디오 싱크 블록의 길이와 각 오디오 싱크 블록의 길이는 사용되는 신호 포맷에 대응하여 최적으로 설정된다. 그래서, 다수의 다른 신호 포맷이 통합적으로 처리될 수 있다.
도 10a는 MPEG 인코더의 DCT 회로로부터 출력된 비디오 데이터의 DCT 계수의 순서를 나타낸다. DCT 계수는 지그재그 주사 방식에서 DCT 블록의 상단 좌측에 있는 DC 성분으로부터 더 높은 수평/수직 주파수 성분의 순서로 출력된다. 그래서, 도 10b에 도시된 바와 같이, 총 64개의 DCT 계수(8 픽셀 x 8 라인)가 주파수 성분의 순서로 구해진다.
DCT 계수는 MPEG 인코더의 VLC 부분에 의해 가변 길이의 코드로 부호화된다. 다른 말로 하면, 제 1 계수는 고정 성분인 DC 성분이다. 다음 성분은 이어지는 0-런(zero-run) 및 레벨에 대응하는 지정 코드이다. 이와 같이, AC 성분의 계수 데이터에 대한 가변길이 코드 부호화 출력 데이터는 AC1, AC2, AC3, ..., An과 같이 최저 주파수 성분(최저 차수의 계수)으로부터 최고 주파수 성분(최고 차수의 계수)의 순서로 배열되므로, 기본적인 스트림(stream)은 가변길이 코드로 부호화된 DCT 계수를 포함한다.
스트림 변환기(106)는 수신된 신호의 DCT 계수를 재배열한다. 다른 말로 하면, 스트림 변환기(106)는 각 DCT 블록에서 주파수 성분의 순서로 배열된 DCT 계수를 매크로 블록의 모든 DCT 블록에서 주파수 성분의 순서로 된 DCT 계수로 재배열한다.
도 11은 스트림 변환기(106)에 의해 재배열된 DCT 계수를 도시한다. (4 : 2 : 2) 성분 신호의 경우, 한 매크로 블록은 휘도(luminance) 신호(Y)의 4 DCT 블록 (Y1, Y2, Y3, Y4), 색차(chrominance) 신호(Cb)의 2 DCT 블록(Cb1, Cb2), 및 색차 신호(Cr)의 2 DCT 블록(Cr1, Cr2)으로 구성된다.
상술된 바와 같이, 비디오 인코더(102)는 MPEG2 표준에 대응하는 각 DCT 블록에 대해 DC 성분으로부터 더 높은 주파수 성분의 순서로 DCT 계수를 지그재그형으로 주사한다. 비디오 인코더(102)가 한 DCT 블록에 대해 DCT 계수를 지그재그형으로 주사한 이후에, 비디오 인코더(102)는 DCT 계수를 배열하도록 다음 DCT 블록에 대한 DCT 계수를 지그재그형으로 주사한다.
다른 말로 하면, 매크로 블록에서 각 DCT 블록(Y1, Y2, Y3, Y4)과 DCT 블록(Cb1, Cb2, Cr1, Cr2)의 DCT 계수는 DC 성분으로부터 더 높은 주파수 성분의 순서로 배열된다. 가변길이 코드 부호화 처리는 이어지는 레벨 및 런의 세트에 코드가 지정되는 방식으로 실행된다(예를 들면, DC, AC1, AC2, AC3, ...).
스트림 변환기(106)는 DCT 계수의 가변길이 코드를 해석하고, 각기 계수의 끝을 검출하고, 또한 매크로 블록의 DCT 블록에서 각기 주파수 성분에 대응하는 계수를 배열한다. 도 11b는 이와 같은 재배열 처리를 도시한다. 우선, 매크로 블록의 8개 DCT 블록에서 DC 성분이 수집된다. 다음에는 매크로 블록의 8개 DCT 블록에서 최저 주파수 AC 성분이 수집된다. 이후에는 매크로 블록의 8개 DCT 블록에서 다음 최저 주파수 AC 성분이 수집된다. 이러한 방식으로, 각기 순서에 대응하는 AC 성분이 수집되도록 8개 DCT 블록에 대해 계수 데이터가 재배열된다.
재배열된 계수는 DC(Y1), DC(Y2), DC(Y3), DC(Y4), DC(Cb1), DC(Cb2), DC(Cr1), DC(Cr2), AC1(Y1), AC1(Y2), AC1(Y3), AC1(Y4), AC1(Cb1), AC1(Cb2), AC1(Cr1), AC1(Cr2), ... 이다(여기서, DC, AC1, AC2, ...는 이어지는 레벨 및 런의 가변길이 코드 심볼 지정 세트를 나타낸다).
스트림 변환기(106)에 의해 계수 데이터가 재배열되는 변환된 기본 스트림은 패킹 및 숴플링부(packing and shuffling portion)(107)에 공급된다. 변환된 기본 스트림의 매크로 블록에서 데이터 길이는 변환되지 않은 기본 스트림의 매크로 블록에서와 똑같다. 비디오 인코더(102)에서는 각각의 GOP(한 프레임)의 길이가 비트-비율 제어 동작에 의해 고정되더라도, 각 매크로 블록의 길이가 변한다. 패킹 및 숴플링부(107)는 매크로 블록의 데이터를 고정된 영역으로 패킹한다.
도 12a 및 도 12b는 패킹 및 숴플링부(107)에 의해 실행되는 매크로 블록에 대한 패킹 처리를 도시한다. 매크로 블록은 소정의 데이터 길이를 갖는 고정 영역에서 패킹된다. 고정 영역의 데이터 길이는 기록 및 재생되는 데이터의 최소 단위인 한 싱크 블록의 길이와 정합된다. 그래서, 숴플링 처리와 에러 정정 코드 부호화 처리는 간략화될 수 있다. 도 12a 및 도 12b에서는 한 프레임이 8개의 매크로 블록을 포함하는 것으로 가정한다.
도 12a에 도시된 바와 같이, 가변길이 코드 부호화 처리에서, 각 매크로 블록의 길이는 서로 다르다. 본 예에서, 매크로 블록 #1의 데이터, 매크로 블록 #3의 데이터, 및 매크로 블록 #6의 데이터 각각의 길이는 고정 영역인 한 싱크 블록의 길이 보다 크다. 한편, 매크로 블록 #2의 데이터, 매크로 블록 #5의 데이터, 매크로 블록 #7의 데이터, 및 매크로 블록 #8의 데이터 각각의 길이는 한 싱크 블록의 길이 보다 작다. 매크로 블록 #4의 데이터 길이는 한 싱크 블록의 데이터 길이와 거의 같다.
패킹 처리에서, 각 매크로 블록은 한 싱크 블록의 길이로 고정 영역에서 패킹된다. 이는 한 프레임 주기에서 발생되는 데이터량이 고정된 양으로 제어되기 때문이다. 도 12b에 도시된 바와 같이, 한 싱크 블록 보다 더 큰 매크로 블록은 한 싱크 블록의 길이에 대응하는 위치에서 분할된다. 한 싱크 블록의 길이에 대한 매크로 블록의 오버플로우(overflow) 부분은 각각이 한 매크로 블록의 길이 보다 더 짧은 다른 매크로 블록의 후면에 빈 부분으로 패킹된다.
도 12b에 도시된 예에서, 한 싱크 블록의 길이에 대한 매크로 블록 #1의 오버플로우 부분은 매크로 블록 #2의 후면 빈 부분으로 패킹된다. 매크로 블록 #2의 길이와 매크로 블록 #1의 오버플로우 부분이 한 싱크 블록의 길이를 넘으면, 매크로 블록 #1의 나머지 오버플로우 부분은 매크로 블록 #5의 후면 빈 부분으로 패킹된다. 다음에, 매크로 블록 #3의 오버플로우 부분은 매크로 블록 #7의 후면 빈 부분으로 패킹된다. 부가하여, 매크로 블록 #6의 오버플로우 부분은 매크로 블록 #7의 후면 빈 부분으로 패킹된다. 매크로 블록 #6의 또 다른 오버플로우 부분은 매크로 블록 #8의 후면 빈 부분으로 패킹된다. 이러한 방식으로, 각 매크로 블록은 한 싱크 블록의 길이로 고정 영역에 패킹된다.
스트림 변환기(106)는 각 매크로 블록의 길이를 미리 결정할 수 있다. 그래서, 패킹부(107)는 VLC 데이터를 복호화하고 그 내용을 점검할 필요가 없이 각 매크로 블록 데이터의 최종 끝부분을 검출할 수 있다.
도 13a 및 도 13b는 본 발명의 실시예에 따른 에러 정정 코드의 예를 도시한다. 도 13a는 비디오 데이터에 대한 에러 정정 코드의 한 에러 정정 블록을 도시한다. 도 13b는 오디오 데이터에 대한 에러 정정 코드의 한 에러 정정 블록을 도시한다. 도 13a에서, VLC 데이터는 패킹 및 숴플링부(107)로부터 수신된 데이터이다. SYNC 패턴, ID, 및 DID는 VLC 데이터의 각 라인에 부가된다. 부가하여, 내부 코드 패리티가 VLC 데이터의 각 라인에 부가된다. 이와 같이, 한 싱크 블록이 형성된다.
다른 말로 하면, 10-바이트 외부 코드 패리티는 VLC 데이터의 수직 방향으로 배열된 소정의 수의 심볼(바이트)로 구성된다. 내부 코드 패리티는 외부 코드 패리티의 수평 방향으로 배열된 소정의 심볼(바이트)의 ID, DID, 및 VLC 데이터(또는 외부 코드 패리티)로 구성된다. 도 13a에 도시된 예에서는 10개의 외부 코드 패리티 심볼과 12개의 내부 코드 패리티 심볼이 부가된다. 실제 에러 정정 코드로는 리드 솔로몬코드(Reed Solomon code)가 사용된다. 도 13a에서, 비디오 데이터의 프레임 주파수는 59.94 Hz 및 23.976 Hz로 변하기 때문에, 한 싱크 블록에서 VLC 데이터의 길이도 변한다.
비디오 데이터에 대해, 도 13b에 도시된 바와 같이, 오디오 데이터의 곱 코드(product code)는 10개의 외부 코드 패리티 심볼과 12개의 내부 코드 패리티 심볼을 발생하는데 사용된다. 오디오 데이터의 경우, 샘플링 주파수는 예를 들어 48 kHz이다. 한 샘플은 16 비트로 양자화된다. 다른 방법으로, 한 샘플이 16 비트 이외의 비트수(예를 들면, 24 비트)로 양자화될 수 있다. 프레임 주파수에 대응하여, 한 싱크 블록에서 오디오 데이터의 데이터량은 변한다. 상술된 바와 같이, 채널 당 한 필드의 오디오 데이터는 2개의 에러 정정 블록을 구성한다. 한 에러 정정 블록은 홀수 또는 짝수의 오디오 샘플과 오디오 AUX를 포함한다.
상술된 바와 같이, 디지털 비디오-오디오 신호 기록 및 재생 장치(100)에서, 각 오디오 데이터 샘플은 16 비트(2 바이트)로 고정되게 처리된다.
다음에는 각 오디오 데이터 샘플이 16 비트로 처리되는 디지털 비디오-오디오 신호 기록 및 재생 장치(100)에서, 비트폭이 각 24 비트인 샘플로 오디오 데이터를 다루는 방법이 설명된다. 먼저, 오디오 데이터의 기록 포맷이 상세히 설명된다.
다음의 설명에서, 샘플당 비트폭이 16 비트인 오디오 데이터는 16-비트 오디오 데이터라 칭하여진다. 유사하게, 샘플당 비트폭이 24 비트인 오디오 데이터는 24-비트 오디오 데이터라 칭하여진다.
도 14는 외부 코드 패리티가 외부 코드 인코더(116)에 의해 부가된 오디오 데이터의 예를 도시한다. 본 예에서, 오디오 데이터의 샘플링 주파수는 48 kHz이고, 비디오 데이터의 필드 간격은 50 Hz이다. 960개 샘플의 오디오 데이터는 비디오 데이터의 한 필드 간격에 대응한다. 오디오 데이터의 각각의 채널에서는 한 필드 간격으로 10개 싱크 블록에 대한 외부 코드 패리티가 8개 싱크 블록에 대한 오디오 데이터에 부가되는 2개의 에러 정정 블록이 형성된다. 다른 말로 하면, 한 필드 간격에서의 오디오 데이터는 외부 코드 패리티를 포함하여 36개 싱크 블록으로 구성된다.
각각의 채널의 오디오 데이터에서, 짝수 샘플의 한 필드 간격은 한 에러 정정 블록을 형성한다. 유사하게, 홀수 샘플의 한 필드 간격은 한 에러 정정 블록을 형성한다. 도 14에서, 한 에러 정정 블록의 각 칼럼(column)은 한 샘플의 데이터를 나타낸다. 본 예에서는 한 샘플이 16 비트(2 바이트)로 구성되므로, 각 칼럼은 16 비트의 데이터를 나타낸다. 수평 방향에서의 한 라인은 한 싱크 블록을 나타낸다. 각 라인에 지정된 수는 한 필드 간격에서 싱크 블록의 식별 번호인 외부 코드 번호라 칭하여진다.
각 에러 정정 블록 중 처음 3개의 싱크 블록 각각의 제 1 샘플은 AUX 데이터를 포함한다. 도 15a 및 도 15b는 AUX 데이터의 내용예를 도시한다. 도 15a는 AUX 데이터의 비트 할당을 도시한다. 도 15b는 AUX 데이터의 내용 정의를 도시한다.
AUX0은 2 비트의 데이터(EF), 1 비트의 비트 길이 데이터(B), 1 비트의 데이터(D), 2 비트의 오디오 모드(Amd), 및 2 비트의 데이터(Fs)로 구성된다. 데이터(EF)는 오디오 데이터의 편집 지점을 나타낸다. 비트 길이 데이터(B)는 한 오디오 샘플의 양자화 비트수가 16 비트 또는 24 비트인가 여부를 나타낸다. 데이터(D)는 오디오 데이터가 비압축 오디오 데이터인가 여부를 나타낸다. 오디오 모드(Amd)는 현재 채널이 또 다른 채널과 쌍을 이루는가 여부를 나타낸다(채널 쌍은 이후 설명된다). 데이터(FS)는 샘플링 주파수가 48 kHz, 44.1 kHz, 32 kHz, 또는 96 kHz인가 여부를 나타낸다. 나머지 8개 비트는 예정된다. 한 샘플이 24 비트로 구성될 때는 8개 비트가 더 예정된다.
AUX0의 데이터(B)로는 한 필드 간격의 오디오 데이터가 16 비트의 오디오 데이터 또는 24 비트의 오디오 데이터인가 여부가 결정된다. 오디오 모드(Amd)로는 현재 채널이 또 다른 채널과 쌍을 이루는가 여부가 결정된다.
AUX1은 모두 예정된다. AUX2에서, 처음 8개 비트는 포맷 모드를 나타낸다. 포맷 모드는 8개 비트의 예정 영역으로 이루어진다. 한 샘플이 24 비트로 구성될 때는 8개 비트가 더 예정된다. 포맷 모드가 2 비트의 [Line mode], 2 비트의 [Rate], 1 비트의 [Scan], 및 3 비트의 [Freq]로 구성된다. [Line mode], [Rate], [Scan], 및 [Freq]로, 비디오 포맷이 구해질 수 있다.
도 16a 내지 도 16c는 오디오 섹터의 구조예를 도시한다. 본 예에서, 한 오디오 섹터는 도 5a의 포맷에 대응하는 6개의 싱크 블록으로 구성된다. 한 필드 간격의 데이터는 6개 트랙에 기록된다. 도 16a에서, 수평 방향의 한 라인은 한 트랙에서 한 섹터를 나타낸다. 각 칼럼의 번호는 도 10에 도시된 외부 코드수와 똑같다. 한 필드 간격으로 한 채널에 대한 오디오 데이터를 구성하는 36개 싱크 블록은 각 트랙에서 각 싱크 블록에 대해 숴플링된다. 그래서, 36개 싱크 블록은 도 16a에 도시된 바와 같이 재배열된다. 부가하여, 6개 싱크 블록이 각 섹터에 배열된다 (도 16b를 참고). 각 싱크 블록에서는 싱크 패턴, 블록 ID, DID, 데이터 패킷, 및 내부 코드 패리티가 연속적으로 배치된다(도 16c를 참고).
데이터 패킷에서, D0, D1, D2, ...는 바이트 대 바이트로 연속하여 패킹된다. 다른 말로 하면, 각 AUX0, AUX1, 및 AUX2의 처음 8개 비트는 데이터 패킷의 시작부에서 D0에 저장된다.
도 17a, 도 17b, 도 17c, 도 17d, 및 도 17e는 장치(100)로 입력되는 오디오 데이터의 포맷예를 도시한다. 오디오 데이터는 입력 단자(112)로부터 예를 들면, AES/EBU 표준에 대응하는 직렬 데이터로 입력된다. 도 17a에서, FS는 오디오 데이터의 샘플링 순차인 프레임 순차를 나타낸다. 본 예에서는 프레임 순차(FS)의 한 주기에서 24 비트까지의 비트폭을 갖는 데이터가 전달될 수 있다. 한 시스템의 직렬 데이터로는 2개 채널의 오디오 데이터가 전달될 수 있다. 프레임 순차(FS)가 반전될 때마다, 한 채널은 또 다른 채널로 반전된다. 본 예에서, 채널 쌍 1과 2, 채널 쌍 3과 4, 채널 쌍 5와 6, 및 채널 쌍 7과 8 각각에는 하나의 입력 시스템이 할당된다.
도 17b는 16-비트 오디오 데이터의 예를 도시한다. 시간대의 전방측과 후방측은 각각 LSB측 및 MSB측이라 칭하여진다. 데이터는 LSB측에서 MSB측으로 프레임 순차(FS)에 패킹된다. 도 17c는 24-비트 오디오 데이터의 데이터 포맷예를 도시한다. 4개 제어 비트는 24 비트 오디오 데이터의 MSB로 이어진다.
이러한 직렬 데이터 포맷의 오디오 데이터가 장치(100)에 입력된다. 오디오 데이터는 매 바이트(8개 비트)마다 처리된다. 도 17d는 도 7b에 도시된 바와 같이 입력되는 16-비트 오디오 데이터가 매 바이트(8 비트)마다 처리되는 예를 도시한다. 데이터가 상술된 에러 정정 처리에서 매 심볼마다 처리되므로, 한 심볼이 예를 들어 1개 바이트로 구성될 때, 처리과정은 간략화될 수 있다.
16 비트 오디오 데이터의 한 샘플은 한 프레임 순차(FS)의 24 비트 중 8 비트의 상단 부분과 8 비트의 중간 부분으로 구성된다. 8 비트의 중간 부분은 16 비트 오디오 데이터의 하위 8 비트의 데이터 0이다. 8 비트의 상단 부분은 16 비트 오디오 데이터의 상위 8 비트의 데이터 1이다. 24 비트의 하위 8 비트는 예를 들면, [0] 데이터로 채워진다.
도 17e는 도 17c에 도시된 바와 같이 입력되는 24 비트 오디오 데이터가 매 바이트마다 처리되는 예를 도시한다. 한 프레임 순차(FS)의 24 비트는 매 8 비트마다 LSB측으로부터 8 비트 하위 부분의 데이터 0, 8 비트 중간 부분의 데이터 1, 및 8 비트 상위 부분의 데이터 2로 나뉜다.
AUX0, AUX1, 및 AUX2에 저장된 AUX 데이터는 입력 단자(115)로부터 공급된다. 이때, 비트 길이 데이터 B는 입력 단자(112)로부터 입력되는 오디오 데이터의 포맷에 대응해 입력된다. 16 비트 오디오 데이터가 입력 단자(112)로부터 입력될 때, 비트 길이 데이터(B)로는 [0]이 입력된다. 24 비트 오디오 데이터가 입력 단자(112)로부터 입력될 때, 비트 길이 데이터(B)로는 [1]이 입력된다. AUX 부가 회로(114)는 AUX 데이터가 도 14에 도시된 소정의 위치에 부가되도록 입력 단자(112)로부터 입력된 오디오 데이터에 AUX 데이터를 부가한다.
도 18a, 도 18b, 도 18c, 및 도 18d는 이러한 방식으로 입력된 24 비트 오디오 데이터의 기록 포맷예를 도시한다. 본 예에서, 24 비트 오디오 데이터는 입력 단자(112)의 입력 단자 중 Ch 1과 Ch 2, Ch 5과 Ch 6에서 입력되고, 입력 단자(112)의 입력 단자 중 Ch 3과 Ch 4, Ch 7과 Ch 8에서는 입력되지 않는다. 도 18a 및 도 18b는 각각 프레임 순차(FS)와 입력 데이터 순차를 도시한다. 도 18c는 입력의 인터페이스 지점에서 오디오 데이터를 도시한다. 예를 들면, 제 1 순차에서는 채널 1(Ch 1)의 데이터가 24 비트의 비트폭으로 입력된다. 다음 순차에서, Ch 2의 데이터는 24 비트의 비트폭으로 입력된다.
Ch 1의 24 비트 데이터는 하위 8 비트와 하위 8 비트로 분리된다(도 18c를 참고). 도 18d에 도시된 바와 같이, 상위 16 비트는 Ch 1의 데이터로 사용된다. 한편, 하위 8 비트는 또 다른 채널(예를 들면, Ch 3)의 하위 8 비트로 사용된다. 이 점에 있어, Ch 3의 상위 8 비트는 [0] 데이터로 채워진다.
유사하게, Ch 2의 입력 데이터는 상위 16 비트와 하위 8 비트로 분리된다 )도 18c를 참고). 상위 16 비트는 Ch 2의 데이터로 사용된다. 하위 8 비트는 또 다른 채널(본 예에서는 Ch 4)의 하위 8 비트의 데이터로 사용된다(도 18d를 참고). Ch 3에 대해, Ch 4의 상위 8 비트는 [0] 데이터로 채워진다.
이 처리는 도 18c에 도시된 Ch 5 및 Ch 6의 입력 데이터에 적용된다. 이들 경우, Ch 5의 입력 데이터 중 하위 8 비트는 Ch 7의 하위 8 비트의 데이터로 사용된다. Ch 6의 입력 데이터 중 하위 8 비트는 Ch 8의 하위 8 비트로 사용된다(도 18d를 참고).
입력되는 24 비트 오디오 데이터가 분리되는 채널 쌍들은 미리 지정된다. 예를 들면, Ch 1과 Ch 3이 쌍을 이룬다. Ch 2와 Ch 4가 쌍을 이룬다. Ch 5와 Ch 7이 쌍을 이룬다. Ch 6과 Ch 8이 쌍을 이룬다. 다른 말로 하면, Ch 1의 24 비트 오디오 데이터 중 상위 16 비트는 Ch 1에 지정된다. Ch 1의 24 비트 오디오 데이터 중 하위 8 비트는 Ch 3에 지정된다. Ch 3의 상위 8 비트는 [0] 데이터로 채워진다.
이러한 처리는 다른 쌍에도 적용된다. 다른 말로 하면, Ch 2로 입력되는 24 비트 오디오 데이터 중 상위 16 비트는 Ch 2에 지정된다. Ch 2의 24 비트 오디오 데이터 중 하위 8 비트는 Ch 4에 지정된다. Ch 4의 상위 8 비트는 [0] 데이터로 채워진다. Ch 5로 입력되는 24 비트 오디오 데이터 중 상위 16 비트는 Ch 5에 지정된다. Ch 5의 24 비트 오디오 데이터 중 하위 8 비트는 Ch 7에 지정된다. Ch 7의 상위 8 비트는 [0] 데이터로 채워진다. Ch 6으로 입력되는 24 비트 오디오 데이터 중 상위 16 비트는 Ch 6에 지정된다. Ch 6의 24 비트 오디오 데이터 중 하위 8 비트는 Ch 8에 지정된다. Ch 8의 상위 8 비트는 [0] 데이터로 채워진다.
이러한 방식으로, 24 비트 오디오 데이터의 상위 16 비트와 하위 8 비트는 쌍을 이루는 한 채널 및 또 다른 채널에 지정된다. 이후에, 16 비트 오디오 데이터에 대해 똑같은 처리가 실행된다.
도 19는 AUX 부가 부분(114)의 구조를 도시한다.
도 19에서, 참고 번호(417 내지 420)는 AUX 제어 부분(114)의 각 부분을 제어하기 위한 제어 신호를 형성하는 신호가 공급되는 입력 단자이다. 비디오 데이터의 한 편집 단위에 대응하는 오디오 데이터의 한 단위를 나타내는 단위 펄스 신호(UP)는 입력 단자(417)로 공급된다. 원래 오디오 데이터 워드(word)의 한 단위를 나타내는 프레임 순차 신호(FS)는 입력 단자(418)에 공급된다. 비디오 데이터의 한 편집 단위에 대응하는 AUX 데이터(AUX)는 입력 단자(419)에 공급된다. 24 비트 오디오 데이터가 지정된 채널 쌍을 나타내는 신호(CH)는 입력 단자(421)에 공급된다.
채널 데이터 형성 및 제어부(422)는 AUX 부가부(114)의 각 부분을 제어하기 위한 제어 신호를 발생한다.
도 19에서, 참고 번호(401 내지 404)는 각 24 비트의 데이터 폭을 갖는 각각의 채널의 오디오 데이터가 공급되는 입력 단자이다.
참고 번호(405)는 멀티플렉서이다. 입력 오디오 데이터가 24 비트의 데이터 폭을 갖는 2개 채널의 오디오 데이터를 포함할 때, 멀티플렉서(405)는 신호(FS)에 대응하여 형성된 제어 신호로 24 비트 오디오 데이터를 2개 채널로 분리한다. 입력되는 24 비트 오디오 데이터가 한 채널의 오디오 데이터일 때는 멀티플렉서(405)가 요구되지 않는다.
참고 번호(406)는 채널 데이터 형성부이다. 채널 데이터 형성부(406)는 24 비트 오디오 데이터를 2개의 16 비트 오디오 데이터 부분으로 분리한다.
본 예에서, 채널 데이터 형성 부분(406)은 24 비트 오디오 데이터를 AUX 데이터에 포함된 오디오 모드 데이터, 비트 길이 데이터에 대응하는 중간 8 비트 데이터와 상위 8 비트 데이터의 16 비트 데이터, 및 하위 8 비트 데이터의 워드로 분리한다. 하위 8 비트가 배치되는 16 비트 데이터의 워드에서, 하위 8 비트는 하위 비트측에 배치된다. 데이터 [0]는 16 비트 데이터의 하위 비트측의 모든 비트에 배치된다.
2개의 16 비트 데이터 부분은 다른 채널의 신호 처리 시스템에 지정된다. 본 실시예에서는 상술된 바와 같이, Ch 1의 두 16 비트 데이터 부분이 Ch 1 및 Ch 3에 지정된다. Ch 2의 두 16 비트 데이터 부분은 Ch 2 및 Ch 4에 지정된다. Ch 5의 두 16 비트 데이터 부분은 Ch 5 및 Ch 7에 지정된다. Ch 6의 두 16 비트 데이터 부분은 Ch 6 및 Ch 8에 지정된다.
채널 데이터 형성 및 제어부(421)는 입력 오디오 데이터가 나뉘는 부분의 수와, AUX 데이터에 포함된 신호(CH), 오디오 모드 데이터, 비트 길이 데이터에 대응하여 나뉜 부분이 지정되는 채널을 결정한다.
입력 오디오 데이터의 워드폭이 24 비트 보다 클 때(본 예에서는 32 비트 또는 48 비트), 나뉜 16 비트 데이터 부분은 총 3개의 채널에 지정된다.
참고 번호(407)는 버퍼 메모리(buffer memory)이다. 버퍼 메모리(407)는 채널 데이터 형성 부분(406)의 각각의 채널에 대한 출력 데이터를 임시로 저장한다. 버퍼 메모리(407)는 각각의 채널의 출력 데이터 위상을 배열한다.
참고 번호(408)는 AUX 부가 및 처리 부분이다. AUX 부가 및 처리 부분(408)은 버퍼 메모리(407)의 출력 데이터에 AUX 데이터를 부가한다. 본 실시예에서, AUX 부가 및 처리 부분(408)은 단위 펄스 신호(UP)에 의해 나타내지는 오디오 데이터의 각 블록에 AUX 데이터를 부가한다.
참고 번호(409 내지 416)는 AUX 데이터가 부가된 16 비트 오디오 데이터가 출력되는 출력 단자이다.
외부 코드 인코더(116)는 각각의 채널의 처리로서 AUX 부가 회로(114)의 쌍을 이룬 채널에 대한 출력 데이터에 외부 코드 패리티를 부가한다. 숴플링 회로(117)는 각각의 채널 쌍의 데이터를 숴플링 처리한다. MIX 회로(111)는 숴플링 회로(117)의 출력 데이터를 비디오 데이터와 혼합하고 결과의 데이터를 기록 순서로 재배열한다. 내부 코드 인코더(119)는 12 바이트의 내부 코드 패리티를 ID 부가 회로(118)의 출력 데이터에 부가한다. SYNC 부가 회로(120)는 내부 코드 인코더(119)의 출력 데이터에 싱크 패턴을 부가한다. 기록 헤드(122)는 SYNC 부가 회로(120)의 출력 데이터를 기록 증폭기(121)를 통해 자기 테이프(123)에 기록한다. 16 비트 오디오 데이터와 똑같은 처리가 24 비트 데이터에 대해 실행되므로, 자기 테이프(123)에 대한 24 비트 데이터의 기록 패턴은 16 비트 오디오 데이터와 똑같다.
다음에는 상술된 기록 처리에서 기록된 24 비트 오디오 데이터를 재생하는 처리가 설명된다. 상술된 바와 같이, 24 비트 오디오 데이터는 상위 16 비트 및 하위 8 비트로 분리된다. 상위 16 비트와 하위 8 비트는 16 비트 오디오 데이터와 같이 한쌍의 채널에 기록된다. 그래서, 데이터가 재생될 때, 도 4에 도시된 재생 헤드(122)에서 외부 코드 디코더(152)까지의 처리는 16 비트 오디오 데이터에 대한 것과 똑같다. 그러므로, 효과적으로 이들 처리에 대한 설명은 생략된다.
외부 코드 디코더(152)에 의해 에러 정정된 데이터는 AUX 분리 회로(153)에 공급된다. 외부 코드 디코더(152)의 출력 데이터는 도 14에 도시된 에러 정정 블록의 외부 코드 번호 0 내지 15에 대응하는 데이터이다. 외부 코드 번호 0 내지 5에 대응하는 각 데이터 패킷의 제 1 데이터 D0는 AUX0 내지 AUX2로 구성된 AUX 데이터이다. AUX 분리 회로(153)는 외부 코드 디코더(152)의 출력 데이터를 오디오 데이터 및 AUX0 내지 AUX2로 분리한다.
AUX 분리 회로(153)에 의해 분리된 AUX 데이터는 시스템 제어기(도시되지 않은)로 공급된다. 시스템 제어기는 AUX 데이터로부터 요구되는 정보를 추출한다. 시스템 제어기는 AUX0으로부터 비트 길이 데이터(B) 및 오디오 모드(Amd)를 추출한다. 비트 길이 데이터(B) 및 오디오 모드(Amd)로, 시스템 제어기는 현재 필드 간격의 오디오 데이터가 한쌍의 채널에 지정된 상위 16 비트 및 하위 8 비트로 분리된 24 비트 오디오 데이터 또는 16 비트 오디오 데이터인가 여부를 결정한다. 시스템 제어기는 결정된 결과에 대응하는 제어 신호를 출력부(156)에 공급한다.
AUX 데이터는 매 필드 간격마다 저장된다. 그래서, AUX 데이터에 대응하는 처리 및 결정은 매 필드 간격마다 실행될 수 있다.
AUX 분리 회로(153)에 의해 분리된 오디오 데이터는 보간(interpolating) 회로(155)에 공급된다. 보간 회로(155)는 AUX 분리 회로(153)로부터 수신된 오디오 데이터에 대해 상술된 보간 처리를 실행한다. 보간 회로(155)의 출력 데이터는 출력부(156)에 공급된다. 보간 회로(155)는 한쌍의 채널에 지정된 상위 16 비트 및 하위 8 비트 각 부분에 대한 보간 처리를 실행한다.
다른 말로 하면, 24 비트 오디오 데이터의 상위 16 비트가 지정된 채널의 데이터에 대해 보간 처리가 실행된다. 부가하여, 24 비트 오디오 데이터의 하위 8 비트가 지정되고 그의 상위 8 비트가 16 비트 오디오 데이터에 대한 보간 처리와 똑같은 방식으로 [0] 데이터로 채워진 채널에 대해 보간 처리가 실행된다.
다른 방법으로, 보간 처리는 출력부(156)가 24 비트 오디오 데이터를 복호화한 이후에 실행될 수 있다.
24 비트 오디오 데이터가 채널 쌍 중 하나에 지정된 상위 16 비트와 채널 쌍 중 다른 하나에 지정된 하위 8 비트로 분리되고 분리된 데이터가 출력부(156)에 공급될 때, 이는 쌍을 이룬 데이터를 조합하여 원래의 24 비트 오디오 데이터를 복구시킨다. 예를 들어, 출력부(156)는 Ch 1의 상위 16 비트, 및 Ch 1과 쌍을 이루는 Ch 3의 하위 8 비트를 부가시키고, 결과의 데이터를 24 비트 오디오 데이터로 출력한다. 부가하여, 출력부(156)는 24 비트 오디오 데이터에 대한 출력 채널을 제어하고, 결과의 데이터를 출력 오디오 데이터로 출력 단자(157)에 출력한다.
다른 방법으로, 출력부(157)는 다수의 채널의 오디오 데이터를 한 시스템의 직렬 데이터로 출력할 수 있다. 또 다른 방식으로, 출력부(157)는 다수의 채널의 오디오 데이터를 각 출력 단자(157)에 출력할 수 있다.
도 20은 출력부(156)의 구조를 도시한다.
도 20에서, 참고 번호(520)는 제어 신호가 시스템 제어기로부터 공급되는 입력 단자이다. 참고 번호(521)는 24 비트 오디오 데이터가 분리되어 지정된 채널 쌍을 나타내는 신호(CH)가 공급되는 입력 단자이다. 참고 번호(522)는 입력/출력부(126)로부터 출력된 24 비트 오디오 데이터에 대해 채널의 수를 제어하기 위한 출력 데이터 형성 제어 신호가 공급되는 입력 단자이다.
참고 번호(523)는 입력 단자(520, 522)로부터 수신된 출력 데이터 형성 제어 신호와 제어 신호에 대응하여 출력부(156)의 각 부분을 제어하기 위한 제어 신호를 발생하는 출력 데이터 형성 및 제어부이다.
참고 번호(501 내지 508)는 Ch 1 내지 Ch8의 채널 쌍 데이터가 공급되는 입력 단자이다.
참고 번호(509)는 한쌍의 입력 데이터 부분을 24 비트 데이터로 조합하는 채널 데이터 조합부이다. 채널 데이터 조합부(509)에서 입력측상의 채널수는 장치(100)의 신호 처리 시스템과 똑같다. 채널 데이터 조합부(509)에서 출력측상의 채널수는 원래 입력 오디오 데이터(기록 시스템에 입력되는 오디오 데이터)의 채널수와 똑같다.
채널 데이터 조합부(509)는 하위 8 비트가 배치된 워드로부터 상위 8 비트의 데이터 [0]을 삭제하고 하위 8 비트의 데이터를 추출한다. 부가하여, 채널 데이터 조합부(509)는 중간 8 비트와 하위 8 비트의 16 비트 데이터를 추출한다. 채널 데이터 조합부(509)는 추출된 데이터 부분을 하나의 데이터 순차로 변환하고, 장치(100)의 입력 채널수에 대응하는 출력 단자로부터 그 순차를 출력한다.
출력 데이터 형성 및 제어부(523)는 이들 처리에 대한 제어 신호를 발생한다. 출력 데이터 형성 및 제어부(523)는 신호(CH)에 대응하는 채널 쌍들을 결정한다. 부가하여, 출력 데이터 형성 및 제어부(523)는 비트 길이 데이터 및 오디오 모드 데이터에 대응하는 각각의 채널에 대해 오디오 데이터의 비트수를 결정한다. 결정된 결과에 대응하여, 출력 데이터 형성 및 제어부(523)는 제어 신호를 발생한다.
참고 번호(510)는 하나의 데이터 순차로 변환된 24 비트 오디오 데이터를 임시로 저장하는 버퍼 메모리이다. 버퍼 메모리(510)는 각각의 채널의 24 비트 오디오 데이터 위상을 배열한다.
참고 번호(511)는 장치(100)에서 오디오 데이터의 최종 출력 데이터를 형성하는 출력 데이터 형성부이다. 본 예에서, 출력 데이터 형성부(511)는 시스템 제어기로부터 수신된 제어 신호에 대응하여 1-시스템 1-채널 포맷 또는 1-시스템 2-채널 포맷으로 출력 오디오 데이터를 설정한다. 1-시스템 2-채널 포맷에서는 도 17b에 도시된 바와 같이, Ch 1과 Ch 2, Ch 3과 Ch 4, Ch 5와 Ch 6, 및 Ch 7과 Ch 8이 쌍을 이룬다. 참고 번호(512 내지 519)는 출력 오디오 데이터의 출력 단자이다.
필요한 경우, 출력부(156)는 묵음 처리(muting process)를 실행한다. 이후 설명될 바와 같이, 24 비트 오디오 데이터가 출력될 때, 24 비트 오디오 데이터의 하위 8 비트가 되어야 하는 채널의 출력 데이터는 디스에이블(disable)된다. 그래서, 출력부(157)는 시스템 제어기의 제어 신호에 대응하여 관련 채널의 오디오 데이터의 소리를 줄인다. 묵음 처리는 관련된 채널의 출력 데이터에서 모든 비트를 [0] 데이터로 설정함으로서 실행된다.
출력 데이터가 정정될 수 없거나 오디오 데이터가 부자연스러운 상승 또는 하강을 가질 때, 이러한 부분의 소리는 줄여질 수 있다.
도 21은 디지털 비디오-오디오 신호 기록 및 재생 장치(100)의 사용예를 도시한다. 도 21에서, 오디오 기록 인코더(250)는 도 3에 도시된 기록측의 오디오 처리 부분으로 구성된다. 예를 들면, 오디오 기록 인코더(250)는 각 8 채널에 대한 입력 단자(112, 115), 지연 회로(113), 및 AUX 부가 회로(114)를 갖는다. 오디오 기록 인코더(250)는 또한 특정한 버퍼 메모리 등을 갖는다. 그래서, 오디오 기록 인코더(250)는 4개 시스템 - 8개 채널의 입력 데이터를 처리할 수 있다. 유사하게, 오디오 기록 디코더(251)는 도 4에 도시된 재생측의 오디오 처리 부분으로 구성된다. 오디오 기록 디코더(251)는 4개 시스템의 데이터에 대한 AUX 분리 회로(153), 보간 회로(155), 및 출력부(156)를 갖는다. 부가하여, 오디오 기록 디코더(251)는 4개 시스템 또는 8개 시스템에 대한 단자(154, 157)를 갖는다. 더욱이, 오디오 기록 디코더(251)는 버퍼 메모리 등을 갖는다. 그래서, 오디오 기록 디코더(251)는 4개 시스템 - 8개 채널에 대한 출력 데이터를 처리할 수 있다.
상술된 실시예에서, 기록 매체(212)는 자기 테이프이다. 다른 방법으로, 기록 매체(212)로서 자기-광학 디스크 또는 하드 디시크가 사용될 수 있다. 증폭기(252)는 예를 들면, 8 채널의 입력 데이터를 독립적으로 처리하도록 8개의 D/A 변환기를 갖는다. D/A 변환기는 8개 채널의 오디오 데이터를 아날로그 오디오 신호로 변환한다. 증폭기(252)는 8개 채널의 아날로그 오디오 신호를 증폭하고, 이들을 채널에 대응하는 스피커(253, 253, ...)로 공급한다.
오디오 기록 인코더(250)의 4개 시스템에 대한 입력 데이터는 Ch 1과 Ch 2의 한쌍, Ch 3과 Ch 4의 한쌍, Ch 5와 Ch 6의 한쌍, 및 Ch 7과 Ch 8의 한쌍인 4개 채널 쌍에 대응한다. 두 채널의 16 비트 오디오 데이터는 Ch 1과 Ch 2에 대한 입력 단자에 공급된다. 유사하게, 두 채널의 16 비트 오디오 데이터는 Ch 3과 Ch 4에 대한 입력 단자에 공급된다. 한편, 두 채널의 24 비트 오디오 데이터는 Ch 5와 Ch 6에 대한 입력 단자에 공급된다. 이때, Ch 5와 쌍을 이룬 Ch 7의 입력 데이터와 Ch 6과 쌍을 이룬 Ch 8의 입력 데이터는 디스에이블된다.
오디오 기록 인코더(250)는 24 비트 오디오 데이터 중 Ch 5의 입력 데이터의 하위 8 비트를 Ch 5와 쌍을 이룬 Ch 7의 하위 8 비트에 저장한다. 부가하여, 오디오 기록 인코더(250)는 Ch 7의 상위 8 비트를 [0] 데이터로 채운다. 유사하게, 오디오 기록 인코더(250)는 Ch 6의 입력 데이터 중 하위 8 비트를 Ch 6과 쌍을 이룬 Ch 8의 하위 8 비트에 저장한다. 부가하여, 오디오 기록 인코더(250)는 Ch 8의 상위 8 비트를 [0] 데이터로 채운다. Ch 1 내지 Ch 4의 16 비트 오디오 데이터와 입력 데이터의 24 비트 오디오 데이터는 상술된 방식으로 각각 16 비트 데이터로 처리된다. 결과의 데이터는 소정의 기록 포맷으로 기록 매체(212)상에 기록된다.
기록 매체(212)상에 기록된 데이터는 오디오 기록 디코더(251)에 의해 재생된다. 그래서, 오디오 기록 디코더(251)는 Ch 1 내지 Ch 4의 데이터가 AUX0에 저장된 정보에 대응하는 16 비트 오디오 데이터임을 결정하고, Ch 1 내지 Ch 4의 데이터에 대해 소정의 처리를 실행하고, 또한 Ch 1과 Ch 2의 한쌍 및 Ch 3과 Ch 4의 한쌍인 두 시스템의 16 비트 오디오 데이터를 출력한다.
한편, 오디오 기록 디코더(251)는 Ch 5와 Ch 7이 한 채널 쌍이고 Ch 6과 Ch 8이 한 채널 쌍임을 결정하고, AUX0에 저장된 정보에 대응하여, Ch 5의 하위 8 비트와 Ch 6의 하위 8 비트가 각각 Ch 7과 Ch 8에 지정되었음을 결정한다. Ch 7과 Ch 8의 데이터로, 오디오 기록 디코더(251)는 24 비트 오디오 데이터를 복구하여 출력한다. 부가하여, 오디오 기록 디코더(251)는 Ch 7과 Ch 8의 출력 데이터의 소리를 줄인다.
디지털 비디오-오디오 신호 기록 및 재생 장치(100)는 공간상의 사운드 필드를 이루도록 청취자에 대해 배치된 전방 좌측 스피커, 전방 우측 스피커, 전방 중앙 스피커, 후방 좌측 스피커, 및 후방 우측 스피커를 갖는 서라운드 시스템(surround system)에 적용될 수 있다. 상술된 예에서, 24 비트 오디오 데이터의 Ch 5 및 Ch 6은 각각 전방 좌측 스피커와 전방 우측 스피커에 지정된다. 16 비트 오디오 데이터의 Ch 1 내지 Ch 4는 전방 중앙 스피커, 후방 좌측 스피커, 및 후방 우측 스피커에 지정된다. Ch 1 내지 Ch 4 중 하나는 다중언어 오디오 데이터에 대한 스피커에 지정될 수 있다.
입력 데이터와 출력 데이터가 각각 8 채널을 가질 때, 도 22에 도시된 바와 같이 16 비트 오디오 데이터의 채널과 24 비트 오디오 데이터의 채널에는 5개의 조합이 있다. 제 1 조합은 8 채널의 16 비트 오디오 데이터이다. 제 2 조합은 6 채널의 16 비트 오디오 데이터와 한 채널의 24 비트 오디오 데이터이다. 제 3 조합은 4 채널의 16 비트 오디오 데이터와 2 채널의 24 비트 오디오 데이터 (상기에 기술된 예)이다. 제 4 조합은 2 채널의 16 비트 오디오 데이터와 3 채널의 24 비트 오디오 데이터이다. 제 5 조합은 4 채널의 24 비트 오디오 데이터이다. 오디오 데이터가 기록될 때, 사용자는 원하는 응용에 의존해 5개 조합 중 하나를 선택할 수 있다. 이들 조합은 각각의 필드 간격에 대해 변할 수 있다.
본 발명에 따라, 상술된 바와 같이, 24 비트 오디오 데이터는 하위 8 비트와 상위 16 비트로 분리된다. 상위 16 비트는 원래 채널에 지정된다. 하위 8 비트는 또 다른 채널에 지정된다. 하위 8 비트가 지정된 다른 채널의 상위 8 비트는 [0] 데이터로 채워진다. 다른 채널에 지정된 원래 데이터는 디스에이블된다. 원래 채널 및 다른 채널에 지정된 데이터에 대해 16 비트 오디오 데이터와 똑같은 처리가 실행된다.
그래서, 본 발명에 따라, 편집 단위(예를 들면, 각 필드 간격) 당 에러 정정 블록의 수를 변화시킬 필요 없이, 16 비트 오디오 데이터와 24 비트 오디오 데이터가 모두 처리될 수 있다. 부가하여, 16 비트 오디오 데이터에 대한 기록 포맷과 24 비트 오디오 데이터에 대한 기록 포맷이 모두 기록 매체에서 사용될 수 있다. 오디오 데이터의 AUX 데이터가 이러한 정보를 포함하므로, 16 비트 오디오 데이터에 대한 처리와 24 비트 오디오 데이터에 대한 처리가 자동적으로 실행된다.
상술된 예에서는 압축되지 않은 16 비트 오디오 데이터와 24 비트 오디오 데이터가 처리되는 경우가 설명되었다. 그러나, 본 발명은 이러한 경우에 제한되지 않는다. 다른 말로 하면, 본 발명에 따라, 특정한 방법에 대응하여 압축 부호화된 오디오 데이터가 처리될 수 있다.
유사하게, 오디오 데이터 이외의 데이터가 처리될 수 있다. 부가하여, 양자화 비트의 수가 예를 들면, 24 비트 보다는 32 비트인 데이터가 처리될 수 있다.
도23a 내지 도 23d는 다른 데이터 포맷의 예를 도시한다. 도23a는 상술된 16 비트 오디오 데이터의 포맷예를 도시한다. 한 프레임 순차(FS)에서, 오디오 데이터의 한 샘플은 채널 당 24 비트 데이터에서 상단 부분 8 비트의 오디오 데이터 2와 중간 부분 8 비트의 오디오 데이터 1의 2 바이트로 구성된다. 도 23b는 도 23a에서와 똑같은 포맷으로 압축된 오디오 데이터 또는 비오디오 데이터가 전달되는 예를 도시한다. 도 23b에서, 16 비트의 비트폭을 갖는 데이터는 24 비트 데이터에서 중간 부분 8 비트의 데이터 0과 상단 부분 8 비트의 데이터 1로 구성된다.
도 23c는 32 비트의 비트폭을 갖는 데이터가 Ch 1과 Ch 3의 한쌍, Ch 2와 Ch 4의 한쌍, Ch 5와 Ch 7의 한쌍, 또는 Ch 6과 Ch 8의 한쌍으로 구성된 예를 도시한다. Ch 1과 Ch 3이 쌍을 이룰 때, 32 비트의 비트폭을 갖는 데이터는 Ch 1에서 중간 부분 8 비트의 데이터 0, Ch 1에서 상단 부분 8 비트의 데이터 1, Ch 3에서 중간 부분 8 비트의 데이터 2, 및 Ch 3에서 상단 부분 8 비트의 데이터 3으로 구성된다.
도 23d는 상술된 24 비트 오디오 데이터의 예를 도시한다. Ch 1과 Ch 3의 한쌍, Ch 2와 Ch 4의 한쌍, Ch 5와 Ch 7의 한쌍, 또는 Ch 6과 Ch 8의 한쌍이 사용된다. 24 비트 오디오 데이터는 오디오 데이터 0, 오디오 데이터 1, 및 오디오 데이터 2로 구성된다. Ch 1의 24 비트 데이터는 상단 부분 8 비트, 중간 부분 8 비트, 및 하단 부분 8 비트로 분리된다. 중간 부분 8 비트와 상단 부분 8 비트는 각각 오디오 데이터 0 및 오디오 데이터 1로 Ch 1의 하단 부분과 상단 부분에 지정된다. 하단 부분 8 비트는 Ch 3의 하위 8 비트에 지정된다. Ch 3의 상위 8 비트는 [0] 데이터로 채워진다. 채널 쌍 Ch 3, Ch 4, Ch 7, 및 Ch 8의 데이터는 압축된 오디오 데이터 및 비오디오 데이터에 대해 처리된다.
본 발명의 실시예에 따라, 24 비트 오디오 데이터의 경우, 특정한 채널의 24 비트 오디오 데이터 중 하위 8 비트는 그와 쌍을 이룬 채널의 하위 8 비트에 지정된다. 그래서, 쌍을 이룬 채널의 오디오 데이터가 재생되더라도, 사운드가 큰 볼륨 레벨로 재생되는 것이 방지된다. 이러한 방법으로, 재생측이 24 비트 오디오 데이터를 처리하지 않을 때, 쌍을 이룬 채널은 디스에이블될 수 있다(예를 들어, 쌍을 이룬 채널이 단락 회로화된다).
본 발명의 실시예에 따라, 채널 쌍들이 고정된다. 다른 방법으로, 채널 쌍의 정보가 AUX 데이터 등에 포함될 때, 채널 쌍들은 적절하게 설정될 수 있다.
상술된 실시예에 따라, 디지털 비디오 데이터 및 디지털 오디오 데이터를 기록하는 비디오 카셋트 기록계에 본 발명이 적용된 예가 설명되었다. 그러나, 본 발명은 이러한 예에 제한되지 않는다. 그 대신에, 본 발명은 디지털 오디오 데이터만을 처리하는 디지털 오디오 장치에 적용될 수 있다.
본 발명에 따라, 기록 매체는 자기 테이프에 제한되지 않는다. 그 대신에, 디지털 오디오 데이터를 기록할 수 있는 자기 광학 디스크나 하드 디스크와 같은 또 다른 기록 매체가 사용될 수 있다. 부가하여, 기록 매체뿐만 아니라, 본 발명은 통신 네트워크와 같은 전송 경로에 적용될 수 있다.
비록 본 발명은 최상 모드의 실시예에 대해 도시되고 설명되었지만, 종래 기술에 숙련된 자는 본 발명의 의도 및 범위에서 벗어나지 않고 그 형태와 상세한 부분에 있어서 상기의 것 및 다양한 다른 변화, 생략, 및 부가가 이루어질 수 있는 것으로 이해하여야 한다.
본 발명의 디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털 신호 기록 장치, 디지털 신호 재생 장치, 및 오디오 신호 기록 및 재생 장치는 사용자가 샘플당 오디오 데이터의 채널수 및 비트폭을 설정 및 변경시킬 수 있다.

Claims (25)

  1. 적어도 한 채널의 디지털 오디오 데이터를 입력하고, 디지털 오디오 신호를 각각 소정의 데이터량을 갖는 데이터 블록으로 변환하고, 또한 그 데이터 블록들을 출력하기 위한 것으로, 한 채널에서 처리되는 워드당 비트폭이 B로 고정되고, 신호 처리 시스템의 채널수가 N(여기서, N은 1 보다 큰 정수)이고, 한 채널의 디지털 오디오 신호는 워드 당 비트폭이 B 보다 더 큰 데이터 순차로 구성되는 디지털 신호 처리 장치에 있어서:
    입력 디지털 오디오 신호에서 소정의 수의 워드 간격으로 적어도 워드 당 비트폭을 나타내는 비트폭 정보와 한 워드가 다수 부분으로 분할됨을 나타내는 분할 정보를 포함하는 보조 정보를 입력하는 입력 수단;
    한 워드의 디지털 오디오 데이터를 적어도 비트폭 B를 갖는 제 1 분할 데이터 부분과 비트폭 B 보다 더 작은 비트폭을 갖는 제 2 분할 데이터 부분으로 분할하거나, 한 워드의 디지털 오디오 데이터를 다수의 제 1 분할 데이터 부분으로 분할하는 데이터 분할 수단;
    제 1 분할 데이터 부분을 N 채널 중 소정의 채널에 지정하고, 소정의 비트 데이터를 제 2 분할 데이터 부분에 부가하고, 또한 결과적으로 비트가 부가된 비트폭 B를 갖는 분할 데이터 부분을 소정의 채널 이외의 채널에 지정하는 채널 데이터 형성 수단;
    소정의 수의 워드 간격으로 상기 채널 데이터 형성 수단에서 각각의 채널의 출력 데이터에 보조 데이터를 부가하는 보조 데이터 부가 수단; 및
    상기 보조 데이터 부가 수단에서 각각의 채널의 출력 데이터를 각각 소정의 데이터량을 갖는 데이터 블록으로 변환하는 데이터 블록 형성 수단을 구비하는 디지털 신호 처리 장치.
  2. 제 1 항에 있어서,
    디지털 오디오 신호의 한 데이터 순차는 다수의 채널의 디지털 오디오 데이터를 포함하고,
    입력 디지털 오디오 신호의 각 워드를 입력 디지털 오디오 신호에서 각 워드의 채널 식별 데이터에 대응하여 다수의 출력 채널에 지정하고, 그 다수의 채널의 출력 데이터는 상기 데이터 분할 수단에 공급되게 하는 다중화 수단을 더 구비하는 디지털 신호 처리 장치.
  3. 제 1 항 또는 제 2 항에 있어서,
    상기 채널 데이터 형성 수단은 제 2 분할 데이터 부분을 보조 데이터에 대응하여 비트폭 B의 하위측(LSB측)에 배치하고, 소정의 비트 데이터를 비트폭 B의 상위측에 부가하여, 비트가 부가된 분할 데이터 부분을 형성하는 디지털 신호 처리 장치.
  4. 제 1 항 또는 제 2 항에 있어서,
    상기 채널 데이터 형성 수단은 제 1 분할 데이터 부분과 비트가 부가된 분할 데이터 부분을 각각 소정의 채널에 지정하는 디지털 신호 처리 장치.
  5. 제 1 항 또는 제 2 항에 있어서,
    상기 채널 데이터 형성 수단은 제 1 분할 데이터 부분과 비트가 부가된 분할 데이터 부분을 제어 신호에 대응하여 선정된 각각의 채널에 출력하는 디지털 신호 처리 장치.
  6. 적어도 한 채널의 디지털 오디오 데이터를 입력하고, 디지털 오디오 신호를 각각 소정의 데이터량을 갖는 데이터 블록으로 변환하고, 또한 그 데이터 블록들을 출력하기 위한 것으로, 한 채널에서 처리되는 워드 당 비트폭이 B로 고정되고, 신호 처리 시스템의 채널수가 N(여기서, N은 1 보다 큰 정수)이고, 한 채널의 디지털 오디오 신호는 워드 당 비트폭이 B 보다 더 큰 데이터 순차로 구성되는 디지털 신호 처리 방법에 있어서:
    (a) 입력 디지털 오디오 신호에서 소정의 수의 워드 간격으로 적어도 워드 당 비트폭을 나타내는 비트폭 정보와 한 워드가 다수 부분으로 분할됨을 나타내는 분할 정보를 포함하는 보조 정보를 입력하는 단계;
    (b) 한 워드의 디지털 오디오 데이터를 적어도 비트폭 B를 갖는 제 1 분할 데이터 부분과 비트폭 B 보다 더 작은 비트폭을 갖는 제 2 분할 데이터 부분으로 분할하거나, 한 워드의 디지털 오디오 데이터를 다수의 제 1 분할 데이터 부분으로 분할하는 단계;
    (c) 제 1 분할 데이터 부분을 N 채널 중 소정의 채널에 지정하고, 소정의 비트 데이터를 제 2 분할 데이터 부분에 부가하고, 또한 결과적으로 비트가 부가된 비트폭 B를 갖는 분할 데이터 부분을 소정의 채널 이외의 채널에 지정하는 단계;
    (d) 소정의 수의 워드 간격으로 단계(c)에서 각각의 채널의 출력 데이터에 보조 데이터를 부가하는 단계; 및
    (e) 상기 보조 데이터 부가 수단에서 각각의 채널의 출력 데이터를 각각 소정의 데이터량을 갖는 데이터 블록으로 변환하는 단계를 구비하는 디지털 신호 처리 방법.
  7. 제 6 항에 있어서,
    디지털 오디오 신호의 한 데이터 순차는 다수의 채널의 디지털 오디오 데이터를 포함하고,
    입력 디지털 오디오 신호의 각 워드를 입력 디지털 오디오 신호에서 각 워드의 채널 식별 데이터에 대응하여 다수의 출력 채널에 지정하고, 그 다수의 채널의 출력 데이터는 단계(b)로 공급되게 하는 단계를 더 구비하는 디지털 신호 처리 방법.
  8. 적어도 한 채널의 디지털 오디오 데이터를 입력하고, 디지털 오디오 신호를 각각 소정의 데이터량을 갖는 데이터 블록으로 변환하고, 데이트 블록으로 기록 데이터를 형성하고, 또한 그 기록 데이터를 기록 매체에 기록하기 위한 것으로, 한 채널에서 처리되는 워드 당 비트폭이 B로 고정되고, 신호 처리 시스템의 채널수가 N(여기서, N은 1 보다 큰 정수)이고, 한 채널의 디지털 오디오 신호는 워드 당 비트폭이 B 보다 더 큰 데이터 순차로 구성되는 디지털 신호 기록 장치에 있어서:
    입력 디지털 오디오 신호에서 소정의 수의 워드 간격으로 적어도 워드 당 비트폭을 나타내는 비트폭 정보와 한 워드가 다수 부분으로 분할됨을 나타내는 분할 정보를 포함하는 보조 정보를 입력하는 입력 수단;
    한 워드의 디지털 오디오 데이터를 적어도 비트폭 B를 갖는 제 1 분할 데이터 부분과 비트폭 B 보다 더 작은 비트폭을 갖는 제 2 분할 데이터 부분으로 분할하거나, 한 워드의 디지털 오디오 데이터를 다수의 제 1 분할 데이터 부분으로 분할하는 데이터 분할 수단;
    제 1 분할 데이터 부분을 N 채널 중 소정의 채널에 지정하고, 소정의 비트 데이터를 제 2 분할 데이터 부분에 부가하고, 또한 결과적으로 비트가 부가된 비트폭 B를 갖는 분할 데이터 부분을 소정의 채널 이외의 채널에 지정하는 채널 데이터 형성 수단;
    소정의 수의 워드 간격으로 상기 채널 데이터 형성 수단에서 각각의 채널의 출력 데이터에 보조 데이터를 부가하는 보조 데이터 부가 수단;
    각각 소정의 데이터량을 갖는 데이터 블록을 형성하도록 에러 검출 코드 및 에러 정정 코드로 상기 보조 데이터 부가 수단에서 각각의 채널의 출력 데이터를 부호화하는 에러 정정 코드 부호화 수단;
    상기 에러 정정 코드 부호화 수단에서 데이터 블록을 형성하기 위한 처리에서 데이터 블록의 워드에 숴플링(shuffling) 처리하는 제 1 숴플링 수단;
    상기 에러 정정 코드 부호화 수단에서 데이터 블록을 형성하기 위한 처리에서 N 채널이 지정된 기록 매체상의 기록 영역에 대응하여 데이터 블록을 배열하는 제 2 숴플링 수단;
    기록 매체의 적절한 기록 포맷으로 데이터 블록을 처리하는 기록 데이터 처리 수단; 및
    상기 기록 데이터 처리 수단의 출력 데이터를 기록 매체의 기록 영역에 기록하는 기록 수단을 구비하는 디지털 신호 기록 장치.
  9. 제 8 항에 있어서,
    디지털 오디오 신호의 한 데이터 순차는 다수의 채널의 디지털 오디오 데이터를 포함하고,
    입력 디지털 오디오 신호의 각 워드를 입력 디지털 오디오 신호에서 각 워드의 채널 식별 데이터에 대응하여 다수의 출력 채널에 지정하고, 그 다수의 채널의 출력 데이터는 상기 데이터 분할 수단에 공급되게 하는 다중화 수단을 더 구비하는 디지털 신호 기록 장치.
  10. 제 8 항 또는 제 9 항에 있어서,
    상기 채널 데이터 형성 수단은 제 2 분할 데이터 부분을 보조 데이터에 대응하여 비트폭 B의 하위측(LSB측)에 배치하고, 소정의 비트 데이터를 비트폭 B의 상위측에 부가하여, 비트가 부가된 분할 데이터 부분을 형성하는 디지털 신호 기록 장치.
  11. 제 8 항 또는 제 9 항에 있어서,
    상기 채널 데이터 형성 수단은 제 1 분할 데이터 부분과 비트가 부가된 분할 데이터 부분을 각각 소정의 채널에 지정하는 디지털 신호 기록 장치.
  12. 제 8 항 또는 제 9 항에 있어서,
    상기 채널 데이터 형성 수단은 제 1 분할 데이터 부분과 비트가 부가된 분할 데이터 부분을 제어 신호에 대응하여 선정된 각각의 채널에 출력하는 디지털 신호 기록 장치.
  13. 적어도 한 채널의 디지털 오디오 신호가 기록된 기록 매체로부터 디지털 오디오 신호를 재생하기 위한 것으로, 한 채널에서 처리되는 워드 당 비트폭이 B로 고정되고, 신호 처리 시스템의 채널수가 N(여기서, N은 1 보다 큰 정수)이고, 한 채널의 디지털 오디오 신호는 워드 당 비트폭이 B 보다 더 큰 데이터 순차로 구성되고, 기록 매체는 N 채널에 대응하는 기록 영역을 갖고, 디지털 오디오 신호는 각각 비트폭 B를 갖는 데이터 블록인 워드로 분할되고, 데이터 블록은 기록 데이터로 처리되고, 기록 데이터는 적절하게 기록 영역에 기록되고, 기록 데이터는 에러 검출 코드와 에러 정정 및 보조 데이터를 포함하고, 보조 데이터는 디지털 오디오 신호에서 소정의 수의 워드 간격으로 적어도 비트폭 정보와 분할 정보를 포함하고, 비트폭 정보는 워드 당 비트폭을 나타내고, 분할 정보는 한 워드가 각각 비트폭 B를 갖는 워드로 분할됨을 나타내는 디지털 신호 재생 장치에 있어서:
    기록 매체의 기록 영역으로부터 기록 데이터를 재생하는 재생 수단;
    상기 재생 수단의 출력 데이터를 처리하고 소정의 데이터 블록을 재생하는 기록 데이터 재생 처리 수단;
    재생된 데이터 블록에 포함된 에러 검출 코드 및 에러 정정 코드에 대응하여 재생된 데이터 블록의 에러를 검출 및 정정하여 소정의 데이터 순차를 출력하는 에러 정정 수단;
    상기 에러 정정 수단에서 소정의 데이터 블록을 출력하기 위한 처리에서 재생된 데이터 블록과 그에 포함된 워드를 디숴플링(deshuffling) 처리하는 디숴플링 수단;
    상기 에러 정정 수단의 출력 데이터 중 소정의 데이터 순차로부터 보조 데이터를 검출하는 보조 데이터 검출 수단;
    N 채널 중 하나의 소정의 데이터 순차에서 비트폭 B를 갖는 워드를 또 다른 채널의 소정의 데이터 순차에서 비트폭 B를 갖는 워드와 조합하는 워드 조합 수단; 및
    보조 데이터에 대응하여 상기 워드 조합 수단에 의해 조합된 워드로 각각이 비트폭 B 보다 더 큰 비트폭을 갖는 워드를 형성하고 형성된 워드의 데이터 순차를 소정의 채널의 출력 데이터로 출력하는 출력 수단을 구비하는 디지털 신호 재생 장치.
  14. 제 13 항에 있어서,
    상기 조합 수단은 제어 신호에 대응하여 소정의 방식으로 소정의 데이터 순차 중에서 각각 비트폭 B를 갖는 워드를 조합하는 디지털 신호 재생 장치.
  15. 제 13 항에 있어서,
    상기 출력 수단은 출력 데이터의 디지털 오디오 신호의 채널을 제어 신호에 대응하여 소정의 채널수에 지정하는 디지털 신호 재생 장치.
  16. 제 13 항에 있어서,
    상기 출력 수단은 제어 신호에 대응하여 선택된 채널의 출력 데이터의 소리를 줄이는 디지털 신호 재생 장치.
  17. 곱 코드(product code)인 에러 정정 코드로 각 워드의 비트폭이 비트폭 B 보다 더 큰 워드 순차로 구성되는 디지털 오디오 신호와 가변길이 코드로 부호화된 데이터 순차로 구성되는 디지털 비디오 신호를 부호화하고, 디지털 비디오 신호에 대응한 결과의 데이터 블록을 기록 매체상에 형성된 디지털 비디오 신호를 위한 기록 영역에 기록하고 디지털 오디오 신호에 대응한 결과의 데이터 블록을 기록 매체상에 형성된 N 채널(여기서, N은 1 보다 큰 정수)의 기록 영역에 기록하고, 또한 기록 매체로부터 디지털 비디오 신호 및 디지털 오디오 신호를 재생하기 위한 것으로, 한 채널에서 처리되는 워드 당 비트폭이 3으로 고정되고, 신호 처리 시스템의 채널수가 N인 디지털 비디오-오디오 신호 기록 및 재생 장치에 있어서:
    가변길이 코드로 부호화된 데이터 순차를 소정의 순차로 재배열하는 데이터 순차 변환 수단;
    상기 데이터 순차 변환 수단의 출력 데이터에서 데이터 순차의 각 일부를 조합하여 분산시키고, 각각 소정의 데이터 길이를 갖는 단위 데이터 일부를 형성하고, 단위 데이터 일부를 소정의 방식으로 배열하는 데이터 패킹(packing) 수단;
    각각의 소정의 데이터량을 갖는 비디오 데이터 블록을 형성하도록 곱 코드인 에러 정정 코드의 외부 코드(outer code)로 상기 데이터 패킹 수단의 출력 데이터를 부호화하는 비디오 외부 코드 부호화 수단;
    소정의 방식으로 상기 비디오 외부 코드 부호화 수단으로부터 출력된 비디오 데이터 블록을 배열하는 비디오 숴플링 수단;
    입력 디지털 오디오 신호에서 소정의 수의 워드 간격으로 적어도 워드 당 비트폭을 나타내는 비트폭 정보와 한 워드가 다수 부분으로 분할됨을 나타내는 분할 정보를 포함하는 보조 정보를 입력하는 입력 수단;
    한 워드의 디지털 오디오 데이터를 적어도 비트폭 B를 갖는 제 1 분할 데이터 부분과 비트폭 B 보다 더 작은 비트폭을 갖는 제 2 분할 데이터 부분으로 분할하거나, 한 워드의 디지털 오디오 데이터를 다수의 제 1 분할 데이터 부분으로 분할하는 데이터 분할 수단;
    제 1 분할 데이터 부분을 N 채널 중 소정의 채널에 지정하고, 소정의 비트 데이터를 제 2 분할 데이터 부분에 부가하고, 또한 결과적으로 비트가 부가된 비트폭 B를 갖는 분할 데이터 부분을 소정의 채널 이외의 채널에 지정하는 채널 데이터 형성 수단;
    소정의 수의 워드 간격으로 상기 채널 데이터 형성 수단에서 각각의 채널의 출력 데이터에 보조 데이터를 부가하는 보조 데이터 부가 수단;
    각각 소정의 데이터량을 갖는 오디오 데이터 블록을 형성하도록 곱 코드인 에러 정정 코드의 외부 코드로 상기 보조 데이터 부가 수단의 출력 데이터를 부호화하는 오디오 외부 코드 부호화 수단;
    소정의 방식으로 상기 오디오 외부 코드 부호화 수단으로부터 출력된 오디오 데이터 블록을 배열하는 오디오 데이터 숴플링 수단;
    상기 비디오 숴플링 수단의 출력 데이터와 상기 오디오 숴플링 수단의 출력 데이터를 혼합하는 혼합 수단;
    상기 혼합 수단으로부터 출력되는 비디오 데이터 블록 및 오디오 데이터 블록 각각에 식별 데이터를 부가하는 식별 데이터 부가 수단;
    곱 코드인 에러 정정 코드의 내부 코드(inner code)로 상기 식별 데이터 부가 수단으로부터 출력되는 비디오 데이터 블록 및 오디오 데이터 블록을 부호화하고 각각 소정의 데이터량을 갖는 기록 데이터 블록을 출력하는 내부 코드 부호화 수단;
    각각의 기록 데이터 블록에 동기화 패턴을 부가하는 동기화 패턴 부가 수단;
    기록 매체의 적절한 기록 포맷에서 기록 데이터에 대한 동기화 패턴으로 기록 데이터 블록을 처리하는 기록 데이터 처리 수단;
    상기 기록 데이터 처리 수단의 출력 데이터를 기록 매체의 기록 영역에 기록하는 기록 수단;
    기록 매체의 기록 영역으로부터 기록 데이터를 재생하는 재생 수단;
    상기 재생 수단의 출력 데이터를 처리하고 소정의 기록 데이터 블록을 재생하는 기록 데이터 재생 처리 수단;
    기록 데이터 블록에 포함된 내부 코드 데이터에 대응하여 재생된 기록 데이터 블록의 에러를 검출 및 정정하는 내부 코드 복호화 수단;
    상기 내부 코드 복호화 수단의 출력 데이터에 포함된 식별 데이터에 대응하여 상기 내부 코드 복호화 수단의 출력 데이터를 비디오 데이터 블록 및 오디오 데이터 블록으로 분리하는 분리 수단;
    상기 분리 수단에 의해 분리된 비디오 데이터 블록을 상기 비디오 숴플링 수단의 역배열로 디숴플링(deshuffling) 처리하는 비디오 디숴플링 수단;
    상기 비디오 숴플링 수단의 출력 데이터에 포함된 외부 코드 데이터에 대응하여 상기 비디오 디숴플링 수단의 출력 데이터에서 에러를 검출 및 정정하는 비디오 외부 코드 복호화 수단;
    상기 비디오 외부 코드 복호화 수단의 출력 데이터에 포함된 단위 데이터 일부를 상기 데이터 패킹 수단의 역배열로 배열하고, 상기 데이터 패킹 수단에 의해 실행된 조합 및 분산 처리의 역처리를 실행하여, 단위 데이터 일부의 원래 데이터 순차를 복구하는 데이터 디패킹(depacking) 수단;
    가변길이 코드로 부호화된 원래 데이터 순차를 복구하도록 상기 데이터 디패킹 수단으로부터 출력되는 데이터 순차에 대해 상기 데이터 디패킹 수단에 의해 실행되는 데이터 순차 변환의 역변환을 실행하는 데이터 순차 역변환 수단;
    상기 오디오 숴플링 수단의 역방식으로 상기 분리 수단에 의해 분리된 오디오 데이터 블록을 배열하는 오디오 디숴플링 수단;
    상기 오디오 디숴플링 수단의 출력 데이터에 포함된 외부 코드 데이터에 대응하여 상기 오디오 디숴플링 수단의 출력 데이터에서 에러를 검출 및 정정하는 오디오 외부 코드 복호화 수단;
    상기 오디오 외부 코드 복호화 수단의 출력 데이터에 포함된 보조 데이터를 검출하는 보조 데이터 검출 수단;
    검출된 보조 데이터에 대응하여 N 채널 중 소정의 채널의 제 1 분할 데이터 부분과 또 다른 채널의 비트가 부가된 분할 데이터 부분을 조합하는 워드 조합 수단; 및
    보조 데이터에 대응하여 상기 워드 조합 수단에 의해 조합된 제 1 분할 데이터 및 비트가 부가된 분할 데이터로 각각이 비트폭 B 보다 더 큰 비트폭을 갖는 워드를 형성하고 그 워드의 데이터 순차를 소정의 채널의 출력 데이터로 출력하는 출력 수단을 구비하는 디지털 비디오-오디오 신호 기록 및 재생 장치.
  18. 제 17 항에 있어서,
    보조 데이터는 디지털 비디오 신호의 한 편집 단위에 대응하는 디지털 오디오 신호의 워드 간격으로 상기 입력 수단에 입력되는 디지털 비디오-오디오 신호 기록 및 재생 장치.
  19. 제 17 항에 있어서,
    디지털 오디오 신호의 한 데이터 순차는 다수의 채널의 디지털 오디오 데이터를 포함하고,
    입력 디지털 오디오 신호의 각 워드를 입력 디지털 오디오 신호에서 각 워드의 채널 식별 데이터에 대응하여 다수의 출력 채널에 지정하고, 그 다수의 채널의 출력 데이터는 상기 데이터 분할 수단에 공급되게 하는 다중화 수단을 더 구비하는 디지털 비디오-오디오 신호 기록 및 재생 장치.
  20. 제 17 항 또는 제 19 항 중 한 항에 있어서,
    상기 채널 데이터 형성 수단은 제 2 분할 데이터 부분을 보조 데이터에 대응하여 비트폭 B의 하위측(LSB측)에 배치하고, 소정의 비트 데이터를 비트폭 B의 상위측에 부가하여, 비트가 부가된 분할 데이터 부분을 형성하는 디지털 비디오-오디오 신호 기록 및 재생 장치.
  21. 제 17 항 또는 제 19 항에 있어서,
    상기 채널 데이터 형성 수단은 제 1 분할 데이터 부분과 비트가 부가된 분할 데이터 부분을 각각 소정의 채널에 지정하는 디지털 비디오-오디오 신호 기록 및 재생 장치.
  22. 제 17 항 또는 제 19 항에 있어서,
    상기 채널 데이터 형성 수단은 제 1 분할 데이터 부분과 비트가 부가된 분할 데이터 부분을 제어 신호에 대응하여 선정된 각각의 채널에 출력하는 디지털 비디오-오디오 신호 기록 및 재생 장치.
  23. 제 17 항에 있어서,
    상기 조합 수단은 제 1 분할 데이터의 채널과 비트가 부가된 분할 데이터의 채널의 한쌍을 제어 신호에 대응하여 조합하는 디지털 비디오-오디오 신호 기록 및 재생 장치.
  24. 제 17 항에 있어서,
    상기 출력 수단은 출력 데이터의 디지털 오디오 신호의 채널을 제어 신호에 대응하여 소정의 채널수에 지정하는 디지털 비디오-오디오 신호 기록 및 재생 장치.
  25. 제 17 항에 있어서,
    상기 출력 수단은 제어 신호에 대응하여 선택된 채널의 출력 데이터의 소리를 줄이는 디지털 비디오-오디오 신호 기록 및 재생 장치.
KR1019990047920A 1998-11-02 1999-11-01 디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털신호 기록 장치, 디지털 신호 재생 장치, 디지털비디오-오디오 신호 기록 및 재생 장치 KR20000035133A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP98-312056 1998-11-02
JP31205698A JP4610680B2 (ja) 1998-11-02 1998-11-02 信号処理装置および方法、記録装置、再生装置、記録再生装置、ならびに、映像信号記録再生装置

Publications (1)

Publication Number Publication Date
KR20000035133A true KR20000035133A (ko) 2000-06-26

Family

ID=18024704

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990047920A KR20000035133A (ko) 1998-11-02 1999-11-01 디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털신호 기록 장치, 디지털 신호 재생 장치, 디지털비디오-오디오 신호 기록 및 재생 장치

Country Status (5)

Country Link
US (1) US6950603B1 (ko)
EP (1) EP0999550A3 (ko)
JP (1) JP4610680B2 (ko)
KR (1) KR20000035133A (ko)
CN (1) CN1163068C (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100598299B1 (ko) * 2000-02-09 2006-07-07 엘지전자 주식회사 디지털 인터페이스를 이용한 오디오 데이터 전송방법

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7603190B2 (en) * 2001-04-19 2009-10-13 Sony Corporation Digital recording/reproducing apparatus
KR100677106B1 (ko) * 2002-12-10 2007-02-01 삼성전자주식회사 정보저장매체 및 그 기록/재생방법
JP2004240713A (ja) * 2003-02-06 2004-08-26 Matsushita Electric Ind Co Ltd データ転送方法及びデータ転送装置
JP3610975B2 (ja) * 2003-04-16 2005-01-19 ソニー株式会社 記録装置および方法
JP2005259305A (ja) * 2004-03-15 2005-09-22 Ricoh Co Ltd 情報記録方法、情報記録装置、及び情報記録媒体
JP4264037B2 (ja) 2004-06-30 2009-05-13 株式会社ケンウッド 音響装置および再生モード設定方法
US8300841B2 (en) * 2005-06-03 2012-10-30 Apple Inc. Techniques for presenting sound effects on a portable media player
US8032368B2 (en) * 2005-07-11 2011-10-04 Lg Electronics Inc. Apparatus and method of encoding and decoding audio signals using hierarchical block swithcing and linear prediction coding
JP4979312B2 (ja) * 2006-09-09 2012-07-18 ソニー株式会社 情報処理装置、および情報処理方法、並びにコンピュータ・プログラム
TWI557727B (zh) 2013-04-05 2016-11-11 杜比國際公司 音訊處理系統、多媒體處理系統、處理音訊位元流的方法以及電腦程式產品
US10437671B2 (en) * 2015-06-30 2019-10-08 Pure Storage, Inc. Synchronizing replicated stored data
CN105450313B (zh) * 2015-11-10 2018-05-15 深圳盒子信息科技有限公司 一种音频数据解析方法及装置
CN108520763B (zh) * 2018-04-13 2021-07-16 广州醇美电子有限公司 一种数据存储方法、装置、设备和存储介质

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4914527A (en) * 1986-04-09 1990-04-03 Sony Corporation Recording and reproducing digital video and audio signals together with a time code signal which is within user control words of the audio data
JPH06195884A (ja) * 1992-10-30 1994-07-15 Sony Corp 磁気記録再生装置
TW323875U (en) * 1992-12-04 1997-12-21 Sony Corp Digital video and audio signal recording and reproducing apparatus
KR0180922B1 (ko) * 1993-10-15 1999-10-01 모리시타 요이찌 디지틀데이터기록방법
JPH0845246A (ja) * 1994-07-29 1996-02-16 Sony Corp 記録媒体、再生方法、記録装置、及び再生装置
JP3206468B2 (ja) * 1996-12-25 2001-09-10 日本ビクター株式会社 ディジタル信号記録方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100598299B1 (ko) * 2000-02-09 2006-07-07 엘지전자 주식회사 디지털 인터페이스를 이용한 오디오 데이터 전송방법

Also Published As

Publication number Publication date
EP0999550A3 (en) 2003-10-22
CN1258911A (zh) 2000-07-05
CN1163068C (zh) 2004-08-18
JP2000149454A (ja) 2000-05-30
EP0999550A2 (en) 2000-05-10
JP4610680B2 (ja) 2011-01-12
US6950603B1 (en) 2005-09-27

Similar Documents

Publication Publication Date Title
KR100654072B1 (ko) 데이터 기록 장치, 데이터 기록 방법, 데이터 기록 및재생 장치, 데이터 기록 및 재생 방법, 데이터 재생 장치,데이터 재생 방법, 데이터 기록 매체, 디지털 데이터 재생장치, 디지털 데이터 재생 방법, 동기 검출 장치, 및 동기검출 방법
KR100676093B1 (ko) 비디오 데이터 기록 장치, 비디오 데이터 기록 방법,비디오 데이터 재생 장치, 비디오 데이터 재생 방법,비디오 데이터 기록 및 재생 장치, 및 비디오 데이터 기록및 재생 방법
US7536080B2 (en) Signal processing apparatus
JPH089319A (ja) ディジタルビデオ信号の記録方法、記録装置及び再生装置
KR20000035133A (ko) 디지털 신호 처리 장치, 디지털 신호 처리 방법, 디지털신호 기록 장치, 디지털 신호 재생 장치, 디지털비디오-오디오 신호 기록 및 재생 장치
KR100668993B1 (ko) 신호 처리 장치와 방법, 기록 장치, 재생 장치, 기록 및 재생 장치, 및 스트림 처리 장치와 방법
JPH0879700A (ja) ディジタルビデオ信号の記録装置、記録再生装置及び再生装置
JP2000138897A (ja) データ処理装置およびデータ記録装置
KR100719780B1 (ko) 데이터 전송 장치 및 방법, 기록 장치 및 기록 및 재생 장치
KR100739262B1 (ko) 기록 장치 및 기록 방법과, 재생 장치 및 재생 방법
JPH0983949A (ja) 記録信号作成装置
KR100578258B1 (ko) 디지털비디오신호기록/재생장치및방법
EP0772366B1 (en) A digital recording/reproducing apparatus
JP3527515B2 (ja) ディジタルデータ伝送装置及びその伝送方法
KR100681992B1 (ko) 기록 장치 및 방법
US6724824B2 (en) Digital signal processing method
JP2004120799A (ja) ディジタルデータ伝送装置及びその伝送方法
JP3441004B2 (ja) 磁気テープおよびデジタル記録再生装置
JP2000149455A (ja) データ記録装置および記録方法、データ記録再生装置および記録再生方法、並びにデータ記録媒体
JP4051782B2 (ja) データ処理装置および方法、ならびに、データ再生装置
JP4193256B2 (ja) オーディオ信号処理装置および方法、ならびに、映像音声記録再生装置
JP2000173188A (ja) オーディオ信号処理装置ならびに映像音声記録再生装置
JP2001338467A (ja) 信号記録装置および方法、信号再生装置および方法、ならびに、信号記録再生装置および方法
JP2000132914A (ja) データ処理装置およびデータ記録装置
JP2000156052A (ja) 記録装置および方法、再生装置および方法、記録再生装置、ならびに、映像信号記録再生装置

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid