CN108520763B - 一种数据存储方法、装置、设备和存储介质 - Google Patents

一种数据存储方法、装置、设备和存储介质 Download PDF

Info

Publication number
CN108520763B
CN108520763B CN201810331820.7A CN201810331820A CN108520763B CN 108520763 B CN108520763 B CN 108520763B CN 201810331820 A CN201810331820 A CN 201810331820A CN 108520763 B CN108520763 B CN 108520763B
Authority
CN
China
Prior art keywords
audio data
audio
signal input
data
audio signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201810331820.7A
Other languages
English (en)
Other versions
CN108520763A (zh
Inventor
杨信
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Guangzhou Chunmei Electronics Co ltd
Original Assignee
Guangzhou Chunmei Electronics Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Guangzhou Chunmei Electronics Co ltd filed Critical Guangzhou Chunmei Electronics Co ltd
Priority to CN201810331820.7A priority Critical patent/CN108520763B/zh
Publication of CN108520763A publication Critical patent/CN108520763A/zh
Application granted granted Critical
Publication of CN108520763B publication Critical patent/CN108520763B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/16Storage of analogue signals in digital stores using an arrangement comprising analogue/digital [A/D] converters, digital memories and digital/analogue [D/A] converters 
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L19/00Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
    • G10L19/008Multichannel audio signal coding or decoding using interchannel correlation to reduce redundancy, e.g. joint-stereo, intensity-coding or matrixing
    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10LSPEECH ANALYSIS TECHNIQUES OR SPEECH SYNTHESIS; SPEECH RECOGNITION; SPEECH OR VOICE PROCESSING TECHNIQUES; SPEECH OR AUDIO CODING OR DECODING
    • G10L19/00Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis
    • G10L19/04Speech or audio signals analysis-synthesis techniques for redundancy reduction, e.g. in vocoders; Coding or decoding of speech or audio signals, using source filter models or psychoacoustic analysis using predictive techniques
    • G10L19/16Vocoder architecture
    • G10L19/167Audio streaming, i.e. formatting and decoding of an encoded audio signal representation into a data stream for transmission or storage purposes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Signal Processing (AREA)
  • Audiology, Speech & Language Pathology (AREA)
  • Human Computer Interaction (AREA)
  • Computational Linguistics (AREA)
  • Acoustics & Sound (AREA)
  • Multimedia (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

本发明公开了一种数据存储方法、装置、设备和存储介质。该方法包括:实时采集并获取音频信号输入通道中的音频数据;对音频数据进行组合变换,以生成预设位数的音频数据;基于音频数据的长度所分配的地址,将预设位数的音频数据写入存储器。本发明解决现有技术中存储器的使用效率降低和数字延迟线的存储长度缩短的技术问题,实现了充分利用存储器的存储空间,并提升了数字延迟线的存储长度的技术效果。

Description

一种数据存储方法、装置、设备和存储介质
技术领域
本发明实施例涉及数据存储技术,尤其涉及一种数据存储方法、装置、设备和存储介质。
背景技术
随着数字技术的发展,数字延迟在雷达、通信等领域得到越来越广泛的应用,同时数字音频的处理技术也越来越成熟,当对数字延迟线的音频数据进行存储处理时,需根据不同位宽度的数据,对其进行相应的存储处理。
目前,在音频数据具有18、20、24等位宽度的情况下,采用16位存储器对音频数据进行存储时,由于音频数据的位宽度大于存储器的位数,需采用两个存储地址对音频数据进行存储。
发明人在实现上述方案的过程中发现,当对两个音频信号输入通道所采集的音频数据进行延迟处理并存储时,数字信号处理需依据存储器所分配的存储地址分两次将音频数据写入两个连续的存储地址中,使得存储器中存储地址的高阶或低阶剩余位中的数据为零,进而降低了存储器的使用效率和缩短了数字延迟线的存储长度。
发明内容
本发明提供一种数据存储方法、装置、设备和存储介质,以提高存储器的使用效率和延长数字延迟线的存储长度。
第一方面,本发明实施例提供了一种数据存储方法,包括:
实时采集并获取音频信号输入通道中的音频数据;
对所述音频数据进行组合变换,以生成预设位数的音频数据;
基于所述音频数据的长度所分配的地址,将所述预设位数的音频数据写入存储器。
第二方面,本发明实施例还提供了一种数据存储装置,该装置,包括:
采集获取模块,用于实时采集并获取音频信号输入通道中的音频数据;
组合变换模块,用于对所述音频数据进行组合变换,以生成预设位数的音频数据;
写入模块,用于基于所述音频数据的长度所分配的地址,将所述预设位数的音频数据写入存储器。
第三方面,本发明实施例还提供了一种设备,所述设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序;
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如上述所述的数据存储方法。
第四方面,本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现如上述所述的数据存储方法。
本发明通过实时采集音频信号输入通道中的音频数据,并对音频数据进行组合变换,以生成预设位数的音频数据,并基于音频数据的长度对存储器的地址进行分配,并按照所分配的地址将预设位数的音频数据写入存储器中,解决现有技术中存储器的使用效率降低和数字延迟线的存储长度缩短的技术问题,实现了充分利用存储器的存储空间,并提升了数字延迟线的存储长度的技术效果。
附图说明
图1是本发明实施例中的一种数据存储系统的结构示意图;
图2是本发明实施例中的一种数字信号处理器的电路图;
图3是本发明实施例中的一种存储器的电路图;
图4是本发明实施例一中的一种数据存储方法的流程图;
图5是本发明实施例一中的一种音频数据的存储地址范围的示意图;
图6是本发明实施例二中的一种数据存储方法的流程图;
图7a是本发明实施例二中的24位音频数据在数字信号处理器中的分组示意图;
图7b是本发明实施例二中的另一24位音频数据在数字信号处理器中的分组示意图;
图7c是本发明实施例二中的一种双通道音频数据的存储结构示意图;
图8为本发明实施例中的一种双通道音频数据在音频信号输入通道1中进行读写的结构示意图;
图9为本发明实施例中的一种双通道音频数据在音频信号输入通道2中进行读写的结构示意图;
图10是本发明实施例三中的一种数据存储装置的结构框图;
图11为本发明实施例四中的一种设备的硬件结构示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
本发明实施例中的技术方案可由数据存储系统来执行,为了便于对数据存储的过程进行说明,先对数据存储系统的结构进行具体描述。
图1是本发明实施例提供的一种数据存储系统的结构示意图。如图1所示,该数据存储系统包括:音频信号输入通道、A/D转换器、D/A转换器、数字信号处理器、音频信号输出通道和存储器。
其中,A/D转换器与音频信号输入通道连接,用于对通过音频信号输入通道实时采集的音频信号进行模数转换,以得到音频数据;数字信号处理器,与A/D转换器连接,用于对音频数据进行组合变换,以得到预设位数的音频数据;音频信号输出通道,与D/A转换器连接,用于对预设位数的音频数据进行组合反变换得到的音频数据进行数模转换,以得到并输出音频信号;存储器,与数字信号处理器连接,用于对预设位数的音频数据按照预设的存储地址进行存储。
在此需要说明的是,为了便于对音频数据存储结构的优化进行说明,本实施例中的音频信号输入通道的总个数至少为两个,且音频信号输入通道的总个数需为偶数。相应地,本实施例中的音频信号输出通道的总个数也为偶数,且音频信号输出通道的个数与音频信号输入通道的个数是一一对应的。比如,本发明的实施例中采用两个音频信号输入通道对音频信号进行采集,则需采用两个音频信号输出通道将数字信号处理器处理后得到的音频信号进行输出。同时,A/D转换器的个数也与音频信号输入通道的个数相同,即需要两个A/D转换器对音频信号进行模数转换以得到音频数据;同时,D/A转换器的个数与音频信号输出通道的个数相同,即需要两个D/A转换器对音频数据进行数模转换以得到音频信号。
其中,本实施例中所采用的A/D转换器,可对音频信号进行模数转换,以生成24位的音频数据。图2是本发明实施例提供的一种数字信号处理器的电路图。如图2所示,在本实施例中,采用型号为SAM5704的芯片作为数字信号处理器的主控芯片,具体来说,当A/D转换器对音频信号输入通道所采集的音频信号进行模数转换得到24位音频数据后,数字信号处理器对24位音频数据进行组合变换处理,并将处理后的音频数据发送至存储器中进行存储,同时读取存储器中已经延迟的的音频数据并进行组合反变换,并通过D/A转换器进行数模转换以得到音频信号,并通过音频信号输出通道将音频信号输出。图3是本发明实施例提供的一种存储器的电路图。如图3所示,本实施例中采用型号为CS16LV81923AG的芯片作为存储器的介质芯片,其中,存储器为16位的外部随机存储器,用于对预设位数的音频数据进行存储。
实施例一
图4为本发明实施例一提供的一种数据存储方法的流程图,本实施例可适用于对音频数据进行延迟处理并存储的情况,该方法可以由数据存储装置来执行,其中,该装置可以由硬件和/或软件的方式实现。该方法具体包括如下步骤:
S110、实时采集并获取音频信号输入通道中的音频数据。
在本实施例中,音频信号输入通道可以理解为声音输入线,即一根声音输入线相当于一个音频信号输入通道,比如在KTV中唱歌所采用的是左声道和右声道,就如同两个音频信号输入通道。其中,音频信号是带有语音、音乐和音效的有规律的声波的频率、幅度变化信息载体。根据声波的特征,可把音频信息分类为规则音频和不规则声音。其中,规则音频可分为语音、音乐和音效。规则音频是一种连续变化的模拟信号。一般地,音频数据,可以理解为数字化的声音数据。在本实施例中,音频数据可为音乐、噪音等数字化的声音数据。具体地,以一定的频率对来自音频信号输入通道中连续的模拟音频信号进行模数转换,以得到数字化的声音数据。
示例性地,以数字存储系统中设有两个音频信号输入通道为例对音频数据的采集进行说明。具体来说,对音频信号输入通道1和音频信号通道2中所输入的音频信号进行采集,并通过A/D模数转换器对所采集的音频信号进行模数转换,以生成数字化的声音数据,即24位的音频数据。
S120、对音频数据进行组合变换,以生成预设位数的音频数据。
在本实施例中,组合变换,可以理解为按照预设规则对音频数据进行重新分组并组合的操作。其中,预设规则,可以理解为根据存储器类型和音频数据当前的位宽度,对音频数据的位宽度进行重新组合以符合存储器类型的规则。其中,音频数据进行组合变换是在数字信号处理器中进行的。
作为示例而非限定,以音频信号输入通道1和音频信号输入通道2中所输入的音频信号所转换成的24位音频数据为例,对音频数据在数字信号处理器中的处理过程进行说明。其中,在本实施例中,以双通道音频数据来表示音频信号输入通道1和音频信号输入通道2中所输入的24位音频数据。具体来说,在数字信号处理器中对24位音频数据进行处理的具体步骤如下:
S1、对两个音频信号输入通道中的24位音频数据进行缓存。
S2、对双通道音频数据进行组合变换,以生成16位的音频数据,并发送至存储器中。
具体来说,当数字信号处理器接收到A/D模数转换器所发送的音频信号输入通道1和音频信号输入通道2中的24位音频数据时,对双通道音频数据进行临时缓存,并将两个音频信号输入通道中的24位音频数据分别以8位的格式进行分组,并重新组合以生成16位的音频数据。
S3、通过数字延迟线对双通道音频数据进行延迟处理。
S4、读取存储器中的16位音频数据,并对其进行组合反变换,以生成24位的音频数据。
组合反变换,可以理解为对16位音频数据进行拆分并重新组合,以得到24位音频数据的操作。
S5、通过音频信号输出通道对24位音频数据进行缓存并输出。
具体来说,将16位音频数据存储至存储器中,然后对16位音频数据进行拆分并重新组合,并经D/A转换器对24位音频数据进行数模转换,以生成音频信号,并通过音频信号输出通道输出音频信号。
S130、基于音频数据的长度所分配的地址,将预设位数的音频数据写入存储器。
具体来说,存储器的地址范围是与音频数据的长度有关,即音频数据的长度越大,相应的,其占用存储器的地址范围就越大。图5为本发明实施例一提供的一种音频数据的存储地址范围的示意图。如图5所示,当音频信号输入通道中所输入的音频数据为128k*16位的,则音频数据在动态/静态存储器中的存储地址范围为0x000000~0x01FFFF。
本实施例的技术方案,通过实时采集音频信号输入通道中的音频数据,并对音频数据进行组合变换,以生成预设位数的音频数据,并基于音频数据的长度对存储器的地址进行分配,并按照所分配的地址将预设位数的音频数据写入存储器中,解决现有技术中存储器的使用效率降低和数字延迟线的存储长度缩短的技术问题,实现了充分利用存储器的存储空间,并提升了数字延迟线的存储长度的技术效果。
在上述实施例的基础上,对基于音频数据的长度所分配的地址,将预设位数的音频数据写入存储器作进一步地优化,具体为:基于音频数据的长度,对存储器的地址进行分配;按照所分配的存储器地址,将预设位数的音频数据写入16位存储器。该数据存储的步骤具体如下:
基于音频数据的长度,对存储器的地址进行分配。
其中,本实施例中的存储器采用的是16位外部随机存储器,比如:SDRAM(Synchronous Dynamic Random Access Memory,同步动态随机存储器)和SRAM(StaticRandom-Access Memory,静态随机存取存储器)。其中,SDRAM中的同步是指内存工作需要同步时钟,内部命令的发送与数据的传输都以它为基准;动态是指存储阵列需要不断的刷新来保证数据不丢失;随机是指数据不是线性依次存储,而是自由指定地址进行数据读写。SRAM中的“静态”,是指这种存储器只要保持通电,里面储存的数据就可以恒常保持。然而,当电力供应停止时,SRAM储存的数据还是会消失,这与在断电后还能储存资料的ROM或闪存是不同的。
具体来说,当采用SRAM对音频数据进行存储时,根据音频数据的长度,确定该音频数据在存储器中的存储地址的范围。示例性地,以音频信号输入通道1和音频信号输入通道2两个音频信号输入通道所输入的24位音频数据为例,对音频数据的存储地址范围进行说明。当采用现有技术对两个音频信号输入通道所输入的音频数据进行存储时,音频信号输入通道1中的音频数据的存储地址范围为0x000000~0x00FFFF,音频信号输入通道2中的音频数据的存储地址范围0x010000~0x01FFFF。但对两个音频信号输入通道中所输入的24位音频数据进行组合变换存储时,其音频信号输入通道1的存储地址范围为0x000000~0x01FFFC,音频信号输入通道2的存储地址范围0x000001~0x01FFFD。
按照所分配的存储器地址,将预设位数的音频数据写入16位存储器。具体地,当音频数据的存储地址确定后,数字信号处理器依次将16位音频数据按照存储地址写入存储器中。
本实施例的技术方案,在上述方案的基础上,基于音频数据的长度,对存储器的地址进行分配,并按照所分配的存储器地址,将预设位数的音频数据写入16位存储器中,实现了充分利用存储器的存储空间,提高了存储器的使用效率。
实施例二
图6是本发明实施例二提供的一种数据存储方法的流程图,本实施例是在上述实施例的基础上,对实时采集并获取音频信号输入通道中的音频数据,对音频数据进行组合变换,以生成预设位数的音频数据,以及基于音频数据的长度所分配的地址,将预设位数的音频数据写入存储器进行进一步地优化。
作为示例而非限定,当在KTV中唱歌时,为了达到有回声的效果,需对用户所唱出的声音进行延迟处理,但采用现有技术对音频数据进行延迟处理并存储,使得数字延迟线长度较短,相应的延迟时间也较短。而本发明的实施例为了提高数字延迟线的长度,进而提高音频数据的延迟时间,对音频数据的存储结构进行优化,以达到提高音频数据延迟时间的效果。
在本实施例中,以音频信号输入通道1和音频信号输入通道2中所输入的音频信号所转换成的24位音频数据为例,对数据的存储过程进行说明。其中,以双通道音频数据来表示音频信号输入通道1和音频信号输入通道2中所输入的24位音频数据。本实施例以128k*16位的音频数据为例,对数据存储的过程进行具体说明,数据存储的具体步骤为:
S210、实时采集音频信号输入通道中的音频信号。
在此需要说明的是,为了使音频信号在一定时间内完成处理并存储,需保证音频信号的采样率达到预设范围。其中,采样率,可以理解为每秒从连续信号中提取并组成离散信号的采样个数。而采样率的倒数即为采样间隔。在本实施例中,对音频信号进行采样所采用的采样率为96kHz,即对音频信号的采样间隔为1/96kHz。
S220、对音频信号进行模数转换,以生成音频数据。
具体来说,采用A/D转换器对音频信号进行模数转换,以生成24位的音频数据。
S230、以位宽度为8位的格式对第一音频信号输入通道中的音频数据进行分组,以生成第一分组、第二分组和第三分组。
在本实施例中,图7a为本发明实施例二提供的24位音频数据在数字信号处理器中的分组示意图。如图7a所示,对音频信号输入通道1的24位音频数据进行分组,以生成第一分组、第二分组和第三分组,并分别用HSB、MSB和LSB来表示。其中,LSB表示24位音频数据的低8位,MSB表示24位音频数据的中8位,HSB表示音频数据的高8位。
S240、将第一分组和第二分组中的音频数据进行组合,以生成第一音频数据。
具体来说,将音频信号输入通道1中的HSB和MSB中的音频数据进行重新组合,并生成第一音频数据。
S250、以位宽度为8位的格式对第二音频信号输入通道中的音频数据进行分组,以生成第四分组、第五分组和第六分组。
在本实施例中,图7b为本发明实施例二提供的另一24位音频数据在数字信号处理器中的分组示意图。如图7b所示,对音频信号输入通道2的24位音频数据进行分组,以生成第四分组、第五分组和第六分组,并分别用Lsb、Hsb和Msb来表示。其中,Lsb表示24位音频数据的低8位,Msb表示24位音频数据的中8位,Hsb表示24位音频数据的高8位。
S260、将第三分组和第四分组中的音频数据进行组合,以生成第二音频数据。
具体来说,将第一音频信号输入通道中的LSB和第二音频信号输入通道中的Lsb中的音频数据进行重新组合,并生成第二音频数据;其中,第一音频信号输入通道即为音频信号输入通道1,同样地,第二音频信号输入通道即为音频信号输入通道2。
S270、将第五分组和第六分组中的音频数据进行组合,以生成第三音频数据。
具体来说,将第二音频信号输入通道中的Hsb和Msb中的音频数据进行重新组合,并生成第三音频数据。
S280、基于音频数据的长度所分配的存储地址,依次将第一音频数据、第二音频数据和第三音频数据写入16位存储器。
图7c是本发明实施例二提供的一种双通道音频数据的存储结构示意图。在本实施例中,对音频信号输入通道1中的24位音频数据和音频信号输入通道2中的24位音频数据进行拆分并重新组合,以生成16位音频数据,并存储至所分配的存储地址中。假设音频数据为128k*16位,同时从存储地址为0x000000开始对音频数据进行存储。
其中,HSB1、MSB1和LSB1分别表示音频信号输入通道1中所采集的第一个音频数据的高8位、中8位和低8位;HSB2、MSB2和LSB2分别表示音频信号输入通道1中所采集的第二个音频数据的高8位、中8位和低8位;以此类推,HSBN、MSBN和LSBN分别表示音频信号输入通道1中所采集的第N个音频数据的高8位、中8位和低8位。同样地,Hsb1、Msb1和Lsb1分别表示音频信号输入通道2中所采集的第一个音频数据的高8位、中8位和低8位;Hsb2、Msb2和Lsb2分别表示音频信号输入通道2中所采集的第二个音频数据的高8位、中8位和低8位;以此类推,HsbN、MsbN和LsbN分别表示音频信号输入通道2中所采集的第N个音频数据的高8位、中8位和低8位。
如图7c所示,音频信号输入通道1中第一个音频数据的第一音频数据的存储地址为0x000000,第二音频数据的存储地址为0x000001,第三音频数据的存储地址为0x000003。同样地,可以理解为,存储地址0x000000和0x000001存储的音频数据为音频信号输入通道1的采样数据1,存储地址0x000001和0x000002存储的数据为音频信号输入通道2的采样数据1,存储地址0x000003和0x000004存储的数据为音频信号输入通道1的采样数据2,存储地址0x000004和0x000005存储的数据为音频信号输入通道2的采样数据2,以此类推,存储地址0x01FFFB和0x01FFFC存储的数据为音频信号输入通道1的采样数据N,存储地址0x01FFFC和0x01FFFD存储的数据为音频信号输入通道2的采样数据N。其中,N为音频信号输入通道1或音频信号输入通道2的采样数据最大长度。
相应地,音频信号输入通道1中的存储地址范围为0x000000~0x01FFFC,音频信号输入通道2的存储地址范围0x000001~0x01FFFD。音频信号输入通道1或音频信号输入通道2中的音频数据实际占用的存储器长度为0x01FFFE,并将第一音频数据、第二音频数据和第三音频数据作为音频信号输入通道1和音频信号输入通道2中的一组音频数据,即每一组音频信号输入通道1和音频信号输入通道2中的音频数据占用3个存储地址,则音频信号输入通道1或音频信号输入通道2中的延迟音频数据的有效长度为0x01FFFE/3=0x00AAAA。
根据数字延迟时间的计算公式:数字延迟时间=存储器有效长度/采样率。假设本实施例中所采用的采样率为96K时,则音频信号输入通道1或音频信号输入通道2的数字延迟时间为(0x00AAAA)/96,即455.10毫秒。
而采用现有技术,通过两个音频信号输入通道对128k*16位进行采集存储时,并将两个音频信号输入通道中的音频数据在分别在单个存储器中进行存储,同时对音频信号输入通道1中的音频数据进行存储的起始地址为0x000000,则音频信号输入通道1中的音频数据的存储地址的范围为0x000000~0x00FFFF;音频信号输入通道1中的音频数据的存储地址的范围为0x010000~0x01FFFF。则音频信号输入通道1或2实际占用的存储器长度为0x010000,从而音频信号输入通道1或2的延迟音频数据的有效长度为0x010000/2。根据数字延迟时间的计算公式,同时采用96k的采样率,则音频信号输入通道1或音频信号输入通道2的数字延迟时间为(0x010000/2)/96,即341.33mS(毫秒)。
本实施例的技术方案,在上述实施例的基础上,通过对两个音频信号输入通道中所输入的音频数据进行拆分并重新组合,并将组合变换得到的16位音频数据存储至同一存储器中,从而使得存储器的存储空间得到充分利用,提高了数字延迟时间,并有效减少了硬件成本。
在上述实施例的基础上,以音频信号输入通道1中的音频数据的延迟长度为100毫秒为例,对音频数据的处理过程进行说明。在如图7c所示的双通道音频数据的存储结构中,音频信号输入通道1中的音频数据的初始存储地址从存储地址0x000000开始。图8为本发明实施例提供的一种双通道音频数据在音频信号输入通道1中进行读写的结构示意图。其中,对音频数据进行读写的结构示意图进行解释,具体步骤为:
S10、从存储地址0x00000中取出16位内存数据,缓存到24位音频数据中的高8位和中8位。
其中,内存数据可以理解为在存储器中临时缓存的音频数据。
S20、将新采样的24位音频数据中的高8位和中8位所组成的16位音频数据,写入到存储地址0x000000。
S30、移动指针到下一个地址0x000001,并取出音频数据,并把从地址0x000001中取出的16位音频数据中的高8位,缓存到24位音频数据中的低8位,从而这个合成后的24位音频数据就是音频信号输入通道1中延迟后的采样数据。
S40、把新采样的音频数据中的低8位,写入到从0x000001取得的数据中高8位,并写回存储地址0x000001,从而完成了音频信号输入通道1中的一个音频数据的更新。
S50、把指针地址加3,指向音频信号输入通道1中的下一个存储地址0x000003。
在此需要说明的是,每次采样的延时过程都完成上述过程,当延迟指针大于0x00707F时,延迟指针被重新复位到初始地址0x000000。其中,延迟指针地址的最大值由数字延迟时间的计算公式得出。
在上述实施例的基础上,以音频信号输入通道2中的音频数据的延迟长度为200毫秒为例,对音频数据的处理过程进行说明。在如图7c所示的双通道音频数据的存储结构中,音频信号输入通道2中的音频数据的初始存储地址从存储地址0x000001开始。图9为本发明实施例提供的一种双通道音频数据在音频信号输入通道2中进行读写的结构示意图。其中,对音频数据进行读写的结构示意图进行解释,具体步骤为:
S100、从存储地址0x000001取出16位内存数据,将所取出的16位音频数据中的低8位,缓存到24位音频数据中的低8位。
其中,内存数据可以理解为在存储器中临时缓存的音频数据。
S200、把新采样的24位音频数据中的低8位,写入到从存储地址0x000001所取得的音频数据中的低8位,并写回存储地址0x000001。
S300、移动指针到下一个存储地址0x000002,并取出该存储地址对应的音频数据,并把所取出的16位音频数据中的高8位和低8位,缓存到24位音频数据中的高8位和中8位,从而这个合成后的24位音频数据就是音频信号输入通道2中延迟后的采样数据。
S400、把新采样的音频数据中的高8位和中8位,写入到从存储地址0x000002所取得的音频数据中高8位和低8位,并写回存储地址0x000002,从而完成了音频信号输入通道2中的一个音频数据的更新。
S500、把指针地址加3,指向音频信号输入通道2中的下一个存储地址0x000004。
在此需要说明的是,每次采样的延时过程都完成上述过程,当延时指针大于0x00E0FF时,延时指针被重新复位到初始地址0x000001。其中,延迟指针地址的最大值由数字延迟时间的计算公式得出。
实施例三
图10是本发明实施例三提供的一种数据存储装置的结构框图,该装置适用于对音频数据进行存储的情况,该装置可由硬件/软件实现。如图10所示,该装置包括:采集获取模块310、组合变换模块320和写入模块330。
其中,采集获取模块310,用于实时采集并获取音频信号输入通道中的音频数据;
组合变换模块320,用于对音频数据进行组合变换,以生成预设位数的音频数据;
写入模块330,用于基于音频数据的长度所分配的地址,将预设位数的音频数据写入存储器。
本实施例的技术方案,通过实时采集音频信号输入通道中的音频数据,并对音频数据进行组合变换,以生成预设位数的音频数据,并基于音频数据的长度对存储器的地址进行分配,并按照所分配的地址将预设位数的音频数据写入存储器中,解决现有技术中存储器的使用效率降低和数字延迟线的存储长度缩短的技术问题,实现了充分利用存储器的存储空间,并提升了数字延迟线的存储长度的技术效果。
进一步地,采集获取模块,包括:
采集单元,用于实时采集音频信号输入通道中的音频信号;
转换单元,用于对音频信号进行模数转换,以生成音频数据。
进一步地,写入模块,包括:
分配单元,用于基于音频数据的长度,对存储器的地址进行分配;
写入单元,用于按照所分配的存储器地址,将预设位数的音频数据写入16位存储器。
进一步地,组合变换模块,包括:
第一分组单元,用于以位宽度为8位的格式对第一预设音频信号输入通道中的音频数据进行分组,以生成第一分组、第二分组和第三分组;
第一生成单元,用于将第一分组和第二分组中的音频数据进行组合,以生成第一音频数据;
第二分组单元,用于以位宽度为8位的格式对第二预设音频信号输入通道中的音频数据进行分组,以生成第四分组、第五分组和第六分组;
第二生成单元,用于将第三分组和第四分组中的音频数据进行组合,以生成第二音频数据;
第三生成单元,用于将第五分组和第六分组中的音频数据进行组合,以生成第三音频数据。
进一步地,写入模块,包括:
写入单元,用于基于音频数据的长度所分配的存储地址,依次将第一音频数据、第二音频数据和第三音频数据写入16位存储器。
上述数据存储装置可执行本发明任意实施例所提供的数据存储方法,具备执行方法相应的功能模块和有益效果。
实施例四
图11为本发明实施例四提供的一种设备的硬件结构示意图。本发明实施例四中的设备以计算机设备为例进行说明。如图11所示,本发明实施例四提供的计算机设备,包括:处理器410和存储器420、输入装置430和输出装置440。该计算机设备中的处理器410可以是一个或多个,图11中以一个处理器410为例,所述计算机设备中的处理器410、存储器420、输入装置430和输出装置440可以通过总线或其他方式连接,图11中以通过总线连接为例。
该计算机设备中的存储器420作为一种计算机可读存储介质,可用于存储一个或多个程序,所述程序可以是软件程序、计算机可执行程序以及模块,如本发明实施例一或二所提供数据存储方法对应的程序指令/模块(例如,图10所示的数据存储装置中的模块,包括:采集获取模块310、组合变换模块320和写入模块330)。处理器410通过运行存储在存储器420中的软件程序、指令以及模块,从而执行计算机设备的各种功能应用以及数据处理,即实现上述方法实施例中数据存储方法。
存储器420可包括存储程序区和存储数据区,其中,存储程序区可存储操作系统、至少一个功能所需的应用程序;存储数据区可存储根据设备的使用所创建的数据等。此外,存储器420可以包括高速随机存取存储器,还可以包括非易失性存储器,例如至少一个磁盘存储器件、闪存器件、或其他非易失性固态存储器件。在一些实例中,存储器420可进一步包括相对于处理器410远程设置的存储器,这些远程存储器可以通过网络连接至设备。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
输入装置430可用于接收用户输入的数字或字符信息,以产生与终端设备的用户设置以及功能控制有关的键信号输入。输出装置440可包括显示屏等显示设备。
并且,当上述计算机设备所包括一个或者多个程序被所述一个或者多个处理器410执行时,程序进行如下操作:
实时采集并获取音频信号输入通道中的音频数据;
对音频数据进行组合变换,以生成预设位数的音频数据;
基于音频数据的长度所分配的地址,将预设位数的音频数据写入存储器。
实施例五
本发明实施例五还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现本发明实施例提供的数据存储方法,该方法包括:
实时采集并获取音频信号输入通道中的音频数据;
对音频数据进行组合变换,以生成预设位数的音频数据;
基于音频数据的长度所分配的地址,将预设位数的音频数据写入存储器。
本发明实施例的计算机存储介质,可以采用一个或多个计算机可读的介质的任意组合。计算机可读介质可以是计算机可读信号介质或者计算机可读存储介质。计算机可读存储介质例如可以是--但不限于--电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。计算机可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式计算机磁盘、硬盘、随机存取存储器(RAM)、只读存储器(ROM)、可擦式可编程只读存储器(EPROM或闪存)、光纤、便携式紧凑磁盘只读存储器(CD-ROM)、光存储器件、磁存储器件、或者上述的任意合适的组合。在本文件中,计算机可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其结合使用。
计算机可读的信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了计算机可读的程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。计算机可读的信号介质还可以是计算机可读存储介质以外的任何计算机可读介质,该计算机可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
计算机可读介质上包含的程序代码可以用任何适当的介质传输,包括——但不限于无线、电线、光缆、RF等等,或者上述的任意合适的组合。
可以以一种或多种程序设计语言或其组合来编写用于执行本发明操作的计算机程序代码,所述程序设计语言包括面向对象的程序设计语言—诸如Java、Smalltalk、C++,还包括常规的过程式程序设计语言—诸如“C”语言或类似的程序设计语言。程序代码可以完全地在用户计算机上执行、部分地在用户计算机上执行、作为一个独立的软件包执行、部分在用户计算机上部分在远程计算机上执行、或者完全在远程计算机或服务器上执行。在涉及远程计算机的情形中,远程计算机可以通过任意种类的网络——包括局域网(LAN)或广域网(WAN)—连接到用户计算机,或者,可以连接到外部计算机(例如利用因特网服务提供商来通过因特网连接)。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

Claims (7)

1.一种数据存储方法,其特征在于,包括:
实时采集并获取音频信号输入通道中的音频数据;
对所述音频数据进行组合变换,以生成预设位数的音频数据;
基于所述音频数据的长度所分配的地址,将所述预设位数的音频数据写入存储器;
其中,所述音频信号输入通道,包括:第一音频信号输入通道和第二音频信号输入通道;
相应地,所述对所述音频信号进行组合变换,以生成预设位数的音频数据,包括:
以位宽度为8位的格式对所述第一音频信号输入通道中的所述音频数据进行分组,以生成第一分组、第二分组和第三分组;
将所述第一分组和所述第二分组中的音频数据进行组合,以生成第一音频数据;
以位宽度为8位的格式对所述第二音频信号输入通道中的所述音频数据进行分组,以生成第四分组、第五分组和第六分组;
将所述第三分组和所述第四分组中的音频数据进行组合,以生成第二音频数据;
将所述第五分组和所述第六分组中的音频数据进行组合,以生成第三音频数据;
其中,基于所述音频数据的长度所分配的存储地址,依次将所述第一音频数据、所述第二音频数据和所述第三音频数据写入16位存储器。
2.根据权利要求1所述的方法,其特征在于,所述实时采集并获取音频信号输入通道中的音频数据,包括:
实时采集音频信号输入通道中的音频信号;
对所述音频信号进行模数转换,以生成音频数据。
3.根据权利要求1或2所述的方法,其特征在于,所述基于所述音频数据的长度所分配的地址,将所述预设位数的音频数据写入存储器,包括:
基于所述音频数据的长度,对所述存储器的地址进行分配;
按照所分配的存储器地址,将所述预设位数的音频数据写入16位存储器。
4.一种数据存储装置,其特征在于,包括:
采集获取模块,用于实时采集并获取音频信号输入通道中的音频数据;
组合变换模块,用于对所述音频数据进行组合变换,以生成预设位数的音频数据;
写入模块,用于基于音频数据的长度所分配的地址,将所述预设位数的音频数据写入存储器;
其中,组合变换模块,包括:
第一分组单元,用于以位宽度为8位的格式对第一预设音频信号输入通道中的音频数据进行分组,以生成第一分组、第二分组和第三分组;
第一生成单元,用于将第一分组和第二分组中的音频数据进行组合,以生成第一音频数据;
第二分组单元,用于以位宽度为8位的格式对第二预设音频信号输入通道中的音频数据进行分组,以生成第四分组、第五分组和第六分组;
第二生成单元,用于将第三分组和第四分组中的音频数据进行组合,以生成第二音频数据;
第三生成单元,用于将第五分组和第六分组中的音频数据进行组合,以生成第三音频数据;
分配单元,用于基于所述音频数据的长度,对所述存储器的地址进行分配;
写入单元,用于按照所分配的存储器地址,将所述预设位数的音频数据写入16位存储器。
5.根据权利要求4所述的装置,其特征在于,所述采集获取模块,包括:
采集单元,用于实时采集音频信号输入通道中的音频信号;
转换单元,用于对所述音频信号进行模数转换,以生成音频数据。
6.一种计算机设备,其特征在于,所述设备包括:
一个或多个处理器;
存储装置,用于存储一个或多个程序;
当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如权利要求1-3中任一所述的数据存储方法。
7.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该程序被处理器执行时实现如权利要求1-3中任一所述的数据存储方法。
CN201810331820.7A 2018-04-13 2018-04-13 一种数据存储方法、装置、设备和存储介质 Active CN108520763B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201810331820.7A CN108520763B (zh) 2018-04-13 2018-04-13 一种数据存储方法、装置、设备和存储介质

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201810331820.7A CN108520763B (zh) 2018-04-13 2018-04-13 一种数据存储方法、装置、设备和存储介质

Publications (2)

Publication Number Publication Date
CN108520763A CN108520763A (zh) 2018-09-11
CN108520763B true CN108520763B (zh) 2021-07-16

Family

ID=63432592

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201810331820.7A Active CN108520763B (zh) 2018-04-13 2018-04-13 一种数据存储方法、装置、设备和存储介质

Country Status (1)

Country Link
CN (1) CN108520763B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112218210B (zh) * 2019-07-09 2023-01-31 海信视像科技股份有限公司 显示装置、音频播放方法及装置
WO2021004048A1 (zh) * 2019-07-09 2021-01-14 海信视像科技股份有限公司 显示装置、音频数据的传输方法
CN112216310B (zh) * 2019-07-09 2021-10-26 海信视像科技股份有限公司 音频处理方法与装置、以及多声道系统

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5465180A (en) * 1992-06-29 1995-11-07 Hitachi, Ltd. Method of and apparatus for recording and/or reproducing a current digital video signal and a high-definition digital video signal in a common track format
CN1115076A (zh) * 1994-03-19 1996-01-17 索尼公司 光盘、记录和读取盘上信息的方法和所用装置
CN1140513A (zh) * 1994-02-04 1997-01-15 Dts工业技术股份有限公司 数字音频信息在其存储媒介上的多路调制编码方法与装置
CN1171598A (zh) * 1996-03-21 1998-01-28 株式会社东芝 用于数据记录或传输的数据配置方法和媒体及其处理装置
CN1258911A (zh) * 1998-11-02 2000-07-05 索尼公司 数字信号处理装置和方法、数字信号记录和重放装置
JP2002288842A (ja) * 2002-02-07 2002-10-04 Mitsubishi Electric Corp 光ディスク
CN1388959A (zh) * 2000-07-19 2003-01-01 索尼株式会社 记录介质及从记录介质中重现数据的装置和方法
CN101046962A (zh) * 2006-03-28 2007-10-03 索尼株式会社 音频信号编码方法、程序及记录介质和音频信号编码装置
CN102136270A (zh) * 2010-12-27 2011-07-27 华为软件技术有限公司 一种音频解码方法及装置
CN107391030A (zh) * 2017-06-26 2017-11-24 广州日滨科技发展有限公司 数据存储方法、装置、计算机可读存储介质以及计算机设备

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5465180A (en) * 1992-06-29 1995-11-07 Hitachi, Ltd. Method of and apparatus for recording and/or reproducing a current digital video signal and a high-definition digital video signal in a common track format
CN1140513A (zh) * 1994-02-04 1997-01-15 Dts工业技术股份有限公司 数字音频信息在其存储媒介上的多路调制编码方法与装置
CN1115076A (zh) * 1994-03-19 1996-01-17 索尼公司 光盘、记录和读取盘上信息的方法和所用装置
CN1171598A (zh) * 1996-03-21 1998-01-28 株式会社东芝 用于数据记录或传输的数据配置方法和媒体及其处理装置
CN1258911A (zh) * 1998-11-02 2000-07-05 索尼公司 数字信号处理装置和方法、数字信号记录和重放装置
US6950603B1 (en) * 1998-11-02 2005-09-27 Sony Corporation Digital signal, processing apparatus, digital signal processing method, digital signal recording apparatus, digital signal reproducing apparatus, and digital video-audio signal recording and reproducing apparatus
CN1388959A (zh) * 2000-07-19 2003-01-01 索尼株式会社 记录介质及从记录介质中重现数据的装置和方法
JP2002288842A (ja) * 2002-02-07 2002-10-04 Mitsubishi Electric Corp 光ディスク
CN101046962A (zh) * 2006-03-28 2007-10-03 索尼株式会社 音频信号编码方法、程序及记录介质和音频信号编码装置
CN102136270A (zh) * 2010-12-27 2011-07-27 华为软件技术有限公司 一种音频解码方法及装置
CN107391030A (zh) * 2017-06-26 2017-11-24 广州日滨科技发展有限公司 数据存储方法、装置、计算机可读存储介质以及计算机设备

Also Published As

Publication number Publication date
CN108520763A (zh) 2018-09-11

Similar Documents

Publication Publication Date Title
CN108520763B (zh) 一种数据存储方法、装置、设备和存储介质
McPherson et al. An environment for submillisecond-latency audio and sensor processing on BeagleBone Black
US6051772A (en) Method and apparatus for emulating a frequency modulation device
US11514923B2 (en) Method and device for processing music file, terminal and storage medium
CN111724807B (zh) 音频分离方法、装置、电子设备及计算机可读存储介质
CN103970709A (zh) 一种fft协处理器与主处理器通信方法
WO2022142501A1 (zh) 数据转换方法和装置、存储介质及电子装置
CN113506558A (zh) 一种收款播报的方法、装置、设备及存储介质
JP5057280B2 (ja) ディジタル信号処理用集積回路
CN111653261A (zh) 语音合成方法、装置、可读存储介质及电子设备
Mujica et al. Teaching digital signal processing with Stanford's Lab-in-a-Box
US20050188820A1 (en) Apparatus and method for processing bell sound
CN112309410A (zh) 一种歌曲修音方法、装置、电子设备及存储介质
US7561931B1 (en) Sound processor
CN113704115B (zh) 一种系统开发的问题定位方法、装置和计算机设备
CN113674739B (zh) 一种时间确定方法、装置、设备及存储介质
US6972362B2 (en) Method and device for generating electronic sounds and portable apparatus utilizing such device and method
Branco et al. Reconfigurable digital audio mixer for electroacoustic music
CN108461083B (zh) 电子设备主板、音频处理方法、装置和电子设备
JP3832383B2 (ja) 楽音生成装置及びプログラム
JP4973154B2 (ja) 演算処理装置、メモリアクセス方法、及びプログラム
Cai et al. Research on Low Delay Audio Convolution Algorithm Combining Mobile and Cloud
CN111028848A (zh) 压缩语音处理方法、装置及电子设备
JP6505398B2 (ja) 効果付与装置
CN116185913A (zh) 一种嵌入式dma外设偏移传输请求装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant