JPH02272640A - タスク切り替え方式 - Google Patents

タスク切り替え方式

Info

Publication number
JPH02272640A
JPH02272640A JP9460189A JP9460189A JPH02272640A JP H02272640 A JPH02272640 A JP H02272640A JP 9460189 A JP9460189 A JP 9460189A JP 9460189 A JP9460189 A JP 9460189A JP H02272640 A JPH02272640 A JP H02272640A
Authority
JP
Japan
Prior art keywords
task
register
interruption
processing
instruction
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP9460189A
Other languages
English (en)
Inventor
Hiroshi Asakawa
浅川 博史
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP9460189A priority Critical patent/JPH02272640A/ja
Publication of JPH02272640A publication Critical patent/JPH02272640A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は電子計算機システムにおけるタスク切り替え方
式に関する。
〔従来の技術〕
従来、走行中のタスクにタスク切り替えが発生した場合
、切り替え発生時のレジスタをすべて主記憶装置に退避
させていた。また、そのタスクを中断点再開させる場合
も、すべてのレジスタを復元させていた。
〔発明が解決しようとする課題〕
上述した従来のプロセッサーではタスク切り替え時に退
避させる必要のないレジスタまで、主記憶装置に退避さ
せている。また、中断中のタスクが中断点再開する場合
には復元しても再び使うことのないレジスタまで復元し
ているという欠点がある。
〔課題を解決するための手段〕
本発明のタスク切り替え方式は電子計算機システムにお
けるプロセッサーが割り込みの発生を検知した場合、走
行中のタスクのレジスタの状態を主記憶装置に退避する
際に、レジスタの使用状態を表示する記憶領域を有し、
タスクが使用中のレジスタのみを退避する構成である。
〔実施例〕
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例のハードウェア構成を示して
いる。レジスタ使用状況監視回路1は常に実行中の命令
を監視しレジスタの使用状況を把握しレジスタ情報2に
レジスタの使用状況を表示している。タスク切り替え(
または割り込み)が発生した場合、割り込み回路5によ
りレジスタ退避命令が命令指示回路6に指示され、命令
指示回路4ではレジスタ情報2を参照して主記憶装置3
にレジスタ情報の内容とレジスタ情報のなかでフラグ″
1°”が立っているレジスタのみを主記憶装置3に退避
させる。レジスタ情報2には使用中のレジスタに“’1
”、未使用のレジスタに“0“がたっている。また、他
のタスクが終わり(割り込み処理が終わり)タスクの中
断点再開をする際、復帰命令が発行された場合、命令指
示回路6が命令を受は付けると、レジスタ管理回路4に
レジスタ復帰指示をだす。復帰指示を受けたレジスタ管
理回路4は主記憶装置3のレジスタ情報を参照し復帰が
必要なレジスタの値をとりだし、実際のレジスタに設定
する。
第2図は本発明の一実施例のソフトウェア構成を示して
いる。あるタスク7が走行中に入出力割り込み(または
タスク切り替え)9が発生した場合、ハードウェア8で
上記の様な退避処理をした後、オペレーティングシステ
ム10の割り込み分析11で割り込み原因の分析を行い
、割り込み原因に応じ、割り込み処理またはタスクの起
動12を行う。割り込み処理または他のタスクが終わる
と、オペレーティングシステム10はレジスタ復帰命令
を発行し、ハードウェア8でレジスタ復帰処理をすると
タスク7が中断点13から再開される。
第3図はレジスタ情報を示した図である。初めてタスク
14が走り出す直前にレジスタ情報15がゼロクリアさ
れ、タスクのなかで使用されたレジスタは使用済みとし
てレジスタ情報にフラグ“1パが表示されていく。タス
ク切り替え(または割り込み)が発生すると、その時点
でのレジスタ情報15とレジスタ情報15のフラグが立
っているレジスタの値が主記憶装置16に退避される。
〔発明の効果〕
以上説明したように本発明によれば、タスクが使用中の
レジスタをハードウェアにより常時監視し、割り込み発
生時に自動的に使用中のレジスタを主記憶装置に退避し
、また1命令により使用中だったレジスタのみを復帰で
きることを可能にすることにより、タスク切り替え時の
処理時間を短縮でき、システム全体の処理能力を向上で
きる。
【図面の簡単な説明】
第1図、第2図及び第3図は本発明の一実施例を示す構
成図である。 1:レジスタ使用状況監視回路、2,15:レジスタ情
報、3.16:主記憶装置、4:レジスタ管理回路、5
:割り込み回路、6:命令指示回路、7,14:タスク
、8;ハードウェア、9:割り込み発生、10:オペレ
ーティングシステム、11:割り込み分析、12:割り
込み処理、13:中断点再開(復帰命令発行)。

Claims (1)

    【特許請求の範囲】
  1. 電子計算機システムにおけるプロセッサーが割り込みの
    発生を検知した場合、走行中のタスクのレジスタの状態
    を主記憶装置に退避する際に、レジスタの使用状態を表
    示する記憶領域を有し、タスクが使用中のレジスタのみ
    を退避することを特徴とするタスク切り替え方式。
JP9460189A 1989-04-14 1989-04-14 タスク切り替え方式 Pending JPH02272640A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9460189A JPH02272640A (ja) 1989-04-14 1989-04-14 タスク切り替え方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9460189A JPH02272640A (ja) 1989-04-14 1989-04-14 タスク切り替え方式

Publications (1)

Publication Number Publication Date
JPH02272640A true JPH02272640A (ja) 1990-11-07

Family

ID=14114778

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9460189A Pending JPH02272640A (ja) 1989-04-14 1989-04-14 タスク切り替え方式

Country Status (1)

Country Link
JP (1) JPH02272640A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04241032A (ja) * 1991-01-25 1992-08-28 Matsushita Electric Ind Co Ltd システムコール実行装置
JPH04245337A (ja) * 1991-01-31 1992-09-01 Nec Ic Microcomput Syst Ltd マイクロプロセッサ
JPH04330581A (ja) * 1990-12-20 1992-11-18 Nippondenso Co Ltd 情報読取り装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04330581A (ja) * 1990-12-20 1992-11-18 Nippondenso Co Ltd 情報読取り装置
JPH04241032A (ja) * 1991-01-25 1992-08-28 Matsushita Electric Ind Co Ltd システムコール実行装置
JPH04245337A (ja) * 1991-01-31 1992-09-01 Nec Ic Microcomput Syst Ltd マイクロプロセッサ

Similar Documents

Publication Publication Date Title
JPH02272640A (ja) タスク切り替え方式
JP2667411B2 (ja) パーソナルコンピュータ
JPH01156830A (ja) オペレーティングシステム
JP2542573B2 (ja) システムフリ−ズリスタ−ト方式
JPH01205343A (ja) 電子計算機システムにおけるプロセスの中断再開方式
JPH04238517A (ja) 省電力制御方式
JPH04155532A (ja) タスク切替方式
JPH0229455Y2 (ja)
JPH04288634A (ja) ワンチップマイクロコンピュータ
JPS6265134A (ja) 割込み処理方式
JPS61221831A (ja) 割り込み処理方式
JPS63127315A (ja) データ処理装置
JPH02245828A (ja) 実行中ジョブの凍結・再開装置
JPH01118932A (ja) 情報処理装置
JPH03168840A (ja) システム・チェックポイント・リスタート方式
JPH03141435A (ja) プロセス切り換え方式
JPS6380335A (ja) バツクグランドジヨブ起動方式
JPH01205310A (ja) データ処理装置の電源供給制御方式
JPH03129508A (ja) データ処理装置の節電方式
JPH0433135A (ja) プログラムのデバッグ方式
JPH02205933A (ja) データ処理システム
JPH01124037A (ja) メモリダンプ方式
JPS63200242A (ja) ホツトスタンバイシステムの系切替え方式
JPH09160800A (ja) エミュレータ
JPH0764802A (ja) リアルタイムシステムのシミュレーション装置