JP6844147B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6844147B2 JP6844147B2 JP2016158893A JP2016158893A JP6844147B2 JP 6844147 B2 JP6844147 B2 JP 6844147B2 JP 2016158893 A JP2016158893 A JP 2016158893A JP 2016158893 A JP2016158893 A JP 2016158893A JP 6844147 B2 JP6844147 B2 JP 6844147B2
- Authority
- JP
- Japan
- Prior art keywords
- gate
- conductive
- trench
- semiconductor device
- emitter
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
[先行技術文献]
[特許文献]
特許文献1 米国特許第8441046号明細書
特許文献2 特開2014−60362号公報
図1は、実施例1に係る半導体装置100の一例を示す平面図である。本例の半導体装置100は、IGBT(Insulated Gate Bipolar Transistor)等のトランジスタを含むトランジスタ部70、および、FWD(Free Wheel Diode)等のダイオードを含むダイオード部80を有する半導体チップである。図1においてはチップ端部周辺のチップ表面を示しており、他の領域を省略している。
図6は、比較例1に係る半導体装置500のd−d'断面の一例を示す。半導体装置500は、半導体基板510に形成されたダミートレンチ部530およびゲートトレンチ部540を備える。ダミートレンチ部530およびゲートトレンチ部540は、スプリット構造を有さない。よって、本例の半導体装置500は、スプリット構造を有さない点で実施例1に係る半導体装置100と異なる。なお、半導体装置100と共通する符号で示される構成については、半導体装置100の場合と同様の機能を有してよい。
図7は、比較例2に係る半導体装置500のd−d'断面の一例を示す。半導体装置500は、スプリット構造を有さないダミートレンチ部530およびゲートトレンチ部540を備える。本例の半導体装置500は、スプリット構造を有さない点で実施例1に係る半導体装置100と異なる。また、本例の半導体装置500は、ダミートレンチ部530およびゲートトレンチ部540のトレンチ深さが、比較例1に係る半導体装置500よりも深く形成されている点で異なる。
図8は、実施例2に係る半導体装置100の一例を示す平面図である。図9は、実施例2に係る半導体装置100のa−a'断面の一例を示す。図10は、実施例2に係る半導体装置100のb−b'断面の一例を示す。本例の半導体装置100は、スプリット構造の替わりに、厚膜構造を有する点で実施例1に係る半導体装置100と異なる。
図11は、実施例3に係る半導体装置100の一例を示す平面図である。図12は、実施例3に係る半導体装置100のa−a'断面の一例を示す。本例の半導体装置100は、スプリット構造と厚膜構造の両方を有する。
但し、絶縁膜42の膜厚は、ドリフト領域18において、ゲートトレンチ部40の側面で厚くなる。つまり、本例の絶縁膜42は、ゲートトレンチ部40のトレンチ下端においてトレンチ幅が小さくなっているものの、トレンチ上端よりもトレンチ下端において絶縁膜42の膜厚が厚くなっている。
Claims (20)
- 第1導電型の半導体基板と、
前記半導体基板のおもて面側に形成され、前記半導体基板の不純物濃度よりも高濃度である第1導電型の蓄積層と、
前記半導体基板のおもて面に形成されたトレンチ部と、
前記半導体基板のおもて面に設けられたトランジスタ部およびダイオード部と
を備え、
前記トレンチ部は、
第1導電部と、
前記第1導電部の下方であって、前記蓄積層の深さ方向における中心位置よりも下方に形成された第2導電部と、
前記第1導電部の側面および前記第2導電部の周囲を覆う絶縁膜と
を有し、
前記トレンチ部は、前記絶縁膜が前記第1導電部と前記第2導電部との間を絶縁するスプリット構造、又は、前記絶縁膜が前記第1導電部の側面よりも前記第2導電部の側面に厚く形成された厚膜構造の少なくとも一方を有し、
前記トレンチ部は、前記トランジスタ部に設けられたゲートトレンチ部と、前記ダイオード部に設けられたエミッタトレンチ部とを有し、
前記ゲートトレンチ部は、前記スプリット構造および前記厚膜構造のいずれか一方を有し、前記エミッタトレンチ部は、前記スプリット構造又は前記厚膜構造のうち、前記ゲートトレンチ部の構造と異なる構造を有する
半導体装置。 - 前記スプリット構造の前記第1導電部と、前記スプリット構造の前記第2導電部とは異なる電位を有する、
請求項1に記載の半導体装置。 - 前記第2導電部の下端は、前記蓄積層の下端よりも下方に形成されている
請求項1又は2に記載の半導体装置。 - 前記第2導電部の上端は、前記蓄積層の下端よりも下方に形成されている
請求項1から3のいずれか一項に記載の半導体装置。 - 前記第1導電部の下端は、前記蓄積層の下端よりも下方に形成されている
請求項1から4のいずれか一項に記載の半導体装置。 - 前記トレンチ部のトレンチ幅は、メサ幅よりも大きい
請求項1から5のいずれか一項に記載の半導体装置。 - 前記メサ幅は、0.5μm以下である
請求項6に記載の半導体装置。 - 前記蓄積層の不純物濃度は、1E16cm−3以上、1E18cm−3以下である
請求項1から7のいずれか一項に記載の半導体装置。 - 前記ゲートトレンチ部および前記エミッタトレンチ部のうち少なくとも1つは、前記スプリット構造を有し、
前記スプリット構造において、前記絶縁膜の膜厚は、前記第1導電部の側面および前記第2導電部の側面において同一である
請求項1から8のいずれか一項に記載の半導体装置。 - 前記ゲートトレンチ部および前記エミッタトレンチ部のうち少なくとも1つは、前記スプリット構造を有し、
前記厚膜構造は、前記第1導電部と前記第2導電部との間が電気的に接続されており、
前記スプリット構造において、前記絶縁膜の膜厚は、前記第1導電部の側面よりも前記第2導電部の側面の方が大きい
請求項1から8のいずれか一項に記載の半導体装置。 - 前記絶縁膜の膜厚は、前記第2導電部の側面において、0.05μm以上、0.2μm以下である
請求項1から10のいずれか一項に記載の半導体装置。 - 前記トレンチ部のトレンチ幅は、0.5μm以上、1.5μm以下である
請求項1から11のいずれか一項に記載の半導体装置。 - 前記トレンチ部の下端のトレンチ幅は、前記トレンチ部の上端のトレンチ幅よりも小さい
請求項1から12のいずれか一項に記載の半導体装置。 - 第1導電型の半導体基板と、
前記半導体基板のおもて面側に形成され、前記半導体基板の不純物濃度よりも高濃度である第1導電型の蓄積層と、
前記半導体基板のおもて面に形成されたトレンチ部と、
前記半導体基板のおもて面に形成されたトランジスタ部およびダイオード部と
を備える半導体装置であって、
前記トレンチ部は、
第1導電部と、
前記第1導電部の下方であって、前記蓄積層の深さ方向における中心位置よりも下方に形成された第2導電部と、
前記第1導電部の側面および前記第2導電部の周囲を覆う絶縁膜と
を有し、
前記トレンチ部は、前記絶縁膜が前記第1導電部と前記第2導電部との間を絶縁するスプリット構造、又は、前記絶縁膜が前記第1導電部の側面よりも前記第2導電部の側面に厚く形成された厚膜構造の少なくとも一方を有し、
前記トレンチ部は、前記トランジスタ部に設けられたゲートトレンチ部と、前記ダイオード部に設けられたエミッタトレンチ部とを有し、
前記ゲートトレンチ部および前記エミッタトレンチ部は、前記スプリット構造を有し、
前記半導体装置は、ゲート電極と、
前記ゲート電極と、前記ゲートトレンチ部に形成された前記第1導電部とを電気的に接続するゲートコンタクト部と、
エミッタ電極と、
前記エミッタ電極と、前記ゲートトレンチ部に形成された前記第2導電部とを電気的に接続するエミッタコンタクト部と
を更に備え、
前記半導体装置は、
前記ゲートトレンチ部に隣接して形成された第1導電型のエミッタ領域と、
前記ゲートトレンチ部に隣接して形成され、前記エミッタ領域と交互に形成された第2導電型のコンタクト領域と
を更に備え、
前記エミッタコンタクト部は、前記コンタクト領域に対応して設けられる
半導体装置。 - 前記ゲートトレンチ部は、I型構造を有し、
前記エミッタコンタクト部は、前記ゲートトレンチ部の長手方向の中心位置に形成される
請求項14に記載の半導体装置。 - 第2導電型のウェル領域を更に備え、
前記ゲートコンタクト部は、前記ウェル領域の上方に形成されている
請求項15に記載の半導体装置。 - 前記ゲートトレンチ部は、I型構造を有し、
前記ゲートコンタクト部は、前記ゲートトレンチ部の両端に形成される
請求項14から16のいずれか一項に記載の半導体装置。 - 第1導電型の半導体基板と、
前記半導体基板のおもて面側に形成され、前記半導体基板の不純物濃度よりも高濃度である第1導電型の蓄積層と、
前記半導体基板のおもて面に形成されたトレンチ部と、
前記半導体基板に設けられたトランジスタ部およびダイオード部と
を備える半導体装置であって、
前記トレンチ部は、
第1導電部と、
前記第1導電部の下方であって、前記蓄積層の深さ方向における中心位置よりも下方に形成された第2導電部と、
前記第1導電部の側面および前記第2導電部の周囲を覆う絶縁膜と
を有し、
前記トレンチ部は、前記絶縁膜が前記第1導電部と前記第2導電部との間を絶縁するスプリット構造、又は、前記絶縁膜が前記第1導電部の側面よりも前記第2導電部の側面に厚く形成された厚膜構造の少なくとも一方を有し、
前記トレンチ部は、前記トランジスタ部に設けられたゲートトレンチ部と、前記ダイオード部に設けられたエミッタトレンチ部とを有し、
前記ゲートトレンチ部および前記エミッタトレンチ部は、前記スプリット構造を有し、
前記半導体装置は、ゲート電極と、
前記ゲート電極と、前記ゲートトレンチ部に形成された前記第1導電部とを電気的に接続するゲートコンタクト部と、
エミッタ電極と、
前記エミッタ電極と、前記ゲートトレンチ部に形成された前記第2導電部とを電気的に接続する複数のエミッタコンタクト部と
を更に備え、
前記複数のエミッタコンタクト部は、平面視で、前記ゲートトレンチ部において、隣接する前記複数のエミッタコンタクト部の間に前記ゲートコンタクト部を有するように配置され、
前記ゲートトレンチ部は、ループ型構造を有し、
前記半導体装置は、第2導電型のウェル領域を更に備え、
前記複数のエミッタコンタクト部は、前記ウェル領域の上方に形成されている
半導体装置。 - 第1導電型の半導体基板と、
前記半導体基板のおもて面側に形成され、前記半導体基板の不純物濃度よりも高濃度である第1導電型の蓄積層と、
前記半導体基板のおもて面に形成されたトレンチ部と、
前記半導体基板に設けられたトランジスタ部およびダイオード部と
を備える半導体装置であって、
前記トレンチ部は、
第1導電部と、
前記第1導電部の下方であって、前記蓄積層の深さ方向における中心位置よりも下方に形成された第2導電部と、
前記第1導電部の側面および前記第2導電部の周囲を覆う絶縁膜と
を有し、
前記トレンチ部は、前記絶縁膜が前記第1導電部と前記第2導電部との間を絶縁するスプリット構造、又は、前記絶縁膜が前記第1導電部の側面よりも前記第2導電部の側面に厚く形成された厚膜構造の少なくとも一方を有し、
前記トレンチ部は、前記トランジスタ部に設けられたゲートトレンチ部と、前記ダイオード部に設けられたエミッタトレンチ部とを有し、
前記ゲートトレンチ部および前記エミッタトレンチ部は、前記スプリット構造を有し、
前記半導体装置は、ゲート電極と、
前記ゲート電極と、前記ゲートトレンチ部に形成された前記第1導電部とを電気的に接続するゲートコンタクト部と、
エミッタ電極と、
前記エミッタ電極と、前記ゲートトレンチ部に形成された前記第2導電部とを電気的に接続する複数のエミッタコンタクト部と
を更に備え、
前記複数のエミッタコンタクト部は、平面視で、前記ゲートトレンチ部において、隣接する前記複数のエミッタコンタクト部の間に前記ゲートコンタクト部を有するように配置され、
前記ゲートトレンチ部は、ループ型構造を有し、
前記ゲートトレンチ部に隣接して形成された第1導電型のエミッタ領域と、
前記ゲートトレンチ部に隣接して形成され、前記エミッタ領域と交互に形成された第2導電型のコンタクト領域と
を更に備え、
前記複数のエミッタコンタクト部は、前記コンタクト領域に対応して設けられる
半導体装置。 - 前記複数のエミッタコンタクト部は、前記ゲートトレンチ部の長手方向の中心位置に形成される
請求項19に記載の半導体装置。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016025334 | 2016-02-12 | ||
| JP2016025334 | 2016-02-12 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2017147431A JP2017147431A (ja) | 2017-08-24 |
| JP6844147B2 true JP6844147B2 (ja) | 2021-03-17 |
Family
ID=59682401
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016158893A Active JP6844147B2 (ja) | 2016-02-12 | 2016-08-12 | 半導体装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP6844147B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102023131034A1 (de) | 2023-03-20 | 2024-09-26 | Mitsubishi Electric Corporation | Halbleitervorrichtung und Verfahren zur Herstellung der Halbleitervorrichtung |
Families Citing this family (30)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10396189B2 (en) * | 2017-05-30 | 2019-08-27 | Fuji Electric Co., Ltd. | Semiconductor device |
| JP7225562B2 (ja) * | 2017-05-30 | 2023-02-21 | 富士電機株式会社 | 半導体装置 |
| CN111684604B (zh) | 2018-08-10 | 2023-08-18 | 富士电机株式会社 | 半导体装置 |
| JP7357000B2 (ja) * | 2018-10-18 | 2023-10-05 | ローム株式会社 | 半導体装置 |
| JP7250473B2 (ja) * | 2018-10-18 | 2023-04-03 | 三菱電機株式会社 | 半導体装置 |
| JP7061954B2 (ja) * | 2018-11-07 | 2022-05-02 | 三菱電機株式会社 | 半導体装置 |
| JP7158317B2 (ja) * | 2019-03-07 | 2022-10-21 | 三菱電機株式会社 | 半導体装置 |
| JP7325301B2 (ja) * | 2019-11-01 | 2023-08-14 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
| DE112020002890T5 (de) * | 2020-01-17 | 2022-02-24 | Fuji Electric Co., Ltd. | Halbleitervorrichtung |
| CN115053352A (zh) * | 2020-02-07 | 2022-09-13 | 罗姆股份有限公司 | 半导体装置 |
| JP7270575B2 (ja) * | 2020-04-15 | 2023-05-10 | 株式会社東芝 | 半導体装置 |
| DE112021000105T5 (de) * | 2020-04-16 | 2022-06-30 | Fuji Electric Co., Ltd. | Halbleitervorrichtung und verfahren zur herstellung einer halbleitervorrichtung |
| JP7515324B2 (ja) * | 2020-07-10 | 2024-07-12 | 三菱電機株式会社 | 半導体装置 |
| JP7319754B2 (ja) | 2020-08-19 | 2023-08-02 | 株式会社東芝 | 半導体装置 |
| JP7486399B2 (ja) * | 2020-10-21 | 2024-05-17 | 三菱電機株式会社 | 半導体装置および半導体装置の製造方法 |
| JP7438080B2 (ja) | 2020-10-30 | 2024-02-26 | 三菱電機株式会社 | 半導体装置 |
| JP7447769B2 (ja) | 2020-11-13 | 2024-03-12 | 三菱電機株式会社 | 半導体素子、半導体装置 |
| JP7512920B2 (ja) * | 2021-02-05 | 2024-07-09 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
| JP7466482B2 (ja) * | 2021-03-16 | 2024-04-12 | 三菱電機株式会社 | 半導体装置 |
| JP7610492B2 (ja) * | 2021-09-08 | 2025-01-08 | 株式会社東芝 | 半導体装置 |
| JP7743736B2 (ja) | 2021-09-08 | 2025-09-25 | 富士電機株式会社 | 絶縁ゲート型バイポーラトランジスタ |
| JP7557446B2 (ja) * | 2021-09-21 | 2024-09-27 | 株式会社東芝 | 半導体装置 |
| JP7781664B2 (ja) * | 2022-02-10 | 2025-12-08 | 株式会社東芝 | 半導体装置 |
| JPWO2024029398A1 (ja) * | 2022-08-01 | 2024-02-08 | ||
| JP7748346B2 (ja) * | 2022-09-16 | 2025-10-02 | 株式会社東芝 | 半導体装置 |
| CN115425067A (zh) * | 2022-09-25 | 2022-12-02 | 电子科技大学 | 一种自钳位分裂绝缘栅双极型晶体管及其制作方法 |
| CN115472677B (zh) * | 2022-09-25 | 2025-11-25 | 电子科技大学 | 一种自偏置分裂绝缘栅双极型晶体管 |
| JP7819613B2 (ja) | 2022-11-15 | 2026-02-25 | 三菱電機株式会社 | 半導体装置 |
| JP2024075884A (ja) | 2022-11-24 | 2024-06-05 | 三菱電機株式会社 | 半導体装置 |
| JP2026044305A (ja) | 2024-08-30 | 2026-03-12 | 三菱電機株式会社 | 半導体装置 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5594276B2 (ja) * | 2010-12-08 | 2014-09-24 | 株式会社デンソー | 絶縁ゲート型半導体装置 |
| JP5844656B2 (ja) * | 2012-02-20 | 2016-01-20 | ルネサスエレクトロニクス株式会社 | 半導体装置及び半導体装置の製造方法 |
| JP2013182935A (ja) * | 2012-02-29 | 2013-09-12 | Toshiba Corp | 半導体装置およびその製造方法 |
| JP2013201267A (ja) * | 2012-03-23 | 2013-10-03 | Toshiba Corp | 半導体装置及びその製造方法 |
-
2016
- 2016-08-12 JP JP2016158893A patent/JP6844147B2/ja active Active
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102023131034A1 (de) | 2023-03-20 | 2024-09-26 | Mitsubishi Electric Corporation | Halbleitervorrichtung und Verfahren zur Herstellung der Halbleitervorrichtung |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2017147431A (ja) | 2017-08-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6844147B2 (ja) | 半導体装置 | |
| JP7010275B2 (ja) | 半導体装置 | |
| JP6780777B2 (ja) | 半導体装置 | |
| CN103219339B (zh) | 半导体器件 | |
| JP4265684B1 (ja) | 半導体装置 | |
| US8178947B2 (en) | Semiconductor device | |
| US9853024B2 (en) | Semiconductor device | |
| JP6135636B2 (ja) | 半導体装置 | |
| US8975690B2 (en) | Semiconductor device | |
| US10741547B2 (en) | Semiconductor device | |
| JP7327672B2 (ja) | 半導体装置 | |
| JP6679892B2 (ja) | 半導体装置 | |
| JP5865618B2 (ja) | 半導体装置 | |
| JP6805655B2 (ja) | 半導体装置 | |
| JP2014060387A (ja) | 半導体装置 | |
| JP2007184486A (ja) | 半導体装置 | |
| CN104465718B (zh) | 半导体装置 | |
| JP7478716B2 (ja) | 半導体装置 | |
| JP2013080796A (ja) | 半導体装置 | |
| WO2014125584A1 (ja) | 半導体装置 | |
| JP7091714B2 (ja) | 半導体装置 | |
| JP2018006648A (ja) | 半導体装置 | |
| JP2010232335A (ja) | 絶縁ゲートバイポーラトランジスタ | |
| US20110284923A1 (en) | Semiconductor device and manufacturing method of the same | |
| JP6299658B2 (ja) | 絶縁ゲート型スイッチング素子 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190712 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200218 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200420 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200825 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20201021 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210126 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210208 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6844147 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |