JP6704057B2 - 半導体装置および半導体装置の製造方法 - Google Patents
半導体装置および半導体装置の製造方法 Download PDFInfo
- Publication number
- JP6704057B2 JP6704057B2 JP2018541055A JP2018541055A JP6704057B2 JP 6704057 B2 JP6704057 B2 JP 6704057B2 JP 2018541055 A JP2018541055 A JP 2018541055A JP 2018541055 A JP2018541055 A JP 2018541055A JP 6704057 B2 JP6704057 B2 JP 6704057B2
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- semiconductor
- film
- region
- semiconductor substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 385
- 238000004519 manufacturing process Methods 0.000 title claims description 56
- 229910052751 metal Inorganic materials 0.000 claims description 232
- 239000002184 metal Substances 0.000 claims description 232
- 239000000758 substrate Substances 0.000 claims description 136
- 239000010410 layer Substances 0.000 claims description 66
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 54
- 238000000034 method Methods 0.000 claims description 41
- 230000007547 defect Effects 0.000 claims description 35
- 229910052739 hydrogen Inorganic materials 0.000 claims description 34
- 239000001257 hydrogen Substances 0.000 claims description 34
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 claims description 31
- 229910052782 aluminium Inorganic materials 0.000 claims description 31
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 claims description 31
- 230000015572 biosynthetic process Effects 0.000 claims description 28
- 239000012535 impurity Substances 0.000 claims description 27
- 229910052759 nickel Inorganic materials 0.000 claims description 26
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 claims description 17
- 229910052796 boron Inorganic materials 0.000 claims description 17
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 claims description 17
- 229910052721 tungsten Inorganic materials 0.000 claims description 17
- 239000010937 tungsten Substances 0.000 claims description 17
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 claims description 15
- 229910052698 phosphorus Inorganic materials 0.000 claims description 15
- 239000011574 phosphorus Substances 0.000 claims description 15
- 238000005530 etching Methods 0.000 claims description 14
- 238000010438 heat treatment Methods 0.000 claims description 14
- 238000010894 electron beam technology Methods 0.000 claims description 13
- 239000002344 surface layer Substances 0.000 claims description 12
- 239000010936 titanium Substances 0.000 claims description 12
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims description 10
- 229910052719 titanium Inorganic materials 0.000 claims description 10
- 150000002500 ions Chemical class 0.000 claims description 6
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 5
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 claims description 5
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 5
- 229910000838 Al alloy Inorganic materials 0.000 claims description 4
- 230000001678 irradiating effect Effects 0.000 claims description 4
- 229910000990 Ni alloy Inorganic materials 0.000 claims description 3
- 230000000149 penetrating effect Effects 0.000 claims description 3
- 239000011229 interlayer Substances 0.000 description 176
- 230000004888 barrier function Effects 0.000 description 125
- 238000000137 annealing Methods 0.000 description 22
- 230000000694 effects Effects 0.000 description 15
- 239000001307 helium Substances 0.000 description 13
- 229910052734 helium Inorganic materials 0.000 description 13
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 13
- 125000004435 hydrogen atom Chemical group [H]* 0.000 description 13
- 239000000203 mixture Substances 0.000 description 10
- 239000005380 borophosphosilicate glass Substances 0.000 description 7
- 230000000052 comparative effect Effects 0.000 description 7
- 238000000059 patterning Methods 0.000 description 7
- 238000002161 passivation Methods 0.000 description 6
- 238000012545 processing Methods 0.000 description 6
- 238000011084 recovery Methods 0.000 description 6
- 229910000679 solder Inorganic materials 0.000 description 6
- 230000008646 thermal stress Effects 0.000 description 6
- 238000009792 diffusion process Methods 0.000 description 5
- 239000000463 material Substances 0.000 description 5
- CSDREXVUYHZDNP-UHFFFAOYSA-N alumanylidynesilicon Chemical compound [Al].[Si] CSDREXVUYHZDNP-UHFFFAOYSA-N 0.000 description 4
- 238000010586 diagram Methods 0.000 description 4
- 238000005468 ion implantation Methods 0.000 description 4
- 238000004544 sputter deposition Methods 0.000 description 4
- 230000002159 abnormal effect Effects 0.000 description 3
- 230000001133 acceleration Effects 0.000 description 3
- 230000007423 decrease Effects 0.000 description 3
- 230000007812 deficiency Effects 0.000 description 3
- 238000000151 deposition Methods 0.000 description 3
- 230000008021 deposition Effects 0.000 description 3
- 230000006866 deterioration Effects 0.000 description 3
- 150000002431 hydrogen Chemical class 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000002411 adverse Effects 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- 238000005520 cutting process Methods 0.000 description 2
- 230000002950 deficient Effects 0.000 description 2
- 230000012447 hatching Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 238000007789 sealing Methods 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 1
- 229910015900 BF3 Inorganic materials 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- UGACIEPFGXRWCH-UHFFFAOYSA-N [Si].[Ti] Chemical compound [Si].[Ti] UGACIEPFGXRWCH-UHFFFAOYSA-N 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 230000032683 aging Effects 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- WTEOIRVLGSZEPR-UHFFFAOYSA-N boron trifluoride Chemical compound FB(F)F WTEOIRVLGSZEPR-UHFFFAOYSA-N 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 238000007429 general method Methods 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 238000009499 grossing Methods 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 238000005224 laser annealing Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- OFNHPGDEEMZPFG-UHFFFAOYSA-N phosphanylidynenickel Chemical compound [P].[Ni] OFNHPGDEEMZPFG-UHFFFAOYSA-N 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- MAKDTFFYCIMFQP-UHFFFAOYSA-N titanium tungsten Chemical compound [Ti].[W] MAKDTFFYCIMFQP-UHFFFAOYSA-N 0.000 description 1
- 239000011800 void material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
- H01L29/7396—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
- H01L29/7397—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76816—Aspects relating to the layout of the pattern or to the size of vias or trenches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/0684—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
- H01L29/0692—Surface layout
- H01L29/0696—Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0804—Emitter regions of bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0821—Collector regions of bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/083—Anode or cathode regions of thyristors or gated bipolar-mode devices
- H01L29/0834—Anode regions of thyristors or gated bipolar-mode devices, e.g. supplementary regions surrounding anode regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1004—Base region of bipolar transistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/401—Multistep manufacturing processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/417—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions carrying the current to be rectified, amplified or switched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42364—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity
- H01L29/42368—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the insulating layer, e.g. thickness or uniformity the thickness being non-uniform
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/41—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
- H01L29/423—Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
- H01L29/42312—Gate electrodes for field effect devices
- H01L29/42316—Gate electrodes for field effect devices for field-effect transistors
- H01L29/4232—Gate electrodes for field effect devices for field-effect transistors with insulated gate
- H01L29/42372—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
- H01L29/42376—Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the length or the sectional shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/45—Ohmic electrodes
- H01L29/456—Ohmic electrodes on silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66234—Bipolar junction transistors [BJT]
- H01L29/66325—Bipolar junction transistors [BJT] controlled by field-effect, e.g. insulated gate bipolar transistors [IGBT]
- H01L29/66333—Vertical insulated gate bipolar transistors
- H01L29/66348—Vertical insulated gate bipolar transistors with a recessed gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/70—Bipolar devices
- H01L29/72—Transistor-type devices, i.e. able to continuously respond to applied control signals
- H01L29/739—Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
- H01L29/7393—Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
- H01L29/7395—Vertical transistors, e.g. vertical IGBT
- H01L29/7396—Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/861—Diodes
- H01L29/8613—Mesa PN junction diodes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
まず、実施の形態1にかかる半導体装置の製造方法により作製(製造)される半導体装置の一例として逆導通型絶縁ゲート型バイポーラトランジスタ(RC−IGBT:Reverse Conducting−IGBT)の構造について説明する。図1は、実施の形態1にかかる半導体装置の製造方法により製造される半導体装置の平面レイアウトの一例を示す平面図である。図2は、図1の切断線A−A’における断面構造を示す断面図である。図3は、図1の切断線B−B’における断面構造を示す断面図である。図4は、図2のコンタクトホール付近を拡大して示す断面図である。図3のコンタクトホール付近の拡大図は図示省略するが、図3のコンタクトホール付近の拡大図は、図2のn+型エミッタ領域6に代えてp+型コンタクト領域7aおよびp++型プラグ領域7bを配置した状態である。図1には、層間絶縁膜8をハッチングで示し、バリアメタル(金属膜)9、プラグ電極(金属層)12およびおもて面電極(第1電極)13を図示省略する。
次に、層間絶縁膜8の上面8eの平坦性について検証した。図18は、実施例1にかかる半導体装置の層間絶縁膜のリフロー後の断面状態を模式的に示す断面図である。図19は、比較となる半導体装置の層間絶縁膜のリフロー後の断面状態を模式的に示す断面図である。まず、上述した実施の形態1にかかる半導体装置の製造方法にしたがい、MOSゲートの形成(ステップS1)からおもて面電極13の形成(ステップS14)までを行った試料を用意した(以下、実施例1とする)。すなわち、実施例1では、層間絶縁膜8として、一般的な組成の層間絶縁膜よりもボロン濃度およびリン濃度が高いBPSG膜を形成している。なお、メサ部の各半導体領域の形成(上述したステップS2〜S4,S6)は省略した。トレンチ2は、開口部側から底部に向うにしたがって幅が狭くなっており、開口部側の幅w1を1.34μmとし、中間の深さ付近における幅w4を1.13μmとした。トレンチ2の深さd4を5.26μmとした。また、メサ幅w2を1.06μmとした。
次に、実施の形態1にかかる半導体装置のゲート閾値電圧について検証した。図20は、実施例2にかかる半導体装置のゲート閾値電圧特性を示す特性図である。上述した実施の形態1にかかる半導体装置の製造方法にしたがい、上記諸条件でRC−IGBTを作製した(以下、実施例2とする)。すなわち、実施例2では、層間絶縁膜8として一般的な組成の層間絶縁膜よりもボロン濃度およびリン濃度が高いBPSG膜を形成し、層間絶縁膜8の上面8eを平坦化した。また、実施例2では、層間絶縁膜8の上面8e上のバリアメタル9がエッチバックにより除去され、層間絶縁膜8の上面とおもて面電極13とが接する構成となっている。ライフタイム制御は、ヘリウムを照射することで行った(ステップS20の処理)。
次に、実施の形態1にかかる半導体装置の実装後の状態について検証した。実施の形態1にかかる半導体装置の実装した半導体モジュールの構造については後述する実施の形態3で説明する。図21は、実施例3にかかる半導体装置の配線後の表面電極の正常な状態を模式的に示す断面図である。図22は、実施例3にかかる半導体装置の配線後の表面電極の欠損が生じた状態を模式的に示す断面図である。上述した実施の形態1にかかる半導体装置の製造方法にしたがい、IGBTを作製した(以下、実施例3とする)。実施例3のおもて面電極13は、アルミニウム膜(アルミニウム‐シリコンなどのアルミニウム合金膜でもよい、以下単にアルミニウム膜(最下層の金属電極膜)という)17およびニッケル膜(ニッケル‐リンなどのニッケル合金膜でもよい、以下単にニッケル膜(上層の金属電極膜)という)18を順に積層した積層構造とした。実施例3の正常な状態を図21に示し、正常でない状態を図22に示す。
次に、実施の形態2にかかる半導体装置の構造について説明する。図25は、実施の形態2にかかる半導体装置の構造を示す断面図である。図25には、図1の切断線A−A’における断面構造を示す。実施の形態2にかかる半導体装置の図1の切断線B−B’に相当する断面構造は図示省略するが、図3の断面図において図25と同様にバリアメタル19および後述するスリット19aを設けた構成となっている。
次に、実施の形態3において、実施の形態1にかかる半導体装置を実装した半導体モジュールの構造について説明する。図29は、実施の形態3にかかる半導体モジュールを半導体チップのおもて面側から見たレイアウトを示す平面図である。図30は、図29の切断線H−H’における断面構造を示す断面図である。図29,30に示す実施の形態3にかかる半導体モジュールは、実施の形態1にかかる半導体装置の構造を備えた半導体チップ51を実装したパッケージ50である。図29,30には、2つの半導体チップ51を実装した場合を示す。
2 トレンチ
3 ゲート絶縁膜
3a ゲート絶縁膜の、ゲート閾値電圧に最も影響する部分
4 ゲート電極
4a ゲート電極の上面の凹み
5 p型ベース領域
6 n+型エミッタ領域
7a p+型コンタクト領域
7b p++型プラグ領域
8 層間絶縁膜
8a コンタクトホール
8b メサ部の溝
8c 層間絶縁膜の側面
8d 層間絶縁膜の側面の上端角部
8e 層間絶縁膜の上面
9,19,19’ バリアメタル
10 第1金属膜
11 第2金属膜
12 プラグ電極
12a プラグ電極の上面の凹み
13 おもて面電極
14 p+型コレクタ領域
15 n+型カソード領域
16 裏面電極
17 アルミニウム膜
18 ニッケル膜
19a,19a’ バリアメタルのスリット
19b,19b’ バリアメタルの、層間絶縁膜の上面上の部分
21 IGBT領域
22 FWD領域
31〜33 レジストマスク
34 金属膜
35 タングステン層
41 アルミニウム膜の欠損
50 パッケージ
51 半導体チップ
52,54 ヒートシンク
52a,54a ヒートシンクの継ぎ手部
53 ターミナル
55 封止樹脂
56 主端子
56a 高電位電源端子
56b 低電位電源端子
56c 出力端子
57 信号端子
61〜64 はんだ層
d1 基板おもて面からゲート電極の上面の凹みの底部までの深さ
d2 メサ部の溝の深さ
d3 プラグ電極の上面の凹みの深さ
d4 トレンチの深さ
t1 層間絶縁膜のメサ部上の部分の厚さ
t2 層間絶縁膜のゲート電極上の最も厚い部分の厚さ
t3 バリアメタルの厚さ
w1 トレンチの幅
w2 メサ幅(隣り合うトレンチ間の幅)
w3 コンタクトホールの幅
w4 トレンチの中間の深さ付近における幅
w5 バリアメタルのスリットの幅
w6 バリアメタルの、層間絶縁膜の上面上の部分の残し幅
w11 ゲート電極の幅
x トレンチがストライプ状に延びる平面方向(第1方向)
y IGBT領域とFWD領域とが並ぶ平面方向(第2方向)
z 深さ方向
Claims (24)
- 半導体基板の第1主面上に絶縁膜を形成する第1形成工程と、
前記絶縁膜を深さ方向に貫通して前記半導体基板に達するコンタクトホールを形成する第2形成工程と、
前記絶縁膜の表面から前記半導体基板の前記コンタクトホールに露出する半導体部の表面にわたって、前記半導体部との密着性の高い金属膜を形成する第3形成工程と、
前記コンタクトホールの内部の前記金属膜の内側に埋め込むように、前記金属膜の表面に金属層を形成する第4形成工程と、
前記金属層をエッチバックして、前記金属層の、前記コンタクトホールの内部の部分以外の部分を除去し、前記金属膜を露出させる第1除去工程と、
前記金属膜の、前記第1除去工程で露出された部分をエッチバックして、前記絶縁膜を露出させる第2除去工程と、
前記半導体基板に軽イオンまたは電子線を照射する照射工程と、
水素雰囲気での熱処理により、前記照射工程で前記半導体基板に生じた格子欠陥を回復させる熱処理工程と、
を含み、
前記第1形成工程の前に、前記半導体基板の第1主面から所定深さで形成したトレンチの内部にゲート絶縁膜を介してゲート電極を形成する第5形成工程をさらに含み、
前記第5形成工程は、
前記半導体基板に、前記半導体基板の第1主面に平行な第1方向に延在する複数の前記トレンチを形成する工程と、
前記ゲート電極の表面が前記トレンチの内部に位置するように、前記トレンチの内部に前記ゲート絶縁膜を介して前記ゲート電極を形成する工程と、
前記半導体基板の、隣り合う前記トレンチの間に挟まれた部分に、前記ゲート絶縁膜を挟んで前記ゲート電極に対向する第2導電型の第1半導体領域を形成する工程と、
前記第1半導体領域の内部に、前記ゲート絶縁膜を挟んで前記ゲート電極に対向し、前記半導体基板の第1主面に露出する第1導電型の第2半導体領域を選択的に形成する工程と、
前記第1半導体領域の内部に、前記ゲート絶縁膜を挟んで前記ゲート電極に対向し、前記半導体基板の第1主面に露出する、前記第1半導体領域よりも不純物濃度の高い第2導電型の第3半導体領域を選択的に形成する工程と、を有し、
前記第2半導体領域と前記第3半導体領域とは、前記第1方向に互いに接して交互に繰り返し配置され、
前記第1形成工程では、前記ゲート電極を覆うように前記絶縁膜を形成し、
前記第2形成工程では、前記コンタクトホールを形成するとともに、前記半導体基板の前記コンタクトホールに露出された部分に、前記半導体基板の第1主面からの深さが前記第2半導体領域の深さよりも浅い第1溝を形成し、
前記第3形成工程では、前記第1溝の内壁において前記半導体部に接する前記金属膜を形成することを特徴とする半導体装置の製造方法。 - 前記第5形成工程は、前記第3半導体領域の内部に、前記ゲート絶縁膜と離れて、前記半導体基板の第1主面に露出する、前記コンタクトホールの幅と同じ幅で、前記第3半導体領域よりも不純物濃度の高い第2導電型の第4半導体領域を選択的に形成する工程をさらに有することを特徴とする請求項1に記載の半導体装置の製造方法。
- 前記第1形成工程では、前記絶縁膜として、ボロンを2.6wt%以上3.8wt%以下の不純物濃度で含み、かつリンを3.6wt%以上4.4wt%以下の不純物濃度で含む酸化シリコン膜を形成することを特徴とする請求項1または2に記載の半導体装置の製造方法。
- 前記第1除去工程では、前記金属層の表面が前記コンタクトホールの内部に位置するまで、前記金属層をエッチバックすることを特徴とする請求項1〜3のいずれか一つに記載の半導体装置の製造方法。
- 前記第2除去工程では、前記絶縁膜の、前記コンタクトホールの側壁をなす側面の上端が露出されるように、前記金属膜をエッチバックすることを特徴とする請求項4に記載の半導体装置の製造方法。
- 前記第3形成工程では、前記第1溝を埋め込むように、前記第1溝の深さと同じ厚さの前記金属膜を形成することを特徴とする請求項1〜5のいずれか一つに記載の半導体装置の製造方法。
- 前記第1形成工程では、前記絶縁膜の厚さを前記コンタクトホールの幅以上の厚さとすることを特徴とする請求項1〜6のいずれか一つに記載の半導体装置の製造方法。
- 前記絶縁膜の、前記ゲート電極上の部分以外の部分の厚さを前記コンタクトホールの幅以上の厚さとすることを特徴とする請求項1〜7のいずれか一つに記載の半導体装置の製造方法。
- 前記第5形成工程では、前記トレンチの幅よりも狭い間隔で、複数の前記トレンチを配置することを特徴とする請求項1〜8のいずれか一つに記載の半導体装置の製造方法。
- 前記熱処理工程では、前記半導体基板の、隣り合う前記トレンチの間に挟まれた部分に発生した前記格子欠陥を回復させることを特徴とする請求項1〜9のいずれか一つに記載の半導体装置の製造方法。
- 前記第5形成工程は、
第1導電型の前記半導体基板の、第1半導体素子が形成される第1形成領域および第2半導体素子が形成される第2形成領域に複数の前記トレンチを形成する工程と、
前記トレンチの内部に前記ゲート絶縁膜を介して前記ゲート電極を形成する工程と、
前記半導体基板の、隣り合う前記トレンチの間に挟まれた部分に、前記第1半導体領域を形成する工程と、
前記第1形成領域の前記第1半導体領域の内部に前記第2半導体領域を選択的に形成する工程と、を有し、
前記第2除去工程の後、前記照射工程の前に、
前記第1形成領域の前記第1半導体領域および前記第2半導体領域に接し、かつ前記第2形成領域の前記第1半導体領域に接する第1電極を形成する工程と、
前記第1形成領域において前記半導体基板の第2主面の表面層に第2導電型の第5半導体領域を形成し、前記第2形成領域において前記半導体基板の第2主面の表面層に前記半導体基板よりも不純物濃度の高い第1導電型の第6半導体領域を形成する工程と、
前記第5半導体領域および前記第6半導体領域に接する第2電極を形成する工程と、
をさらに含むことを特徴とする請求項1〜9のいずれか一つに記載の半導体装置の製造方法。 - 前記第3形成工程では、前記金属膜として、チタン膜と窒化チタン膜とを順に積層することを特徴とする請求項1〜11のいずれか一つに記載の半導体装置の製造方法。
- 前記第4形成工程では、前記金属層として、タングステン層を形成することを特徴とする請求項1〜12のいずれか一つに記載の半導体装置の製造方法。
- 半導体基板の第1主面から所定深さで設けられ、前記半導体基板の第1主面に平行な第1方向に延在する複数のトレンチと、
前記トレンチの内部にゲート絶縁膜を介して設けられたゲート電極と、
前記半導体基板の第1主面上に設けられ、前記ゲート電極を覆う絶縁膜と、
前記絶縁膜を深さ方向に貫通して前記半導体基板に達するコンタクトホールと、
前記半導体基板の、隣り合う前記トレンチの間に挟まれた部分に設けられ、前記ゲート絶縁膜を挟んで前記ゲート電極に対向する第2導電型の第1半導体領域と、
前記第1半導体領域の内部に選択的に設けられ、前記ゲート絶縁膜を挟んで前記ゲート電極に対向し、前記半導体基板の第1主面に露出する第1導電型の第2半導体領域と、
前記第1半導体領域の内部に選択的に設けられ、前記ゲート絶縁膜を挟んで前記ゲート電極に対向し、前記半導体基板の第1主面に露出する、前記第1半導体領域よりも不純物濃度の高い第2導電型の第3半導体領域と、
前記半導体基板に、軽イオンまたは電子線の照射により導入された格子欠陥と、
前記半導体基板の前記コンタクトホールに露出された部分に設けられた第1溝と、
前記コンタクトホールの側壁から前記半導体基板の前記第1溝の内壁に露出する半導体部の表面にわたって設けられた、前記半導体部との密着性の高い金属膜と、
前記コンタクトホールの内部の前記金属膜の内側に埋め込まれた金属層と、
前記絶縁膜および前記金属層の表面に設けられた第1電極と、
を備え、
前記ゲート電極の表面は、前記トレンチの内部に位置し、
前記第2半導体領域と前記第3半導体領域とは、前記第1方向に互いに接して交互に繰り返し配置され、
前記半導体基板の第1主面から前記第1溝の深さが前記第2半導体領域の深さよりも浅いことを特徴とする半導体装置。 - 前記第3半導体領域の内部に、前記ゲート絶縁膜と離れて選択的に設けられ、前記半導体基板の第1主面に露出する、前記コンタクトホールの幅と同じ幅で、前記第3半導体領域よりも不純物濃度の高い第2導電型の第4半導体領域をさらに備えることを特徴とする請求項14に記載の半導体装置。
- 前記絶縁膜は、ボロンを2.6wt%以上3.8wt%以下の不純物濃度で含み、かつリンを3.6wt%以上4.4wt%以下の不純物濃度で含む酸化シリコン膜であることを特徴とする請求項14または15に記載の半導体装置。
- 前記絶縁膜の前記ゲート電極上の部分の厚さは、前記絶縁膜の前記ゲート電極上の部分以外の部分の厚さと、前記半導体基板の第1主面から前記ゲート電極の表面までの深さとの総和に等しいことを特徴とする請求項14〜16のいずれか一つに記載の半導体装置。
- 前記半導体基板の、隣り合う前記トレンチの間に挟まれた部分以外の部分には前記格子欠陥が導入されていることを特徴とする請求項14〜17のいずれか一つに記載の半導体装置。
- 前記金属膜は、前記絶縁膜の前記第1電極側の表面と、前記絶縁膜の前記コンタクトホールに露出する側面と、の交線である角部よりも前記半導体部側に位置することを特徴とする請求項14〜18のいずれか一つに記載の半導体装置。
- 前記金属膜の一部に、前記金属膜を厚さ方向に貫通するスリット状の第2溝を有することを特徴とする請求項14〜19のいずれか一つに記載の半導体装置。
- 前記第2溝は、前記金属膜を厚さ方向に貫通して、前記絶縁膜の前記第1電極側の表面に達することを特徴とする請求項20に記載の半導体装置。
- 前記第1電極は、前記絶縁膜および前記金属層の全面を覆うことを特徴とする請求項14〜21のいずれか一つに記載の半導体装置。
- 前記第1電極は、成分の異なる2層以上の金属電極膜を順に積層した積層構造を有し、
最下層の前記金属電極膜は、アルミニウム膜またはアルミニウム合金膜であり、前記絶縁膜および前記金属層の少なくとも一部を覆うことを特徴とする請求項19に記載の半導体装置。 - 前記第1電極は、最下層の前記金属電極膜上に上層の前記金属電極膜としてニッケル膜またはニッケル合金膜を積層した前記積層構造を有することを特徴とする請求項23に記載の半導体装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016183126 | 2016-09-20 | ||
JP2016183126 | 2016-09-20 | ||
PCT/JP2017/033604 WO2018056233A1 (ja) | 2016-09-20 | 2017-09-15 | 半導体装置および半導体装置の製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2018056233A1 JPWO2018056233A1 (ja) | 2019-06-24 |
JP6704057B2 true JP6704057B2 (ja) | 2020-06-03 |
Family
ID=61689481
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018541055A Active JP6704057B2 (ja) | 2016-09-20 | 2017-09-15 | 半導体装置および半導体装置の製造方法 |
Country Status (4)
Country | Link |
---|---|
US (2) | US11264490B2 (ja) |
JP (1) | JP6704057B2 (ja) |
CN (1) | CN109314139B (ja) |
WO (1) | WO2018056233A1 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2016051973A1 (ja) * | 2014-10-03 | 2016-04-07 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
JP6830390B2 (ja) * | 2017-03-28 | 2021-02-17 | エイブリック株式会社 | 半導体装置 |
JP7081087B2 (ja) | 2017-06-02 | 2022-06-07 | 富士電機株式会社 | 絶縁ゲート型半導体装置及びその製造方法 |
DE112019000166T5 (de) | 2018-06-22 | 2020-07-09 | Fuji Electric Co., Ltd. | Verfahren zur Herstellung einer Halbleitervorrichtung und Halbleitervorrichtung |
JP7283036B2 (ja) * | 2018-07-13 | 2023-05-30 | 富士電機株式会社 | 半導体装置および製造方法 |
EP3843132A4 (en) * | 2019-04-16 | 2021-11-24 | Fuji Electric Co., Ltd. | SEMICONDUCTOR DEVICE AND ITS PRODUCTION PROCESS |
JP7346889B2 (ja) * | 2019-04-16 | 2023-09-20 | 富士電機株式会社 | 半導体装置 |
WO2021038699A1 (ja) * | 2019-08-26 | 2021-03-04 | 株式会社デンソー | 半導体装置とその製造方法 |
JP7246287B2 (ja) * | 2019-09-13 | 2023-03-27 | 株式会社東芝 | 半導体装置およびその製造方法 |
DE112021000458T5 (de) * | 2020-09-11 | 2022-10-27 | Fuji Electric Co., Ltd. | Halbleitervorrichtung |
KR102261571B1 (ko) * | 2020-11-25 | 2021-06-07 | 주식회사 유니테스트 | 페로브스카이트 태양 전지 모듈 및 이의 제조 방법 |
JPWO2023157395A1 (ja) * | 2022-02-18 | 2023-08-24 | ||
WO2024147230A1 (ja) * | 2023-01-05 | 2024-07-11 | 富士電機株式会社 | 半導体装置及びその製造方法 |
EP4439674A1 (en) * | 2023-03-28 | 2024-10-02 | STMicroelectronics International N.V. | Integrated electronic device with an improved conductive contact structure and related manufacturing process |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56131624A (en) | 1980-03-21 | 1981-10-15 | Toray Ind Inc | Production of copolymer polyester |
JP2787921B2 (ja) * | 1989-01-06 | 1998-08-20 | 三菱電機株式会社 | 絶縁ゲート型バイポーラトランジスタ |
JPH06310729A (ja) | 1993-04-23 | 1994-11-04 | Toshiba Corp | Mosゲートを備える半導体装置 |
JPH07249629A (ja) | 1994-03-11 | 1995-09-26 | Nippon Steel Corp | 半導体素子の製造方法 |
DE102004055908A1 (de) * | 2003-11-21 | 2005-07-28 | Denso Corp., Kariya | Halbleiteranordnung mit einem Paar von Wärmeabstrahlplatten |
US7407875B2 (en) | 2006-09-06 | 2008-08-05 | International Business Machines Corporation | Low resistance contact structure and fabrication thereof |
JP5672719B2 (ja) | 2010-03-03 | 2015-02-18 | 株式会社デンソー | パワー素子を備えた半導体装置の製造方法 |
KR101660782B1 (ko) * | 2010-07-29 | 2016-09-29 | 삼성전자주식회사 | 메모리 소자 및 이의 제조방법 |
JP2012069861A (ja) | 2010-09-27 | 2012-04-05 | Renesas Electronics Corp | 半導体装置の製造方法 |
JP5287893B2 (ja) * | 2011-02-08 | 2013-09-11 | 株式会社デンソー | 半導体装置およびその製造方法 |
DE102012200056A1 (de) * | 2011-01-12 | 2012-07-12 | Denso Corporation | Halbleitervorrichtung und Verfahren zur Herstellung hiervon |
US9082812B2 (en) * | 2011-03-16 | 2015-07-14 | Fuji Electric Co., Ltd. | Semiconductor device including a counter layer, for power conversion and method of manufacturing the same |
EP2782121B1 (en) * | 2011-11-15 | 2021-01-06 | Fuji Electric Co., Ltd. | Semiconductor device and method for manufacturing semiconductor device |
JP2013122982A (ja) * | 2011-12-12 | 2013-06-20 | Sumitomo Electric Ind Ltd | 半導体装置の製造方法 |
JP6086360B2 (ja) * | 2012-04-27 | 2017-03-01 | 国立研究開発法人産業技術総合研究所 | 炭化珪素半導体装置の製造方法 |
WO2014068813A1 (ja) * | 2012-10-30 | 2014-05-08 | パナソニック株式会社 | 半導体装置 |
JP6291981B2 (ja) * | 2013-04-08 | 2018-03-14 | 富士電機株式会社 | 半導体装置の製造方法 |
US9076838B2 (en) * | 2013-09-13 | 2015-07-07 | Infineon Technologies Ag | Insulated gate bipolar transistor with mesa sections between cell trench structures and method of manufacturing |
JP6119593B2 (ja) * | 2013-12-17 | 2017-04-26 | トヨタ自動車株式会社 | 半導体装置 |
DE102014106825B4 (de) * | 2014-05-14 | 2019-06-27 | Infineon Technologies Ag | Halbleitervorrichtung |
JP2016062981A (ja) * | 2014-09-16 | 2016-04-25 | 株式会社東芝 | 半導体装置及びその製造方法 |
JP2016111084A (ja) * | 2014-12-03 | 2016-06-20 | トヨタ自動車株式会社 | 半導体装置とその製造方法 |
JP6296970B2 (ja) * | 2014-12-12 | 2018-03-20 | 三菱電機株式会社 | 半導体装置及びその製造方法 |
CN106663692B (zh) * | 2015-02-03 | 2020-03-06 | 富士电机株式会社 | 半导体装置及其制造方法 |
-
2017
- 2017-09-15 JP JP2018541055A patent/JP6704057B2/ja active Active
- 2017-09-15 CN CN201780032407.4A patent/CN109314139B/zh active Active
- 2017-09-15 WO PCT/JP2017/033604 patent/WO2018056233A1/ja active Application Filing
-
2018
- 2018-11-29 US US16/204,791 patent/US11264490B2/en active Active
-
2022
- 2022-01-19 US US17/578,996 patent/US11869961B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
WO2018056233A1 (ja) | 2018-03-29 |
US11869961B2 (en) | 2024-01-09 |
US20220140121A1 (en) | 2022-05-05 |
JPWO2018056233A1 (ja) | 2019-06-24 |
US11264490B2 (en) | 2022-03-01 |
US20190097030A1 (en) | 2019-03-28 |
CN109314139A (zh) | 2019-02-05 |
CN109314139B (zh) | 2022-04-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6704057B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP6344483B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP5525940B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP6930197B2 (ja) | 半導体装置および半導体装置の製造方法 | |
US7629226B2 (en) | Semiconductor device and manufacturing method thereof | |
US10403554B2 (en) | Method for manufacturing semiconductor device | |
JP7119814B2 (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 | |
CN108574000B (zh) | 半导体装置和半导体装置的制造方法 | |
JP4986420B2 (ja) | トランジスタ | |
JP7505278B2 (ja) | 炭化珪素半導体装置 | |
JP2005079462A (ja) | 半導体装置およびその製造方法 | |
JP6736902B2 (ja) | 半導体装置の製造方法 | |
US20190109065A1 (en) | Semiconductor device | |
US9741805B2 (en) | Semiconductor device and method for manufacturing the semiconductor device | |
JP2022525744A (ja) | 埋設された粒子停止層を含む上側金属被膜構造を有するパワー半導体デバイス | |
US10224237B2 (en) | Semiconductor devices and methods for forming a semiconductor device | |
JP7415413B2 (ja) | 半導体装置 | |
US10998418B2 (en) | Power semiconductor devices having reflowed inter-metal dielectric layers | |
JP2024040114A (ja) | 半導体装置および半導体装置の製造方法 | |
JP2022166265A (ja) | SiC半導体装置 | |
JP2020074495A (ja) | SiC半導体装置 | |
JP5991629B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP2024115232A (ja) | 半導体装置およびその製造方法 | |
JP2020036047A (ja) | SiC半導体装置 | |
JP2020047672A (ja) | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181203 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181203 |
|
RD01 | Notification of change of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7426 Effective date: 20190129 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20190129 |
|
AA64 | Notification of invalidation of claim of internal priority (with term) |
Free format text: JAPANESE INTERMEDIATE CODE: A241764 Effective date: 20190219 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190326 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190820 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191018 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20191224 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200312 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20200323 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200414 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200511 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6704057 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |