JP6635670B2 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
JP6635670B2
JP6635670B2 JP2015078296A JP2015078296A JP6635670B2 JP 6635670 B2 JP6635670 B2 JP 6635670B2 JP 2015078296 A JP2015078296 A JP 2015078296A JP 2015078296 A JP2015078296 A JP 2015078296A JP 6635670 B2 JP6635670 B2 JP 6635670B2
Authority
JP
Japan
Prior art keywords
circuit
transistor
film
oxide semiconductor
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2015078296A
Other languages
English (en)
Other versions
JP2015207761A5 (ja
JP2015207761A (ja
Inventor
達也 大貫
達也 大貫
加藤 清
清 加藤
塩野入 豊
豊 塩野入
熱海 知昭
知昭 熱海
隆徳 松嵜
隆徳 松嵜
広樹 井上
広樹 井上
修平 長塚
修平 長塚
裕人 八窪
裕人 八窪
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2015078296A priority Critical patent/JP6635670B2/ja
Publication of JP2015207761A publication Critical patent/JP2015207761A/ja
Publication of JP2015207761A5 publication Critical patent/JP2015207761A5/ja
Priority to JP2019227679A priority patent/JP6902087B2/ja
Application granted granted Critical
Publication of JP6635670B2 publication Critical patent/JP6635670B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/025Geometric lay-out considerations of storage- and peripheral-blocks in a semiconductor storage device
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4091Sense or sense/refresh amplifiers, or associated sense circuitry, e.g. for coupled bit-line precharging, equalising or isolating
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4097Bit-line organisation, e.g. bit-line layout, folded bit lines
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1203Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
    • H01L27/1207Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI combined with devices in contact with the semiconductor body, i.e. bulk/SOI hybrid circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • H01L27/1225Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer with semiconductor materials not belonging to the group IV of the periodic table, e.g. InGaZnO
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/24Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only semiconductor materials not provided for in groups H01L29/16, H01L29/18, H01L29/20, H01L29/22

Description

本発明の一態様は、記憶回路および増幅回路を有する半導体装置に関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様の技術分野は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。または、本発明の一態様は、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、それらの駆動方法、または、それらの製造方法に関する。
DRAM(Dynamic Random Access Memory)は、データの高速な書き込み、読み出しが可能な揮発性メモリであり、様々な記憶装置に広く用いられている。DRAMには大容量化による低コスト化が求められており、メモリセルのレイアウトの変更やメモリセルを構成する素子の微細化などにより、大容量化を図る研究開発が活発に行われている。
また、一般的なDRAMにおいては、メモリセルはセンスアンプと接続されている。そして、メモリセルに保持されている電荷をビット線に放出した際の微小な電圧の差をセンスアンプによって増幅することにより、メモリセルに記憶されたデータを読み出すことができる。
特許文献1には、複数のメモリセルアレイ領域の間にセンスアンプ領域が設けられた構成において、チップの面積の縮小のため、センスアンプ領域の面積を縮小する技術が開示されている。
特開2004−221374号公報
DRAMのメモリセルの寸法の縮小や素子の微細化には限界があり、これらの方法による大容量化は技術的に困難になりつつある。また、DRAMにはメモリセルの他にセンスアンプが設けられており、これが一定の面積を占めているため、メモリセルが設けられる領域の面積が制限され、大容量化の妨げとなっている。
また、特許文献1には、センスアンプ領域の面積を縮小する技術が開示されているが、メモリセルアレイの間にセンスアンプが設けられている以上、メモリセルアレイを設置できる面積は制限され、一定以上の大容量化は困難である。
上記の技術的背景の下、本発明の一態様は、新規な半導体装置の提供を課題の一つとする。また、本発明の一態様は、面積の縮小が可能な半導体装置の提供を課題の一つとする。また、本発明の一態様は、消費電力の低減が可能な半導体装置の提供を課題の一つとする。また、本発明の一態様は、高速な動作が可能な半導体装置の提供を課題の一つとする。
なお、本発明の一態様は、必ずしも上記の課題の全てを解決する必要はなく、少なくとも一の課題を解決できるものであればよい。また、上記の課題の記載は、他の課題の存在を妨げるものではない。これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
本発明の一態様にかかる半導体装置は、第1の回路と、第2の回路と、絶縁層と、を有し、第1の回路は、記憶回路を有し、第2の回路は、増幅回路を有し、絶縁層は、第1の回路と第2の回路との間に設けられ、記憶回路は、第1のチャネル形成領域を有する第1のトランジスタを有し、増幅回路は、第2のチャネル形成領域を有する第2のトランジスタを有し、第1のチャネル形成領域は、単結晶半導体を含み、第2のチャネル形成領域は、酸化物半導体を含み、第1の回路と、第2の回路とは、互いに重なる領域を有する。
また、上記半導体装置において、第1のチャネル形成領域と、第2のチャネル形成領域とは、互いに重なる領域を有していてもよい。
また、上記半導体装置において、第1のトランジスタのソース又はドレインの一方は、第2のトランジスタのソース又はドレインの一方と電気的に接続されていてもよい。
また、本発明の一態様にかかる別の半導体装置は、第1の回路と、第2の回路と、第3の回路と、絶縁層と、を有し、第1の回路は、集積回路を有し、第2の回路は、記憶回路を有し、第3の回路は、増幅回路を有し、絶縁層は、第1の回路と、第2の回路及び第3の回路との間に設けられ、集積回路は、第1のチャネル形成領域を有する第1のトランジスタを有し、記憶回路は、第2のチャネル形成領域を有する第2のトランジスタを有し、増幅回路は、第3のチャネル形成領域を有する第3のトランジスタを有し、第1のチャネル形成領域は、単結晶半導体を含み、第2のチャネル形成領域は、酸化物半導体を含み、第3のチャネル形成領域は、酸化物半導体を含み、第1の回路と、第2の回路又は第3の回路とは、互いに重なる領域を有する。
また、上記半導体装置において、第1のチャネル形成領域と、第2のチャネル形成領域又は第3のチャネル形成領域とは、互いに重なる領域を有していてもよい。
また、上記半導体装置において、第1のトランジスタのソース又はドレインの一方は、第3のトランジスタのソース又はドレインの一方と電気的に接続されていてもよい。
また、上記半導体装置において、酸化物半導体は、Inと、Znと、M(Mは、Al、Ti、Ga、Y、Zr、La、Ce、NdまたはHf)と、を含んでいてもよい。
本発明の一態様により、新規な半導体装置を提供することができる。また、本発明の一態様により、面積の縮小が可能な半導体装置を提供することができる。また、本発明の一態様により、消費電力の低減が可能な半導体装置を提供することができる。また、本発明の一態様により、高速な動作が可能な半導体装置を提供することができる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する図。 半導体装置の構成の一例を説明する回路図。 タイミングチャート。 タイミングチャート。 半導体装置の構成の一例を説明する回路図。 半導体装置の構成の一例を説明する図。 トランジスタの構成の一例を説明する図。 トランジスタの構成の一例を説明する図。 トランジスタの構成の一例を説明する図。 トランジスタの構成の一例を説明する図。 トランジスタの構成の一例を説明する図。 トランジスタの構成の一例を説明する図。 電子機器を説明する図。
以下、本発明の実施の形態について図面を用いて詳細に説明する。ただし、本発明は以下の実施の形態における説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは、当業者であれば容易に理解される。したがって、本発明は、以下の実施の形態の記載内容に限定して解釈されるものではない。
また、本発明の一態様は、集積回路、表示装置、RFタグを含むあらゆる装置が、その範疇に含まれる。また、表示装置には、液晶表示装置、有機発光素子に代表される発光素子を各画素に備えた発光装置、電子ペーパー、DMD(Digital Micromirror Device)、PDP(Plasma Display Panel)、FED(Field Emission Display)など、集積回路を回路に有している表示装置が、その範疇に含まれる。
なお、図面を用いて発明の構成を説明するにあたり、同じものを指す符号は異なる図面間でも共通して用いる。
また、本明細書等においては、ある一つの実施の形態において述べる図または文章において、その一部分を取り出して、発明の一態様を構成することは可能である。したがって、ある部分を述べる図または文章が記載されている場合、その一部分の図または文章を取り出した内容も、発明の一態様として開示されているものであり、発明の一態様を構成することが可能であるものとする。そして、その発明の一態様は明確であると言える。そのため、例えば、能動素子(トランジスタなど)、配線、受動素子(容量素子など)、導電層、絶縁層、半導体層、部品、装置、動作方法、製造方法などが単数もしくは複数記載された図面または文章において、その一部分を取り出して、発明の一態様を構成することが可能であるものとする。例えば、N個(Nは整数)の回路素子(トランジスタ、容量素子等)を有して構成される回路図から、M個(Mは整数で、M<N)の回路素子(トランジスタ、容量素子等)を抜き出して、発明の一態様を構成することは可能である。別の例としては、「Aは、B、C、D、E、または、Fを有する」と記載されている文章から、一部の要素を任意に抜き出して、「Aは、BとEとを有する」、「Aは、EとFとを有する」、「Aは、CとEとFとを有する」、または、「Aは、BとCとDとEとを有する」などの発明の一態様を構成することは可能である。
また、本明細書等においては、ある一つの実施の形態において述べる図または文章において、少なくとも一つの具体例が記載される場合、その具体例の上位概念を導き出すことは、当業者であれば容易に理解される。したがって、ある一つの実施の形態において述べる図または文章において、少なくとも一つの具体例が記載される場合、その具体例の上位概念も、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。そして、その発明の一態様は、明確であると言える。
また、本明細書等においては、少なくとも図に記載した内容(図の中の一部でもよい)は、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。したがって、ある内容について、図に記載されていれば、文章を用いて述べていなくても、その内容は、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。同様に、図の一部を取り出した図についても、発明の一態様として開示されているものであり、発明の一態様を構成することが可能である。そして、その発明の一態様は明確であると言える。
(実施の形態1)
本実施の形態では、本発明の一態様に係る構成の一例について説明する。
図1(A)に、本発明の一態様に係る半導体装置10の構成の一例を示す。半導体装置10は、回路20、回路30を有する。
回路20は、演算処理や他の回路の制御などを行う機能を有する。回路20は、複数のトランジスタを有する集積回路によって構成することができる。また、回路20は、順序回路や組み合わせ回路などの各種の論理回路を有する構成とすることができる。回路20は、例えば中央処理装置(CPU)として用いることができる。
回路30は、回路20や入出力装置(図示せず)などから入力されたデータを記憶する機能を有する。また、回路30は、回路30に記憶されたデータを回路20や入出力装置に出力する機能を有する。回路30は、キャッシュメモリ、主記憶装置、補助記憶装置などの各種記憶装置として用いることができる。
回路30は、回路31、回路32を有する。回路31は、データを記憶する機能を有する。なお、回路31は、データを記憶する機能を有する回路(以下、記憶回路ともいう)を複数個備えた、セルアレイを有する構成とすることができる。回路31は、例えば、DRAMやSRAMなどの揮発性メモリ、またはNAND型フラッシュメモリなどの不揮発性メモリによって構成することができる。特に、回路31をDRAMで構成すると、回路31を高速かつ小面積の記憶回路とすることができるため好ましい。なお、回路30は、回路31の動作を制御するための駆動回路を有していてもよい。
回路32は、入力された信号を増幅して出力する機能を有する回路(以下、増幅回路ともいう)を有する。具体的には、増幅回路は、外部から入力されたデータを増幅して回路31に書き込む機能と、回路31に記憶されたデータを増幅して出力する機能を有する。これにより、外部から入力された信号が微弱であっても、これを増幅して記憶回路に書き込むことができる。また、回路31に記憶された信号が微弱であっても、これを増幅して読み出すことができる。よって、データの書き込みおよび読み出しを正確に行うことができる。回路32は、複数のセンスアンプを備えた構成とすることができる。なお、回路30は、回路32の動作を制御するための駆動回路を有していてもよい。
図1(B)に、回路30の断面構造の一例を示す。回路30は、基板100上の回路31と、回路31上の絶縁層101と、絶縁層101上の回路32を有する。絶縁層101は開口部を有し、開口部には導電層111が設けられている。回路32は、導電層111を介して回路31と接続されている。このように、回路30は、回路31と回路32が積層された構造を有する。なお、基板100上に回路20が設けられていてもよい。
なお、本明細書等において、XとYとが接続されている、と明示的に記載する場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とを含むものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも含むものとする。ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。または、スイッチは、電流を流す経路を選択して切り替える機能を有している。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。
なお、XとYとが電気的に接続されている、と明示的に記載する場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とを含むものとする。つまり、電気的に接続されている、と明示的に記載する場合は、単に、接続されている、とのみ明示的に記載されている場合と同じであるとする。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。または、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
また、図面上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば、配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、及び電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
図1(B)において、回路31は、絶縁層101を介して回路32と重なる領域を有するように配置することができる。また、回路31は、絶縁層101を介して回路32の全面と重なるように配置することができる。上記のいずれかの構成をとることにより、回路30の面積の増加を抑えつつ、回路32を設けることができる。すなわち、回路30の面積の増加を抑えつつ、回路30に増幅回路を搭載することができる。よって、半導体装置10の面積の縮小を図ることができる。
なお、図1(C)に示すように、回路30は回路20の内部に設けられていてもよい。この場合、回路30は、例えばキャッシュメモリとして用いることができる。また、図1(C)において、半導体装置10は、さらに回路40を有していてもよい。回路40は、回路41、回路42を有する。回路41は回路31と同様の機能を有する回路であり、回路42は、回路32と同様の機能を有する回路である。回路41と回路42は、回路31と回路32と同様に、積層した構成とすることができる(図1(B)参照)。回路40は、例えば主記憶装置として用いることができる。
また、図2(A)乃至(C)に示すように、半導体装置10は、回路30を回路20上に積層した構成とすることもできる。図2(A)において、半導体装置10は、基板100上の回路20と、回路20上の絶縁層101と、絶縁層101上の回路31および回路32を有する。絶縁層101は開口部を有し、開口部には導電層112が設けられている。回路32は、導電層112を介して回路20と接続されている。また、回路32は、回路31と接続されている。このように、半導体装置10は、回路20と、回路31および回路32とが積層された構造を有する。
回路31は、回路20と重なる領域を有するように配置することができる。また、回路32は、回路20と重なる領域を有するように配置することができる。また、回路31は、回路20の全面と重なる領域を有するように配置することができる。また、回路32は、回路20の全面と重なる領域を有するように配置することができる。上記のいずれかの構成をとることにより、半導体装置10の面積の増加を抑えつつ、回路32を設けることができる。すなわち、半導体装置10の面積の増加を抑えつつ、回路30に増幅回路を搭載することができる。よって、半導体装置10の面積の縮小を図ることができる。
また、図2(B)に示すように、回路31と回路32を積層した構成とすることもできる。図2(B)において、半導体装置10は、基板100上の回路20と、回路20上の絶縁層101と、絶縁層101上の回路31と、回路31上の絶縁層102と、絶縁層102上の回路32を有する。絶縁層101および絶縁層102は第1の開口部を有し、第1の開口部には導電層112が設けられている。そして、回路32は、導電層112を介して回路20と接続されている。また、絶縁層102は第2の開口部を有し、第2の開口部には導電層113が設けられている。そして、回路32は、導電層113を介して回路31と接続されている。
回路31は、回路20と重なる領域を有するように配置することができる。また、回路31は、回路20の全面と重なる領域を有するように配置することができる。また、回路32は、回路20と重なる領域を有するように配置することができる。また、回路32は、回路20の全面と重なる領域を有するように配置することができる。また、回路31は、回路32と重なる領域を有するように配置することができる。また、回路31は、回路32の全面と重なる領域を有するように配置することができる。上記のいずれかの構成をとることにより、半導体装置10の面積の増加を抑えつつ、回路32を設けることができる。すなわち、半導体装置10の面積の増加を抑えつつ、回路30に増幅回路を搭載することができる。よって、半導体装置10の面積の縮小を図ることができる。
なお、図2(B)においては、回路31上に回路32が設けられた構成を示したが、図2(C)に示すように、回路32上に回路31が設けられた構成とすることもできる。ここで、絶縁層101は開口部を有し、絶縁層101の開口部には導電層112が設けられている。そして、回路32は、導電層112を介して回路20と接続されている。また、絶縁層102は開口部を有し、絶縁層102の開口部には導電層113が設けられている。そして、回路32は、導電層113を介して回路31と接続されている。
回路31は、回路32と重なる領域を有するように配置することができる。また、回路31は、回路32の全面と重なる領域を有するように配置することができる。上記のいずれかの構成をとることによっても、半導体装置10の面積の縮小を図ることができる。
次に、半導体装置10のより具体的な構成の一例を、図3を用いて説明する。
図3(A)は、図1(A)乃至(C)における回路30の構成の一例を示す斜視図である。回路30は、基板100上の回路31、回路120、回路130、回路140と、回路31、回路120、回路130、回路140上の絶縁層101と、絶縁層101上の回路32を有する。ここでは図示しないが、回路32は導電層を介して回路31と接続されている。なお、基板100上に、回路20(図1(A)、(C)参照)が設けられていてもよい。
回路31は、複数の回路210を有する。回路210は、データを記憶する機能を有する回路(以下、記憶回路210と表記する)である。記憶回路210は、例えば、DRAMやSRAMなどの揮発性メモリ、またはNAND型フラッシュメモリなどの不揮発性メモリによって構成することができる。特に、記憶回路210をDRAMで構成すると、回路31を高速かつ小面積の記憶回路とすることができるため好ましい。
回路32は、複数の回路220を有する。回路220は、入力された信号を増幅して出力する機能を有する回路(以下、増幅回路220と表記する)である。ここでは図示しないが、複数の増幅回路220はそれぞれ、複数の記憶回路210のいずれかと接続されている。増幅回路220は、外部(回路20や入出力装置など)から入力されたデータを増幅して、記憶回路210に書き込む機能を有する。また、増幅回路220は、記憶回路210に記憶されたデータを増幅して外部に出力する機能を有する。
回路120は、複数の記憶回路210のうち特定の記憶回路210を選択するための信号を供給する機能を有する駆動回路である。回路130は、記憶回路210へのデータの書き込み、記憶回路210からのデータの読み出しを制御する機能を有する駆動回路である。なお、回路130は、記憶回路210と接続された配線に所定の電位を供給(プリチャージ)する機能を有していてもよい。回路140は、増幅回路220を制御するための信号を供給する機能を有する駆動回路である。
ここで、基板100は、単結晶半導体を有する基板とすることができる。このような基板としては、単結晶シリコン基板、単結晶ゲルマニウム基板などを用いることができる。また、記憶回路210、回路120、回路130、回路140は、基板100の一部にチャネル形成領域が形成されるトランジスタにより構成することができる。よって、記憶回路210、回路120、回路130、回路140は、チャネル形成領域に単結晶半導体を有するトランジスタによって構成することができる。このようなトランジスタを用いて記憶回路210、回路120、回路130、回路140を構成することにより、これらの回路の動作速度を向上させることができる。
一方、増幅回路220は、半導体膜にチャネル形成領域が形成されるトランジスタにより構成することができる。例えば、増幅回路220は、チャネル形成領域に非単結晶半導体を有するトランジスタによって構成することができる。非単結晶半導体としては、非晶質シリコン、微結晶シリコン、多結晶シリコンなどの非単結晶シリコンや、非晶質ゲルマニウム、微結晶ゲルマニウム、多結晶ゲルマニウムなどの非単結晶ゲルマニウムなどを用いることができる。また、増幅回路220は、チャネル形成領域に酸化物半導体を有するトランジスタ(以下、OSトランジスタともいう)によって構成することもできる。
上記のような、半導体膜にチャネル形成領域が形成されるトランジスタは、絶縁層101上に形成することが可能であるため、増幅回路220を絶縁層101上に形成することができる。これにより、図3(A)に示すように、複数の記憶回路210上に絶縁層101を設け、絶縁層101上に複数の増幅回路220を設けた構成とすることができる。すなわち、記憶回路210と増幅回路220を積層した構成とすることができる。これにより、回路30の面積を縮小することができる。
ここで、増幅回路220は、特にOSトランジスタによって構成することが好ましい。酸化物半導体は、シリコン等よりもバンドギャップが広く、真性キャリア密度が低い。そのため、OSトランジスタはオフ電流が極めて小さい。従って、増幅回路220にOSトランジスタを用いることにより、オフ電流が小さく、消費電力が小さい増幅回路220を構成することができる。
また、OSトランジスタは微細化により高速な動作が可能となる。そのため、増幅回路220にOSトランジスタを用いることにより、増幅回路220の動作速度を向上させることができる。例えば、増幅回路220の動作速度を10ns以下、より好ましくは5ns以下、より好ましくは1ns以下とすることができる。OSトランジスタのチャネル長は、100nm以下、好ましくは60nm以下、より好ましくは40nm以下、さらに好ましくは30nm以下とすることができる。
ここで、複数の増幅回路220のいずれかは、複数の記憶回路210のいずれかと重なる領域を有するように配置することができる。また、複数の増幅回路220のいずれかは、複数の記憶回路210のいずれかの全面と重なる領域を有するように配置することができる。また、複数の増幅回路220の全ては、複数の記憶回路210のいずれかと重なる領域を有するように配置することができる。また、複数の増幅回路220の全ては、複数の記憶回路210のいずれかの全面と重なる領域を有するように配置することができる。上記のいずれかの構成をとることにより、回路30の面積の増加を抑えつつ、回路32を設けることができる。すなわち、回路30の面積の増加を抑えつつ、回路30に増幅回路を搭載することができる。よって、半導体装置10の面積の縮小を図ることができる。なお、増幅回路220は、回路120、回路130または回路140と重なる領域を有するように配置することもできる。
なお、ここでは回路120、回路130、回路140が基板100上に設けられた構成を示したが、回路120、回路130、回路140が絶縁層101上に設けられた構成とすることもできる。この場合、回路120、回路130、回路140が有するトランジスタは、半導体膜にチャネル形成領域が形成されるトランジスタとすることが好ましい。また、当該トランジスタには、高速な動作が可能であるOSトランジスタを用いることが好ましい。
図3(B)は、図2(A)における半導体装置10の構成の一例を示す斜視図である。半導体装置10は、基板100上の回路20、回路120、回路130、回路140と、回路20、回路120、回路130、回路140上の絶縁層101と、絶縁層101上の回路31、回路32を有する。ここで、回路32は、回路20および回路31と接続されている。また、複数の増幅回路220はそれぞれ、複数の記憶回路210のいずれかと接続されている。
このように、回路20を基板100上に設け、回路31および回路32を絶縁層101上に設け、回路20と、回路31および回路32とを積層した構成とすることができる。これにより、半導体装置10の面積を縮小することができる。なお、この場合、回路31に設けられた複数の記憶回路210が有するトランジスタと、回路32に設けられた複数の増幅回路220が有するトランジスタは、半導体膜にチャネル形成領域が形成されるトランジスタとすることが好ましい。また、当該トランジスタには、オフ電流が小さく高速な動作が可能であるOSトランジスタを用いることが好ましい。
回路20は、複数のトランジスタを有する集積回路によって構成することができる。また、当該トランジスタは、基板100の一部にチャネル形成領域が形成されるトランジスタにより構成することができる。すなわち、回路20は、チャネル形成領域に単結晶半導体を有するトランジスタを有する集積回路によって構成することができる。これにより、回路20の動作速度を向上させることができる。
複数の記憶回路210のいずれかは、回路20と重なる領域を有するように配置することができる。また、複数の記憶回路210の全ては、回路20と重なる領域を有するように配置することができる。また、複数の増幅回路220のいずれかは、回路20と重なる領域を有するように配置することができる。また、複数の増幅回路220の全ては、回路20と重なる領域を有するように配置することができる。上記のいずれかの構成をとることにより、半導体装置10の面積の増加を抑えつつ、回路31および回路32を設けることができる。すなわち、半導体装置10の面積の増加を抑えつつ、半導体装置10に記憶回路および増幅回路を搭載することができる。よって、半導体装置10の面積の縮小を図ることができる。なお、記憶回路210のいずれかは、回路120、回路130、または回路140と重なる領域を有するように配置することもできる。また、増幅回路220のいずれかは、回路120、回路130、または回路140と重なる領域を有するように配置することもできる。
なお、ここでは回路120、回路130、回路140が基板100上に設けられた構成を示したが、回路120、回路130、回路140が絶縁層101上に設けられた構成とすることもできる。この場合、回路120、回路130、回路140が有するトランジスタは、半導体膜にチャネル形成領域が形成されるトランジスタとすることが好ましい。また、当該トランジスタには、高速な動作が可能であるOSトランジスタを用いることが好ましい。
また、図3(B)においては、回路31と回路32が同一の層に設けられている構成を示したが、図4に示すように、回路31と回路32が積層された構成とすることもできる。図4に示す半導体装置10は、基板100上の回路20、回路120、回路130、回路140と、回路20、回路120、回路130、回路140上の絶縁層101と、絶縁層101上の回路31と、回路31上の絶縁層102と、絶縁層102上の回路32を有する。なお、回路32は、回路20および回路31と接続されている。
ここで、複数の増幅回路220のいずれかは、複数の記憶回路210のいずれかと重なる領域を有するように配置することができる。また、複数の増幅回路220のいずれかは、複数の記憶回路210のいずれかの全面と重なる領域を有するように配置することができる。また、複数の増幅回路220の全ては、複数の記憶回路210のいずれかと重なる領域を有するように配置することができる。また、複数の増幅回路220の全ては、複数の記憶回路210のいずれかの全面と重なる領域を有するように配置することができる。上記のいずれかの構成をとることにより、半導体装置10の面積の増加を抑えつつ、回路31および回路32を設けることができる。すなわち、半導体装置10の面積の増加を抑えつつ、半導体装置10に記憶回路および増幅回路を搭載することができる。よって、半導体装置10の面積の縮小を図ることができる。なお、記憶回路210のいずれかは、回路120、回路130、または回路140と重なる領域を有するように配置することもできる。また、増幅回路220のいずれかは、回路120、回路130、または回路140と重なる領域を有するように配置することもできる。
また、ここでは回路120、回路130、回路140が基板100上に設けられた構成を示したが、回路120、回路130、回路140が絶縁層101上、または絶縁層102上に設けられた構成とすることもできる。この場合、回路120、回路130、回路140が有するトランジスタは、半導体膜にチャネル形成領域が形成されるトランジスタとすることが好ましい。また、当該トランジスタには、高速な動作が可能であるOSトランジスタを用いることが好ましい。
なお、図4においては、回路31上に回路32を設けた構成としたが、回路32上に回路31を設けた構成とすることもできる。この場合、半導体装置10は、絶縁層102上の回路32と、回路32上の絶縁層101と、絶縁層101上の回路31を有する構成となる。
以上の通り、本発明の一態様においては、記憶回路を有する回路31と、増幅回路を有する回路32が積層された構成、または、回路20と、回路31または回路32とが積層された構成を有する半導体装置を実現することができる。これにより、半導体装置10の面積の増加を抑えつつ、半導体装置10に記憶回路および増幅回路を搭載することができる。よって、半導体装置10の面積の縮小を図ることができる。
また、OSトランジスタを用いて回路を構成することにより、オフ電流が低減され、且つ高速な動作が可能な記憶回路や増幅回路を構成することができる。よって、半導体装置10の消費電力の低減および動作速度の向上が可能となる。
なお、本実施の形態は他の実施の形態の記載と適宜組み合わせることができる。よって、本実施の形態の中で述べる内容(一部の内容でもよい)は、その実施の形態で述べる別の内容(一部の内容でもよい)、及び/又は、一つ若しくは複数の別の実施の形態で述べる内容(一部の内容でもよい)に対して、適用、組み合わせ、又は置き換えなどを行うことが出来る。なお、実施の形態の中で述べる内容とは、各々の実施の形態において、様々な図を用いて述べる内容、又は明細書に記載される文章を用いて述べる内容のことである。また、ある一つの実施の形態において述べる図(一部でもよい)は、その図の別の部分、その実施の形態において述べる別の図(一部でもよい)、及び/又は、一つ若しくは複数の別の実施の形態において述べる図(一部でもよい)に対して、組み合わせることにより、さらに多くの図を構成させることができる。これは、以下の実施の形態においても同様である。
(実施の形態2)
本実施の形態では、本発明の一態様に係る構成の、より具体的な構成の一例について説明する。
図5に、半導体装置10の構成の一例を示す。半導体装置10は、回路120、回路130、回路140、回路200を有する。また、回路200は、複数の記憶回路210、複数の増幅回路220を有する。なお、回路200は、図1乃至4における回路31および回路32を包含した回路に相当する。
回路120は、複数の配線310を介して複数の記憶回路210と接続されている。回路120は、複数の記憶回路210のうち特定の行の記憶回路210を選択するための信号を配線310に供給する機能を有する駆動回路である。
回路130は、複数の配線320または複数の配線330を介して、複数の増幅回路220と接続されている。回路130は、記憶回路210に書き込むデータに対応する電位を配線320または配線330に供給する機能と、配線320または配線330の電位から、記憶回路210に記憶されたデータを読み出す機能を有する駆動回路である。また、回路130は、配線320または配線330に所定の電位を供給(プリチャージ)する機能を有していてもよい。
回路140は、複数の配線340を介して、複数の増幅回路220と接続されている。回路140は、配線340を介して増幅回路220に制御信号を供給する機能を有する駆動回路である。なお、配線340はそれぞれ、複数本の配線によって構成することもできる。この場合、当該複数本の配線にはそれぞれ異なる信号を供給することができる。これにより、回路140は、同一の増幅回路220に複数種類の信号を同時に供給することができる。
回路200において、同一の行に属する記憶回路210は、同一の配線310と接続されている。また、同一の列に属する所定の記憶回路210は、同一の増幅回路220と接続されている。なお、ここでは、同一の列に属する4つの記憶回路210が、同一の増幅回路220と接続されている例を示すが、これに限定されない。すなわち、1以上の任意の個数の記憶回路210が同一の増幅回路220と接続された構成とすることができる。
増幅回路220は、それぞれ複数の記憶回路210と接続されている。増幅回路220は、回路130から配線320または配線330に供給された電位を増幅して、記憶回路210に書き込む機能を有する。また、増幅回路220は、記憶回路210に記憶されたデータを増幅して、回路130に出力する機能を有する。
このように、回路200は、1つの増幅回路220と、当該増幅回路220と接続された複数個(図5においては4個)の記憶回路210を有する回路240が、複数設けられた構成を有する。
なお、図5においては、説明の便宜上、回路200を複数の記憶回路210と複数の増幅回路220が重ならないように図示しているが、実際は、図3、4に示すように複数の記憶回路210と複数の増幅回路220が積層された構成となっている。
また、回路200は、回路230を有していてもよい。回路230は、記憶回路210と同一工程で作製することができ、回路210と同様の構成を有する回路とすることができる。回路230は、増幅回路220と接続されておらず、データの書き込みや読み出しが行われないダミー回路である。記憶回路210が形成されない領域に回路230を設けることにより、回路210および回路230上に形成される絶縁層101(図3、4参照)の平坦性を向上させることができる。なお、回路200が複数の回路230を有する場合、回路230同士が配線によって接続されていてもよい。
なお、増幅回路220は、回路230と重なる領域を有するように配置してもよい。これによって、回路200の面積を縮小することができる。
次に、増幅回路220と、当該増幅回路220と接続された記憶回路210の具体的な構成の一例を図6に示す。
増幅回路220は、回路410、回路420、回路430を有する。回路410は、増幅回路220の選択、非選択を制御する選択回路としての機能を有する。回路420は、ノードAおよびノードBの電位をプリチャージするプリチャージ回路としての機能を有する。回路430は、ノードAおよびノードBの電位を増幅する増幅回路としての機能を有する。
回路410は、トランジスタ411、412を有する。トランジスタ411のゲートは配線401と接続され、ソースまたはドレインの一方は配線320と接続され、ソースまたはドレインの他方はノードAと接続されている。トランジスタ412のゲートは配線401と接続され、ソースまたはドレインの一方は配線330と接続され、ソースまたはドレインの他方はノードBと接続されている。
配線401の電位を制御してトランジスタ411、412を導通状態とすることにより、増幅回路220を選択することができる。
回路420は、トランジスタ421乃至423を有する。トランジスタ421のゲートは配線402と接続され、ソースまたはドレインの一方はノードAと接続され、ソースまたはドレインの他方はノードBと接続されている。トランジスタ422のゲートは配線402と接続され、ソースまたはドレインの一方はノードAと接続され、ソースまたはドレインの他方は配線403と接続されている。トランジスタ423のゲートは配線402と接続され、ソースまたはドレインの一方はノードBと接続され、ソースまたはドレインの他方は配線403と接続されている。
配線402の電位を制御してトランジスタ421乃至423を導通状態とすることにより、ノードAおよびノードBの電位を配線403の電位にプリチャージすることができる。
回路430は、トランジスタ431乃至436、容量素子437、438を有する。トランジスタ431のゲートはノードBと接続され、ソースまたはドレインの一方はノードAと接続され、ソースまたはドレインの他方は配線407と接続されている。トランジスタ432のゲートはノードAと接続され、ソースまたはドレインの一方はノードBと接続され、ソースまたはドレインの他方は配線407と接続されている。トランジスタ433のゲートは配線406と接続され、ソースまたはドレインの一方はノードAと接続され、ソースまたはドレインの他方はノードCと接続されている。トランジスタ434のゲートは配線406と接続され、ソースまたはドレインの一方はノードBと接続され、ソースまたはドレインの他方はノードDと接続されている。トランジスタ435のゲートはノードCと接続され、ソースまたはドレインの一方はノードAと接続され、ソースまたはドレインの他方は配線404と接続されている。トランジスタ436のゲートはノードDと接続され、ソースまたはドレインの一方はノードBと接続され、ソースまたはドレインの他方は配線404と接続されている。容量素子437の一方の電極はノードCと接続され、他方の電極は配線405と接続されている。容量素子438の一方の電極はノードDと接続され、他方の電極は配線405と接続されている。
回路430は、ノードAの電位を増幅して、記憶回路210または配線320に供給する機能を有する。また、回路430は、ノードBの電位を増幅して、記憶回路210または配線330に供給する機能を有する。
記憶回路210は、トランジスタ441、容量素子442を有する。トランジスタ441のゲートは配線310と接続され、ソースまたはドレインの一方はノードAと接続され、ソースまたはドレインの他方はノードEと接続されている。容量素子442の一方の電極はノードEと接続され、他方の電極は所定の電位を供給する機能を有する配線と接続されている。なお、所定の電位を供給する機能を有する配線は高電位電源線であっても低電位電源線(接地線など)であってもよく、また、所定の電位は一定の電位であっても変動する電位であってもよい。また、所定の電位の大きさは0ボルトに限定されない。以上のように、記憶回路210はDRAMセルを構成している。なお、記憶回路210は、SRAMセルなどにより構成することもできる。
記憶回路210において、配線310の電位を制御してトランジスタ441を導通状態とすることにより、ノードAの電位をノードEに供給することができる(データの書き込み)。その後、配線310の電位を制御してトランジスタ441を非導通状態とすることにより、ノードEの電位を保持することができる(データの保持)。また、ノードAを浮遊状態にした上で、配線310の電位を制御してトランジスタ441を導通状態とすることにより、ノードEの電位をノードAに供給することができる(データの読み出し)。
なお、配線401乃至407は、複数の配線によって構成された配線340(図5参照)に対応し、回路140と接続されている。そして配線401乃至407にはそれぞれ、回路140から制御信号が供給される。
なお、上記において、トランジスタのソースとは、活性層として機能する半導体膜の一部であるソース領域、或いは上記半導体膜に接続されたソース電極を意味する。同様に、トランジスタのドレインとは、上記半導体膜の一部であるドレイン領域、或いは上記半導体膜に接続されたドレイン電極を意味する。また、ゲートはゲート電極を意味する。
また、トランジスタが有するソースとドレインは、トランジスタの導電型及び各端子に与えられる電位の高低によって、その呼び方が入れ替わる。一般的に、nチャネル型トランジスタでは、低い電位が与えられる端子がソースと呼ばれ、高い電位が与えられる端子がドレインと呼ばれる。また、pチャネル型トランジスタでは、低い電位が与えられる端子がドレインと呼ばれ、高い電位が与えられる端子がソースと呼ばれる。本明細書では、便宜上、ソースとドレインとが固定されているものと仮定して、トランジスタの接続関係を説明する場合があるが、実際には上記電位の関係に従ってソースとドレインの呼び方が入れ替わる。
トランジスタ411、412、421乃至423、431乃至436は、半導体膜にチャネル形成領域が形成されるトランジスタにより構成することが好ましい。これにより、増幅回路220を、記憶回路210や回路20上に積層することができる(図3、4参照)。これにより、半導体装置10の面積を縮小することができる。なお、半導体膜の材料としては、実施の形態1に記載の材料を適宜用いることができる。
また、トランジスタ411、412、421乃至423、431乃至436は、OSトランジスタとすることが好ましい。OSトランジスタはオフ電流が極めて小さいため、トランジスタ411、412、421乃至423、431乃至436をOSトランジスタとすることにより、これらのトランジスタが非導通状態であるとき、ノードAおよびノードBへの電荷のリークを極めて少なくすることができる。よって、ノードAおよびノードBの意図しない電位の変動を極めて小さくすることができる。
また、OSトランジスタは微細化により高速な動作が可能となる。そのため、トランジスタ411、412、421乃至423、431乃至436をOSトランジスタによって構成することにより、増幅回路220の動作速度を向上させることができる。この場合、増幅回路220の動作速度を10ns以下、好ましくは5ns以下、より好ましくは1ns以下とすることができる。OSトランジスタのチャネル長は、100nm以下、好ましくは60nm以下、より好ましくは40nm以下、さらに好ましくは30nm以下とすることができる。
トランジスタ441は、チャネル形成領域に単結晶半導体を有するトランジスタによって構成することができる。具体的には、単結晶半導体を有する基板にチャネル形成領域が形成されるトランジスタにより構成することができる。このようなトランジスタを用いて記憶回路210を構成することにより、記憶回路210の動作速度を向上させることができる。なお、単結晶半導体の材料としては、実施の形態1に記載の材料を適宜用いることができる。
また、トランジスタ441は、半導体膜にチャネル形成領域が形成されるトランジスタにより構成することができる。これにより、記憶回路210を、回路20や増幅回路220上に積層することができる。これにより、半導体装置10の面積を縮小することができる。なお、半導体膜の材料としては、実施の形態1に記載の材料を適宜用いることができる。
また、トランジスタ441は、OSトランジスタとすることができる。この場合、トランジスタ441のオフ電流を極めて小さくすることができるため、データの保持期間においてノードEの電位を長時間にわたって維持することができる。そのため、所定の周期で再度書き込みを行う動作(リフレッシュ動作)が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることができる。
また、OSトランジスタは微細化により高速な動作が可能となる。そのため、トランジスタ441をOSトランジスタによって構成することにより、記憶回路210の動作速度を向上させることができる。この場合、記憶回路210の書き込み速度を10ns以下、好ましくは5ns以下、より好ましくは1ns以下とすることができる。OSトランジスタのチャネル長は、100nm以下、好ましくは60nm以下、より好ましくは40nm以下、さらに好ましくは30nm以下とすることができる。
なお、図6においてはここではトランジスタ411、412、421乃至423、431乃至436、441がnチャネル型である場合を示すが、これに限られず、トランジスタ411、412、421乃至423、431乃至436、441はそれぞれnチャネル型であってもpチャネル型であってもよい。
次に、図6に示す増幅回路220および記憶回路210の動作の一例を説明する。
<記憶回路からの読み出し>
まず、記憶回路210からデータを読み出す際の動作について、図7のタイミングチャートを用いて説明する。なお、ここでは一例として、記憶回路210にハイレベルのデータが記憶されている場合(ノードEの電位がハイレベルである場合)について説明する。
まず、期間T1において、配線403の電位をハイレベルとローレベルの中間の電位(V1)とした状態で、配線402の電位をハイレベルとし、トランジスタ421、422、423を導通状態とする。これにより、ノードAおよびノードBの電位がV1にプリチャージされる。なお、配線407はハイレベルとなっている。
次に、期間T2において、配線402の電位をローレベルとし、トランジスタ421、422、423を非導通状態とする。これにより、V1にプリチャージされたノードAおよびノードBは浮遊状態となる。
次に、期間T3において、配線310の電位をハイレベルとし、トランジスタ441を導通状態とする。これにより、ノードEとノードAが導通状態となり、ノードAの電位は上昇してV2となり、ノードEの電位は下降してV2となる。一方、ノードBの電位はV1に維持されている。そのため、ノードAの電位がノードBの電位よりも高い状態となる。
また、ノードAはトランジスタ431を介して配線407と接続されており、ノードBはトランジスタ432を介して配線407と接続されているため、ノードAおよびノードBの電位は配線407の電位(ローレベル)に近づく。ここで、ノードBの電位はノードAの電位よりも低いため、ノードBの電位はノードAの電位よりも早くローレベルに達する。そして、ノードBの電位がローレベルとなると、トランジスタ431のゲートの電位もローレベルとなり、トランジスタ431は非導通状態となる。その結果、ノードAの電位の下降が止まり、ノードAの電位はノードBの電位(ローレベル)よりも高いV3となる(期間T4)。また、期間T4において、配線407の電位をローレベルとする。
次に、期間T5において、配線406の電位をハイレベルとし、トランジスタ433、434を導通状態とする。これにより、ノードAの電位がトランジスタ433を介してノードCに供給され、ノードBの電位がトランジスタ434を介してノードDに供給される。その結果、ノードCの電位はV3となり、ノードDの電位はローレベルとなる。
次に、期間T6において、配線406の電位をローレベルとし、トランジスタ433、434を非導通状態とする。これにより、ノードCおよびノードDは浮遊状態となる。
次に、期間T7において、配線404の電位をハイレベルとする。また、配線405の電位をハイレベルとすることにより、ノードCおよびノードDの電位を上昇させる。これにより、トランジスタ435は導通状態となり、ノードAの電位は配線404の電位に近づく。この結果、ノードAの電位はハイレベルとなる。
なお、ノードDの電位の上昇に伴い、トランジスタ436も導通状態に近い状態となることがある。この場合、配線404の電位(ハイレベル)がトランジスタ436を介してノードBに供給され得る。しかしながら、この時、ノードAの電位はハイレベルであるため、トランジスタ432のゲートもハイレベルとなり、トランジスタ432は導通状態となる。その結果、ノードBの電位は配線407の電位(ローレベル)に近づき、ノードBの電位はローレベルに維持される。
次に、期間T8において、配線401の電位をハイレベルとし、トランジスタ411、412を導通状態とする。これにより、ノードAの電位(ハイレベル)が配線320に供給され、ノードBの電位(ローレベル)が配線330に供給される。ここで、配線320の電位は、記憶回路210に格納されていたデータ(ハイレベル)に対応する。従って、配線320の電位を読み取ることにより、記憶回路210に格納されたデータの読み出しが可能となる。
次に、期間T9において、配線401の電位をローレベルとする。これにより、ノードAおよびノードBは浮遊状態となる。
次に、期間T10において、配線310の電位をローレベルとすることにより、トランジスタ441を非導通状態とする。これにより、ノードEにノードAの電位(ハイレベル)が保持される。このような動作により、読み出し前に記憶回路210に格納されていたデータ(ハイレベル)のリフレッシュを行うことができる。
次に、期間T11において、配線404、405の電位をローレベルとする。また、配線402をハイレベルとし、ノードAおよびノードBの電位をV1にプリチャージする。また、配線407の電位をハイレベルとする。
以上の動作により、記憶回路210から出力された電位を増幅して読み出すことができる。
<記憶回路への書き込み>
次に、記憶回路210にデータを書き込む際の動作について、図8のタイミングチャートを用いて説明する。なお、ここでは一例として、記憶回路210に記憶されているローレベルのデータをハイレベルのデータに書き換える場合の動作について説明する。
まず、期間T21において、配線403の電位をV1とした状態で、配線402の電位をハイレベルとし、トランジスタ421、422、423を導通状態とする。これにより、ノードAおよびノードBの電位がV1にプリチャージされる。なお、配線407はハイレベルとなっている。
次に、期間T22において、配線402の電位をローレベルとし、トランジスタ421、422、423を非導通状態とする。これにより、V1にプリチャージされたノードAおよびノードBは浮遊状態となる。また、配線320の電位をハイレベルとする。配線320の電位は、記憶回路210に書き込むデータに対応する。
次に、期間T23において、配線310の電位をハイレベルとし、トランジスタ441を導通状態とする。これにより、ノードEとノードAが導通状態となり、ノードAの電位は下降してV4となり、ノードEの電位は上昇してV4となる。一方、ノードBの電位はV1に維持されている。そのため、ノードAの電位がノードBの電位よりも低い状態となる。
また、ノードAはトランジスタ431を介して配線407と接続されており、ノードBはトランジスタ432を介して配線407と接続されているため、ノードAおよびノードBの電位は配線407の電位(ローレベル)に近づく。ここで、ノードAの電位はノードBの電位よりも低いため、ノードAの電位はノードBの電位よりも早くローレベルに達する。そして、ノードAの電位がローレベルとなると、トランジスタ432のゲートの電位もローレベルとなり、トランジスタ432は非導通状態となる。その結果、ノードBの電位の下降が止まり、ノードBの電位はノードAの電位(ローレベル)よりも高いV5となる(期間T24)。また、期間T24において、配線407の電位をローレベルとする。
次に、期間T25において、配線406の電位をハイレベルとし、トランジスタ433、434を導通状態とする。これにより、ノードAの電位がトランジスタ433を介してノードCに供給され、ノードBの電位がトランジスタ434を介してノードDに供給される。その結果、ノードCの電位はローレベルとなり、ノードDの電位はV5となる。
次に、期間T26において、配線406の電位をローレベルとし、トランジスタ433、434を非導通状態とする。これにより、ノードCおよびノードDは浮遊状態となる。
次に、期間T27において、配線404の電位をハイレベルとする。また、配線405の電位をハイレベルとすることにより、ノードCおよびノードDの電位を上昇させる。これにより、トランジスタ436は導通状態となり、ノードBの電位は配線404の電位に近づく。この結果、ノードBの電位はハイレベルとなる。
なお、ノードCの電位の上昇に伴い、トランジスタ435も導通状態に近い状態となることがある。この場合、配線404の電位(ハイレベル)がトランジスタ435を介してノードAに供給され得る。しかしながら、この時、ノードBの電位はハイレベルであるため、トランジスタ431のゲートもハイレベルとなり、トランジスタ431は導通状態となる。その結果、ノードAの電位は配線407の電位(ローレベル)に近づき、ノードAの電位はローレベルに維持される。
次に、期間T28において、配線401の電位をハイレベルとし、トランジスタ411、412を導通状態とする。これにより、配線320の電位(ハイレベル)がノードAおよびノードEに供給され、配線330の電位(ローレベル)がノードBに供給される。なお、配線320の電位(ハイレベル)は、記憶回路210に書き込むデータに対応する。
次に、期間T29において、配線401の電位をローレベルとする。これにより、ノードAおよびノードBは浮遊状態となる。
次に、期間T30において、配線310の電位をローレベルとすることにより、トランジスタ441を非導通状態とする。これにより、ノードEにノードAの電位(ハイレベル)が保持される。このような動作により、記憶回路210にデータ(ハイレベル)を書き込みことができる。
次に、期間T31において、配線404、405の電位をローレベルとする。また、配線402をハイレベルとし、ノードAおよびノードBの電位をV1にプリチャージする。また、配線407の電位をハイレベルとする。
以上の動作により、記憶回路210に記憶されたデータの書き換えを行うことができる。
なお、増幅回路220の構成は、図6に限られない。例えば、増幅回路220を図9に示す構成とすることもできる。図9における増幅回路220の構成は、回路430の構成が異なる点を除いて、図6における増幅回路220と同様である。
図9における回路430は、トランジスタ501乃至504を有する。トランジスタ501のゲートは配線511と接続され、ソースまたはドレインの一方は配線512と接続され、ソースまたはドレインの他方はノードAと接続されている。トランジスタ502のゲートは配線511と接続され、ソースまたはドレインの一方は配線512と接続され、ソースまたはドレインの他方はノードBと接続されている。トランジスタ503のゲートはノードBと接続され、ソースまたはドレインの一方はノードAと接続され、ソースまたはドレインの他方は配線513と接続されている。トランジスタ504のゲートはノードAと接続され、ソースまたはドレインの一方はノードBと接続され、ソースまたはドレインの他方は配線513と接続されている。
図9における回路430は、図6における回路430と同様、ノードAに供給された電位を増幅して、記憶回路210または配線320に供給する機能と、ノードBに供給された電位を増幅して、記憶回路210または配線330に供給する機能を有する。
なお、トランジスタ501乃至504には、トランジスタ431乃至436(図6参照)と同様の材料を用いることができるが、特に、トランジスタ501乃至504はOSトランジスタとすることが好ましい。
また、半導体装置10は、図10に示す構成とすることもできる。図10における半導体装置10は、回路200の構成が異なる点を除いて、図5における半導体装置10と同様の構成を有する。
図10における回路200は、複数の記憶回路210a、複数の記憶回路210b、複数の増幅回路220を有する。ここで、記憶回路210aは、奇数行奇数列に設けられた記憶回路であり、記憶回路210bは、偶数行偶数列に設けられた記憶回路である。また、記憶回路210aは、奇数行の配線310aと接続され、記憶回路210bは、偶数行の配線310bと接続されている。
増幅回路220は、それぞれ複数の記憶回路210と接続されている。具体的には、増幅回路220は、2列の記憶回路210と接続されている。ここでは、増幅回路220が、奇数列の複数の記憶回路210aおよび偶数列の複数の記憶回路210bと接続されている例を示す。
上記の構成を有する回路200においても、図5における回路200と同様、配線320または配線330に供給された電位を増幅して、記憶回路210aまたは記憶回路210bに書き込むことができる。また、記憶回路210aまたは記憶回路210bに記憶されたデータを増幅して読み出すことができる。
なお、ここでは、説明の便宜上、回路200を、複数の増幅回路220が複数の記憶回路210aおよび複数の記憶回路210bと重ならないように図示しているが、実際は、図3(A)、4に示すように、複数の増幅回路220と、複数の記憶回路210aおよび複数の記憶回路210bとが積層された構成となっている。すなわち、複数の増幅回路220は、絶縁層を介して複数の記憶回路210aおよび複数の記憶回路210b上に設けられている。
以上の通り、本発明の一態様においては、記憶回路を有する回路31と、増幅回路を有する回路32が積層された構成、または、回路20と、回路31または回路32とが積層された構成を有する半導体装置を実現することができる。これにより、半導体装置10の面積の増加を抑えつつ、半導体装置10に記憶回路および増幅回路を搭載することができる。よって、半導体装置10の面積の縮小を図ることができる。
また、OSトランジスタを用いて回路を構成することにより、オフ電流が低減され、且つ高速な動作が可能な記憶回路や増幅回路を構成することができる。よって、半導体装置10の消費電力の低減および動作速度の向上が可能となる。
なお、本実施の形態は他の実施の形態の記載と適宜組み合わせることができる。
(実施の形態3)
本実施の形態では、記憶回路や増幅回路などに用いることができるトランジスタの構成について説明する。
図11に、トランジスタ620とトランジスタ630とを積層した構造を有する半導体装置の作製方法の一例を示す。ここでは、トランジスタ620がチャネル形成領域に単結晶半導体を有するトランジスタであり、トランジスタ630がOSトランジスタである場合について説明する。
まず、半導体基板600に、素子分離用の絶縁物601とN型のウェル602を形成する(図11(A))。
次に、ゲート絶縁膜603とゲート電極604を形成し、また、ウェル602にP型の不純物領域605を設ける。不純物領域605上には、不純物領域605よりも導電性の高い材料(シリサイドなど)を有する層を積層してもよい。また、不純物領域605はエクステンション領域を有してもよい。
次に、絶縁層606を形成する。絶縁層606は単層でも多層でもよい。また、絶縁層606は、絶縁層606の上に設けられる層へ酸素を供給する機能と、絶縁層606の下に設けられた層から絶縁層606の上に設けられる層への水素や水の浸入を遮断する機能と、を有する層であることが好ましい。
次に、絶縁層606上に酸化物半導体層607を形成する(図11(B))。その後、ゲート絶縁膜603および絶縁層606に、不純物領域605の一方に達するコンタクトホールを形成する。
次に、導電性材料を堆積して、コンタクトホールに導電性材料を埋め込む。このとき、酸化物半導体層607は、導電性材料で覆われる。導電性材料は、単層でも多層でもよい。そして、導電性材料を選択的にエッチングして、配線608を形成する。なお、コンタクトホールに不純物領域605の一方と接する導電層を形成し、当該導電層と配線608の一方が接する構造としてもよい。
次に、配線608を覆うゲート絶縁膜609を形成する。さらに、ゲート絶縁膜609上に導電性材料を堆積する。導電性材料は、単層でも多層でもよい。また、導電性材料は、導電性材料の上に設けられる層から導電性材料の下に設けられた層への水素や水の浸入を遮断する機能を有することが好ましい。そして、導電性材料を選択的にエッチングして、ゲート電極610を形成する(図11(C))。
次に、絶縁層611を堆積する。そして、ゲート絶縁膜609および絶縁層611に、配線608の一方に達するコンタクトホールを形成し、当該コンタクトホールを導電性材料で埋め、配線612を形成する(図11(D))。なお、当該コンタクトホールに配線608の一方と接する導電層を形成し、当該導電層と配線612が接する構造としてもよい。また、配線612は、単層でも多層でもよい。
このようにして、チャネル形成領域に単結晶半導体を有するトランジスタ620と、OSトランジスタであるトランジスタ630が積層された構成を有する半導体装置を作製することができる。
なお、図11(D)において、不純物領域605の一方と配線608の一方が接続されている。すなわち、トランジスタ620のソースまたはドレインの一方とトランジスタ630のソースまたはドレインの一方が接続されている。このような構成は、図6、9に示すトランジスタに適用することができる。例えば、トランジスタ620は図6、9におけるトランジスタ441などに対応し、トランジスタ630は図6におけるトランジスタ411、412、421乃至423、431乃至436、図9におけるトランジスタ411、412、421乃至423、501乃至504などに対応する。また、トランジスタ620は、図1乃至4における回路20(例えば、回路20が有する集積回路など)に用いることができる。
なお、トランジスタ620とトランジスタ630の接続関係は図11に示すものに限られない。例えば、図12(A)に示すように、不純物領域605の一方とゲート電極610が配線612を介して接続された構成とすることもできる。これにより、トランジスタ620のソースまたはドレインの一方とトランジスタ630のゲートが接続された構成を得ることができる。例えば、図12(A)におけるトランジスタ620は図6、9におけるトランジスタ441などに対応し、トランジスタ630は図6におけるトランジスタ432、図9におけるトランジスタ504などに対応する。
また、図12(B)に示すように、ゲート電極604と配線608の一方が接続された構成とすることもできる。これにより、トランジスタ620のゲートとトランジスタ630のソースまたはドレインの一方が接続された構成を得ることができる。
また、図12(C)に示すように、ゲート電極604とゲート電極610が配線612を介して接続された構成とすることもできる。これにより、トランジスタ620のゲートとトランジスタ630のゲートが接続された構成を得ることができる。
なお、図11(D)、図12(A)乃至(C)に示すように、トランジスタ620とトランジスタ630とは、絶縁層606を介して、互いに重なる領域を有していてもよい。例えば、図11(D)、図12(A)に示すように、トランジスタ620のチャネル形成領域とトランジスタ630のチャネル形成領域とは、絶縁層606を介して、互いに重なる領域を有していてもよい。また、図11(D)、図12(A)に示すように、トランジスタ620のゲート電極604とトランジスタ630のゲート電極610とは、絶縁層606を介して、互いに重なる領域を有していてもよい。これにより、トランジスタ620およびトランジスタ630を有する回路の面積を縮小することができる。
なお、図11(D)及び図12(A)乃至(C)に示すトランジスタの積層構造は、図1乃至6、9、10に示す各種の回路に適宜用いることができる。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態4)
本実施の形態では、記憶回路または論理回路に用いることができるトランジスタの構成について説明する。
<半導体装置の断面構造の例>
図13に、トランジスタ620、630の構成の一例を示す。なお、図13では、OSトランジスタであるトランジスタ630が、単結晶のシリコン基板にチャネル形成領域を有するトランジスタ(以下、Siトランジスタともいう)であるトランジスタ620上に形成されている場合を例示している。なお、このようにSiトランジスタとOSトランジスタが積層された構成は、図1乃至6、9、10に示す各回路が有するトランジスタに適宜用いることができる。なお、本実施の形態では、図11(D)と同様に、トランジスタ620のソースまたはドレインの一方とトランジスタ630のソースまたはドレインの一方が接続された構成を示すが、これに限られない。トランジスタ620のソースまたはドレインの一方とトランジスタ630のゲートが接続されていてもよいし(図12(A)参照)、トランジスタ620のゲートとトランジスタ630のソースまたはドレインの一方が接続されていてもよいし(図12(B)参照)、トランジスタ620のゲートとトランジスタ630のゲートが接続されていてもよい(図12(C)参照)。
トランジスタ620は、非晶質、微結晶、多結晶または単結晶である、シリコン又はゲルマニウムなどの半導体膜または半導体基板に、チャネル形成領域を有していても良い。或いは、トランジスタ620は、酸化物半導体膜または酸化物半導体基板に、チャネル形成領域を有していても良い。全てのトランジスタが酸化物半導体膜または酸化物半導体基板に、チャネル形成領域を有している場合、トランジスタ630はトランジスタ620上に積層されていなくとも良く、トランジスタ630とトランジスタ620とは、同一の層に形成されていても良い。
シリコンの薄膜を用いてトランジスタ620を形成する場合、当該薄膜には、プラズマCVD(Chemical Vapor Deposition)法などの気相成長法若しくはスパッタリング法で作製された非晶質シリコン、非晶質シリコンにレーザーを照射する等の処理により結晶化させた多結晶シリコン、単結晶シリコンウェハに水素イオン等を注入して表層部を剥離した単結晶シリコンなどを用いることができる。
トランジスタ620が形成される半導体基板801は、例えば、シリコン基板、ゲルマニウム基板、シリコンゲルマニウム基板等を用いることができる。図13では、単結晶シリコン基板を半導体基板801として用いる場合を例示している。
また、トランジスタ620は、素子分離法により電気的に分離されている。素子分離法として、選択酸化法(LOCOS法:Local Oxidation of Silicon法)、トレンチ分離法(STI法:Shallow Trench Isolation)等を用いることができる。図13では、トレンチ分離法を用いてトランジスタ620を電気的に分離する場合を例示している。具体的に、図13では、半導体基板801にエッチング等によりトレンチを形成した後、酸化珪素などを含む絶縁物を当該トレンチに埋め込むことで形成される素子分離領域810により、トランジスタ620を素子分離させる場合を例示している。
トランジスタ620上には、絶縁膜811が設けられている。絶縁膜811には開口部が形成されている。そして、上記開口部には、トランジスタ620のソースまたはドレインにそれぞれ電気的に接続されている導電膜825及び導電膜826と、トランジスタ620のゲートに電気的に接続されている導電膜827とが、形成されている。
そして、導電膜825は、絶縁膜811上に形成された導電膜834に電気的に接続されており、導電膜826は、絶縁膜811上に形成された導電膜835に電気的に接続されており、導電膜827は、絶縁膜811上に形成された導電膜836に電気的に接続されている。
導電膜834乃至導電膜836上には、絶縁膜812が形成されている。絶縁膜812には開口部が形成されており、上記開口部に、導電膜834に電気的に接続された導電膜837が形成されている。そして、導電膜837は、絶縁膜812上に形成された導電膜851に、電気的に接続されている。
また、導電膜851上には、絶縁膜813が形成されている。絶縁膜813には開口部が形成されており、上記開口部に、導電膜851に電気的に接続された導電膜852が形成されている。そして、導電膜852は、絶縁膜813上に形成された導電膜853に、電気的に接続されている。また、絶縁膜813上には、導電膜844が形成されている。
導電膜853及び導電膜844上には絶縁膜861が形成されている。そして、図13では、絶縁膜861上にトランジスタ630が形成されている。
トランジスタ630は、絶縁膜861上に、酸化物半導体を含む半導体膜901と、半導体膜901上の、ソースまたはドレインとして機能する導電膜921及び導電膜922と、半導体膜901、導電膜921及び導電膜922上のゲート絶縁膜862と、ゲート絶縁膜862上に位置し、導電膜921と導電膜922の間において半導体膜901と重なっているゲート電極931と、を有する。なお、導電膜922は、絶縁膜861に設けられた開口部において、導電膜853に電気的に接続されている。
そして、トランジスタ630では、半導体膜901において、導電膜921に重なる領域と、ゲート電極931に重なる領域との間に、領域910が存在する。また、トランジスタ630では、半導体膜901において、導電膜922に重なる領域と、ゲート電極931に重なる領域との間に、領域911が存在する。領域910及び領域911に、導電膜921、導電膜922、及びゲート電極931をマスクとしてアルゴン、p型の導電型を半導体膜901に付与する不純物、或いは、n型の導電型を半導体膜901に付与する不純物を添加することで、半導体膜901のうちゲート電極931に重なる領域よりも、領域910及び領域911の抵抗率を下げることができる。
そして、トランジスタ630上に、絶縁膜863が設けられている。
なお、図13において、トランジスタ630は、ゲート電極931を半導体膜901の片側において少なくとも有していれば良いが、半導体膜901を間に挟んで存在する一対のゲート電極を有していても良い。
トランジスタ630が、半導体膜901を間に挟んで存在する一対のゲート電極を有している場合、一方のゲート電極には導通状態または非導通状態を制御するための信号が与えられ、他方のゲート電極は、電位が他から与えられている状態であっても良い。この場合、一対のゲート電極に、同じ高さの電位が与えられていても良いし、他方のゲート電極にのみ接地電位などの固定の電位が与えられていても良い。他方のゲート電極に与える電位の高さを制御することで、トランジスタの閾値電圧を制御することができる。
また、図13では、トランジスタ630が、一のゲート電極931に対応した一のチャネル形成領域を有する、シングルゲート構造である場合を例示している。しかし、トランジスタ630は、電気的に接続された複数のゲート電極を有することで、一の活性層にチャネル形成領域を複数有する、マルチゲート構造であっても良い。
<トランジスタについて>
次いで、OSトランジスタの構成例について説明する。
図14に、OSトランジスタであるトランジスタ90の構成を、一例として示す。図14(A)には、トランジスタ90の上面図を示す。なお、図14(A)では、トランジスタ90のレイアウトを明確にするために、各種の絶縁膜を省略している。また、図14(A)に示した上面図の、一点鎖線A1−A2における断面図を図14(B)に示し、一点鎖線A3−A4における断面図を図14(C)に示す。
図14に示すように、トランジスタ90は、基板97に形成された絶縁膜91上において順に積層された酸化物半導体膜92a及び酸化物半導体膜92bと、酸化物半導体膜92bに電気的に接続され、ソース電極またはドレイン電極としての機能を有する導電膜93及び導電膜94と、酸化物半導体膜92b、導電膜93及び導電膜94上の酸化物半導体膜92cと、ゲート絶縁膜としての機能を有し、なおかつ酸化物半導体膜92c上に位置する絶縁膜95と、ゲート電極としての機能を有し、なおかつ絶縁膜95上において酸化物半導体膜92a乃至酸化物半導体膜92cと重なる導電膜96とを有する。なお、基板97は、ガラス基板や半導体基板などであってもよいし、ガラス基板や半導体基板上に半導体素子が形成された素子基板であってもよい。
また、トランジスタ90の、具体的な構成の別の一例を、図15に示す。図15(A)には、トランジスタ90の上面図を示す。なお、図15(A)では、トランジスタ90のレイアウトを明確にするために、各種の絶縁膜を省略している。また、図15(A)に示した上面図の、破線A1−A2における断面図を図15(B)に示し、破線A3−A4における断面図を図15(C)に示す。
図15に示すように、トランジスタ90は、絶縁膜91上において順に積層された酸化物半導体膜92a乃至酸化物半導体膜92cと、酸化物半導体膜92cに電気的に接続され、ソース電極またはドレイン電極としての機能を有する導電膜93及び導電膜94と、ゲート絶縁膜としての機能を有し、なおかつ酸化物半導体膜92c、導電膜93及び導電膜94上に位置する絶縁膜95と、ゲート電極としての機能を有し、なおかつ絶縁膜95上において酸化物半導体膜92a乃至酸化物半導体膜92cと重なる導電膜96とを有する。
なお、図13及び図14では、積層された酸化物半導体膜92a乃至酸化物半導体膜92cを用いるトランジスタ90の構成を例示している。トランジスタ90が有する酸化物半導体膜は、積層された複数の酸化物半導体膜で構成されているとは限らず、単膜の酸化物半導体膜で構成されていても良い。
酸化物半導体膜92a乃至酸化物半導体膜92cが順に積層されている半導体膜をトランジスタ90が有する場合、酸化物半導体膜92a及び酸化物半導体膜92cは、酸化物半導体膜92bを構成する金属元素の少なくとも1つを、その構成要素に含み、伝導帯下端のエネルギーが酸化物半導体膜92bよりも0.05eV以上、0.07eV以上、0.1eV以上または0.15eV以上、かつ2eV以下、1eV以下、0.5eV以下または0.4eV以下、真空準位に近い酸化物膜である。さらに、酸化物半導体膜92bは、少なくともインジウムを含むと、キャリア移動度が高くなるため好ましい。
上記構成の半導体膜をトランジスタ90が有する場合、ゲート電極に電圧を印加することで、半導体膜に電界が加わると、半導体膜のうち、伝導帯下端のエネルギーが小さい酸化物半導体膜92bにチャネル領域が形成される。即ち、酸化物半導体膜92bと絶縁膜95との間に酸化物半導体膜92cが設けられていることによって、絶縁膜95と離隔している酸化物半導体膜92bに、チャネル領域を形成することができる。
また、酸化物半導体膜92cは、酸化物半導体膜92bを構成する金属元素の少なくとも1つをその構成要素に含むため、酸化物半導体膜92bと酸化物半導体膜92cの界面では、界面散乱が起こりにくい。従って、当該界面においてキャリアの動きが阻害されにくいため、トランジスタ90の電界効果移動度が高くなる。
また、酸化物半導体膜92bと酸化物半導体膜92aの界面に界面準位が形成されると、界面近傍の領域にもチャネル領域が形成されるために、トランジスタ90の閾値電圧が変動してしまう。しかし、酸化物半導体膜92aは、酸化物半導体膜92bを構成する金属元素の少なくとも1つをその構成要素に含むため、酸化物半導体膜92bと酸化物半導体膜92aの界面には、界面準位が形成されにくい。よって、上記構成により、トランジスタ90の閾値電圧等の電気的特性のばらつきを、低減することができる。
また、酸化物半導体膜間に不純物が存在することによって、各膜の界面にキャリアの流れを阻害する界面準位が形成されることがないよう、複数の酸化物半導体膜を積層させることが望ましい。積層された酸化物半導体膜の膜間に不純物が存在していると、酸化物半導体膜間における伝導帯下端のエネルギーの連続性が失われ、界面近傍において、キャリアがトラップされるか、あるいは再結合により消滅してしまうからである。膜間における不純物を低減させることで、主成分である一の金属を少なくとも共に有する複数の酸化物半導体膜を、単に積層させるよりも、連続接合(ここでは特に伝導帯下端のエネルギーが各膜の間で連続的に変化するU字型の井戸構造を有している状態)が形成されやすくなる。
連続接合を形成するためには、ロードロック室を備えたマルチチャンバー方式の成膜装置(スパッタリング装置)を用いて各膜を大気に触れさせることなく連続して積層することが必要となる。スパッタリング装置における各チャンバーは、酸化物半導体にとって不純物となる水等を可能な限り除去すべくクライオポンプのような吸着式の真空排気ポンプを用いて高真空排気(5×10−7Pa乃至1×10−4Pa)することが好ましい。または、ターボ分子ポンプとコールドトラップを組み合わせて排気系からチャンバー内に気体が逆流しないようにしておくことが好ましい。
高純度の真性な酸化物半導体を得るためには、各チャンバー内を高真空排気するのみならず、スパッタリングに用いるガスの高純度化も重要である。上記ガスとして用いる酸素ガスやアルゴンガスの露点を、−40℃以下、好ましくは−80℃以下、より好ましくは−100℃以下とし、使用するガスの高純度化を図ることで、酸化物半導体膜に水分等が取り込まれることを可能な限り防ぐことができる。具体的に、酸化物半導体膜92bがIn−M−Zn酸化物(Mは、Al、Ti、Ga、Y、Zr、La、Ce、NdまたはHf)の場合、酸化物半導体膜92bを成膜するために用いるターゲットにおいて、金属元素の原子数比をIn:M:Zn=x1:y1:z1とすると、x1/y1は、1/3以上6以下、さらには1以上6以下であって、z1/y1は、1/3以上6以下、さらには1以上6以下であることが好ましい。なお、z1/y1を1以上6以下とすることで、酸化物半導体膜92bとしてCAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)膜が形成されやすくなる。ターゲットの金属元素の原子数比の代表例としては、In:M:Zn=1:1:1、In:M:Zn=3:1:2等がある。なお、CAAC−OSについての詳細は後述する。
具体的に、酸化物半導体膜92a、酸化物半導体膜92cがIn−M−Zn酸化物(Mは、Al、Ti、Ga、Y、Zr、La、Ce、NdまたはHf)の場合、酸化物半導体膜92a、酸化物半導体膜92cを成膜するために用いるターゲットにおいて、金属元素の原子数比をIn:M:Zn=x2:y2:z2とすると、x2/y2<x1/y1であって、z2/y2は、1/3以上6以下、さらには1以上6以下であることが好ましい。なお、z2/y2を1以上6以下とすることで、酸化物半導体膜92a、酸化物半導体膜92cとしてCAAC−OS膜が形成されやすくなる。ターゲットの金属元素の原子数比の代表例としては、In:M:Zn=1:3:2、In:M:Zn=1:3:4、In:M:Zn=1:3:6、In:M:Zn=1:3:8等がある。
なお、酸化物半導体膜92a及び酸化物半導体膜92cの厚さは、3nm以上100nm以下、好ましくは3nm以上50nm以下とする。また、酸化物半導体膜92bの厚さは、3nm以上200nm以下、好ましくは3nm以上100nm以下であり、さらに好ましくは3nm以上50nm以下である。
3層構造の半導体膜において、酸化物半導体膜92a乃至酸化物半導体膜92cは、非晶質または結晶質の両方の形態を取りうる。ただし、チャネル領域が形成される酸化物半導体膜92bが結晶質であることにより、トランジスタ90に安定した電気的特性を付与することができるため、酸化物半導体膜92bは結晶質であることが好ましい。
なお、チャネル形成領域とは、トランジスタ90の半導体膜のうち、ゲート電極と重なり、かつソース電極とドレイン電極に挟まれる領域を意味する。また、チャネル領域とは、チャネル形成領域において、電流が主として流れる領域をいう。
例えば、酸化物半導体膜92a及び酸化物半導体膜92cとして、スパッタリング法により形成したIn−Ga−Zn酸化物膜を用いる場合、酸化物半導体膜92a及び酸化物半導体膜92cの成膜には、In−Ga−Zn酸化物(In:Ga:Zn=1:3:2[原子数比])であるターゲットを用いることができる。成膜条件は、例えば、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、圧力0.4Paとし、基板温度を200℃とし、DC電力0.5kWとすればよい。
また、酸化物半導体膜92bをCAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)膜とする場合、酸化物半導体膜92bの成膜には、In−Ga−Zn酸化物(In:Ga:Zn=1:1:1[原子数比])を含む多結晶ターゲットを用いることが好ましい。成膜条件は、例えば、成膜ガスとしてアルゴンガスを30sccm、酸素ガスを15sccm用い、圧力を0.4Paとし、基板の温度300℃とし、DC電力0.5kWとすることができる。また、酸化物半導体膜92bをCAAC−OS膜とする場合、酸化物半導体膜92bの成膜には、In−Ga−Zn酸化物(In:Ga:Zn=2:1:3[原子数比])をターゲットに用いてもよい。このようなターゲットを用いて成膜されたCAAC−OS膜は、一定の範囲におけるCAAC−OSの回折パターンが観測される領域の割合(CAAC化率ともいう)を高くすることができるので、当該CAAC−OS膜にチャネル形成領域を有するトランジスタの周波数特性(f特)を高めることができる。
なお、酸化物半導体膜92a乃至92cは、スパッタリング法により形成することができる。
なお、電子供与体(ドナー)となる水分または水素などの不純物が低減され、なおかつ酸素欠損が低減されることにより高純度化された酸化物半導体(purified Oxide Semiconductor)は、キャリア発生源が少ないため、i型(真性半導体)又はi型に限りなく近くすることができる。そのため、高純度化された酸化物半導体膜にチャネル形成領域を有するトランジスタは、オフ電流が著しく小さく、信頼性が高い。そして、当該酸化物半導体膜にチャネル形成領域が形成されるトランジスタは、閾値電圧がプラスとなる電気的特性(ノーマリーオフ特性ともいう。)になりやすい。
具体的に、高純度化された酸化物半導体膜にチャネル形成領域を有するトランジスタのオフ電流が小さいことは、いろいろな実験により証明できる。例えば、チャネル幅が1×10μmでチャネル長が10μmの素子であっても、ソース電極とドレイン電極間の電圧(ドレイン電圧)が1Vから10Vの範囲において、オフ電流が、半導体パラメータアナライザの測定限界以下、すなわち1×10−13A以下という特性を得ることができる。この場合、トランジスタのチャネル幅で規格化したオフ電流は、100zA/μm以下であることが分かる。また、容量素子とトランジスタとを接続して、容量素子に流入または容量素子から流出する電荷を当該トランジスタで制御する回路を用いて、オフ電流の測定を行った。当該測定では、高純度化された酸化物半導体膜を上記トランジスタのチャネル形成領域に用い、容量素子の単位時間あたりの電荷量の推移から当該トランジスタのオフ電流を測定した。その結果、トランジスタのソース電極とドレイン電極間の電圧が3Vの場合に、数十yA/μmという、さらに小さいオフ電流が得られることが分かった。従って、高純度化された酸化物半導体膜をチャネル形成領域に用いたトランジスタは、オフ電流が、結晶性を有するシリコンを用いたトランジスタに比べて著しく小さい。
なお、半導体膜として酸化物半導体膜を用いる場合、酸化物半導体としては、少なくともインジウム(In)あるいは亜鉛(Zn)を含むことが好ましい。また、該酸化物半導体を用いたトランジスタの電気的特性のばらつきを減らすためのスタビライザーとして、それらに加えてガリウム(Ga)を有することが好ましい。また、スタビライザーとしてスズ(Sn)を有することが好ましい。また、スタビライザーとしてハフニウム(Hf)を有することが好ましい。また、スタビライザーとしてアルミニウム(Al)を有することが好ましい。また、スタビライザーとしてジルコニウム(Zr)を含むことが好ましい。
酸化物半導体の中でもIn−Ga−Zn酸化物、In−Sn−Zn酸化物などは、炭化シリコン、窒化ガリウム、または酸化ガリウムとは異なり、スパッタリング法や湿式法により電気的特性の優れたトランジスタを作製することが可能であり、量産性に優れるといった利点がある。また、炭化シリコン、窒化ガリウム、または酸化ガリウムとは異なり、上記In−Ga−Zn酸化物は、ガラス基板上に、電気的特性の優れたトランジスタを作製することが可能である。また、基板の大型化にも対応が可能である。
また、他のスタビライザーとして、ランタノイドである、ランタン(La)、セリウム(Ce)、プラセオジム(Pr)、ネオジム(Nd)、サマリウム(Sm)、ユウロピウム(Eu)、ガドリニウム(Gd)、テルビウム(Tb)、ジスプロシウム(Dy)、ホルミウム(Ho)、エルビウム(Er)、ツリウム(Tm)、イッテルビウム(Yb)、ルテチウム(Lu)のいずれか一種または複数種を含んでいてもよい。
例えば、酸化物半導体として、酸化インジウム、酸化ガリウム、酸化スズ、酸化亜鉛、In−Zn酸化物、Sn−Zn酸化物、Al−Zn酸化物、Zn−Mg酸化物、Sn−Mg酸化物、In−Mg酸化物、In−Ga酸化物、In−Ga−Zn酸化物(IGZOとも表記する)、In−Al−Zn酸化物、In−Sn−Zn酸化物、Sn−Ga−Zn酸化物、Al−Ga−Zn酸化物、Sn−Al−Zn酸化物、In−Hf−Zn酸化物、In−La−Zn酸化物、In−Pr−Zn酸化物、In−Nd−Zn酸化物、In−Ce−Zn酸化物、In−Sm−Zn酸化物、In−Eu−Zn酸化物、In−Gd−Zn酸化物、In−Tb−Zn酸化物、In−Dy−Zn酸化物、In−Ho−Zn酸化物、In−Er−Zn酸化物、In−Tm−Zn酸化物、In−Yb−Zn酸化物、In−Lu−Zn酸化物、In−Sn−Ga−Zn酸化物、In−Hf−Ga−Zn酸化物、In−Al−Ga−Zn酸化物、In−Sn−Al−Zn酸化物、In−Sn−Hf−Zn酸化物、In−Hf−Al−Zn酸化物を用いることができる。
なお、例えば、In−Ga−Zn酸化物とは、InとGaとZnを含む酸化物という意味であり、InとGaとZnの比率は問わない。また、InとGaとZn以外の金属元素を含んでいてもよい。In−Ga−Zn酸化物は、無電界時の抵抗が十分に高くオフ電流を十分に小さくすることが可能であり、また、移動度も高い。
例えば、In−Sn−Zn酸化物では比較的容易に高い移動度が得られる。しかしながら、In−Ga−Zn酸化物でも、バルク内欠陥密度を低減することにより移動度を上げることができる。
また、トランジスタ90において、ソース電極及びドレイン電極に用いられる導電性材料によっては、ソース電極及びドレイン電極中の金属が、酸化物半導体膜から酸素を引き抜くことがある。この場合、酸化物半導体膜のうち、ソース電極及びドレイン電極に接する領域が、酸素欠損の形成によりn型化される。n型化された領域は、ソース領域またはドレイン領域として機能するため、酸化物半導体膜とソース電極及びドレイン電極との間におけるコンタクト抵抗を下げることができる。よって、n型化された領域が形成されることで、トランジスタ90の移動度及びオン電流を高めることができ、それにより、トランジスタ90を用いた半導体装置の高速動作を実現することができる。
なお、ソース電極及びドレイン電極中の金属による酸素の引き抜きは、ソース電極及びドレイン電極をスパッタリング法などにより形成する際に起こりうるし、ソース電極及びドレイン電極を形成した後に行われる加熱処理によっても起こりうる。また、n型化される領域は、酸素と結合し易い導電性材料をソース電極及びドレイン電極に用いることで、より形成されやすくなる。上記導電性材料としては、例えば、Al、Cr、Cu、Ta、Ti、Mo、Wなどが挙げられる。
複数の積層された酸化物半導体膜を有する半導体膜をトランジスタ90に用いる場合、n型化される領域は、チャネル領域となる酸化物半導体膜92bにまで達していることが、トランジスタ90の移動度及びオン電流を高め、半導体装置の高速動作を実現する上で好ましい。
絶縁膜91は、加熱により上記酸素の一部を酸化物半導体膜92a乃至酸化物半導体膜92cに供給する機能を有する絶縁膜であることが望ましい。また、絶縁膜91は、欠陥が少ないことが好ましく、代表的には、ESR測定により得られる、シリコンのダングリングボンドに由来するg=2.001を持つスピンの密度が1×1018spins/cm以下であることが好ましい。
絶縁膜91は、加熱により上記酸素の一部を酸化物半導体膜92a乃至酸化物半導体膜92cに供給する機能を有するため、酸化物であることが望ましく、例えば、酸化アルミニウム、酸化マグネシウム、酸化珪素、酸化窒化珪素、窒化酸化珪素、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウムおよび酸化タンタルなどを用いることができる。絶縁膜91は、プラズマCVD法またはスパッタリング法等により、形成することができる。
なお、本明細書中において、酸化窒化物は、その組成として、窒素よりも酸素の含有量が多い材料を指し、窒化酸化物は、その組成として、酸素よりも窒素の含有量が多い材料を指す。
なお、図14及び図15に示すトランジスタ90は、チャネル領域が形成される酸化物半導体膜92bの端部のうち、導電膜93及び導電膜94とは重ならない端部、言い換えると、導電膜93及び導電膜94が位置する領域とは異なる領域に位置する端部と、導電膜96とが、重なる構成を有する。酸化物半導体膜92bの端部は、当該端部を形成するためのエッチングでプラズマに曝されるときに、エッチングガスから生じた塩素ラジカル、フッ素ラジカル等が、酸化物半導体を構成する金属元素と結合しやすい。よって、酸化物半導体膜の端部では、当該金属元素と結合していた酸素が脱離しやすい状態にあるため、酸素欠損が形成され、n型化しやすい。しかし、図14及び図15に示すトランジスタ90では、導電膜93及び導電膜94とは重ならない酸化物半導体膜92bの端部と、導電膜96とが重なるため、導電膜96の電位を制御することにより、当該端部にかかる電界を制御することができる。よって、酸化物半導体膜92bの端部を介して導電膜93と導電膜94の間に流れる電流を、導電膜96に与える電位によって制御することができる。このようなトランジスタ90の構造を、Surrounded Channel(S−Channel)構造とよぶ。
具体的に、S−Channel構造の場合、トランジスタ90がオフとなるような電位を導電膜96に与えたときは、当該端部を介して導電膜93と導電膜94の間に流れるオフ電流を小さく抑えることができる。そのため、トランジスタ90では、大きなオン電流を得るためにチャネル長を短くし、その結果、酸化物半導体膜92bの端部における導電膜93と導電膜94の間の長さが短くなっても、トランジスタ90のオフ電流を小さく抑えることができる。よって、トランジスタ90は、チャネル長を短くすることで、オンのときには大きいオン電流を得ることができ、オフのときにはオフ電流を小さく抑えることができる。
また、具体的に、S−Channel構造の場合、トランジスタ90がオンとなるような電位を導電膜96に与えたときは、当該端部を介して導電膜93と導電膜94の間に流れる電流を大きくすることができる。当該電流は、トランジスタ90の電界効果移動度とオン電流の増大に寄与する。そして、酸化物半導体膜92bの端部と、導電膜96とが重なることで、酸化物半導体膜92bにおいてキャリアの流れる領域が、絶縁膜95に近い酸化物半導体膜92bの界面近傍のみでなく、酸化物半導体膜92bの広い範囲においてキャリアが流れるため、トランジスタ90におけるキャリアの移動量が増加する。この結果、トランジスタ90のオン電流が大きくなる共に、電界効果移動度が高くなり、代表的には電界効果移動度が10cm/V・s以上、さらには20cm/V・s以上となる。なお、ここでの電界効果移動度は、酸化物半導体膜の物性値としての移動度の近似値ではなく、トランジスタの飽和領域における電流駆動力の指標であり、見かけ上の電界効果移動度である。
<酸化物半導体膜の構造>
以下では、酸化物半導体膜の構造について説明する。なお、以下の説明において、「平行」とは、二つの直線が−10°以上10°以下の角度で配置されている状態をいう。従って、−5°以上5°以下の場合も含まれる。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。従って、85°以上95°以下の場合も含まれる。また、本明細書において、結晶が三方晶または菱面体晶である場合、六方晶系として表す。
酸化物半導体膜は、非単結晶酸化物半導体膜と単結晶酸化物半導体膜とに大別される。非単結晶酸化物半導体膜とは、CAAC−OS膜、多結晶酸化物半導体膜、微結晶酸化物半導体膜、非晶質酸化物半導体膜などをいう。
<CAAC−OS膜>
まずは、CAAC−OS膜について説明する。
CAAC−OS膜は、c軸配向した複数の結晶部を有する酸化物半導体膜の一つである。
透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって、CAAC−OS膜の明視野像および回折パターンの複合解析像(高分解能TEM像ともいう。)を観察することで複数の結晶部を確認することができる。一方、高分解能TEM像によっても明確な結晶部同士の境界、即ち結晶粒界(グレインバウンダリーともいう。)を確認することができない。そのため、CAAC−OS膜は、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。
試料面と概略平行な方向から、CAAC−OS膜の断面の高分解能TEM像を観察すると、結晶部において、金属原子が層状に配列していることを確認できる。金属原子の各層は、CAAC−OS膜の膜を形成する面(被形成面ともいう。)または上面の凹凸を反映した形状であり、CAAC−OS膜の被形成面または上面と平行に配列する。
一方、試料面と概略垂直な方向から、CAAC−OS膜の平面の高分解能TEM像を観察すると、結晶部において、金属原子が三角形状または六角形状に配列していることを確認できる。しかしながら、異なる結晶部間で、金属原子の配列に規則性は見られない。
CAAC−OS膜に対し、X線回折(XRD:X−Ray Diffraction)装置を用いて構造解析を行うと、例えばInGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、回折角(2θ)が31°近傍にピークが現れる場合がある。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC−OS膜の結晶がc軸配向性を有し、c軸が被形成面または上面に概略垂直な方向を向いていることが確認できる。
なお、InGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、CAAC−OS膜中の一部に、c軸配向性を有さない結晶が含まれることを示している。CAAC−OS膜は、2θが31°近傍にピークを示し、2θが36°近傍にピークを示さないことが好ましい。
CAAC−OS膜は、不純物濃度の低い酸化物半導体膜である。不純物は、水素、炭素、シリコン、遷移金属元素などの酸化物半導体膜の主成分以外の元素である。特に、シリコンなどの、酸化物半導体膜を構成する金属元素よりも酸素との結合力の強い元素は、酸化物半導体膜から酸素を奪うことで酸化物半導体膜の原子配列を乱し、結晶性を低下させる要因となる。また、鉄やニッケルなどの重金属、アルゴン、二酸化炭素などは、原子半径(または分子半径)が大きいため、酸化物半導体膜内部に含まれると、酸化物半導体膜の原子配列を乱し、結晶性を低下させる要因となる。なお、酸化物半導体膜に含まれる不純物は、キャリアトラップやキャリア発生源となる場合がある。
また、CAAC−OS膜は、欠陥準位密度の低い酸化物半導体膜である。例えば、酸化物半導体膜中の酸素欠損は、キャリアトラップとなることや、水素を捕獲することによってキャリア発生源となることがある。
不純物濃度が低く、欠陥準位密度が低い(酸素欠損の少ない)ことを、高純度真性または実質的に高純度真性と呼ぶ。高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。したがって、当該酸化物半導体膜を用いたトランジスタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう。)になることが少ない。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリアトラップが少ない。そのため、当該酸化物半導体膜を用いたトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる。なお、酸化物半導体膜のキャリアトラップに捕獲された電荷は、放出するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、不純物濃度が高く、欠陥準位密度が高い酸化物半導体膜を用いたトランジスタは、電気特性が不安定となる場合がある。
また、CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動が小さい。
<微結晶酸化物半導体膜>
次に、微結晶酸化物半導体膜について説明する。
微結晶酸化物半導体膜は、高分解能TEM像において、結晶部を確認することのできる領域と、明確な結晶部を確認することのできない領域と、を有する。微結晶酸化物半導体膜に含まれる結晶部は、1nm以上100nm以下、または1nm以上10nm以下の大きさであることが多い。特に、1nm以上10nm以下、または1nm以上3nm以下の微結晶であるナノ結晶(nc:nanocrystal)を有する酸化物半導体膜を、nc−OS(nanocrystalline Oxide Semiconductor)膜と呼ぶ。また、nc−OS膜は、例えば、高分解能TEM像では、結晶粒界を明確に確認できない場合がある。
nc−OS膜は、微小な領域(例えば、1nm以上10nm以下の領域、特に1nm以上3nm以下の領域)において原子配列に周期性を有する。また、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、膜全体で配向性が見られない。したがって、nc−OS膜は、分析方法によっては、非晶質酸化物半導体膜と区別が付かない場合がある。例えば、nc−OS膜に対し、結晶部よりも大きい径のX線を用いるXRD装置を用いて構造解析を行うと、out−of−plane法による解析では、結晶面を示すピークが検出されない。また、nc−OS膜に対し、結晶部よりも大きいプローブ径(例えば50nm以上)の電子線を用いる電子回折(制限視野電子回折ともいう。)を行うと、ハローパターンのような回折パターンが観測される。一方、nc−OS膜に対し、結晶部の大きさと近いか結晶部より小さいプローブ径の電子線を用いるナノビーム電子回折を行うと、スポットが観測される。また、nc−OS膜に対しナノビーム電子回折を行うと、円を描くように(リング状に)輝度の高い領域が観測される場合がある。また、nc−OS膜に対しナノビーム電子回折を行うと、リング状の領域内に複数のスポットが観測される場合がある。
nc−OS膜は、非晶質酸化物半導体膜よりも規則性の高い酸化物半導体膜である。そのため、nc−OS膜は、非晶質酸化物半導体膜よりも欠陥準位密度が低くなる。ただし、nc−OS膜は、異なる結晶部間で結晶方位に規則性が見られない。そのため、nc−OS膜は、CAAC−OS膜と比べて欠陥準位密度が高くなる。
<非晶質酸化物半導体膜>
次に、非晶質酸化物半導体膜について説明する。
非晶質酸化物半導体膜は、膜中における原子配列が不規則であり、結晶部を有さない酸化物半導体膜である。石英のような無定形状態を有する酸化物半導体膜が一例である。
非晶質酸化物半導体膜は、高分解能TEM像において結晶部を確認することができない。
非晶質酸化物半導体膜に対し、XRD装置を用いた構造解析を行うと、out−of−plane法による解析では、結晶面を示すピークが検出されない。また、非晶質酸化物半導体膜に対し、電子回折を行うと、ハローパターンが観測される。また、非晶質酸化物半導体膜に対し、ナノビーム電子回折を行うと、スポットが観測されず、ハローパターンが観測される。
なお、酸化物半導体膜は、nc−OS膜と非晶質酸化物半導体膜との間の物性を示す構造を有する場合がある。そのような構造を有する酸化物半導体膜を、特に非晶質ライク酸化物半導体(amorphous−like OS:amorphous−like Oxide Semiconductor)膜と呼ぶ。
amorphous−like OS膜は、高分解能TEM像において鬆(ボイドともいう。)が観察される場合がある。また、高分解能TEM像において、明確に結晶部を確認することのできる領域と、結晶部を確認することのできない領域と、を有する。amorphous−like OS膜は、TEMによる観察程度の微量な電子照射によって、結晶化が起こり、結晶部の成長が見られる場合がある。一方、良質なnc−OS膜であれば、TEMによる観察程度の微量な電子照射による結晶化はほとんど見られない。
なお、amorphous−like OS膜およびnc−OS膜の結晶部の大きさの計測は、高分解能TEM像を用いて行うことができる。例えば、InGaZnOの結晶は層状構造を有し、In−O層の間に、Ga−Zn−O層を2層有する。InGaZnOの結晶の単位格子は、In−O層を3層有し、またGa−Zn−O層を6層有する、計9層がc軸方向に層状に重なった構造を有する。よって、これらの近接する層同士の間隔は、(009)面の格子面間隔(d値ともいう。)と同程度であり、結晶構造解析からその値は0.29nmと求められている。そのため、高分解能TEM像における格子縞に着目し、格子縞の間隔が0.28nm以上0.30nm以下である箇所においては、それぞれの格子縞がInGaZnOの結晶のa−b面に対応する。
なお、酸化物半導体膜は、例えば、非晶質酸化物半導体膜、amorphous−like OS膜、微結晶酸化物半導体膜、CAAC−OS膜のうち、二種以上を有する積層膜であってもよい。
本実施の形態は、他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態5)
本実施の形態では、図13とは異なる構造を有する半導体装置の構造の一例について説明する。
図16に、半導体装置の断面構造を、一例として示す。なお、破線A1−A2で示す領域では、トランジスタ620及びトランジスタ630のチャネル長方向における構造を示しており、破線A3−A4で示す領域では、トランジスタ620及びトランジスタ630のチャネル幅方向における構造を示している。ただし、本発明の一態様では、トランジスタ620のチャネル長方向とトランジスタ630のチャネル長方向とが、必ずしも一致していなくともよい。
なお、チャネル長方向とは、ソース領域及びドレイン領域として機能する一対の領域間において、キャリアが最短距離で移動する方向を意味し、チャネル幅方向は、基板と水平な面内において、チャネル長方向に対して垂直の方向を意味する。
なお、図16では、OSトランジスタであるトランジスタ630が、Siトランジスタであるトランジスタ620上に形成されている場合を例示している。このようにSiトランジスタとOSトランジスタが積層された構成は、図1乃至6、9、10に示す各回路が有するトランジスタに適宜用いることができる。なお、本実施の形態では、図11(D)と同様に、トランジスタ620のソースまたはドレインの一方とトランジスタ630のソースまたはドレインの一方が接続された構成を示すが、これに限られない。トランジスタ620のソースまたはドレインの一方とトランジスタ630のゲートが接続されていてもよいし(図12(A)参照)、トランジスタ620のゲートとトランジスタ630のソースまたはドレインの一方が接続されていてもよいし(図12(B)参照)、トランジスタ620のゲートとトランジスタ630のゲートが接続されていてもよい(図12(C)参照)。
トランジスタ620は、非晶質、微結晶、多結晶または単結晶である、シリコン又はゲルマニウムなどの半導体膜または半導体基板に、チャネル形成領域を有していても良い。或いは、トランジスタ620は、酸化物半導体膜または酸化物半導体基板に、チャネル形成領域を有していても良い。全てのトランジスタが酸化物半導体膜または酸化物半導体基板に、チャネル形成領域を有している場合、トランジスタ630はトランジスタ620上に積層されていなくとも良く、トランジスタ630とトランジスタ620とは、同一の層に形成されていても良い。
シリコンの薄膜を用いてトランジスタ620を形成する場合、当該薄膜には、プラズマCVD法などの気相成長法若しくはスパッタリング法で作製された非晶質シリコン、非晶質シリコンをレーザーの照射などの処理により結晶化させた多結晶シリコン、単結晶シリコンウェハに水素イオン等を注入して表層部を剥離した単結晶シリコンなどを用いることができる。
トランジスタ620が形成される基板1000は、例えば、シリコン基板、ゲルマニウム基板、シリコンゲルマニウム基板等を用いることができる。図16では、単結晶シリコン基板を基板1000として用いる場合を例示している。
また、トランジスタ620は、素子分離法により電気的に分離されている。素子分離法として、トレンチ分離法等を用いることができる。図16では、トレンチ分離法を用いてトランジスタ620を電気的に分離する場合を例示している。具体的に、図16では、エッチング等により基板1000に形成されたトレンチに、酸化珪素などが含まれる絶縁物を埋め込んだ後、当該絶縁物をエッチング等により部分的に除去することで形成される素子分離領域1001により、トランジスタ620を素子分離させる場合を例示している。
また、トレンチ以外の領域に存在する基板1000の凸部には、トランジスタ620の不純物領域1002及び不純物領域1003と、不純物領域1002及び不純物領域1003に挟まれたチャネル形成領域1004とが設けられている。さらに、トランジスタ620は、チャネル形成領域1004を覆う絶縁膜1005と、絶縁膜1005を間に挟んでチャネル形成領域1004と重なるゲート電極1006とを有する。
トランジスタ620では、チャネル形成領域1004における凸部の側部及び上部と、ゲート電極1006とが絶縁膜1005を間に挟んで重なることで、チャネル形成領域1004の側部と上部を含めた広い範囲においてキャリアが流れる。そのため、トランジスタ620の基板上における専有面積を小さく抑えつつ、トランジスタ620におけるキャリアの移動量を増加させることができる。その結果、トランジスタ620は、オン電流が大きくなると共に、電界効果移動度が高められる。特に、チャネル形成領域1004における凸部のチャネル幅方向の長さ(チャネル幅)をW、チャネル形成領域1004における凸部の膜厚をTとすると、チャネル幅Wに対する膜厚Tの比に相当するアスペクト比が高い場合、キャリアが流れる範囲はより広くなるため、トランジスタ620のオン電流をより大きくすることができ、電界効果移動度もより高められる。
なお、バルクの半導体基板を用いたトランジスタ620の場合、アスペクト比は0.5以上であることが望ましく、1以上であることがより望ましい。
トランジスタ620上には、絶縁膜1011が設けられている。絶縁膜1011には開口部が形成されている。そして、上記開口部には、不純物領域1002、不純物領域1003にそれぞれ電気的に接続されている導電膜1012、導電膜1013と、ゲート電極1006に電気的に接続されている導電膜1014とが、形成されている。
そして、導電膜1012は、絶縁膜1011上に形成された導電膜1016に電気的に接続されており、導電膜1013は、絶縁膜1011上に形成された導電膜1017に電気的に接続されており、導電膜1014は、絶縁膜1011上に形成された導電膜1018に電気的に接続されている。
導電膜1016乃至導電膜1018上には、絶縁膜1020が設けられている。そして、絶縁膜1020上には、酸素、水素、水の拡散を防ぐブロッキング効果を有する絶縁膜1021が設けられている。絶縁膜1021は、密度が高くて緻密である程、また未結合手が少なく化学的に安定である程、より高いブロッキング効果を示す。酸素、水素、水の拡散を防ぐブロッキング効果を示す絶縁膜1021として、例えば、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等を用いることができる。水素、水の拡散を防ぐブロッキング効果を示す絶縁膜1021として、例えば、窒化シリコン、窒化酸化シリコン等を用いることができる。
絶縁膜1021上には絶縁膜1022が設けられており、絶縁膜1022上には、トランジスタ630が設けられている。
トランジスタ630は、絶縁膜1022上に、酸化物半導体を含む半導体膜1030と、半導体膜1030に電気的に接続された、ソース電極またはドレイン電極として機能する導電膜1032及び導電膜1033と、半導体膜1030を覆っているゲート絶縁膜1031と、ゲート絶縁膜1031を間に挟んで半導体膜1030と重なるゲート電極1034と、を有する。なお、絶縁膜1020乃至絶縁膜1022には開口部が設けられており、導電膜1033は、上記開口部において導電膜1017に接続されている。
なお、図16において、トランジスタ630は、ゲート電極1034を半導体膜1030の片側において少なくとも有していれば良いが、絶縁膜1022を間に挟んで半導体膜1030と重なるゲート電極を、さらに有していても良い。
トランジスタ630が、一対のゲート電極を有している場合、一方のゲート電極には導通状態または非導通状態を制御するための信号が与えられ、他方のゲート電極は、電位が他から与えられている状態であっても良い。この場合、一対のゲート電極に、同じ高さの電位が与えられていても良いし、他方のゲート電極にのみ接地電位などの固定の電位が与えられていても良い。他方のゲート電極に与える電位の高さを制御することで、トランジスタの閾値電圧を制御することができる。
また、図16では、トランジスタ630が、一のゲート電極1034に対応した一のチャネル形成領域を有する、シングルゲート構造である場合を例示している。しかし、トランジスタ630は、電気的に接続された複数のゲート電極を有することで、一の活性層にチャネル形成領域を複数有する、マルチゲート構造であっても良い。
また、図16に示すように、トランジスタ630は、半導体膜1030が、絶縁膜1022上において順に積層された酸化物半導体膜1030a乃至酸化物半導体膜1030cを有する場合を例示している。ただし、本発明の一態様では、トランジスタ630が有する半導体膜1030が、単膜の金属酸化物膜で構成されていても良い。
なお、本実施の形態は、他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態6)
他の実施の形態で開示された、導電膜、半導体膜、絶縁膜など様々な膜はスパッタ法やプラズマCVD法により形成することができるが、他の方法、例えば、熱CVD法により形成してもよい。熱CVD法の例としてMOCVD(Metal Organic Chemical Vapor Deposition)法やALD(Atomic Layer Deposition)法を使っても良い。
熱CVD法は、プラズマを使わない成膜方法のため、プラズマダメージにより欠陥が生成されることが無いという利点を有する。
熱CVD法は、原料ガスと酸化剤を同時にチャンバー内に送り、チャンバー内を大気圧または減圧下とし、基板近傍または基板上で反応させて基板上に堆積させることで成膜を行ってもよい。
また、ALD法は、チャンバー内を大気圧または減圧下とし、反応のための原料ガスが順次にチャンバーに導入され、そのガス導入の順序を繰り返すことで成膜を行ってもよい。例えば、それぞれのスイッチングバルブ(高速バルブとも呼ぶ)を切り替えて2種類以上の原料ガスを順番にチャンバーに供給し、複数種の原料ガスが混ざらないように第1の原料ガスと同時またはその後に不活性ガス(アルゴン、或いは窒素など)などを導入し、第2の原料ガスを導入する。なお、同時に不活性ガスを導入する場合には、不活性ガスはキャリアガスとなり、また、第2の原料ガスの導入時にも同時に不活性ガスを導入してもよい。また、不活性ガスを導入する代わりに真空排気によって第1の原料ガスを排出した後、第2の原料ガスを導入してもよい。第1の原料ガスが基板の表面に吸着して第1の層を成膜し、後から導入される第2の原料ガスと反応して、第2の層が第1の層上に積層されて薄膜が形成される。このガス導入順序を制御しつつ所望の厚さになるまで複数回繰り返すことで、段差被覆性に優れた薄膜を形成することができる。薄膜の厚さは、ガス導入順序を繰り返す回数によって調節することができるため、精密な膜厚調節が可能であり、微細なFETを作製する場合に適している。
MOCVD法やALD法などの熱CVD法は、これまでに記載した実施形態に開示された導電膜、半導体膜、絶縁膜など様々な膜を形成することができ、例えば、In−Ga−Zn−O膜を成膜する場合には、トリメチルインジウム、トリメチルガリウム、及びジメチル亜鉛を用いる。なお、トリメチルインジウムの化学式は、In(CHである。また、トリメチルガリウムの化学式は、Ga(CHである。また、ジメチル亜鉛の化学式は、Zn(CHである。また、これらの組み合わせに限定されず、トリメチルガリウムに代えてトリエチルガリウム(化学式Ga(C)を用いることもでき、ジメチル亜鉛に代えてジエチル亜鉛(化学式Zn(C)を用いることもできる。
例えば、ALDを利用する成膜装置により酸化ハフニウム膜を形成する場合には、溶媒とハフニウム前駆体化合物を含む液体(ハフニウムアルコキシドや、テトラキスジメチルアミドハフニウム(TDMAH)などのハウニウムアミド)を気化させた原料ガスと、酸化剤としてオゾン(O)の2種類のガスを用いる。なお、テトラキスジメチルアミドハフニウムの化学式はHf[N(CHである。また、他の材料液としては、テトラキス(エチルメチルアミド)ハフニウムなどがある。
例えば、ALDを利用する成膜装置により酸化アルミニウム膜を形成する場合には、溶媒とアルミニウム前駆体化合物を含む液体(トリメチルアルミニウム(TMA)など)を気化させた原料ガスと、酸化剤としてHOの2種類のガスを用いる。なお、トリメチルアルミニウムの化学式はAl(CHである。また、他の材料液としては、トリス(ジメチルアミド)アルミニウム、トリイソブチルアルミニウム、アルミニウムトリス(2,2,6,6−テトラメチル−3,5−ヘプタンジオナート)などがある。
例えば、ALDを利用する成膜装置により酸化シリコン膜を形成する場合には、ヘキサクロロジシランを被成膜面に吸着させ、吸着物に含まれる塩素を除去し、酸化性ガス(O、一酸化二窒素)のラジカルを供給して吸着物と反応させる。
例えば、ALDを利用する成膜装置によりタングステン膜を成膜する場合には、WFガスとBガスを順次繰り返し導入して初期タングステン膜を形成し、その後、WFガスとHガスを同時に導入してタングステン膜を形成する。なお、Bガスに代えてSiHガスを用いてもよい。
例えば、ALDを利用する成膜装置により酸化物半導体膜、例えばIn−Ga−Zn−O膜を成膜する場合には、In(CHガスとOガスを順次繰り返し導入してIn−O層を形成し、その後、Ga(CHガスとOガスを同時に導入してGaO層を形成し、更にその後Zn(CHガスとOガスを同時に導入してZnO層を形成する。なお、これらの層の順番はこの例に限らない。また、これらのガスを混ぜてIn−Ga−O層やIn−Zn−O層、Ga−Zn−O層などの混合化合物層を形成しても良い。なお、Oガスに変えてAr等の不活性ガスでバブリングして得られたHOガスを用いても良いが、Hを含まないOガスを用いる方が好ましい。また、In(CHガスにかえて、In(Cガスを用いても良い。また、Ga(CHガスにかえて、Ga(Cガスを用いても良い。また、Zn(CHガスを用いても良い。
なお、本実施の形態は、他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態7)
本発明の一態様に係る半導体装置は、表示機器、パーソナルコンピュータ、記録媒体を備えた画像再生装置(代表的にはDVD:Digital Versatile Disc等の記録媒体を再生し、その画像を表示しうるディスプレイを有する装置)に用いることができる。その他に、本発明の一態様に係る半導体装置を用いることができる電子機器として、携帯電話、携帯型を含むゲーム機、携帯情報端末、電子書籍端末、ビデオカメラ、デジタルスチルカメラ等のカメラ、ゴーグル型ディスプレイ(ヘッドマウントディスプレイ)、ナビゲーションシステム、音響再生装置(カーオーディオ、デジタルオーディオプレイヤー等)、複写機、ファクシミリ、プリンタ、プリンタ複合機、現金自動預け入れ払い機(ATM)、自動販売機、医療機器などが挙げられる。これら電子機器の具体例を図17に示す。
図17(A)は携帯型ゲーム機であり、筐体5001、筐体5002、表示部5003、表示部5004、マイクロホン5005、スピーカー5006、操作キー5007、スタイラス5008等を有する。本発明の一態様にかかる半導体装置は、携帯型ゲーム機の各種集積回路に用いることができる。なお、図17(A)に示した携帯型ゲーム機は、2つの表示部5003と表示部5004とを有しているが、携帯型ゲーム機が有する表示部の数は、これに限定されない。
図17(B)は携帯情報端末であり、第1筐体5601、第2筐体5602、第1表示部5603、第2表示部5604、接続部5605、操作キー5606等を有する。本発明の一態様にかかる半導体装置は、携帯情報端末の各種集積回路に用いることができる。第1表示部5603は第1筐体5601に設けられており、第2表示部5604は第2筐体5602に設けられている。そして、第1筐体5601と第2筐体5602とは、接続部5605により接続されており、第1筐体5601と第2筐体5602の間の角度は、接続部5605により変更が可能である。第1表示部5603における映像を、接続部5605における第1筐体5601と第2筐体5602との間の角度に従って、切り替える構成としても良い。また、第1表示部5603及び第2表示部5604の少なくとも一方に、位置入力装置としての機能が付加された表示装置を用いるようにしても良い。なお、位置入力装置としての機能は、表示装置にタッチパネルを設けることで付加することができる。或いは、位置入力装置としての機能は、フォトセンサとも呼ばれる光電変換素子を表示装置の画素部に設けることでも、付加することができる。
図17(C)はノート型パーソナルコンピュータであり、筐体5401、表示部5402、キーボード5403、ポインティングデバイス5404等を有する。本発明の一態様にかかる半導体装置は、ノート型パーソナルコンピュータの各種集積回路に用いることができる。
図17(D)は電気冷凍冷蔵庫であり、筐体5301、冷蔵室用扉5302、冷凍室用扉5303等を有する。本発明の一態様にかかる半導体装置は、電気冷凍冷蔵庫の各種集積回路に用いることができる。
図17(E)はビデオカメラであり、第1筐体5801、第2筐体5802、表示部5803、操作キー5804、レンズ5805、接続部5806等を有する。本発明の一態様にかかる半導体装置は、ビデオカメラの各種集積回路に用いることができる。操作キー5804及びレンズ5805は第1筐体5801に設けられており、表示部5803は第2筐体5802に設けられている。そして、第1筐体5801と第2筐体5802とは、接続部5806により接続されており、第1筐体5801と第2筐体5802の間の角度は、接続部5806により変更が可能である。表示部5803における映像を、接続部5806における第1筐体5801と第2筐体5802との間の角度に従って切り替える構成としても良い。
図17(F)は普通自動車であり、車体5101、車輪5102、ダッシュボード5103、ライト5104等を有する。本発明の一態様にかかる半導体装置は、普通自動車の各種集積回路に用いることができる。
なお、本実施の形態は、他の実施の形態と適宜組み合わせて実施することができる。
10 半導体装置
20 回路
30 回路
31 回路
32 回路
40 回路
41 回路
42 回路
90 トランジスタ
91 絶縁膜
92a 酸化物半導体膜
92b 酸化物半導体膜
92c 酸化物半導体膜
93 導電膜
94 導電膜
95 絶縁膜
96 導電膜
97 基板
100 基板
101 絶縁層
102 絶縁層
111 導電層
112 導電層
113 導電層
120 回路
130 回路
140 回路
200 回路
210 回路
210a 記憶回路
210b 記憶回路
220 回路
230 回路
240 回路
310 配線
310a 配線
310b 配線
320 配線
330 配線
340 配線
401 配線
402 配線
403 配線
404 配線
405 配線
406 配線
407 配線
410 回路
411 トランジスタ
412 トランジスタ
420 回路
421 トランジスタ
422 トランジスタ
423 トランジスタ
430 回路
431 トランジスタ
432 トランジスタ
433 トランジスタ
434 トランジスタ
435 トランジスタ
436 トランジスタ
437 容量素子
438 容量素子
441 トランジスタ
442 容量素子
501 トランジスタ
502 トランジスタ
503 トランジスタ
504 トランジスタ
511 配線
512 配線
513 配線
600 半導体基板
601 絶縁物
602 ウェル
603 ゲート絶縁膜
604 ゲート電極
605 不純物領域
606 絶縁層
607 酸化物半導体層
608 配線
609 ゲート絶縁膜
610 ゲート電極
611 絶縁層
612 配線
620 トランジスタ
630 トランジスタ
801 半導体基板
810 素子分離領域
811 絶縁膜
812 絶縁膜
813 絶縁膜
825 導電膜
826 導電膜
827 導電膜
834 導電膜
835 導電膜
836 導電膜
837 導電膜
844 導電膜
851 導電膜
852 導電膜
853 導電膜
861 絶縁膜
862 ゲート絶縁膜
863 絶縁膜
901 半導体膜
910 領域
911 領域
921 導電膜
922 導電膜
931 ゲート電極
1000 基板
1001 素子分離領域
1002 不純物領域
1003 不純物領域
1004 チャネル形成領域
1005 絶縁膜
1006 ゲート電極
1011 絶縁膜
1012 導電膜
1013 導電膜
1014 導電膜
1016 導電膜
1017 導電膜
1018 導電膜
1020 絶縁膜
1021 絶縁膜
1022 絶縁膜
1030 半導体膜
1030a 酸化物半導体膜
1030c 酸化物半導体膜
1031 ゲート絶縁膜
1032 導電膜
1033 導電膜
1034 ゲート電極
5001 筐体
5002 筐体
5003 表示部
5004 表示部
5005 マイクロホン
5006 スピーカー
5007 操作キー
5008 スタイラス
5101 車体
5102 車輪
5103 ダッシュボード
5104 ライト
5301 筐体
5302 冷蔵室用扉
5303 冷凍室用扉
5401 筐体
5402 表示部
5403 キーボード
5404 ポインティングデバイス
5601 筐体
5602 筐体
5603 表示部
5604 表示部
5605 接続部
5606 操作キー
5801 筐体
5802 筐体
5803 表示部
5804 操作キー
5805 レンズ
5806 接続部

Claims (4)

  1. 記憶回路と、増幅回路と、集積回路と、ダミー回路と、絶縁層と、を有し、
    前記記憶回路、前記増幅回路及び前記ダミー回路と、前記集積回路とは、互いに重なる領域を有し、
    前記記憶回路、前記増幅回路及び前記ダミー回路は、前記絶縁層を介して、前記集積回路上に設けられ、
    前記記憶回路は、前記絶縁層を介して前記集積回路の第1の領域上に設けられ、
    前記増幅回路は、前記絶縁層を介して前記集積回路の第2の領域上に設けられ、
    前記ダミー回路は、前記絶縁層を介して前記集積回路の第3の領域上に設けられ、
    前記記憶回路と前記ダミー回路とは互いに重ならず、
    前記増幅回路は、前記絶縁層の開口部に設けられた導電層を介して前記集積回路と接続され、
    前記増幅回路は、前記記憶回路と接続され、
    前記増幅回路は、前記ダミー回路と接続されておらず、
    前記記憶回路は、酸化物半導体を含む第1のチャネル形成領域を有する第1のトランジスタを有し、
    前記増幅回路は、酸化物半導体を含む第2のチャネル形成領域を有する第2のトランジスタを有し、
    前記ダミー回路は、酸化物半導体を含む第3のチャネル形成領域を有する第3のトランジスタを有し、
    前記集積回路は、単結晶半導体を含む第4のチャネル形成領域を有する第4のトランジスタを有し、する半導体装置。
  2. 請求項1において、
    前記第4のチャネル形成領域と、前記第1のチャネル形成領域又は前記第2のチャネル形成領域とは、互いに重なる領域を有する半導体装置。
  3. 請求項1又は2において、
    前記第4のトランジスタのソース又はドレインの一方は、前記第2のトランジスタのソース又はドレインの一方と電気的に接続されている半導体装置。
  4. 請求項1乃至3のいずれか一項において、
    前記酸化物半導体は、Inと、Znと、M(Mは、Al、Ti、Ga、Y、Zr、La、Ce、NdまたはHf)と、を含む半導体装置。
JP2015078296A 2014-04-11 2015-04-07 半導体装置 Active JP6635670B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2015078296A JP6635670B2 (ja) 2014-04-11 2015-04-07 半導体装置
JP2019227679A JP6902087B2 (ja) 2014-04-11 2019-12-17 半導体装置

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2014081616 2014-04-11
JP2014081616 2014-04-11
JP2015078296A JP6635670B2 (ja) 2014-04-11 2015-04-07 半導体装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2019227679A Division JP6902087B2 (ja) 2014-04-11 2019-12-17 半導体装置

Publications (3)

Publication Number Publication Date
JP2015207761A JP2015207761A (ja) 2015-11-19
JP2015207761A5 JP2015207761A5 (ja) 2018-05-17
JP6635670B2 true JP6635670B2 (ja) 2020-01-29

Family

ID=54265604

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2015078296A Active JP6635670B2 (ja) 2014-04-11 2015-04-07 半導体装置
JP2019227679A Active JP6902087B2 (ja) 2014-04-11 2019-12-17 半導体装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
JP2019227679A Active JP6902087B2 (ja) 2014-04-11 2019-12-17 半導体装置

Country Status (2)

Country Link
US (1) US9542977B2 (ja)
JP (2) JP6635670B2 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2015170220A1 (en) * 2014-05-09 2015-11-12 Semiconductor Energy Laboratory Co., Ltd. Memory device and electronic device
KR20170069207A (ko) 2014-10-10 2017-06-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 회로 기판, 및 전자 기기
US10186311B2 (en) * 2015-05-07 2019-01-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device or electronic component including the same
US10019025B2 (en) 2015-07-30 2018-07-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
JPWO2017158465A1 (ja) * 2016-03-18 2019-02-14 株式会社半導体エネルギー研究所 記憶装置
US10037294B2 (en) 2016-05-20 2018-07-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic component, and electronic device
JP6917160B2 (ja) * 2017-02-26 2021-08-11 住友化学株式会社 半導体基板、電子デバイス、半導体基板の検査方法および電子デバイスの製造方法
JP7225349B2 (ja) * 2017-06-23 2023-02-20 株式会社半導体エネルギー研究所 記憶装置
KR20230021180A (ko) 2017-06-27 2023-02-13 가부시키가이샤 한도오따이 에네루기 켄큐쇼 기억 장치
WO2019049013A1 (ja) 2017-09-06 2019-03-14 株式会社半導体エネルギー研究所 半導体装置
US11094360B2 (en) 2017-10-13 2021-08-17 Semiconductor Energy Laboratory Co., Ltd. Storage device, electronic component, and electronic device
WO2020095148A1 (ja) * 2018-11-08 2020-05-14 株式会社半導体エネルギー研究所 半導体装置、及び電子機器

Family Cites Families (127)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (ja) 1984-03-23 1985-10-08 Fujitsu Ltd 薄膜トランジスタ
JPH0244256B2 (ja) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn2o5deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244258B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn3o6deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPS63210023A (ja) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater InGaZn↓4O↓7で示される六方晶系の層状構造を有する化合物およびその製造法
JPH0244260B2 (ja) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn5o8deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244262B2 (ja) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn6o9deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH0244263B2 (ja) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho Ingazn7o10deshimesarerurotsuhoshokeinosojokozoojusurukagobutsuoyobisonoseizoho
JPH03225696A (ja) * 1990-01-30 1991-10-04 Sharp Corp 半導体記憶装置
JPH05251705A (ja) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd 薄膜トランジスタ
JP3479375B2 (ja) 1995-03-27 2003-12-15 科学技術振興事業団 亜酸化銅等の金属酸化物半導体による薄膜トランジスタとpn接合を形成した金属酸化物半導体装置およびそれらの製造方法
EP0820644B1 (en) 1995-08-03 2005-08-24 Koninklijke Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (ja) 1995-12-30 2005-03-02 三星電子株式会社 液晶表示装置の製造方法
US7052941B2 (en) * 2003-06-24 2006-05-30 Sang-Yun Lee Method for making a three-dimensional integrated circuit structure
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
JP2000150861A (ja) 1998-11-16 2000-05-30 Tdk Corp 酸化物薄膜
JP3276930B2 (ja) 1998-11-17 2002-04-22 科学技術振興事業団 トランジスタ及び半導体装置
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP2001189098A (ja) * 2000-01-04 2001-07-10 Mitsubishi Electric Corp 半導体記憶装置
US6567287B2 (en) 2001-03-21 2003-05-20 Matrix Semiconductor, Inc. Memory device with row and column decoder circuits arranged in a checkerboard pattern under a plurality of memory arrays
JP4089858B2 (ja) 2000-09-01 2008-05-28 国立大学法人東北大学 半導体デバイス
KR20020038482A (ko) 2000-11-15 2002-05-23 모리시타 요이찌 박막 트랜지스터 어레이, 그 제조방법 및 그것을 이용한표시패널
JP3997731B2 (ja) 2001-03-19 2007-10-24 富士ゼロックス株式会社 基材上に結晶性半導体薄膜を形成する方法
JP2002289859A (ja) 2001-03-23 2002-10-04 Minolta Co Ltd 薄膜トランジスタ
JP3925839B2 (ja) 2001-09-10 2007-06-06 シャープ株式会社 半導体記憶装置およびその試験方法
JP4090716B2 (ja) 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
WO2003040441A1 (en) 2001-11-05 2003-05-15 Japan Science And Technology Agency Natural superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4164562B2 (ja) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ
JP4083486B2 (ja) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 LnCuO(S,Se,Te)単結晶薄膜の製造方法
US7049190B2 (en) 2002-03-15 2006-05-23 Sanyo Electric Co., Ltd. Method for forming ZnO film, method for forming ZnO semiconductor layer, method for fabricating semiconductor device, and semiconductor device
JP3933591B2 (ja) 2002-03-26 2007-06-20 淳二 城戸 有機エレクトロルミネッセント素子
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
JP2004022625A (ja) 2002-06-13 2004-01-22 Murata Mfg Co Ltd 半導体デバイス及び該半導体デバイスの製造方法
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4416409B2 (ja) 2003-01-16 2010-02-17 株式会社ルネサステクノロジ 半導体記憶装置
JP4166105B2 (ja) 2003-03-06 2008-10-15 シャープ株式会社 半導体装置およびその製造方法
JP2004273732A (ja) 2003-03-07 2004-09-30 Sharp Corp アクティブマトリクス基板およびその製造方法
US7233024B2 (en) 2003-03-31 2007-06-19 Sandisk 3D Llc Three-dimensional memory device incorporating segmented bit line memory array
JP4108633B2 (ja) 2003-06-20 2008-06-25 シャープ株式会社 薄膜トランジスタおよびその製造方法ならびに電子デバイス
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
KR20070116888A (ko) 2004-03-12 2007-12-11 도꾸리쯔교세이호징 가가꾸 기쥬쯔 신꼬 기꼬 아몰퍼스 산화물 및 박막 트랜지스터
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (ja) 2004-09-02 2006-04-13 Casio Comput Co Ltd 薄膜トランジスタおよびその製造方法
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
EP1815530B1 (en) 2004-11-10 2021-02-17 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
BRPI0517568B8 (pt) 2004-11-10 2022-03-03 Canon Kk Transistor de efeito de campo
JP5118811B2 (ja) 2004-11-10 2013-01-16 キヤノン株式会社 発光装置及び表示装置
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI412138B (zh) 2005-01-28 2013-10-11 Semiconductor Energy Lab 半導體裝置,電子裝置,和半導體裝置的製造方法
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
JP2006344849A (ja) 2005-06-10 2006-12-21 Casio Comput Co Ltd 薄膜トランジスタ
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (ko) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 유기 발광표시장치 및 그의 제조방법
JP2007059128A (ja) 2005-08-23 2007-03-08 Canon Inc 有機el表示装置およびその製造方法
JP2007073705A (ja) 2005-09-06 2007-03-22 Canon Inc 酸化物半導体チャネル薄膜トランジスタおよびその製造方法
JP5116225B2 (ja) 2005-09-06 2013-01-09 キヤノン株式会社 酸化物半導体デバイスの製造方法
JP4850457B2 (ja) 2005-09-06 2012-01-11 キヤノン株式会社 薄膜トランジスタ及び薄膜ダイオード
JP4280736B2 (ja) 2005-09-06 2009-06-17 キヤノン株式会社 半導体素子
EP1998375A3 (en) 2005-09-29 2012-01-18 Semiconductor Energy Laboratory Co, Ltd. Semiconductor device having oxide semiconductor layer and manufacturing method
JP5037808B2 (ja) 2005-10-20 2012-10-03 キヤノン株式会社 アモルファス酸化物を用いた電界効果型トランジスタ、及び該トランジスタを用いた表示装置
KR101358954B1 (ko) 2005-11-15 2014-02-06 가부시키가이샤 한도오따이 에네루기 켄큐쇼 다이오드 및 액티브 매트릭스 표시장치
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (ja) 2006-01-21 2012-07-18 三星電子株式会社 ZnOフィルム及びこれを用いたTFTの製造方法
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (ko) 2006-04-11 2007-10-17 삼성전자주식회사 ZnO TFT
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
JP5028033B2 (ja) 2006-06-13 2012-09-19 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4999400B2 (ja) 2006-08-09 2012-08-15 キヤノン株式会社 酸化物半導体膜のドライエッチング方法
JP4609797B2 (ja) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 薄膜デバイス及びその製造方法
JP4332545B2 (ja) 2006-09-15 2009-09-16 キヤノン株式会社 電界効果型トランジスタ及びその製造方法
JP4274219B2 (ja) 2006-09-27 2009-06-03 セイコーエプソン株式会社 電子デバイス、有機エレクトロルミネッセンス装置、有機薄膜半導体装置
JP5164357B2 (ja) 2006-09-27 2013-03-21 キヤノン株式会社 半導体装置及び半導体装置の製造方法
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140684A (ja) 2006-12-04 2008-06-19 Toppan Printing Co Ltd カラーelディスプレイおよびその製造方法
KR101303578B1 (ko) 2007-01-05 2013-09-09 삼성전자주식회사 박막 식각 방법
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (ko) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 박막 트랜지스터 및 이를 이용한 유기 전계 발광표시장치
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (ko) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이의 제조 방법
KR20080094300A (ko) 2007-04-19 2008-10-23 삼성전자주식회사 박막 트랜지스터 및 그 제조 방법과 박막 트랜지스터를포함하는 평판 디스플레이
KR101334181B1 (ko) 2007-04-20 2013-11-28 삼성전자주식회사 선택적으로 결정화된 채널층을 갖는 박막 트랜지스터 및 그제조 방법
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
KR101345376B1 (ko) 2007-05-29 2013-12-24 삼성전자주식회사 ZnO 계 박막 트랜지스터 및 그 제조방법
EP2037461A3 (en) * 2007-09-12 2009-10-28 Samsung Electronics Co., Ltd. Multi-layered memory devices
JP5215158B2 (ja) 2007-12-17 2013-06-19 富士フイルム株式会社 無機結晶性配向膜及びその製造方法、半導体デバイス
JP2009211735A (ja) * 2008-02-29 2009-09-17 Toshiba Corp 不揮発性記憶装置
JP4623179B2 (ja) 2008-09-18 2011-02-02 ソニー株式会社 薄膜トランジスタおよびその製造方法
JP5451280B2 (ja) 2008-10-09 2014-03-26 キヤノン株式会社 ウルツ鉱型結晶成長用基板およびその製造方法ならびに半導体装置
JP5781720B2 (ja) 2008-12-15 2015-09-24 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
KR101996773B1 (ko) 2009-10-21 2019-07-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
SG10201406934WA (en) 2009-10-29 2014-11-27 Semiconductor Energy Lab Semiconductor device
KR102369024B1 (ko) 2009-10-29 2022-02-28 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101488521B1 (ko) * 2009-11-06 2015-02-02 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
WO2011062029A1 (en) * 2009-11-18 2011-05-26 Semiconductor Energy Laboratory Co., Ltd. Memory device
CN102804360B (zh) * 2009-12-25 2014-12-17 株式会社半导体能源研究所 半导体装置
JP5671418B2 (ja) * 2010-08-06 2015-02-18 株式会社半導体エネルギー研究所 半導体装置の駆動方法
WO2012029638A1 (en) 2010-09-03 2012-03-08 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2012256821A (ja) 2010-09-13 2012-12-27 Semiconductor Energy Lab Co Ltd 記憶装置
WO2012053374A1 (en) * 2010-10-20 2012-04-26 Semiconductor Energy Laboratory Co., Ltd. Method for driving semiconductor device
WO2012060253A1 (en) 2010-11-05 2012-05-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US9601178B2 (en) 2011-01-26 2017-03-21 Semiconductor Energy Laboratory Co., Ltd. Memory device and semiconductor device
JP6000560B2 (ja) 2011-02-02 2016-09-28 株式会社半導体エネルギー研究所 半導体メモリ装置
TWI520273B (zh) 2011-02-02 2016-02-01 半導體能源研究所股份有限公司 半導體儲存裝置
JP5890234B2 (ja) * 2011-04-15 2016-03-22 株式会社半導体エネルギー研究所 半導体装置及びその駆動方法
US9076505B2 (en) 2011-12-09 2015-07-07 Semiconductor Energy Laboratory Co., Ltd. Memory device
JP2013211292A (ja) * 2012-03-30 2013-10-10 Elpida Memory Inc 半導体装置
TWI735206B (zh) 2014-04-10 2021-08-01 日商半導體能源研究所股份有限公司 記憶體裝置及半導體裝置

Also Published As

Publication number Publication date
US9542977B2 (en) 2017-01-10
US20150294693A1 (en) 2015-10-15
JP2020047949A (ja) 2020-03-26
JP6902087B2 (ja) 2021-07-14
JP2015207761A (ja) 2015-11-19

Similar Documents

Publication Publication Date Title
JP6635670B2 (ja) 半導体装置
JP6952145B2 (ja) 記憶装置
US10490258B2 (en) Semiconductor device with stacked structure of memory cells over sensing amplifiers, circuit board and electronic device
US10002884B2 (en) Semiconductor device
JP2020074365A (ja) 半導体装置
US9876495B2 (en) Semiconductor device
JP6885986B2 (ja) 半導体装置
JP6625328B2 (ja) 半導体装置の駆動方法
JP2019220192A (ja) 半導体装置

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180326

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180326

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20181227

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190108

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190220

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190604

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190731

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190910

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191101

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20191119

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20191217

R150 Certificate of patent or registration of utility model

Ref document number: 6635670

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250