JP6587329B2 - 表示装置、tft基板及びgoa駆動回路 - Google Patents
表示装置、tft基板及びgoa駆動回路 Download PDFInfo
- Publication number
- JP6587329B2 JP6587329B2 JP2018515439A JP2018515439A JP6587329B2 JP 6587329 B2 JP6587329 B2 JP 6587329B2 JP 2018515439 A JP2018515439 A JP 2018515439A JP 2018515439 A JP2018515439 A JP 2018515439A JP 6587329 B2 JP6587329 B2 JP 6587329B2
- Authority
- JP
- Japan
- Prior art keywords
- switch transistor
- signal
- output
- terminal
- pull
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000000758 substrate Substances 0.000 title claims description 19
- 239000003990 capacitor Substances 0.000 claims description 53
- 238000010586 diagram Methods 0.000 description 8
- 230000005540 biological transmission Effects 0.000 description 7
- 238000000034 method Methods 0.000 description 3
- 230000035945 sensitivity Effects 0.000 description 1
- 239000000725 suspension Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/18—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
- G11C19/182—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
- G11C19/184—Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1222—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1255—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0289—Details of voltage level shifters arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2354/00—Aspects of interface with display user
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
Description
第1段階では、第1スイッチトランジスタT1及び第2スイッチトランジスタT2がオンされ、ローレベル信号VGLが第1制御信号K1として第1ノードQnを低電位にプルダウンする。第3スイッチトランジスタT3及び第4スイッチトランジスタT4の制御端は低電位であるため、第3スイッチトランジスタT3及び第4スイッチトランジスタT4はいずれもオンされる。このとき、第2クロック信号XCKが低電位であり、第5スイッチトランジスタT5がオンされて、第1プルダウン信号L11及び第2プルダウン信号L12がいずれも低電位となり、それにより出力されたプルダウン信号L1が低電位であり、第2ノードPnを低電位にプルダウンして、第7スイッチトランジスタT7及び第8スイッチトランジスタT8がいずれもオンされる。また、第2クロック信号XCKとは逆方向にある第1クロック信号CKは高電位であるので、第6スイッチトランジスタT6はオフされる。第3スイッチトランジスタT3は高電位の第1出力制御信号O1を出力し、第8スイッチトランジスタT8も高電位の第1出力制御信号O2を出力して、出力信号Gnを高電位にする。
Claims (17)
- GOA駆動回路であって、前記GOA駆動回路はマルチステージの駆動ユニットを含み、前記駆動ユニットの各々は、入力モジュール、出力モジュール、プルダウンモジュール、及びプルダウン保持モジュールを含み、
前記入力モジュールは、タッチ制御信号、ローレベル信号、ハイレベル信号、及び前ステージの出力信号を受信し、受信した信号に応じて第1制御信号を出力するために使用され、第1ステージの駆動ユニットの入力モジュールは、タッチ制御信号、ローレベル信号、ハイレベル信号、及び予め設定された初期信号を受信し、
前記出力モジュールは、前記第1制御信号及び第1クロック信号を受信し、前記第1制御信号及び前記第1クロック信号に応じて第1出力制御信号を出力するために使用され、
前記プルダウンモジュールは、前記第1制御信号、第2クロック信号及びローレベル信号を受信し、前記第1制御信号、第2クロック信号及びローレベル信号に応じてプルダウン信号を出力するために使用され、前記第2クロック信号及び前記第1クロック信号は互いに逆方向であり、
前記プルダウン保持モジュールは、前記プルダウン信号、ハイレベル信号及び第1クロック信号を受信し、前記プルダウン信号、ハイレベル信号及び第1クロック信号に応じて第2出力制御信号を出力するために使用され、前記第1出力制御信号と前記第2出力制御信号は協働して出力信号を取得し、
前記入力モジュールは、第1スイッチトランジスタ、第2スイッチトランジスタ及び第1コンデンサを含み、
前記第1スイッチトランジスタの制御端は前記前ステージの出力信号を受信し、前記第1スイッチトランジスタの入力端は前記ローレベル信号を受信し、前記第1スイッチトランジスタの出力端は前記第2スイッチトランジスタの入力端に接続され、前記第1ステージの駆動ユニットの第1スイッチトランジスタの制御端は、前記予め設定された初期信号を受信し、
前記第2スイッチトランジスタの制御端は前記タッチ制御信号を受信し、前記第2スイッチトランジスタの入力端は前記第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの出力端は前記第1制御信号を出力し、
前記第1コンデンサの一端は前記ハイレベル信号を受信し、他端は前記第2スイッチトランジスタの入力端に接続される、ことを特徴とする回路。 - 前記出力モジュールは、第3スイッチトランジスタ及び第2コンデンサを含み、
前記第3スイッチトランジスタの制御端は、前記第1制御信号を受信するために前記第2スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記第1クロック信号を受信し、前記第3スイッチトランジスタの出力端は前記第1出力制御信号を出力し、
前記第2コンデンサの両端は、前記第3スイッチトランジスタの制御端と出力端にそれぞれ接続される、ことを特徴とする請求項1に記載の回路。 - 前記プルダウン信号は、第1プルダウン信号及び第2プルダウン信号を含み、前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、
前記第4スイッチトランジスタの制御端は、前記第1制御信号を受信するために前記第2スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの入力端は前記第2クロック信号を受信し、前記第4スイッチトランジスタの出力端は前記第1プルダウン信号を出力し、
前記第5スイッチトランジスタの制御端は前記第2クロック信号を受信し、前記第5スイッチトランジスタの入力端は前記ローレベル信号を受信し、前記第5スイッチトランジスタの出力端は前記第2プルダウン信号を出力する、ことを特徴とする請求項2に記載の回路。 - 前記プルダウン保持モジュールは、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ及び第3コンデンサを含み、
前記第6スイッチトランジスタの制御端は前記第1クロック信号を受信し、前記第6スイッチトランジスタの入力端は前記第7スイッチトランジスタの出力端に接続され、前記第6スイッチトランジスタの出力端は前記第3スイッチトランジスタの制御端に接続され、
前記第7スイッチトランジスタの制御端は、前記プルダウン信号を受信するために、前記第4スイッチトランジスタ及び前記第5スイッチトランジスタの出力端にそれぞれ接続され、前記第7スイッチトランジスタの入力端は前記ハイレベル信号を受信し、第7スイッチトランジスタの出力端は前記第6スイッチトランジスタの入力端に接続され、
前記第8スイッチトランジスタの制御端は、前記プルダウン信号を受信するために、前記第4スイッチトランジスタ及び前記第5スイッチトランジスタの出力端にそれぞれ接続され、前記第8スイッチトランジスタの入力端は前記ハイレベル信号を受信し、前記第8スイッチトランジスタの出力端は前記第2出力制御信号を出力し、
前記第3コンデンサの一端は、前記第7スイッチトランジスタ及び第8スイッチトランジスタの制御端に接続され、他端は、前記ハイレベル信号を受信する、ことを特徴とする請求項3に記載の回路。 - 前記回路は第9スイッチトランジスタをさらに含み、前記第9スイッチトランジスタの制御端は前記ローレベル信号を受信し、前記第9スイッチトランジスタの入力端は前記第2スイッチトランジスタの出力端に接続され、前記第9スイッチトランジスタの出力端は前記第3スイッチトランジスタの制御端に接続される、ことを特徴とする請求項2に記載の回路。
- 前記第9スイッチトランジスタはP型スイッチトランジスタであり、前記制御端はP型スイッチトランジスタのゲートであり、入力端はP型スイッチトランジスタのソースであり、出力端はP型スイッチトランジスタのドレインである、ことを特徴とする請求項5に記載の回路。
- 前記第1スイッチトランジスタ〜前記第8スイッチトランジスタはいずれもP型スイッチトランジスタであり、前記制御端はP型スイッチトランジスタのゲートであり、入力端はP型スイッチトランジスタのソースであり、出力端はP型スイッチトランジスタのドレインである、ことを特徴とする請求項4に記載の回路。
- TFT基板であって、前記TFT基板はGOA駆動回路を含み、前記GOA駆動回路はマルチステージの駆動ユニットを含み、前記駆動ユニットの各々は、入力モジュール、出力モジュール、プルダウンモジュール、及びプルダウン保持モジュールを含み、
前記入力モジュールは、タッチ制御信号、ローレベル信号、ハイレベル信号、及び前ステージの出力信号を受信し、受信した信号に応じて第1制御信号を出力するために使用され、第1ステージの駆動ユニットの入力モジュールは、タッチ制御信号、ローレベル信号、ハイレベル信号、及び予め設定された初期信号を受信し、
前記出力モジュールは、前記第1制御信号及び第1クロック信号を受信し、前記第1制御信号及び前記第1クロック信号に応じて第1出力制御信号を出力するために使用され、
前記プルダウンモジュールは、前記第1制御信号、第2クロック信号及びローレベル信号を受信し、前記第1制御信号、第2クロック信号及びローレベル信号に応じてプルダウン信号を出力するために使用され、前記第2クロック信号及び前記第1クロック信号は互いに逆方向であり、
前記プルダウン保持モジュールは、前記プルダウン信号、ハイレベル信号及び第1クロック信号を受信し、前記プルダウン信号、ハイレベル信号及び第1クロック信号に応じて第2出力制御信号を出力するために使用され、前記第1出力制御信号と前記第2出力制御信号は協働して出力信号を取得し、
前記入力モジュールは、第1スイッチトランジスタ、第2スイッチトランジスタ及び第1コンデンサを含み、
前記第1スイッチトランジスタの制御端は前記前ステージの出力信号を受信し、前記第1スイッチトランジスタの入力端は前記ローレベル信号を受信し、前記第1スイッチトランジスタの出力端は前記第2スイッチトランジスタの入力端に接続され、前記第1ステージの駆動ユニットの第1スイッチトランジスタの制御端は、前記予め設定された初期信号を受信し、
前記第2スイッチトランジスタの制御端は前記タッチ制御信号を受信し、前記第2スイッチトランジスタの入力端は前記第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの出力端は前記第1制御信号を出力し、
前記第1コンデンサの一端は前記ハイレベル信号を受信し、他端は前記第2スイッチトランジスタの入力端に接続される、ことを特徴とするTFT基板。 - 前記出力モジュールは、第3スイッチトランジスタ及び第2コンデンサを含み、
前記第3スイッチトランジスタの制御端は、前記第1制御信号を受信するために前記第2スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記第1クロック信号を受信し、前記第3スイッチトランジスタの出力端は前記第1出力制御信号を出力し、
前記第2コンデンサの両端は、前記第3スイッチトランジスタの制御端と出力端にそれぞれ接続される、ことを特徴とする請求項8に記載のTFT基板。 - 前記プルダウン信号は、第1プルダウン信号及び第2プルダウン信号を含み、前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、
前記第4スイッチトランジスタの制御端は、前記第1制御信号を受信するために前記第2スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの入力端は前記第2クロック信号を受信し、前記第4スイッチトランジスタの出力端は前記第1プルダウン信号を出力し、
前記第5スイッチトランジスタの制御端は前記第2クロック信号を受信し、前記第5スイッチトランジスタの入力端は前記ローレベル信号を受信し、前記第5スイッチトランジスタの出力端は前記第2プルダウン信号を出力する、ことを特徴とする請求項9に記載のTFT基板。 - 前記プルダウン保持モジュールは、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ及び第3コンデンサを含み、
前記第6スイッチトランジスタの制御端は前記第1クロック信号を受信し、前記第6スイッチトランジスタの入力端は前記第7スイッチトランジスタの出力端に接続され、前記第6スイッチトランジスタの出力端は前記第3スイッチトランジスタの制御端に接続され、
前記第7スイッチトランジスタの制御端は、前記プルダウン信号を受信するために、前記第4スイッチトランジスタ及び前記第5スイッチトランジスタの出力端にそれぞれ接続され、前記第7スイッチトランジスタの入力端は前記ハイレベル信号を受信し、第7スイッチトランジスタの出力端は前記第6スイッチトランジスタの入力端に接続され、
前記第8スイッチトランジスタの制御端は、前記プルダウン信号を受信するために、前記第4スイッチトランジスタ及び前記第5スイッチトランジスタの出力端にそれぞれ接続され、前記第8スイッチトランジスタの入力端は前記ハイレベル信号を受信し、前記第8スイッチトランジスタの出力端は前記第2出力制御信号を出力し、
前記第3コンデンサの一端は、前記第7スイッチトランジスタ及び第8スイッチトランジスタの制御端に接続され、他端は、前記ハイレベル信号を受信する、ことを特徴とする請求項10に記載のTFT基板。 - 前記GOA駆動回路は第9スイッチトランジスタをさらに含み、前記第9スイッチトランジスタの制御端は前記ローレベル信号を受信し、前記第9スイッチトランジスタの入力端は前記第2スイッチトランジスタの出力端に接続され、前記第9スイッチトランジスタの出力端は前記第3スイッチトランジスタの制御端に接続される、ことを特徴とする請求項9に記載のTFT基板。
- 表示装置であって、前記表示装置はTFT基板を含み、前記TFT基板はGOA駆動回路を含み、前記GOA駆動回路はマルチステージの駆動ユニットを含み、前記駆動ユニットの各々は、入力モジュール、出力モジュール、プルダウンモジュール、及びプルダウン保持モジュールを含み、
前記入力モジュールは、タッチ制御信号、ローレベル信号、ハイレベル信号、及び前ステージの出力信号を受信し、受信した信号に応じて第1制御信号を出力するために使用され、第1ステージの駆動ユニットの入力モジュールは、タッチ制御信号、ローレベル信号、ハイレベル信号、及び予め設定された初期信号を受信し、
前記出力モジュールは、前記第1制御信号及び第1クロック信号を受信し、前記第1制御信号及び前記第1クロック信号に応じて第1出力制御信号を出力するために使用され、
前記プルダウンモジュールは、前記第1制御信号、第2クロック信号及びローレベル信号を受信し、前記第1制御信号、第2クロック信号及びローレベル信号に応じてプルダウン信号を出力するために使用され、前記第2クロック信号及び前記第1クロック信号は互いに逆方向であり、
前記プルダウン保持モジュールは、前記プルダウン信号、ハイレベル信号及び第1クロック信号を受信し、前記プルダウン信号、ハイレベル信号及び第1クロック信号に応じて第2出力制御信号を出力するために使用され、前記第1出力制御信号と前記第2出力制御信号は協働して出力信号を取得し、
前記入力モジュールは、第1スイッチトランジスタ、第2スイッチトランジスタ及び第1コンデンサを含み、
前記第1スイッチトランジスタの制御端は前記前ステージの出力信号を受信し、前記第1スイッチトランジスタの入力端は前記ローレベル信号を受信し、前記第1スイッチトランジスタの出力端は前記第2スイッチトランジスタの入力端に接続され、前記第1ステージの駆動ユニットの第1スイッチトランジスタの制御端は、前記予め設定された初期信号を受信し、
前記第2スイッチトランジスタの制御端は前記タッチ制御信号を受信し、前記第2スイッチトランジスタの入力端は前記第1スイッチトランジスタの出力端に接続され、前記第2スイッチトランジスタの出力端は前記第1制御信号を出力し、
前記第1コンデンサの一端は前記ハイレベル信号を受信し、他端は前記第2スイッチトランジスタの入力端に接続される、ことを特徴とする表示装置。 - 前記出力モジュールは、第3スイッチトランジスタ及び第2コンデンサを含み、
前記第3スイッチトランジスタの制御端は、前記第1制御信号を受信するために前記第2スイッチトランジスタの出力端に接続され、前記第3スイッチトランジスタの入力端は前記第1クロック信号を受信し、前記第3スイッチトランジスタの出力端は前記第1出力制御信号を出力し、
前記第2コンデンサの両端は、前記第3スイッチトランジスタの制御端と出力端にそれぞれ接続される、ことを特徴とする請求項13に記載の表示装置。 - 前記プルダウン信号は、第1プルダウン信号及び第2プルダウン信号を含み、前記プルダウンモジュールは、第4スイッチトランジスタ及び第5スイッチトランジスタを含み、
前記第4スイッチトランジスタの制御端は、前記第1制御信号を受信するために前記第2スイッチトランジスタの出力端に接続され、前記第4スイッチトランジスタの入力端は前記第2クロック信号を受信し、前記第4スイッチトランジスタの出力端は前記第1プルダウン信号を出力し、
前記第5スイッチトランジスタの制御端は前記第2クロック信号を受信し、前記第5スイッチトランジスタの入力端は前記ローレベル信号を受信し、前記第5スイッチトランジスタの出力端は前記第2プルダウン信号を出力する、ことを特徴とする請求項14に記載の表示装置。 - 前記プルダウン保持モジュールは、第6スイッチトランジスタ、第7スイッチトランジスタ、第8スイッチトランジスタ及び第3コンデンサを含み、
前記第6スイッチトランジスタの制御端は前記第1クロック信号を受信し、前記第6スイッチトランジスタの入力端は前記第7スイッチトランジスタの出力端に接続され、前記第6スイッチトランジスタの出力端は前記第3スイッチトランジスタの制御端に接続され、
前記第7スイッチトランジスタの制御端は、前記プルダウン信号を受信するために、前記第4スイッチトランジスタ及び前記第5スイッチトランジスタの出力端にそれぞれ接続され、前記第7スイッチトランジスタの入力端は前記ハイレベル信号を受信し、第7スイッチトランジスタの出力端は前記第6スイッチトランジスタの入力端に接続され、
前記第8スイッチトランジスタの制御端は、前記プルダウン信号を受信するために、前記第4スイッチトランジスタ及び前記第5スイッチトランジスタの出力端にそれぞれ接続され、前記第8スイッチトランジスタの入力端は前記ハイレベル信号を受信し、前記第8スイッチトランジスタの出力端は前記第2出力制御信号を出力し、
前記第3コンデンサの一端は、前記第7スイッチトランジスタ及び第8スイッチトランジスタの制御端に接続され、他端は、前記ハイレベル信号を受信する、ことを特徴とする請求項15に記載の表示装置。 - 前記GOA駆動回路は第9スイッチトランジスタをさらに含み、前記第9スイッチトランジスタの制御端は前記ローレベル信号を受信し、前記第9スイッチトランジスタの入力端は前記第2スイッチトランジスタの出力端に接続され、前記第9スイッチトランジスタの出力端は前記第3スイッチトランジスタの制御端に接続される、ことを特徴とする請求項14に記載の表示装置。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201510628647.3A CN105118419B (zh) | 2015-09-28 | 2015-09-28 | 一种显示装置、tft基板及goa驱动电路 |
CN201510628647.3 | 2015-09-28 | ||
PCT/CN2015/092354 WO2017054260A1 (zh) | 2015-09-28 | 2015-10-21 | 一种显示装置、tft基板及goa驱动电路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018536182A JP2018536182A (ja) | 2018-12-06 |
JP6587329B2 true JP6587329B2 (ja) | 2019-10-09 |
Family
ID=54666383
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2018515439A Expired - Fee Related JP6587329B2 (ja) | 2015-09-28 | 2015-10-21 | 表示装置、tft基板及びgoa駆動回路 |
Country Status (7)
Country | Link |
---|---|
US (2) | US9886927B2 (ja) |
JP (1) | JP6587329B2 (ja) |
KR (1) | KR102057822B1 (ja) |
CN (1) | CN105118419B (ja) |
DE (1) | DE112015006977B4 (ja) |
GB (1) | GB2556837B (ja) |
WO (1) | WO2017054260A1 (ja) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102313978B1 (ko) * | 2015-01-21 | 2021-10-19 | 삼성디스플레이 주식회사 | 게이트 구동회로 |
CN105096879B (zh) * | 2015-08-20 | 2018-03-20 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置 |
CN105118419B (zh) * | 2015-09-28 | 2017-11-10 | 深圳市华星光电技术有限公司 | 一种显示装置、tft基板及goa驱动电路 |
TWI568184B (zh) * | 2015-12-24 | 2017-01-21 | 友達光電股份有限公司 | 移位暫存電路及其驅動方法 |
CN106128379B (zh) * | 2016-08-08 | 2019-01-15 | 武汉华星光电技术有限公司 | Goa电路 |
CN106157916A (zh) * | 2016-08-31 | 2016-11-23 | 深圳市华星光电技术有限公司 | 一种栅极驱动单元及驱动电路 |
CN106128409B (zh) * | 2016-09-21 | 2018-11-27 | 深圳市华星光电技术有限公司 | 扫描驱动电路及显示装置 |
TWI638348B (zh) * | 2017-08-25 | 2018-10-11 | 友達光電股份有限公司 | 移位暫存器及其觸控顯示裝置 |
CN107403610B (zh) * | 2017-09-21 | 2019-10-11 | 武汉华星光电半导体显示技术有限公司 | 一种扫描goa电路 |
CN108563082B (zh) * | 2018-04-27 | 2020-12-22 | 京东方科技集团股份有限公司 | 电路基板、显示装置及驱动方法 |
CN110534048B (zh) * | 2018-05-25 | 2022-02-22 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 |
CN108877619B (zh) * | 2018-06-22 | 2021-06-01 | 武汉华星光电半导体显示技术有限公司 | 显示设备的控制电路、控制方法 |
CN108922485B (zh) * | 2018-07-17 | 2020-06-12 | 惠科股份有限公司 | 栅极驱动电路结构、显示面板、以及栅极驱动电路结构的驱动方法 |
KR102605378B1 (ko) * | 2018-07-19 | 2023-11-24 | 엘지디스플레이 주식회사 | 터치 센서를 구비하는 표시장치 |
TWI690837B (zh) * | 2019-01-07 | 2020-04-11 | 友達光電股份有限公司 | 移位暫存器 |
CN109683748B (zh) * | 2019-02-28 | 2021-08-10 | 维沃移动通信有限公司 | 一种驱动电路、电子设备及控制方法 |
CN110060645B (zh) * | 2019-05-07 | 2022-08-09 | 京东方科技集团股份有限公司 | 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置 |
CN110136626B (zh) * | 2019-05-20 | 2021-03-12 | 京东方科技集团股份有限公司 | 显示面板、显示装置和栅驱动电路及其驱动方法 |
CN110211546A (zh) * | 2019-05-30 | 2019-09-06 | 深圳市华星光电半导体显示技术有限公司 | 薄膜晶体管电路及显示装置 |
CN112150953B (zh) * | 2019-06-26 | 2022-04-15 | 京东方科技集团股份有限公司 | 一种显示装置及其显示方法 |
CN110582805A (zh) * | 2019-08-06 | 2019-12-17 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路和显示装置 |
CN111477181B (zh) * | 2020-05-22 | 2021-08-27 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 |
CN113741726B (zh) | 2021-07-30 | 2022-06-03 | 惠科股份有限公司 | 驱动电路、四级驱动电路及显示面板 |
CN114283756B (zh) * | 2021-12-28 | 2023-05-05 | 京东方科技集团股份有限公司 | 电平转换电路、电平转换芯片、显示装置及驱动方法 |
CN114333705A (zh) * | 2021-12-30 | 2022-04-12 | 厦门天马显示科技有限公司 | 驱动电路、显示面板、显示装置和稳压控制方法 |
WO2023245602A1 (zh) * | 2022-06-24 | 2023-12-28 | 京东方科技集团股份有限公司 | 驱动电路、驱动方法、显示装置和显示控制方法 |
Family Cites Families (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI374510B (en) * | 2008-04-18 | 2012-10-11 | Au Optronics Corp | Gate driver on array of a display and method of making device of a display |
CN102650751B (zh) * | 2011-09-22 | 2014-08-06 | 京东方科技集团股份有限公司 | 一种goa电路、阵列基板及液晶显示器件 |
JP2014182203A (ja) | 2013-03-18 | 2014-09-29 | Japan Display Inc | 表示装置および電子機器 |
CN103390392B (zh) * | 2013-07-18 | 2016-02-24 | 合肥京东方光电科技有限公司 | Goa电路、阵列基板、显示装置及驱动方法 |
CN103680386B (zh) * | 2013-12-18 | 2016-03-09 | 深圳市华星光电技术有限公司 | 用于平板显示的goa电路及显示装置 |
US9424793B2 (en) * | 2014-02-04 | 2016-08-23 | Apple Inc. | Displays with intra-frame pause |
CN103943083B (zh) * | 2014-03-27 | 2017-02-15 | 京东方科技集团股份有限公司 | 一种栅极驱动电路及其驱动方法、显示装置 |
CN103996370B (zh) | 2014-05-30 | 2017-01-25 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 |
CN104485060B (zh) * | 2014-10-09 | 2017-05-10 | 上海中航光电子有限公司 | 栅极控制单元、栅极控制电路、阵列基板和显示面板 |
CN104318886B (zh) | 2014-10-31 | 2017-04-05 | 京东方科技集团股份有限公司 | 一种goa单元及驱动方法,goa电路和显示装置 |
CN104505036B (zh) * | 2014-12-19 | 2017-04-12 | 深圳市华星光电技术有限公司 | 一种栅极驱动电路 |
CN104575420B (zh) * | 2014-12-19 | 2017-01-11 | 深圳市华星光电技术有限公司 | 一种扫描驱动电路 |
CN104766576B (zh) * | 2015-04-07 | 2017-06-27 | 深圳市华星光电技术有限公司 | 基于p型薄膜晶体管的goa电路 |
CN104795018B (zh) * | 2015-05-08 | 2017-06-09 | 上海天马微电子有限公司 | 移位寄存器、驱动方法、栅极驱动电路及显示装置 |
CN104866576B (zh) | 2015-05-25 | 2018-03-02 | 广东精点数据科技股份有限公司 | 一种Data Vault模型数据仓库自动构建的方法及装置 |
CN105161063B (zh) * | 2015-09-14 | 2018-05-11 | 深圳市华星光电技术有限公司 | 一种液晶显示装置的栅极驱动电路 |
CN105185333B (zh) * | 2015-09-14 | 2018-05-11 | 深圳市华星光电技术有限公司 | 一种液晶显示装置的栅极驱动电路 |
CN105118419B (zh) * | 2015-09-28 | 2017-11-10 | 深圳市华星光电技术有限公司 | 一种显示装置、tft基板及goa驱动电路 |
CN105261340A (zh) * | 2015-11-09 | 2016-01-20 | 武汉华星光电技术有限公司 | Goa驱动电路、tft显示面板及显示装置 |
-
2015
- 2015-09-28 CN CN201510628647.3A patent/CN105118419B/zh not_active Expired - Fee Related
- 2015-10-21 US US14/894,357 patent/US9886927B2/en active Active
- 2015-10-21 WO PCT/CN2015/092354 patent/WO2017054260A1/zh active Application Filing
- 2015-10-21 JP JP2018515439A patent/JP6587329B2/ja not_active Expired - Fee Related
- 2015-10-21 KR KR1020187011341A patent/KR102057822B1/ko active IP Right Grant
- 2015-10-21 GB GB1804765.4A patent/GB2556837B/en not_active Expired - Fee Related
- 2015-10-21 DE DE112015006977.1T patent/DE112015006977B4/de not_active Expired - Fee Related
-
2017
- 2017-12-23 US US15/853,729 patent/US9972270B1/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20170193943A1 (en) | 2017-07-06 |
CN105118419B (zh) | 2017-11-10 |
GB2556837A (en) | 2018-06-06 |
US20180122324A1 (en) | 2018-05-03 |
GB201804765D0 (en) | 2018-05-09 |
US9886927B2 (en) | 2018-02-06 |
WO2017054260A1 (zh) | 2017-04-06 |
DE112015006977T5 (de) | 2018-07-05 |
US9972270B1 (en) | 2018-05-15 |
KR102057822B1 (ko) | 2019-12-19 |
DE112015006977B4 (de) | 2021-01-14 |
GB2556837B (en) | 2021-05-05 |
CN105118419A (zh) | 2015-12-02 |
JP2018536182A (ja) | 2018-12-06 |
KR20180057685A (ko) | 2018-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6587329B2 (ja) | 表示装置、tft基板及びgoa駆動回路 | |
WO2016201862A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
JP6328153B2 (ja) | シフトレジスタ、表示装置、ゲート駆動回路及び駆動方法 | |
US9293223B2 (en) | Shift register unit, gate driving circuit and display device | |
KR102019578B1 (ko) | Goa 회로 및 액정 디스플레이 | |
WO2016150061A1 (zh) | 一种移位寄存器、栅极驱动电路、显示面板及显示装置 | |
US20150131771A1 (en) | Shift register unit, driving method, gate driving circuit and display device | |
WO2015180420A1 (zh) | 移位寄存器、栅极集成驱动电路及显示屏 | |
WO2016101618A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器电路以及显示装置 | |
WO2016106888A1 (zh) | 一种栅极驱动电路 | |
WO2016065850A1 (zh) | Goa单元及驱动方法、goa电路和显示装置 | |
RU2675218C1 (ru) | Схема управления затвором и регистр сдвига | |
WO2016145691A1 (zh) | 栅极驱动电路及显示装置 | |
JP2019502148A (ja) | Goa駆動回路、tft表示パネル及び表示装置 | |
KR102015396B1 (ko) | 쉬프트 레지스터와 이의 구동방법 | |
CN105206243A (zh) | 一种移位寄存器、栅极集成驱动电路及显示装置 | |
WO2013152604A1 (zh) | 移位寄存器单元及其驱动方法、移位寄存器和显示装置 | |
JP2018507426A (ja) | 液晶表示装置用goa回路 | |
KR101989721B1 (ko) | 액정 디스플레이 장치 및 그 게이트 드라이버 | |
EP3232430A1 (en) | Shift register and drive method therefor, shift scanning circuit and display device | |
JP2017521717A (ja) | ブーストラップ機能を具えるゲート電極駆動回路 | |
JP2017530379A (ja) | ブーストラップ機能を具えるゲート電極駆動回路 | |
WO2013143316A1 (zh) | 移位寄存器单元、移位寄存器电路、阵列基板及显示器件 | |
WO2016138734A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路 | |
US10825371B2 (en) | Shift register, gate driving circuit, display panel and driving method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180425 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190522 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190801 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190904 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190906 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6587329 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |