KR20180057685A - 디스플레이 장치, tft 기판 및 goa 구동 회로 - Google Patents

디스플레이 장치, tft 기판 및 goa 구동 회로 Download PDF

Info

Publication number
KR20180057685A
KR20180057685A KR1020187011341A KR20187011341A KR20180057685A KR 20180057685 A KR20180057685 A KR 20180057685A KR 1020187011341 A KR1020187011341 A KR 1020187011341A KR 20187011341 A KR20187011341 A KR 20187011341A KR 20180057685 A KR20180057685 A KR 20180057685A
Authority
KR
South Korea
Prior art keywords
switching transistor
signal
output
terminal
control
Prior art date
Application number
KR1020187011341A
Other languages
English (en)
Other versions
KR102057822B1 (ko
Inventor
상초우 초우
Original Assignee
센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드, 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 filed Critical 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드
Publication of KR20180057685A publication Critical patent/KR20180057685A/ko
Application granted granted Critical
Publication of KR102057822B1 publication Critical patent/KR102057822B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/18Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages
    • G11C19/182Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes
    • G11C19/184Digital stores in which the information is moved stepwise, e.g. shift registers using capacitors as main elements of the stages in combination with semiconductor elements, e.g. bipolar transistors, diodes with field-effect transistors, e.g. MOS-FET
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1222Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or crystalline structure of the active layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/6871Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Shift Register Type Memory (AREA)

Abstract

본 발명은 디스플레이 장치(40), TFT 기판(1) 및 GOA 구동 회로(2)에 관한 것이다. 상기 GOA 구동 회로(2)의 구동 유닛(11)은, 수신된 신호(TC)에 따라 제1 제어 신호(K1)를 출력하기 위한 입력 모듈(110); 제1 제어 신호(K1)와 제1 클록 신호(CK)에 따라 제1 출력 제어 신호(O1)를 출력하기 위한 출력 모듈(111); 제1 제어 신호(K1), 제2 클록 신호(XCK) 및 로우 레벨 신호(VGL)에 따라 풀-다운 신호(L1)를 출력하기 위한 풀-다운 모듈(112); 풀-다운 신호(L1), 하이 레벨 신호(VGH) 및 제1 클록 신호(CK)에 따라 제2 출력 제어 신호(O2)를 출력하여, 제1 출력 제어 신호(O1)와의 공동 작용으로 출력 신호(Gn)를 획득하기 위한 풀-다운 유지 모듈(113)을 포함한다. 상기 방식을 통해, GOA 구동 회로(2)의 일시 정지와 스테이지 전이를 실현할 수 있다.

Description

디스플레이 장치, TFT 기판 및 GOA 구동 회로
본 발명은 디스플레이 기술분야에 관한 것으로서, 특히는 디스플레이 장치, TFT 기판 및 GOA 구동 회로에 관한 것이다.
내장형 터치 패널은 더욱 슬림한 기계와 바람직한 사용자 체험도를 실현하여 갈수록 많은 사용자들의 추구를 받고 있다. 내장형 패널 터치 구동 주파수는 터치의 민감도와 정확도에 관계되는 바, 예컨대 120HZ에 달하는 터치 구동 주파수는 패널 제조사들에게 인기를 끌고 있지만, 이러한 구동 방식은 한 프레임 내에 수차례 스캐닝해야 되는데, TP(touch panel, 터치 패널)이 구동될 시, GOA(Gate On Array, 게이트 구동이 어레이 기판에 설치됨) 구동은 중단되어야 하며, GOA 구동 회로 설계의 난이도를 향상시켰다.
본 발명이 해결하고자 하는 기술적 과제는 디스플레이 장치, TFT 기판 및 GOA 회로를 제공하여, GOA 회로의 일시 정지와 스테이지 전이를 실현하고, 고주파 TP 구동을 실현하며, IC 원가를 최대 한도로 절약하는 것이다.
상기 기술적 과제를 해결하기 위해, 본 발명에서 사용하는 기술적 해결수단은, GOA 구동 회로를 제공하는 것인 바, 여기서, GOA 구동 회로는 멀티 스테이지 구동 유닛을 포함하고, 매 하나의 구동 유닛은, 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 바로 전의 스테이지의 출력 신호를 수신하고, 수신된 신호에 따라 제1 제어 신호를 출력하기 위한 것이며, 여기서, 제1 스테이지 구동 유닛의 입력 모듈이 수신한 것은 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 기설정된 초기 신호인 입력 모듈; 제1 제어 신호와 제1 클록 신호를 수신하고, 제1 제어 신호와 제1 클록 신호에 따라 제1 출력 제어 신호를 출력하기 위한 출력 모듈; 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호를 수신하고, 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호에 따라 풀-다운 신호를 출력하기 위한 것이며, 여기서, 제2 클록 신호와 제1 클록 신호는 반대 방향인 풀-다운 모듈; 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호를 수신하고, 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호에 따라 제2 출력 제어 신호를 출력하기 위한 것이며, 여기서 제1 출력 제어 신호와 제2 출력 제어 신호의 공동 작용으로 출력 신호를 획득하는 풀-다운 유지 모듈을 포함한다.
여기서, 입력 모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제1 커패시터를 포함하고, 여기서, 제1 스위칭 트랜지스터의 제어단은 바로 전의 스테이지의 출력 신호를 수신하고, 제1 스위칭 트랜지스터의 입력단은 로우 레벨 신호를 수신하며, 제1 스위칭 트랜지스터의 출력단은 제2 스위칭 트랜지스터의 입력단에 연결되고, 여기서, 제1 스테이지 구동 유닛의 제1 스위칭 트랜지스터의 제어단은 기설정된 초기 신호를 수신하며; 제2 스위칭 트랜지스터의 제어단은 터치 제어 신호를 수신하고, 제2 스위칭 트랜지스터의 입력단은 제1 스위칭 트랜지스터의 출력단에 연결되며, 제2 스위칭 트랜지스터의 출력단은 제1 제어 신호를 출력하고; 제1 커패시터의 일단은 하이 레벨 신호를 수신하며, 타단은 제2 스위칭 트랜지스터의 입력단에 연결된다.
여기서, 출력 모듈은 제3 스위칭 트랜지스터 및 제2 커패시터를 포함하고, 여기서, 제3 스위칭 트랜지스터의 제어단은 제2 스위칭 트랜지스터의 출력단에 연결되어, 제1 제어 신호를 수신하고, 제3 스위칭 트랜지스터의 입력단은 제1 클록 신호를 수신하며, 제3 스위칭 트랜지스터의 출력단은 제1 출력 제어 신호를 출력하고; 제2 커패시터의 양단은 제3 스위칭 트랜지스터의 제어단과 출력단에 각각 연결된다.
여기서, 풀-다운 신호는 제1 풀-다운 신호와 제2 풀-다운 신호를 포함하고, 풀-다운 모듈은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터를 포함하며, 여기서, 제4 스위칭 트랜지스터의 제어단은 제2 스위칭 트랜지스터의 출력단에 연결되어, 제1 제어 신호를 수신하고, 제4 스위칭 트랜지스터의 입력단은 제2 클록 신호를 수신하며, 제4 스위칭 트랜지스터의 출력단은 제1 풀-다운 신호를 출력하고; 제5 스위칭 트랜지스터의 제어단은 제2 클록 신호를 수신하며, 제5 스위칭 트랜지스터의 입력단은 로우 레벨 신호를 수신하며, 제5 스위칭 트랜지스터의 출력단은 제2 풀-다운 신호를 출력한다.
여기서, 풀-다운 유지 모듈은 제6 스위칭 트랜지스터, 제7 스위칭 트랜지스터, 제8 스위칭 트랜지스터 및 제3 커패시터를 포함하고, 여기서, 제6 스위칭 트랜지스터의 제어단은 제1 클록 신호를 수신하고, 제6 스위칭 트랜지스터의 입력단은 제7 스위칭 트랜지스터의 출력단에 연결되며, 제6 스위칭 트랜지스터의 출력단은 제3 스위칭 트랜지스터의 제어단에 연결되고; 제7 스위칭 트랜지스터의 제어단은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 풀-다운 신호를 수신하고, 제7 스위칭 트랜지스터의 입력단은 하이 레벨 신호를 수신하며, 제7 스위칭 트랜지스터의 출력단은 제6 스위칭 트랜지스터의 입력단에 연결되고; 제8 스위칭 트랜지스터의 제어단은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 풀-다운 신호를 수신하고, 제8 스위칭 트랜지스터의 입력단은 하이 레벨 신호를 수신하며, 제8 스위칭 트랜지스터의 출력단은 제2 출력 제어 신호를 출력하고; 제3 커패시터 일단은 제7 스위칭 트랜지스터 및 제8 스위칭 트랜지스터의 제어단과 연결되고, 타단은 하이 레벨 신호를 수신한다.
여기서, 회로는 제9 스위칭 트랜지스터를 더 포함하고, 제9 스위칭 트랜지스터의 제어단은 로우 레벨 신호를 수신하며, 제9 스위칭 트랜지스터의 입력단은 제2 스위칭 트랜지스터의 출력단에 연결되고, 제9 스위칭 트랜지스터의 출력단은 제3 스위칭 트랜지스터의 제어단에 연결된다.
여기서, 제9 스위칭 트랜지스터는 P형 스위칭 트랜지스터이고, 제어단은 P형 스위칭 트랜지스터의 게이트이며, 입력단은 P형 스위칭 트랜지스터의 소스 전극이고, 출력단은 P형 스위칭 트랜지스터의 드레인 전극이다.
여기서, 제1 스위칭 트랜지스터 내지 제8 스위칭 트랜지스터는 모두 P형 스위칭 트랜지스터이고, 제어단은 P형 스위칭 트랜지스터의 게이트이며, 입력단은 P형 스위칭 트랜지스터의 소스 전극이고, 출력단은 P형 스위칭 트랜지스터의 드레인 전극이다.
상기 기술적 과제를 해결하기 위해, 본 발명에서 사용하는 다른 하나의 기술적 해결수단은, TFT 기판을 제공하는 것인 바, 상기 TFT 기판은 GOA 구동 회로를 포함하고, 여기서, GOA 구동 회로는 멀티 스테이지 구동 유닛을 포함하고, 매 하나의 구동 유닛은, 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 바로 전의 스테이지의 출력 신호를 수신하고, 수신된 신호에 따라 제1 제어 신호를 출력하기 위한 것이며, 여기서, 제1 스테이지 구동 유닛의 입력 모듈이 수신한 것은 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 기설정된 초기 신호인 입력 모듈; 제1 제어 신호와 제1 클록 신호를 수신하고, 제1 제어 신호와 제1 클록 신호에 따라 제1 출력 제어 신호를 출력하기 위한 출력 모듈; 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호를 수신하고, 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호에 따라 풀-다운 신호를 출력하기 위한 것이며, 여기서, 제2 클록 신호와 제1 클록 신호는 반대 방향인 풀-다운 모듈; 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호를 수신하고, 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호에 따라 제2 출력 제어 신호를 출력하기 위한 것이며, 여기서 제1 출력 제어 신호와 제2 출력 제어 신호의 공동 작용으로 출력 신호를 획득하는 풀-다운 유지 모듈을 포함한다.
여기서, 입력 모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제1 커패시터를 포함하고, 여기서, 제1 스위칭 트랜지스터의 제어단은 바로 전의 스테이지의 출력 신호를 수신하고, 제1 스위칭 트랜지스터의 입력단은 로우 레벨 신호를 수신하며, 제1 스위칭 트랜지스터의 출력단은 제2 스위칭 트랜지스터의 입력단에 연결되고, 여기서, 제1 스테이지 구동 유닛의 제1 스위칭 트랜지스터의 제어단은 기설정된 초기 신호를 수신하며; 제2 스위칭 트랜지스터의 제어단은 터치 제어 신호를 수신하고, 제2 스위칭 트랜지스터의 입력단은 제1 스위칭 트랜지스터의 출력단에 연결되며, 제2 스위칭 트랜지스터의 출력단은 제1 제어 신호를 출력하고; 제1 커패시터의 일단은 하이 레벨 신호를 수신하며, 타단은 제2 스위칭 트랜지스터의 입력단에 연결된다.
여기서, 출력 모듈은 제3 스위칭 트랜지스터 및 제2 커패시터를 포함하고, 여기서, 제3 스위칭 트랜지스터의 제어단은 제2 스위칭 트랜지스터의 출력단에 연결되어, 제1 제어 신호를 수신하고, 제3 스위칭 트랜지스터의 입력단은 제1 클록 신호를 수신하며, 제3 스위칭 트랜지스터의 출력단은 제1 출력 제어 신호를 출력하고; 제2 커패시터의 양단은 제3 스위칭 트랜지스터의 제어단과 출력단에 각각 연결된다.
여기서, 풀-다운 신호는 제1 풀-다운 신호와 제2 풀-다운 신호를 포함하고, 풀-다운 모듈은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터를 포함하며, 여기서, 제4 스위칭 트랜지스터의 제어단은 제2 스위칭 트랜지스터의 출력단에 연결되어, 제1 제어 신호를 수신하고, 제4 스위칭 트랜지스터의 입력단은 제2 클록 신호를 수신하며, 제4 스위칭 트랜지스터의 출력단은 제1 풀-다운 신호를 출력하고; 제5 스위칭 트랜지스터의 제어단은 제2 클록 신호를 수신하며, 제5 스위칭 트랜지스터의 입력단은 로우 레벨 신호를 수신하며, 제5 스위칭 트랜지스터의 출력단은 제2 풀-다운 신호를 출력한다.
여기서, 풀-다운 유지 모듈은 제6 스위칭 트랜지스터, 제7 스위칭 트랜지스터, 제8 스위칭 트랜지스터 및 제3 커패시터를 포함하고, 여기서, 제6 스위칭 트랜지스터의 제어단은 제1 클록 신호를 수신하고, 제6 스위칭 트랜지스터의 입력단은 제7 스위칭 트랜지스터의 출력단에 연결되며, 제6 스위칭 트랜지스터의 출력단은 제3 스위칭 트랜지스터의 제어단에 연결되고; 제7 스위칭 트랜지스터의 제어단은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 풀-다운 신호를 수신하고, 제7 스위칭 트랜지스터의 입력단은 하이 레벨 신호를 수신하며, 제7 스위칭 트랜지스터의 출력단은 제6 스위칭 트랜지스터의 입력단에 연결되고; 제8 스위칭 트랜지스터의 제어단은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 풀-다운 신호를 수신하고, 제8 스위칭 트랜지스터의 입력단은 하이 레벨 신호를 수신하며, 제8 스위칭 트랜지스터의 출력단은 제2 출력 제어 신호를 출력하고; 제3 커패시터 일단은 제7 스위칭 트랜지스터 및 제8 스위칭 트랜지스터의 제어단과 연결되고, 타단은 하이 레벨 신호를 수신한다.
여기서, 회로는 제9 스위칭 트랜지스터를 더 포함하고, 제9 스위칭 트랜지스터의 제어단은 로우 레벨 신호를 수신하며, 제9 스위칭 트랜지스터의 입력단은 제2 스위칭 트랜지스터의 출력단에 연결되고, 제9 스위칭 트랜지스터의 출력단은 제3 스위칭 트랜지스터의 제어단에 연결된다.
상기 기술적 과제를 해결하기 위해, 본 발명에서 사용하는 또 다른 하나의 기술적 해결수단은, 디스플레이 장치를 제공하는 것인 바, 상기 디스플레이 장치는 TFT 기판을 포함하고, TFT 기판은 GOA 구동 회로를 포함하며, 여기서, GOA 구동 회로는 멀티 스테이지 구동 유닛을 포함하고, 매 하나의 구동 유닛은, 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 바로 전의 스테이지의 출력 신호를 수신하고, 수신된 신호에 따라 제1 제어 신호를 출력하기 위한 것이며, 여기서, 제1 스테이지 구동 유닛의 입력 모듈이 수신한 것은 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 기설정된 초기 신호인 입력 모듈; 제1 제어 신호와 제1 클록 신호를 수신하고, 제1 제어 신호와 제1 클록 신호에 따라 제1 출력 제어 신호를 출력하기 위한 출력 모듈; 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호를 수신하고, 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호에 따라 풀-다운 신호를 출력하기 위한 것이며, 여기서, 제2 클록 신호와 제1 클록 신호는 반대 방향인 풀-다운 모듈; 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호를 수신하고, 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호에 따라 제2 출력 제어 신호를 출력하기 위한 것이며, 여기서 제1 출력 제어 신호와 제2 출력 제어 신호의 공동 작용으로 출력 신호를 획득하는 풀-다운 유지 모듈을 포함한다.
여기서, 입력 모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제1 커패시터를 포함하고, 여기서, 제1 스위칭 트랜지스터의 제어단은 바로 전의 스테이지의 출력 신호를 수신하고, 제1 스위칭 트랜지스터의 입력단은 로우 레벨 신호를 수신하며, 제1 스위칭 트랜지스터의 출력단은 제2 스위칭 트랜지스터의 입력단에 연결되고, 여기서, 제1 스테이지 구동 유닛의 제1 스위칭 트랜지스터의 제어단은 기설정된 초기 신호를 수신하며; 제2 스위칭 트랜지스터의 제어단은 터치 제어 신호를 수신하고, 제2 스위칭 트랜지스터의 입력단은 제1 스위칭 트랜지스터의 출력단에 연결되며, 제2 스위칭 트랜지스터의 출력단은 제1 제어 신호를 출력하고; 제1 커패시터의 일단은 하이 레벨 신호를 수신하며, 타단은 제2 스위칭 트랜지스터의 입력단에 연결된다.
여기서, 출력 모듈은 제3 스위칭 트랜지스터 및 제2 커패시터를 포함하고, 여기서, 제3 스위칭 트랜지스터의 제어단은 제2 스위칭 트랜지스터의 출력단에 연결되어, 제1 제어 신호를 수신하고, 제3 스위칭 트랜지스터의 입력단은 제1 클록 신호를 수신하며, 제3 스위칭 트랜지스터의 출력단은 제1 출력 제어 신호를 출력하고; 제2 커패시터의 양단은 제3 스위칭 트랜지스터의 제어단과 출력단에 각각 연결된다.
여기서, 풀-다운 신호는 제1 풀-다운 신호와 제2 풀-다운 신호를 포함하고, 풀-다운 모듈은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터를 포함하며, 여기서, 제4 스위칭 트랜지스터의 제어단은 제2 스위칭 트랜지스터의 출력단에 연결되어, 제1 제어 신호를 수신하고, 제4 스위칭 트랜지스터의 입력단은 제2 클록 신호를 수신하며, 제4 스위칭 트랜지스터의 출력단은 제1 풀-다운 신호를 출력하고; 제5 스위칭 트랜지스터의 제어단은 제2 클록 신호를 수신하며, 제5 스위칭 트랜지스터의 입력단은 로우 레벨 신호를 수신하며, 제5 스위칭 트랜지스터의 출력단은 제2 풀-다운 신호를 출력한다.
여기서, 풀-다운 유지 모듈은 제6 스위칭 트랜지스터, 제7 스위칭 트랜지스터, 제8 스위칭 트랜지스터 및 제3 커패시터를 포함하고, 여기서, 제6 스위칭 트랜지스터의 제어단은 제1 클록 신호를 수신하고, 제6 스위칭 트랜지스터의 입력단은 제7 스위칭 트랜지스터의 출력단에 연결되며, 제6 스위칭 트랜지스터의 출력단은 제3 스위칭 트랜지스터의 제어단에 연결되고; 제7 스위칭 트랜지스터의 제어단은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 풀-다운 신호를 수신하고, 제7 스위칭 트랜지스터의 입력단은 하이 레벨 신호를 수신하며, 제7 스위칭 트랜지스터의 출력단은 제6 스위칭 트랜지스터의 입력단에 연결되고; 제8 스위칭 트랜지스터의 제어단은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 풀-다운 신호를 수신하고, 제8 스위칭 트랜지스터의 입력단은 하이 레벨 신호를 수신하며, 제8 스위칭 트랜지스터의 출력단은 제2 출력 제어 신호를 출력하고; 제3 커패시터 일단은 제7 스위칭 트랜지스터 및 제8 스위칭 트랜지스터의 제어단과 연결되고, 타단은 하이 레벨 신호를 수신한다.
여기서, 회로는 제9 스위칭 트랜지스터를 더 포함하고, 제9 스위칭 트랜지스터의 제어단은 로우 레벨 신호를 수신하며, 제9 스위칭 트랜지스터의 입력단은 제2 스위칭 트랜지스터의 출력단에 연결되고, 제9 스위칭 트랜지스터의 출력단은 제3 스위칭 트랜지스터의 제어단에 연결된다.
본 발명의 유익한 효과는 하기와 같다. 선행기술의 상황과 구별되게, 본 발명은 GOA 구동 회로를 제공하는 바, 여기서, GOA 구동 회로는 멀티 스테이지 구동 유닛을 포함하고, 매 하나의 구동 유닛은 입력 모듈, 출력 모듈, 풀-다운 모듈 및 풀-다운 유지 모듈을 포함한다. 여기서, 입력 모듈은 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 바로 전의 스테이지의 출력 신호를 수신하고, 수신된 신호에 따라 제1 제어 신호를 출력하기 위한 것이며, 여기서, 제1 스테이지 구동 유닛의 입력 모듈이 수신한 것은 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 기설정된 초기 신호이다. 출력 모듈은 제1 제어 신호와 제1 클록 신호를 수신하고, 제1 제어 신호와 제1 클록 신호에 따라 제1 출력 제어 신호를 출력하기 위한 것이다. 풀-다운 모듈은 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호를 수신하고, 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호에 따라 풀-다운 신호를 출력하기 위한 것이며, 여기서, 제2 클록 신호와 제1 클록 신호는 반대 방향이다. 풀-다운 유지 모듈은 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호를 수신하고, 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호에 따라 제2 출력 제어 신호를 출력하기 위한 것이며, 여기서 제1 출력 제어 신호와 제2 출력 제어 신호의 공동 작용으로 출력 신호를 획득한다. 따라서, 본 발명의 GOA 구동 회로는 터치 제어 신호에 따라 일시 정지와 스테이지 전이를 진행할 수 있고, 또한 고주파 TP 구동을 실현하며, 나아가, 본 발명은 상기 몇개 간단한 모듈을 통해 GOA 구동 회로를 실현하여, IC 원가를 최대 한도로 절약할 수 있다.
도 1은 본 발명의 실시예에서 제공하는 GOA 구동 회로의 구조도이다.
도 2는 본 발명의 실시예에서 제공하는 GOA 구동 회로의 제n 스테이지 구동 유닛의 회로도이다.
도 3은 GOA 구동 회로 작동 시 각 신호의 순서도이다.
도 4는 본 발명의 실시예에서 제공하는 다른 하나의 GOA 구동 회로의 구조도이다.
도 5는 본 발명의 실시예에서 제공하는 디스플레이 장치의 구조도이다.
도 1을 참조하면, 도 1은 본 발명의 실시예에서 제공하는 GOA 구동 회로의 구조도이다. 도 1에 도시된 바와 같이, 본 발명의 실시예의 GOA 구동 회로(10)는 멀티 스테이지 구동 유닛(11)을 포함한다. 여기서, 매 하나의 스테이지 구동 유닛(11)은 모두 터치 제어 신호(TC), 로우 레벨 신호(VGL), 하이 레벨 신호(VGH), 바로 전의 스테이지의 출력 신호(Gn-1), 제1 클록 신호(CK)및 제2 클록 신호(XCK)를 수신한다. 여기서, 도 1에 도시된 바와 같이, 제1 스테이지 구동 유닛(11)이 수신하는 바로 전의 스테이지의 출력 신호는 기설정된 초기 신호(STV)로 교체할 수 있다. 따라서, 본 실시예의 GOA 구동 회로(10)는 터치 제어 신호(TC)에 따라 일시 정지와 스테이지 전이를 실현할 수 있고, 또한 고주파 TP 구동을 실현하며, 나아가, IC 원가를 최대 한도로 절약할 수 있다.
매 하나의 스테이지의 GOA 구동 유닛(11)의 구조가 모두 동일하기에, 따라서 그 중의 한 스테이지의 GOA 구동 유닛을 예로 들어 설명한다.
도 2를 참조하면, 도 2는 본 발명의 실시예에서 제공하는 GOA 구동 회로의 제n 스테이지 구동 유닛의 회로도이다. 도 2에 도시된 바와 같이, 구동 유닛(10)은 입력 모듈(110), 출력 모듈(111), 풀-다운 모듈(112) 및 풀-다운 유지 모듈(113)을 포함한다.
여기서, 입력 모듈(110)은 터치 제어 신호(TC), 로우 레벨 신호(VGL), 하이 레벨 신호(VGH) 및 바로 전의 스테이지의 출력 신호(Gn-1)를 수신하고, 수신된 신호에 따라 제1 제어 신호(K1)를 출력하기 위한 것이다. 여기서, 제1 제어 신호(K1)는 제1 노드(Qn)를 출력하고, 제1 노드(Qn)는 구동 신호의 출력 노드를 제어하기 위한 것이다. 여기서, 제1 스테이지 구동 유닛(11)의 입력 모듈(110)이 수신하는 것은 터치 제어 신호(TC), 로우 레벨 신호(VGL), 하이 레벨 신호(VGH) 및 기설정된 초기 신호(STV)이다.
출력 모듈(111)은 제1 제어 신호(K1)와 제1 클록 신호(CK)를 수신하고, 제1 제어 신호(K1)와 제1 클록 신호(CK)에 따라 제1 출력 제어 신호(O1)를 출력하기 위한 것이다.
풀-다운 모듈(112)은 제1 제어 신호(K1), 제2 클록 신호(XCK) 및 로우 레벨 신호(VGL)를 수신하고, 제1 제어 신호(K1), 제2 클록 신호(XCK) 및 로우 레벨 신호(VGL)에 따라 풀-다운 신호(L1)를 출력하기 위한 것이다. 여기서, 풀-다운 신호(L1)는 제2 노드(Pn)를 출력하고, 제2 노드(Pn)는 회로의 비 작용기간에 회로가 출력하는 노드의 안정을 유지하도록 제어하기 위한 것이다. 여기서, 제2 클록 신호(XCK)와 제1 클록 신호(CK)는 반대 방향이다.
풀-다운 유지 모듈(113)은 풀-다운 신호(L1), 하이 레벨 신호(VGH) 및 제1 클록 신호(CK)를 수신하고, 풀-다운 신호(L1), 하이 레벨 신호(VGH) 및 제1 클록 신호(CK)에 따라 제2 출력 제어 신호(O2)를 출력하기 위한 것이며, 여기서 제1 출력 제어 신호(O1)와 제2 출력 제어 신호(O2)는 공동으로 작용하여 출력 신호(Gn)를 획득한다.
선택적으로, 입력 모듈(110)은 제1 스위칭 트랜지스터(T1), 제2 스위칭 트랜지스터(T2) 및 제1 커패시터(C1)를 포함한다. 여기서, 제1 스위칭 트랜지스터(T1)의 제어단은 바로 전의 스테이지의 출력 신호(Gn-1)를 수신하고, 제1 스위칭 트랜지스터(T1)의 입력단은 로우 레벨 신호(VGL)를 수신하며, 제1 스위칭 트랜지스터(T1)의 출력단은 제2 스위칭 트랜지스터(T2)의 입력단에 연결되고, 여기서, 제1 스테이지 구동 유닛의 제1 스위칭 트랜지스터(T1)의 제어단은 기설정된 초기 신호(STV)를 수신한다. 제2 스위칭 트랜지스터(T2)의 제어단은 터치 제어 신호(TC)를 수신하고, 제2 스위칭 트랜지스터(T2)의 입력단은 제1 스위칭 트랜지스터(T1)의 출력단에 연결되며, 제2 스위칭 트랜지스터(T2)의 출력단은 제1 제어 신호(K1)를 출력하고, 구체적으로는, 제2 스위칭 트랜지스터(T2)의 출력단은 제1 노드(Qn)에 연결되어, 제1 노드(Qn)에 제1 제어 신호(K1)를 출력한다. 제1 커패시터(C1)의 일단은 하이 레벨 신호(VGH)를 수신하고, 타단은 제2 스위칭 트랜지스터(T2)의 입력단에 연결되며, 즉 타단은 제2 스위칭 트랜지스터(T2)의 입력단과 제1 스위칭 트랜지스터(T1)의 출력단 사이에 연결된다. 제1 커패시터(C1)는 제2 스위칭 트랜지스터(T2)의 입력단의 전압을 안정시키기 위한 것이다.
출력 모듈(111)은 제3 스위칭 트랜지스터(T3) 및 제2 커패시터(C2)를 포함한다. 여기서, 제3 스위칭 트랜지스터(T3)의 제어단은 제2 스위칭 트랜지스터(T2)의 출력단에 연결되고, 제1 제어 신호(K1)를 수신하며, 구체적으로는, 제3 스위칭 트랜지스터(T3)의 제어단은 제1 노드(Qn)에 연결되어, 제1 노드(Qn)를 통해 제2 스위칭 트랜지스터(T2)가 출력한 제1 제어 신호(K1)를 수신한다. 제3 스위칭 트랜지스터(T3)의 입력단은 제1 클록 신호(CK)를 수신하며, 제3 스위칭 트랜지스터(T3)의 출력단은 제1 출력 제어 신호(O1)를 출력한다. 제2 커패시터(C2)의 양단은 제3 스위칭 트랜지스터(T3)의 제어단과 출력단에 각각 연결되고, 다시 말하자면, 제2 커패시터(C2)의 일단과 제3 스위칭 트랜지스터(T3)의 제어단은 모두 제1 노드(Qn)에 연결된다.
본 실시예에 있어서, 풀-다운 신호(L1)은 제1 풀-다운 신호(L11) 및 제2 풀-다운 신호(L12)를 포함하고, 풀-다운 모듈(112)은 제4 스위칭 트랜지스터(T4) 및 제5 스위칭 트랜지스터(T5)를 포함한다. 여기서, 제4 스위칭 트랜지스터(T4)의 제어단은 제2 스위칭 트랜지스터(T2)의 출력단에 연결되고, 제1 제어 신호(K1)를 수신하며, 구체적으로는, 제4 스위칭 트랜지스터(T4)의 제어단과 제2 스위칭 트랜지스터(T2)의 출력단은 모두 제1 노드(Qn)에 연결되고, 제4 스위칭 트랜지스터(T4)의 입력단은 제2 클록 신호(XCK)를 수신하며, 제4 스위칭 트랜지스터(T4)의 출력단은 제1 풀-다운 신호(L11)를 출력하고, 구체적으로는, 제4 스위칭 트랜지스터(T4)의 출력단은 제2 노드(Pn)에 연결되어, 제2 노드(Pn)에 제1 풀-다운 신호(L11)를 출력한다. 제5 스위칭 트랜지스터(T5)의 제어단은 제2 클록 신호(XCK)를 수신하며, 제5 스위칭 트랜지스터(T5)의 입력단은 로우 레벨 신호(VGL)를 수신하고, 제5 스위칭 트랜지스터(T5)의 출력단은 제2 풀-다운 신호(L12)를 출력하며, 구체적으로는, 제5 스위칭 트랜지스터(T5)의 출력단은 제2 노드(Pn)에 연결되어, 제2 노드(Pn)에 제2 풀-다운 신호(L12)를 출력한다.
풀-다운 유지 모듈(113)은 제6 스위칭 트랜지스터(T6), 제7 스위칭 트랜지스터(T7), 제8 스위칭 트랜지스터(T8) 및 제3 커패시터(C3)를 포함한다. 여기서, 제6 스위칭 트랜지스터(T6)의 제어단은 제1 클록 신호(CK)를 수신하고, 제6 스위칭 트랜지스터(T6)의 입력단은 제7 스위칭 트랜지스터(T7)의 출력단에 연결되며, 제6 스위칭 트랜지스터(T6)의 출력단은 제1 노드(Qn)에 연결되어, 제1 노드(Qn)를 통해 제3 스위칭 트랜지스터(T3)의 제어단에 연결된다. 제7 스위칭 트랜지스터(T7)의 제어단은 제2 노드(Pn)를 통해 제4 스위칭 트랜지스터(T4) 및 제5 스위칭 트랜지스터(T5)의 출력단에 각각 연결되고, 풀-다운 신호(L1)를 수신하며, 제7 스위칭 트랜지스터(T7)의 입력단은 하이 레벨 신호(VGH)를 수신하며, 제7 스위칭 트랜지스터(T7)의 출력단은 제6 스위칭 트랜지스터(T6)의 입력단에 연결된다. 제8 스위칭 트랜지스터(T8)의 제어단은 제2 노드(Pn)를 통해 제4 스위칭 트랜지스터(T4) 및 제5 스위칭 트랜지스터(T5)의 출력단에 각각 연결되고, 풀-다운 신호(L1)를 수신하며, 제8 스위칭 트랜지스터(T8)의 입력단은 하이 레벨 신호(VGH)를 수신하며, 제8 스위칭 트랜지스터(T8)의 출력단은 제2 출력 제어 신호(O2)를 출력한다. 제3 커패시터(C3)의 일단은 제7 스위칭 트랜지스터(T7) 및 제8 스위칭 트랜지스터(T8)의 제어단과 연결되고, 타단은 하이 레벨 신호(VGH)를 수신한다.
여기서, 제1 스위칭 트랜지스터(T1) 내지 제8 스위칭 트랜지스터(T8)는 모두 P형 스위칭 트랜지스터이고, 그 제어단은 P형 스위칭 트랜지스터의 게이트이며, 입력단은 P형 스위칭 트랜지스터의 소스 전극이고, 출력단은 P형 스위칭 트랜지스터의 드레인 전극이다.
아울러 도 3을 참조하면, 도 3은 본 발명의 GOA 구동 회로의 작업 시의 각 신호의 순서도이다. 도 2와 도 3을 결부하면, 본 발명의 GOA 구동 회로는 디스플레이 구동 시간과 TP 작용 시간을 포함하고, 여기서, 디스플레이 구동 시간은 4개의 단계를 포함하는 바, 구체적으로 하기와 같다.
제1 단계: 제1 스위칭 트랜지스터(T1)와 제2 스위칭 트랜지스터(T2)를 턴 온하고, 로우 레벨 신호(VGL)를 제1 제어 신호(K1)로 하며 제1 노드(Qn)를 저전위로 풀 다운한다. 제3 스위칭 트랜지스터(T3)와 제4 스위칭 트랜지스터(T4)의 제어단은 저전위이고, 따라서, 제3 스위칭 트랜지스터(T3)와 제4 스위칭 트랜지스터(T4)는 모두 턴 온된다. 이때, 제2 클록 신호(XCK)는 저전위이고, 제5 스위칭 트랜지스터(T5)는 턴 온되며, 제1 풀-다운 신호(L11)와 제2 풀-다운 신호(L12)가 전부 저전위가 되도록 하고, 나아가 출력되는 풀-다운 신호(L1)는 저전위이며, 제2 노드(Pn)를 저전위로 풀 다운하여, 제7 스위칭 트랜지스터(T7)와 제8 스위칭 트랜지스터(T8)가 모두 턴 온되도록 한다. 이 밖에, 제2 클록 신호(XCK)와 반대 방향인 제1 클록 신호(CK)는 이때 고전위이고, 제6 스위칭 트랜지스터(T6)가 턴 오프되도록 한다. 제3 스위칭 트랜지스터(T3)는 고전위의 제1 출력 제어 신호(O1)를 출력하고, 제8 스위칭 트랜지스터(T8)는 마찬가지로 고전위의 제1 출력 제어 신호(O1)를 출력함으로써, 출력 신호(Gn)가 고전위가 되도록 한다.
제2 단계: 제1 단계에서 제2 커패시터(C2)는 충전되었고, 또한 제1 노드(Qn)와 연결되는 일단은 저전위이며, 따라서 이때 제1 노드(Qn)는 여전히 저전위이고, 즉 제2 커패시터(C2)는 제1 제어 신호(K1)가 저전위를 유지하도록 하여, 제3 스위칭 트랜지스터(T3)를 턴 온한다. 이때, 제1 클록 신호(CK)는 저전위이고, 따라서 출력 신호(Gn)는 저전위이며, 이는 한편으로 TFT(Thin Film Transistor, 박막 트랜지스터) 기판의 디스플레이 영역(AA영역)의 픽셀 유닛을 구동시킬 수 있고, 다른 한편으로 스테이지 전이 신호로 되어 다음 스테이지의 구동 유닛에 전달된다.
이 밖에, 제1 제어 신호(K1)가 저전위이기에, 제4 스위칭 트랜지스터(T4)는 턴 온된다. 이때 제2 클록 신호(XCK)는 고전위이며, 제1 풀-다운 신호(L11)가 고전위로 되도록 하고, 제5 스위칭 트랜지스터(T5)는 턴 오프되며, 따라서 풀-다운 신호(L1)는 고전위이고, 즉 제2 노드(Pn)는 고전위로 변하며, 제7 스위칭 트랜지스터(T7)와 제8 스위칭 트랜지스터(T8)가 턴 오프되도록 하고, 제2 출력 제어 신호(O2)는 사라지며, 제2 노드 Q 노드는 제2 커패시터(C2)를 통해 더욱 낮은 전위에 커플링됨으로써, 제1 제어 신호(K1)가 더욱 낮은 저전위로 변하여, 출력 신호(Gn)의 정상적인 출력을 보장한다.
제3 단계: 제2 커패시터(C2)의 작용으로 인해, 이때 제1 노드(Qn)는 여전히 저전위이고, 즉 제2 커패시터(C2)는 제1 제어 신호(K1)가 저전위로 되도록 하며, 제3 스위칭 트랜지스터(T3)와 제4 스위칭 트랜지스터(T4)를 턴 온한다. 이 단계에서 제1 클록 신호(CK)는 고전위이고, 제2 클록 신호(XCK)는 저전위로 변하며, 제3 스위칭 트랜지스터(T3)가 출력한 제1 출력 제어 신호(O1)는 고전위가 되도록 하고, 제1 풀-다운 신호(L11)는 저전위이며, 제5 스위칭 트랜지스터(T5)는 턴 온되고, 제2 풀-다운 신호(L12)도 저전위이며, 따라서 풀-다운 신호(L1)는 저전위이고, 즉 제2 노드(Pn)는 저전위로 변하며, 제7 스위칭 트랜지스터(T7)와 제8 스위칭 트랜지스터(T8)는 턴 온되고, 출력되는 제2 출력 제어 신호(O2)는 고전위이며, 고전위의 제1 출력 제어 신호(O1) 작용과 마찬가지로 출력 신호(Gn)가 고전위로 되도록 한다.
제4 단계: 제1 클록 신호(CK)는 저전위이고, 제6 스위칭 트랜지스터(T6)를 턴 온하며, 제3 커패시터(C3)의 작용으로 인해, 제7 스위칭 트랜지스터(T7)가 이 때 턴 온되도록 보장하며, 따라서 제1 노드(Qn)의 제1 제어 신호(K1)는 순간적으로 높아져, 제3 스위칭 트랜지스터(T3)와 제4 스위칭 트랜지스터(T4)가 턴 오프되도록 하며, 한 프레임 후의 과정에서 제1 노드(Qn)의 제1 제어 신호(K1)와 제2 노드(Pn)의 풀-다운 신호(L1)가 줄곧 고전위와 저전위를 유지하도록 한다.
GOA 구동 회로(10)가 TP작용 시간일 경우, 터치 제어 신호(TC)는 고전위로 변하여, 제2 스위칭 트랜지스터(T2)가 턴 오프되도록 하고, 스테이지 전이 신호는 제1 커패시터(C1)에 잠시 저장되며, TP작용 시간이 종료된 후, 터치 제어 신호(TC)는 저전위로 변하고, 제2 스위칭 트랜지스터(T2)가 턴 온되며, 제1 커패시터(C1)에 잠시 저장된 저전위는 제1 제어 신호(K1)로서 제1 노드(Qn)를 충전하여, 제1 노드(Qn)가 낮아지도록 하며, 제3 스위칭 트랜지스터(T3)는 턴 온되고, 이어서 앞서 설명한 과정에 따라 계속하여 스테이지 전이한다.
도 4를 참조하면, 도 4는 본 발명의 실시예에서 제공하는 다른 하나의 GOA 구동 회로의 구조도이다. 도 4에 도시된 바와 같이, 본 실시예의 GOA 구동 회로와 앞서 상기의 GOA 구동 회로의 다른 점은 하기와 같다. 본 실시예의 GOA 구동 회로는 제9 스위칭 트랜지스터(T9)를 더 포함하고, 제9 스위칭 트랜지스터(T9)의 제어단은 로우 레벨 신호(VGL)를 수신하며, 제9 스위칭 트랜지스터(T9)의 입력단은 제2 스위칭 트랜지스터(T2)의 출력단에 연결되고, 제9 스위칭 트랜지스터(T9)의 출력단은 제3 스위칭 트랜지스터(T3)의 제어단에 연결된다. 제9 스위칭 트랜지스터(T9)의 작용은 제1 노드(Qn)의 제1 제어 신호(K1)가 더욱 낮은 저전위에 커플링될 경우, 제9 스위칭 트랜지스터(T9)는 턴 오프되고, 제1 노드(Qn)의 제1 제어 신호(K1)의 전위가 받는 외부의 영향을 감소한다.
도 5를 더욱 참조하면, 도 5는 본 발명의 디스플레이 장치의 모식도이다. 본 실시예에 있어서, 디스플레이 장치(40)는 TFT 기판(1)과 TFT 기판(1)의 일측에 위치하는 GOA 구동 회로(2)를 포함하고, 여기서 상기 GOA 구동 회로(2)는 상기의 GOA 구동 회로(10)이다.
상기 내용을 종합해보면, 본 발명의 GOA 구동 회로는 터치 제어 신호(TC)를 통해 일시 정지와 스테이지 전이를 실현할 수 있고, 고주파 TP 구동에 적용된다. 이 밖에, 본 발명의 GOA 구동 회로는 단지 9개의 스위칭 트랜지스터와 3개의 커패시터만을 통해 형성될 수 있으며, IC 원가를 최대 한도로 절약할 수 있다.
상기 내용은 단지 본 발명의 실시방식으로서, 본 발명의 특허범위를 한정하기 위한 것이 아니며, 본 발명의 명세서 및 도면의 내용을 이용한 등가 동등한 구조 또는 동등한 흐름의 변환, 또는 기타 관련 기술분야에서의 직접적이거나 간접적인 응용은 모두 본 발명의 특허호보범위에 속한다.

Claims (20)

  1. 멀티 스테이지 구동 유닛을 포함하는 GOA 구동 회로에 있어서,
    상기 매 하나의 구동 유닛은,
    터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 바로 전의 스테이지의 출력 신호를 수신하고, 수신된 신호에 따라 제1 제어 신호를 출력하기 위한 것이며, 제1 스테이지 구동 유닛의 입력 모듈이 수신한 것은 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 기설정된 초기 신호인 입력 모듈;
    상기 제1 제어 신호와 제1 클록 신호를 수신하고, 상기 제1 제어 신호와 상기 제1 클록 신호에 따라 제1 출력 제어 신호를 출력하기 위한 출력 모듈;
    상기 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호를 수신하고, 상기 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호에 따라 풀-다운 신호를 출력하기 위한 것이며, 상기 제2 클록 신호와 상기 제1 클록 신호는 반대 방향인 풀-다운 모듈;
    상기 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호를 수신하고, 상기 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호에 따라 상기 제2 출력 제어 신호를 출력하기 위한 것이며, 상기 제1 출력 제어 신호와 상기 제2 출력 제어 신호의 공동 작용으로 출력 신호를 획득하는 풀-다운 유지 모듈; 을 포함하는 것을 특징으로 하는 GOA 구동 회로.
  2. 제 1항에 있어서,
    상기 입력 모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제1 커패시터를 포함하고,
    상기 제1 스위칭 트랜지스터의 제어단은 상기 바로 전의 스테이지의 출력 신호를 수신하고, 상기 제1 스위칭 트랜지스터의 입력단은 상기 로우 레벨 신호를 수신하며, 상기 제1 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단에 연결되고, 상기 제1 스테이지 구동 유닛의 제1 스위칭 트랜지스터의 제어단은 상기 기설정된 초기 신호를 수신하며;
    상기 제2 스위칭 트랜지스터의 제어단은 상기 터치 제어 신호를 수신하고, 상기 제2 스위칭 트랜지스터의 입력단은 상기 제1 스위칭 트랜지스터의 출력단에 연결되며, 상기 제2 스위칭 트랜지스터의 출력단은 상기 제1 제어 신호를 출력하고;
    상기 제1 커패시터의 일단은 상기 하이 레벨 신호를 수신하며, 타단은 상기 제2 스위칭 트랜지스터의 입력단에 연결되는 것을 특징으로 하는 GOA 구동 회로.
  3. 제 2항에 있어서,
    상기 출력 모듈은 제3 스위칭 트랜지스터 및 제2 커패시터를 포함하고,
    상기 제3 스위칭 트랜지스터의 제어단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되어, 상기 제1 제어 신호를 수신하고, 상기 제3 스위칭 트랜지스터의 입력단은 상기 제1 클록 신호를 수신하며, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제1 출력 제어 신호를 출력하고;
    상기 제2 커패시터의 양단은 상기 제3 스위칭 트랜지스터의 제어단과 출력단에 각각 연결되는 것을 특징으로 하는 GOA 구동 회로.
  4. 제 3항에 있어서,
    상기 풀-다운 신호는 제1 풀-다운 신호와 제2 풀-다운 신호를 포함하고, 상기 풀-다운 모듈은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터를 포함하며,
    상기 제4 스위칭 트랜지스터의 제어단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되어, 상기 제1 제어 신호를 수신하고, 상기 제4 스위칭 트랜지스터의 입력단은 상기 제2 클록 신호를 수신하며, 상기 제4 스위칭 트랜지스터의 출력단은 상기 제1 풀-다운 신호를 출력하고;
    상기 제5 스위칭 트랜지스터의 제어단은 상기 제2 클록 신호를 수신하며, 상기 제5 스위칭 트랜지스터의 입력단은 상기 로우 레벨 신호를 수신하며, 상기 제5 스위칭 트랜지스터의 출력단은 상기 제2 풀-다운 신호를 출력하는 것을 특징으로 하는 GOA 구동 회로.
  5. 제 4항에 있어서,
    상기 풀-다운 유지 모듈은 제6 스위칭 트랜지스터, 제7 스위칭 트랜지스터, 제8 스위칭 트랜지스터 및 제3 커패시터를 포함하고,
    상기 제6 스위칭 트랜지스터의 제어단은 상기 제1 클록 신호를 수신하고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 제7 스위칭 트랜지스터의 출력단에 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제3 스위칭 트랜지스터의 제어단에 연결되고;
    상기 제7 스위칭 트랜지스터의 제어단은 상기 제4 스위칭 트랜지스터와 상기 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 상기 풀-다운 신호를 수신하고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 하이 레벨 신호를 수신하며, 제7 스위칭 트랜지스터의 출력단은 상기 제6 스위칭 트랜지스터의 입력단에 연결되고;
    상기 제8 스위칭 트랜지스터의 제어단은 상기 제4 스위칭 트랜지스터와 상기 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 상기 풀-다운 신호를 수신하고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 하이 레벨 신호를 수신하며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 출력 제어 신호를 출력하고;
    상기 제3 커패시터 일단은 상기 제7 스위칭 트랜지스터 및 제8 스위칭 트랜지스터의 제어단과 연결되고, 타단은 상기 하이 레벨 신호를 수신하는 것을 특징으로 하는 GOA 구동 회로.
  6. 제 1항에 있어서,
    상기 회로는 제9 스위칭 트랜지스터를 더 포함하고, 상기 제9 스위칭 트랜지스터의 제어단은 상기 로우 레벨 신호를 수신하며, 상기 제9 스위칭 트랜지스터의 입력단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되고, 상기 제9 스위칭 트랜지스터의 출력단은 상기 제3 스위칭 트랜지스터의 제어단에 연결되는 것을 특징으로 하는 GOA 구동 회로.
  7. 제 6항에 있어서,
    상기 제9 스위칭 트랜지스터는 P형 스위칭 트랜지스터이고, 상기 제어단은 P형 스위칭 트랜지스터의 게이트이며, 입력단은 P형 스위칭 트랜지스터의 소스 전극이고, 출력단은 P형 스위칭 트랜지스터의 드레인 전극인 것을 특징으로 하는 GOA 구동 회로.
  8. 제 5항에 있어서,
    상기 제1 스위칭 트랜지스터 내지 상기 제8 스위칭 트랜지스터는 모두 P형 스위칭 트랜지스터이고, 상기 제어단은 P형 스위칭 트랜지스터의 게이트이며, 입력단은 P형 스위칭 트랜지스터의 소스 전극이고, 출력단은 P형 스위칭 트랜지스터의 드레인 전극인 것을 특징으로 하는 GOA 구동 회로.
  9. GOA 구동 회로를 포함하는 TFT 기판에 있어서,
    상기 GOA 구동 회로는 멀티 스테이지 구동 유닛을 포함하고, 상기 매 하나의 구동 유닛은,
    터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 바로 전의 스테이지의 출력 신호를 수신하고, 수신된 신호에 따라 제1 제어 신호를 출력하기 위한 것이며, 제1 스테이지 구동 유닛의 입력 모듈이 수신한 것은 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 기설정된 초기 신호인 입력 모듈;
    상기 제1 제어 신호와 제1 클록 신호를 수신하고, 상기 제1 제어 신호와 상기 제1 클록 신호에 따라 제1 출력 제어 신호를 출력하기 위한 출력 모듈;
    상기 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호를 수신하고, 상기 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호에 따라 풀-다운 신호를 출력하기 위한 것이며, 상기 제2 클록 신호와 상기 제1 클록 신호는 반대 방향인 풀-다운 모듈;
    상기 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호를 수신하고, 상기 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호에 따라 상기 제2 출력 제어 신호를 출력하기 위한 것이며, 상기 제1 출력 제어 신호와 상기 제2 출력 제어 신호의 공동 작용으로 출력 신호를 획득하는 풀-다운 유지 모듈; 을 포함하는 것을 특징으로 하는 TFT 기판.
  10. 제 9항에 있어서,
    상기 입력 모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제1 커패시터를 포함하고,
    상기 제1 스위칭 트랜지스터의 제어단은 상기 바로 전의 스테이지의 출력 신호를 수신하고, 상기 제1 스위칭 트랜지스터의 입력단은 상기 로우 레벨 신호를 수신하며, 상기 제1 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단에 연결되고, 상기 제1 스테이지 구동 유닛의 제1 스위칭 트랜지스터의 제어단은 상기 기설정된 초기 신호를 수신하며;
    상기 제2 스위칭 트랜지스터의 제어단은 상기 터치 제어 신호를 수신하고, 상기 제2 스위칭 트랜지스터의 입력단은 상기 제1 스위칭 트랜지스터의 출력단에 연결되며, 상기 제2 스위칭 트랜지스터의 출력단은 상기 제1 제어 신호를 출력하고;
    상기 제1 커패시터의 일단은 상기 하이 레벨 신호를 수신하며, 타단은 상기 제2 스위칭 트랜지스터의 입력단에 연결되는 것을 특징으로 하는 TFT 기판.
  11. 제 10항에 있어서,
    상기 출력 모듈은 제3 스위칭 트랜지스터 및 제2 커패시터를 포함하고,
    상기 제3 스위칭 트랜지스터의 제어단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되어, 상기 제1 제어 신호를 수신하고, 상기 제3 스위칭 트랜지스터의 입력단은 상기 제1 클록 신호를 수신하며, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제1 출력 제어 신호를 출력하고;
    상기 제2 커패시터의 양단은 상기 제3 스위칭 트랜지스터의 제어단과 출력단에 각각 연결되는 것을 특징으로 하는 TFT 기판.
  12. 제 11항에 있어서,
    상기 풀-다운 신호는 제1 풀-다운 신호와 제2 풀-다운 신호를 포함하고, 상기 풀-다운 모듈은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터를 포함하며,
    상기 제4 스위칭 트랜지스터의 제어단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되어, 상기 제1 제어 신호를 수신하고, 상기 제4 스위칭 트랜지스터의 입력단은 상기 제2 클록 신호를 수신하며, 상기 제4 스위칭 트랜지스터의 출력단은 상기 제1 풀-다운 신호를 출력하고;
    상기 제5 스위칭 트랜지스터의 제어단은 상기 제2 클록 신호를 수신하며, 상기 제5 스위칭 트랜지스터의 입력단은 상기 로우 레벨 신호를 수신하며, 상기 제5 스위칭 트랜지스터의 출력단은 상기 제2 풀-다운 신호를 출력하는 것을 특징으로 하는 TFT 기판.
  13. 제 12항에 있어서,
    상기 풀-다운 유지 모듈은 제6 스위칭 트랜지스터, 제7 스위칭 트랜지스터, 제8 스위칭 트랜지스터 및 제3 커패시터를 포함하고,
    상기 제6 스위칭 트랜지스터의 제어단은 상기 제1 클록 신호를 수신하고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 제7 스위칭 트랜지스터의 출력단에 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제3 스위칭 트랜지스터의 제어단에 연결되고;
    상기 제7 스위칭 트랜지스터의 제어단은 상기 제4 스위칭 트랜지스터와 상기 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 상기 풀-다운 신호를 수신하고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 하이 레벨 신호를 수신하며, 제7 스위칭 트랜지스터의 출력단은 상기 제6 스위칭 트랜지스터의 입력단에 연결되고;
    상기 제8 스위칭 트랜지스터의 제어단은 상기 제4 스위칭 트랜지스터와 상기 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 상기 풀-다운 신호를 수신하고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 하이 레벨 신호를 수신하며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 출력 제어 신호를 출력하고;
    상기 제3 커패시터 일단은 상기 제7 스위칭 트랜지스터 및 제8 스위칭 트랜지스터의 제어단과 연결되고, 타단은 상기 하이 레벨 신호를 수신하는 것을 특징으로 하는 TFT 기판.
  14. 제 9항에 있어서,
    상기 회로는 제9 스위칭 트랜지스터를 더 포함하고, 상기 제9 스위칭 트랜지스터의 제어단은 상기 로우 레벨 신호를 수신하며, 상기 제9 스위칭 트랜지스터의 입력단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되고, 상기 제9 스위칭 트랜지스터의 출력단은 상기 제3 스위칭 트랜지스터의 제어단에 연결되는 것을 특징으로 하는 TFT 기판.
  15. TFT 기판을 포함하는 디스플레이 장치에 있어서,
    상기 TFT 기판은 GOA 구동 회로를 포함하고, 상기 GOA 구동 회로는 멀티 스테이지 구동 유닛을 포함하며, 상기 매 하나의 구동 유닛은,
    터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 바로 전의 스테이지의 출력 신호를 수신하고, 수신된 신호에 따라 제1 제어 신호를 출력하기 위한 것이며, 제1 스테이지 구동 유닛의 입력 모듈이 수신한 것은 터치 제어 신호, 로우 레벨 신호, 하이 레벨 신호 및 기설정된 초기 신호인 입력 모듈;
    상기 제1 제어 신호와 제1 클록 신호를 수신하고, 상기 제1 제어 신호와 상기 제1 클록 신호에 따라 제1 출력 제어 신호를 출력하기 위한 출력 모듈;
    상기 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호를 수신하고, 상기 제1 제어 신호, 제2 클록 신호 및 로우 레벨 신호에 따라 풀-다운 신호를 출력하기 위한 것이며, 상기 제2 클록 신호와 상기 제1 클록 신호는 반대 방향인 풀-다운 모듈;
    상기 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호를 수신하고, 상기 풀-다운 신호, 하이 레벨 신호 및 제1 클록 신호에 따라 상기 제2 출력 제어 신호를 출력하기 위한 것이며, 상기 제1 출력 제어 신호와 상기 제2 출력 제어 신호의 공동 작용으로 출력 신호를 획득하는 풀-다운 유지 모듈; 을 포함하는 것을 특징으로 하는 디스플레이 장치.
  16. 제 15항에 있어서,
    상기 입력 모듈은 제1 스위칭 트랜지스터, 제2 스위칭 트랜지스터 및 제1 커패시터를 포함하고,
    상기 제1 스위칭 트랜지스터의 제어단은 상기 바로 전의 스테이지의 출력 신호를 수신하고, 상기 제1 스위칭 트랜지스터의 입력단은 상기 로우 레벨 신호를 수신하며, 상기 제1 스위칭 트랜지스터의 출력단은 상기 제2 스위칭 트랜지스터의 입력단에 연결되고, 상기 제1 스테이지 구동 유닛의 제1 스위칭 트랜지스터의 제어단은 상기 기설정된 초기 신호를 수신하며;
    상기 제2 스위칭 트랜지스터의 제어단은 상기 터치 제어 신호를 수신하고, 상기 제2 스위칭 트랜지스터의 입력단은 상기 제1 스위칭 트랜지스터의 출력단에 연결되며, 상기 제2 스위칭 트랜지스터의 출력단은 상기 제1 제어 신호를 출력하고;
    상기 제1 커패시터의 일단은 상기 하이 레벨 신호를 수신하며, 타단은 상기 제2 스위칭 트랜지스터의 입력단에 연결되는 것을 특징으로 하는 디스플레이 장치.
  17. 제 16항에 있어서,
    상기 출력 모듈은 제3 스위칭 트랜지스터 및 제2 커패시터를 포함하고,
    상기 제3 스위칭 트랜지스터의 제어단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되어, 상기 제1 제어 신호를 수신하고, 상기 제3 스위칭 트랜지스터의 입력단은 상기 제1 클록 신호를 수신하며, 상기 제3 스위칭 트랜지스터의 출력단은 상기 제1 출력 제어 신호를 출력하고;
    상기 제2 커패시터의 양단은 상기 제3 스위칭 트랜지스터의 제어단과 출력단에 각각 연결되는 것을 특징으로 하는 디스플레이 장치.
  18. 제 17항에 있어서,
    상기 풀-다운 신호는 제1 풀-다운 신호와 제2 풀-다운 신호를 포함하고, 상기 풀-다운 모듈은 제4 스위칭 트랜지스터와 제5 스위칭 트랜지스터를 포함하며,
    상기 제4 스위칭 트랜지스터의 제어단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되어, 상기 제1 제어 신호를 수신하고, 상기 제4 스위칭 트랜지스터의 입력단은 상기 제2 클록 신호를 수신하며, 상기 제4 스위칭 트랜지스터의 출력단은 상기 제1 풀-다운 신호를 출력하고;
    상기 제5 스위칭 트랜지스터의 제어단은 상기 제2 클록 신호를 수신하며, 상기 제5 스위칭 트랜지스터의 입력단은 상기 로우 레벨 신호를 수신하며, 상기 제5 스위칭 트랜지스터의 출력단은 상기 제2 풀-다운 신호를 출력하는 것을 특징으로 하는 디스플레이 장치.
  19. 제 18항에 있어서,
    상기 풀-다운 유지 모듈은 제6 스위칭 트랜지스터, 제7 스위칭 트랜지스터, 제8 스위칭 트랜지스터 및 제3 커패시터를 포함하고,
    상기 제6 스위칭 트랜지스터의 제어단은 상기 제1 클록 신호를 수신하고, 상기 제6 스위칭 트랜지스터의 입력단은 상기 제7 스위칭 트랜지스터의 출력단에 연결되며, 상기 제6 스위칭 트랜지스터의 출력단은 상기 제3 스위칭 트랜지스터의 제어단에 연결되고;
    상기 제7 스위칭 트랜지스터의 제어단은 상기 제4 스위칭 트랜지스터와 상기 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 상기 풀-다운 신호를 수신하고, 상기 제7 스위칭 트랜지스터의 입력단은 상기 하이 레벨 신호를 수신하며, 제7 스위칭 트랜지스터의 출력단은 상기 제6 스위칭 트랜지스터의 입력단에 연결되고;
    상기 제8 스위칭 트랜지스터의 제어단은 상기 제4 스위칭 트랜지스터와 상기 제5 스위칭 트랜지스터의 출력단에 각각 연결되어, 상기 풀-다운 신호를 수신하고, 상기 제8 스위칭 트랜지스터의 입력단은 상기 하이 레벨 신호를 수신하며, 상기 제8 스위칭 트랜지스터의 출력단은 상기 제2 출력 제어 신호를 출력하고;
    상기 제3 커패시터 일단은 상기 제7 스위칭 트랜지스터 및 제8 스위칭 트랜지스터의 제어단과 연결되고, 타단은 상기 하이 레벨 신호를 수신하는 것을 특징으로 하는 디스플레이 장치.
  20. 제 15항에 있어서,
    상기 회로는 제9 스위칭 트랜지스터를 더 포함하고, 상기 제9 스위칭 트랜지스터의 제어단은 상기 로우 레벨 신호를 수신하며, 상기 제9 스위칭 트랜지스터의 입력단은 상기 제2 스위칭 트랜지스터의 출력단에 연결되고, 상기 제9 스위칭 트랜지스터의 출력단은 상기 제3 스위칭 트랜지스터의 제어단에 연결되는 것을 특징으로 하는 디스플레이 장치.
KR1020187011341A 2015-09-28 2015-10-21 디스플레이 장치, tft 기판 및 goa 구동 회로 KR102057822B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201510628647.3 2015-09-28
CN201510628647.3A CN105118419B (zh) 2015-09-28 2015-09-28 一种显示装置、tft基板及goa驱动电路
PCT/CN2015/092354 WO2017054260A1 (zh) 2015-09-28 2015-10-21 一种显示装置、tft基板及goa驱动电路

Publications (2)

Publication Number Publication Date
KR20180057685A true KR20180057685A (ko) 2018-05-30
KR102057822B1 KR102057822B1 (ko) 2019-12-19

Family

ID=54666383

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020187011341A KR102057822B1 (ko) 2015-09-28 2015-10-21 디스플레이 장치, tft 기판 및 goa 구동 회로

Country Status (7)

Country Link
US (2) US9886927B2 (ko)
JP (1) JP6587329B2 (ko)
KR (1) KR102057822B1 (ko)
CN (1) CN105118419B (ko)
DE (1) DE112015006977B4 (ko)
GB (1) GB2556837B (ko)
WO (1) WO2017054260A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190070924A (ko) * 2016-09-21 2019-06-21 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 스캐닝 구동 회로 및 디스플레이 장치

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102313978B1 (ko) * 2015-01-21 2021-10-19 삼성디스플레이 주식회사 게이트 구동회로
CN105096879B (zh) * 2015-08-20 2018-03-20 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN105118419B (zh) * 2015-09-28 2017-11-10 深圳市华星光电技术有限公司 一种显示装置、tft基板及goa驱动电路
TWI568184B (zh) * 2015-12-24 2017-01-21 友達光電股份有限公司 移位暫存電路及其驅動方法
CN106128379B (zh) * 2016-08-08 2019-01-15 武汉华星光电技术有限公司 Goa电路
CN106157916A (zh) * 2016-08-31 2016-11-23 深圳市华星光电技术有限公司 一种栅极驱动单元及驱动电路
TWI638348B (zh) * 2017-08-25 2018-10-11 友達光電股份有限公司 移位暫存器及其觸控顯示裝置
CN107403610B (zh) * 2017-09-21 2019-10-11 武汉华星光电半导体显示技术有限公司 一种扫描goa电路
CN108563082B (zh) * 2018-04-27 2020-12-22 京东方科技集团股份有限公司 电路基板、显示装置及驱动方法
CN110534048B (zh) * 2018-05-25 2022-02-22 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN108877619B (zh) * 2018-06-22 2021-06-01 武汉华星光电半导体显示技术有限公司 显示设备的控制电路、控制方法
CN108922485B (zh) * 2018-07-17 2020-06-12 惠科股份有限公司 栅极驱动电路结构、显示面板、以及栅极驱动电路结构的驱动方法
KR102605378B1 (ko) * 2018-07-19 2023-11-24 엘지디스플레이 주식회사 터치 센서를 구비하는 표시장치
TWI690837B (zh) * 2019-01-07 2020-04-11 友達光電股份有限公司 移位暫存器
CN109683748B (zh) * 2019-02-28 2021-08-10 维沃移动通信有限公司 一种驱动电路、电子设备及控制方法
CN110060645B (zh) * 2019-05-07 2022-08-09 京东方科技集团股份有限公司 一种移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN110136626B (zh) * 2019-05-20 2021-03-12 京东方科技集团股份有限公司 显示面板、显示装置和栅驱动电路及其驱动方法
CN110211546A (zh) * 2019-05-30 2019-09-06 深圳市华星光电半导体显示技术有限公司 薄膜晶体管电路及显示装置
CN112150953B (zh) 2019-06-26 2022-04-15 京东方科技集团股份有限公司 一种显示装置及其显示方法
WO2021022478A1 (zh) * 2019-08-06 2021-02-11 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路和显示装置
CN111477181B (zh) * 2020-05-22 2021-08-27 京东方科技集团股份有限公司 栅极驱动电路、显示基板、显示装置和栅极驱动方法
CN113741726B (zh) 2021-07-30 2022-06-03 惠科股份有限公司 驱动电路、四级驱动电路及显示面板
CN114283756B (zh) * 2021-12-28 2023-05-05 京东方科技集团股份有限公司 电平转换电路、电平转换芯片、显示装置及驱动方法
CN114333705A (zh) * 2021-12-30 2022-04-12 厦门天马显示科技有限公司 驱动电路、显示面板、显示装置和稳压控制方法
WO2023245602A1 (zh) * 2022-06-24 2023-12-28 京东方科技集团股份有限公司 驱动电路、驱动方法、显示装置和显示控制方法

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI374510B (en) * 2008-04-18 2012-10-11 Au Optronics Corp Gate driver on array of a display and method of making device of a display
CN102650751B (zh) 2011-09-22 2014-08-06 京东方科技集团股份有限公司 一种goa电路、阵列基板及液晶显示器件
JP2014182203A (ja) * 2013-03-18 2014-09-29 Japan Display Inc 表示装置および電子機器
CN103390392B (zh) * 2013-07-18 2016-02-24 合肥京东方光电科技有限公司 Goa电路、阵列基板、显示装置及驱动方法
CN103680386B (zh) * 2013-12-18 2016-03-09 深圳市华星光电技术有限公司 用于平板显示的goa电路及显示装置
US9424793B2 (en) * 2014-02-04 2016-08-23 Apple Inc. Displays with intra-frame pause
CN103943083B (zh) * 2014-03-27 2017-02-15 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、显示装置
CN103996370B (zh) * 2014-05-30 2017-01-25 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置及驱动方法
CN104485060B (zh) * 2014-10-09 2017-05-10 上海中航光电子有限公司 栅极控制单元、栅极控制电路、阵列基板和显示面板
CN104318886B (zh) 2014-10-31 2017-04-05 京东方科技集团股份有限公司 一种goa单元及驱动方法,goa电路和显示装置
CN104505036B (zh) * 2014-12-19 2017-04-12 深圳市华星光电技术有限公司 一种栅极驱动电路
CN104575420B (zh) * 2014-12-19 2017-01-11 深圳市华星光电技术有限公司 一种扫描驱动电路
CN104766576B (zh) * 2015-04-07 2017-06-27 深圳市华星光电技术有限公司 基于p型薄膜晶体管的goa电路
CN104795018B (zh) * 2015-05-08 2017-06-09 上海天马微电子有限公司 移位寄存器、驱动方法、栅极驱动电路及显示装置
CN104866576B (zh) 2015-05-25 2018-03-02 广东精点数据科技股份有限公司 一种Data Vault模型数据仓库自动构建的方法及装置
CN105161063B (zh) * 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105185333B (zh) * 2015-09-14 2018-05-11 深圳市华星光电技术有限公司 一种液晶显示装置的栅极驱动电路
CN105118419B (zh) * 2015-09-28 2017-11-10 深圳市华星光电技术有限公司 一种显示装置、tft基板及goa驱动电路
CN105261340A (zh) * 2015-11-09 2016-01-20 武汉华星光电技术有限公司 Goa驱动电路、tft显示面板及显示装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190070924A (ko) * 2016-09-21 2019-06-21 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 스캐닝 구동 회로 및 디스플레이 장치

Also Published As

Publication number Publication date
CN105118419A (zh) 2015-12-02
GB201804765D0 (en) 2018-05-09
US9972270B1 (en) 2018-05-15
CN105118419B (zh) 2017-11-10
KR102057822B1 (ko) 2019-12-19
GB2556837A (en) 2018-06-06
US20180122324A1 (en) 2018-05-03
DE112015006977T5 (de) 2018-07-05
JP6587329B2 (ja) 2019-10-09
WO2017054260A1 (zh) 2017-04-06
US20170193943A1 (en) 2017-07-06
GB2556837B (en) 2021-05-05
JP2018536182A (ja) 2018-12-06
DE112015006977B4 (de) 2021-01-14
US9886927B2 (en) 2018-02-06

Similar Documents

Publication Publication Date Title
KR20180057685A (ko) 디스플레이 장치, tft 기판 및 goa 구동 회로
KR101957066B1 (ko) 자기보상 기능을 구비하는 게이트 전극 구동회로
US9530345B2 (en) Gate drive on array unit and method for driving the same, gate drive on array circuit and display apparatus
KR101957067B1 (ko) 자기보상 기능을 구비하는 게이트 전극 구동회로
KR101879144B1 (ko) 자기보상 기능을 구비하는 게이트 전극 구동회로
US9478310B2 (en) Shift register unit, gate driving circuit and method, display apparatus
KR102080730B1 (ko) 양방향 스캐닝 게이트 구동 회로
US9293223B2 (en) Shift register unit, gate driving circuit and display device
US9019192B2 (en) Shift register unit, shift register circuit, array substrate and display device
US20160125955A1 (en) Shift Register, Driving Method Thereof and Gate Driving Circuit
EP2881934A1 (en) Shift register unit, shift register and display device
KR101926284B1 (ko) 자기보상 기능을 구비하는 게이트 전극 구동회로
CN107154234B (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
WO2016201862A1 (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
KR102015396B1 (ko) 쉬프트 레지스터와 이의 구동방법
US10043585B2 (en) Shift register unit, gate drive device, display device, and control method
WO2013152604A1 (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
KR101989721B1 (ko) 액정 디스플레이 장치 및 그 게이트 드라이버
JP2018507426A (ja) 液晶表示装置用goa回路
US10319324B2 (en) Shift registers, driving methods, gate driving circuits and display apparatuses with reduced shift register output signal voltage switching time
JP2019502148A (ja) Goa駆動回路、tft表示パネル及び表示装置
US10114500B2 (en) Driving unit without a reset transistor for a touch driving electrode and driving method thereof
KR20180118222A (ko) 시프트 레지스터 회로, goa 회로, 및 디스플레이 장치와 그 구동 방법
CN107564450B (zh) 栅极驱动电路和显示装置
US20160372052A1 (en) Gate drive circuit and display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant