JP6084367B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP6084367B2 JP6084367B2 JP2012087492A JP2012087492A JP6084367B2 JP 6084367 B2 JP6084367 B2 JP 6084367B2 JP 2012087492 A JP2012087492 A JP 2012087492A JP 2012087492 A JP2012087492 A JP 2012087492A JP 6084367 B2 JP6084367 B2 JP 6084367B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- semiconductor chip
- power semiconductor
- plate portion
- lead
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L24/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L24/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/3701—Shape
- H01L2224/37011—Shape comprising apertures or cavities
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/3701—Shape
- H01L2224/37012—Cross-sectional shape
- H01L2224/37013—Cross-sectional shape being non uniform along the connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/37099—Material
- H01L2224/371—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/37117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/37124—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/37099—Material
- H01L2224/371—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/37138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/37147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/4005—Shape
- H01L2224/4007—Shape of bonding interfaces, e.g. interlocking features
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/4005—Shape
- H01L2224/4009—Loop shape
- H01L2224/40095—Kinked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/40137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/40137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
- H01L2224/40139—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous strap daisy chain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/40221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/40225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/83801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/842—Applying energy for connecting
- H01L2224/84201—Compression bonding
- H01L2224/84205—Ultrasonic bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/8434—Bonding interfaces of the connector
- H01L2224/84345—Shape, e.g. interlocking features
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/848—Bonding techniques
- H01L2224/84801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/848—Bonding techniques
- H01L2224/8484—Sintering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12032—Schottky diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
- H01L2924/13055—Insulated gate bipolar transistor [IGBT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Description
また、本発明は、パワー半導体チップと、前記パワー半導体チップを搭載する回路配線パターンを有する絶縁基板と、前記パワー半導体チップの表面電極と前記絶縁基板の回路配線パターンとを電気的に接続するリード電極と、を備え、前記パワー半導体チップの表面電極と接合されるリード電極は、前記パワー半導体チップの面上において、厚板部および複数の薄板部を有し、前記厚板部は、前記パワー半導体チップの表面電極と空間を介して対向し、前記複数の薄板部は、前記パワー半導体チップの表面電極側に屈曲して該表面電極と接合され、前記リード電極の下面は、前記厚板部で前記表面電極と離間して対向する面と、前記薄板部で前記表面電極と接合する面と、を有し、前記リード電極の薄板部は、第1の電極材料により形成され、前記リード電極の厚板部は、第1の電極材料と第2の電極材料の積層により形成され、前記第1の電極材料は、前記第2の電極材料よりも低硬度な金属材料であり、前記第2の電極材料は、前記第1の電極材料よりも高導電率な金属材料であり、前記パワー半導体チップの表面電極と、前記リード電極の薄板部とは、超音波接合によって接合されていることを特徴とする半導体装置である。
図1および図10を用いて第1実施形態に係る半導体装置について説明する。図1は、第1実施形態に係る半導体装置の構成を示す図であり、(a)はA−A線断面図であり、(b)は上面図である。図10は、リード電極105を取り付ける前の半導体装置の構成を説明する図であり、(a)はA−A線断面図であり、(b)は上面図である。
第1実施形態に係る半導体装置は、図1(a)に示すように、パワー半導体チップである絶縁ゲートバイポーラトランジスタ(以下「IGBT」(Insulated Gate Bipolar Transistor)と称する。)101と、同じくパワー半導体チップであるSiCショットキーダイオード(以下「SBD」(Schottky Barrier Diode)と称する。)102と、絶縁基板103と、放熱ベース104と、リード電極105と、を備え、パワー半導体チップ(IGBT101,SBD102)と絶縁基板103がパワー半導体チップ下はんだ106a,106bで接続され、絶縁基板103と放熱ベース104が絶縁基板下はんだ107で接続されているとともに、図1(b)に示すように、ゲートワイヤ108G,108Sと、を備えている。
IGBT101は、図10(a)に示すように、IGBT101の裏面側(絶縁基板103の側)にはコレクタ電極101Cが形成され、図10(b)に示すように、IGBT101の表面側(リード電極105の側)にはエミッタ電極101Eおよびゲート電極101Gが形成されている。
パワー半導体チップ(IGBT101,SBD102)を搭載する絶縁基板103は、図10(a)に示すように、絶縁層103Iと、絶縁層103Iの裏面側(放熱ベース104の側)に形成されたベタパターン103Bと、絶縁層103Iの表面側(パワー半導体チップの側)に形成された回路配線パターン(コレクタ配線パターン103C、エミッタ配線パターン103E、ゲート配線パターン103G、ゲート基準電位配線パターン103S)と、を有している。
ゲート基準電位配線パターン103Sは、図10(b)に示すように、ゲートワイヤ108SによりIGBT101のエミッタ電極101Eと電気的に接続されている。
ゲート配線パターン103Gおよびゲート基準電位配線パターン103Sは、外部接続用電極(図示せず)を介して外部のゲート駆動回路(図示せず)と接続されるようになっている。
放熱ベース104は、図10(a)に示すように、絶縁基板下はんだ107により絶縁層103Iのベタパターン103Bと接続されている。放熱ベース104は、パワー半導体チップ(IGBT101,SBD102)から発せられた熱を効率よく外部の冷却器(図示せず)に伝える役目をしている。材料としては、Al(アルミニウム)、Cu(銅)、Al(アルミニウム)とSiC(炭化ケイ素)の合金などが用いられる。
リード電極105は、図1(a)および図1(b)に示すように、IGBT101のエミッタ電極101Eと、SBD102のアノード電極102Aと、絶縁基板103のエミッタ配線パターン103Eとを、電気的に接続する。
また、リード電極105と絶縁基板103のコレクタ配線パターン103Cとの接続においても、リード電極105の薄板部105Bと絶縁基板103のコレクタ配線パターン103Cとが超音波接合されている。
例えば特許文献1のように、平板状の薄板リード電極をパワー半導体チップの表面電極と全面的にはんだで接合すると、パワー半導体チップとリード電極の熱膨張係数に差があるため、温度変化により大きな剪断応力がかかり、温度の上昇/降下を繰り返すことによって、接合部が劣化するおそれがある。特に、パワー半導体チップがスイッチング素子として機能するIGBT101においては、導通/遮断の繰り返しが多くなるため、温度の上昇/降下を繰り返しも多くなり、大電流化することにより温度変化も大きくなるため半導体装置の寿命が短くなるおそれがあった。
また、小面積の薄板部105Bの一辺の長さは、0.5mm以上2.0mm以下とし、パワー半導体チップの表面電極上に均等に配置するのが好ましい。
次に、第1実施形態に係る半導体装置の製造工程について説明する。
図3を用いて第2実施形態に係る半導体装置について説明する。図3は、第2実施形態に係る半導体装置の構成を示す図であり、(a)はA−A線断面図であり、(b)は上面図である。
また、パワー半導体チップの表面電極(IGBT101のエミッタ電極101E、SBD102のアノード電極102A)とリード電極105の厚板部105Aとの空間距離は0.5mm以上3.0mm以下であることが好ましい。
また、小面積の薄板部105Bの一辺の長さは、0.5mm以上2.0mm以下とし、パワー半導体チップの表面電極上に均等に配置するのが好ましい。
図5を用いて第3実施形態に係る半導体装置について説明する。図5は、第3実施形態に係る半導体装置の構成を示す図であり、(a)はA−A線断面図であり、(b)は上面図である。
低硬度な第1の電極材料としては、例えばAl(アルミニウム)やNi(ニッケル)が好適である。また、第2の電極材料としては、例えばCu(銅)が好適である。
低熱膨張係数の第1の電極材料としては、例えばCu(銅)と炭素繊維の複合材料が好適である。また、第2の電極材料としては、例えばCu(銅)が好適である。
図6を用いて第4実施形態に係る半導体装置について説明する。図6は、第4実施形態に係る半導体装置の構成を示す図であり、(a)はA−A線断面図であり、(b)は上面図である。
図7を用いて第5実施形態に係る半導体装置について説明する。図7は、第5実施形態に係る半導体装置の構成を示す図であり、(a)はA−A線断面図であり、(b)は上面図である。
これに対し、第5実施形態に係る半導体装置では、リード電極105とパワー半導体チップの表面電極の塑性流動よりも、ペースト状のリード電極接合材109の焼結を促す摩擦熱を発生させることを主目的とした超音波接合ツールUTの接合条件とできるので、比較的弱い加圧でよく、パワー半導体チップの表面電極に与えるダメージを抑制することができる。
図8を用いて第6実施形態に係る半導体装置について説明する。図8は、第6実施形態に係る半導体装置の構成を示す図であり、(a)はA−A線断面図であり、(b)は上面図である。
図8(a)および図8(b)に示すように、パワー半導体チップの表面電極(IGBT101のエミッタ電極101E、SBD102のアノード電極102A)と平行な広幅面が形成されている。また、外部接続用エミッタ電極110も、図8(a)および図8(b)に示すように、パワー半導体チップの表面電極と平行な広幅面が形成されている。また、外部接続用コレクタ電極111も、図8(a)および図8(b)に示すように、パワー半導体チップの表面電極と平行な広幅面が形成されている。
また、電極や配線に発生する寄生インダクタンスは、電極や配線の幅が広いほど低くすることができ、また互いの磁界を打ち消すため逆向きの電流経路を持つ導体同士を近接させるほど低くすることができる。
リード電極105の厚板部105Aの広幅面と外部接続用エミッタ電極110の広幅面との間隔は、小さくするほどよく、好ましくは3mm以下とするのがよい。なお、リード電極105の厚板部105Aと外部接続用エミッタ電極110とは略同電位であるため、仮に接していてもよい。
このように、外部接続用エミッタ電極110の広幅面と外部接続用コレクタ電極111の広幅面を近接配置すると共に、広幅面での電流の向きが互いに逆方向とすることによって、寄生インダクタンスL110,L111を低減することができる。
なお、本実施形態(第1実施形態〜第6実施形態)に係る半導体装置は、上記実施形態の構成に限定されるものではなく、発明の趣旨を逸脱しない範囲内で種々の変更が可能である。
101C コレクタ電極
101E エミッタ電極(表面電極)
101G ゲート電極
102 SBD(パワー半導体チップ)
102A アノード電極(表面電極)
102K カソード電極
103 絶縁基板
103I 絶縁層
103B ベタパターン
103C コレクタ配線パターン(回路配線パターン)
103E エミッタ配線パターン(回路配線パターン)
103G ゲート配線パターン(回路配線パターン)
103S ゲート基準電位配線パターン(回路配線パターン)
104 放熱ベース
105 リード電極
105A 厚板部
105B 薄板部
109 リード電極接合材(焼結層)
110 外部接続用エミッタ電極(外部接続用電極)
111 外部接続用コレクタ電極
PF 塑性流動接合部
UT 超音波接合ツール
Claims (10)
- パワー半導体チップと、
前記パワー半導体チップを搭載する回路配線パターンを有する絶縁基板と、
前記パワー半導体チップの表面電極と前記絶縁基板の回路配線パターンとを電気的に接続するリード電極と、を備え、
前記パワー半導体チップの表面電極と接合されるリード電極は、前記パワー半導体チップの面上において、厚板部および複数の薄板部を有し、
前記厚板部は、前記パワー半導体チップの表面電極と空間を介して対向し、
前記複数の薄板部は、前記パワー半導体チップの表面電極側に屈曲して該表面電極と接合され、
前記薄板部の屈曲は、前記表面電極と接合される面を含む前記薄板部の第1面とは反対の面である第2面の側に屈曲する第1屈曲部と、前記第1面の側に屈曲する第2屈曲部と、を有し、
前記第1屈曲部は、前記第2屈曲部よりも前記表面電極と接合される側に位置し、
前記リード電極の薄板部は、第1の電極材料により形成され、
前記リード電極の厚板部は、第1の電極材料と第2の電極材料の積層により形成され、
前記第1の電極材料は、前記第2の電極材料よりも低硬度な金属材料であり、
前記第2の電極材料は、前記第1の電極材料よりも高導電率な金属材料であり、
前記パワー半導体チップの表面電極と、前記リード電極の薄板部とは、超音波接合によって接合されている
ことを特徴とする半導体装置。 - パワー半導体チップと、
前記パワー半導体チップを搭載する回路配線パターンを有する絶縁基板と、
前記パワー半導体チップの表面電極と前記絶縁基板の回路配線パターンとを電気的に接続するリード電極と、を備え、
前記パワー半導体チップの表面電極と接合されるリード電極は、前記パワー半導体チップの面上において、厚板部および複数の薄板部を有し、
前記厚板部は、前記パワー半導体チップの表面電極と空間を介して対向し、
前記複数の薄板部は、前記パワー半導体チップの表面電極側に屈曲して該表面電極と接合され、
前記リード電極の下面は、前記厚板部で前記表面電極と離間して対向する面と、前記薄板部で前記表面電極と接合する面と、を有し、
前記リード電極の薄板部は、第1の電極材料により形成され、
前記リード電極の厚板部は、第1の電極材料と第2の電極材料の積層により形成され、
前記第1の電極材料は、前記第2の電極材料よりも低硬度な金属材料であり、
前記第2の電極材料は、前記第1の電極材料よりも高導電率な金属材料であり、
前記パワー半導体チップの表面電極と、前記リード電極の薄板部とは、超音波接合によって接合されている
ことを特徴とする半導体装置。 - 前記第1の電極材料はAlであり、前記第2の電極材料はCuである
ことを特徴とする請求項1または請求項2に記載の半導体装置。 - 前記第1の電極材料はNiであり、前記第2の電極材料はCuである
ことを特徴とする請求項1または請求項2に記載の半導体装置。 - 前記第1の電極材料はCuと炭素繊維の複合材料であり、前記第2の電極材料はCuである
ことを特徴とする請求項1または請求項2に記載の半導体装置。 - 外部機器と電気的に接続される外部接続用電極を更に備え、
前記リード電極の厚板部と、前記リード電極と前記絶縁基板の回路配線パターンを介して接続される外部接続用電極は、前記パワー半導体チップの表面電極と並行な広幅面をそれぞれ有し、
前記リード電極の厚板部の広幅面と、前記外部接続用電極の広幅面とは、3mm以下の間隔を設けて近接配置されており、
前記リード電極の厚板部の広幅面を流れる電流の向きと、前記外部接続用電極の広幅面を流れる電流の向きとは、互いに逆方向である
ことを特徴とする請求項1乃至請求項5のいずれか1項に記載の半導体装置。 - 前記パワー半導体チップの表面電極と、前記リード電極の薄板部とは、Agの焼結層またはCuの焼結層を介して接合される
ことを特徴とする請求項1乃至請求項6のいずれか1項に記載の半導体装置。 - 前記パワー半導体チップの表面電極と、前記リード電極の薄板部とは、はんだを介して接合される
ことを特徴とする請求項1乃至請求項6のいずれか1項に記載の半導体装置。 - 前記リード電極の薄板部の厚さは、0.1mm以上0.5mm以下であり、
前記リード電極の厚板部の厚さは、0.8mm以上3.0mm以下である
ことを特徴とする請求項1乃至請求項8のいずれか1項に記載の半導体装置。 - 前記パワー半導体チップの表面電極と前記リード電極の厚板部との空間距離は0.5mm以上3.0mm以下である
ことを特徴とする請求項9に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012087492A JP6084367B2 (ja) | 2012-04-06 | 2012-04-06 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012087492A JP6084367B2 (ja) | 2012-04-06 | 2012-04-06 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013219139A JP2013219139A (ja) | 2013-10-24 |
JP6084367B2 true JP6084367B2 (ja) | 2017-02-22 |
Family
ID=49590933
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012087492A Active JP6084367B2 (ja) | 2012-04-06 | 2012-04-06 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6084367B2 (ja) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6096614B2 (ja) * | 2013-07-11 | 2017-03-15 | 株式会社 日立パワーデバイス | パワー半導体モジュールおよびそれを用いた電力変換装置 |
CN105706236B (zh) | 2014-01-27 | 2019-03-01 | 三菱电机株式会社 | 电极端子、电力用半导体装置以及电力用半导体装置的制造方法 |
JP6129090B2 (ja) * | 2014-01-30 | 2017-05-17 | 三菱電機株式会社 | パワーモジュール及びパワーモジュールの製造方法 |
JP6091443B2 (ja) * | 2014-01-31 | 2017-03-08 | 三菱電機株式会社 | 半導体モジュール |
JP6287789B2 (ja) * | 2014-12-03 | 2018-03-07 | 三菱電機株式会社 | パワーモジュール及びその製造方法 |
JP6538513B2 (ja) * | 2015-10-02 | 2019-07-03 | 株式会社 日立パワーデバイス | 半導体パワーモジュールおよび移動体 |
WO2017183580A1 (ja) * | 2016-04-19 | 2017-10-26 | ローム株式会社 | 半導体装置、パワーモジュール及びその製造方法 |
JP7267963B2 (ja) * | 2020-03-11 | 2023-05-02 | 株式会社 日立パワーデバイス | 半導体装置 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19638090C2 (de) * | 1996-09-18 | 2001-11-29 | Infineon Technologies Ag | Stromanschluß für Leistungshalbleiterbauelement |
JP4499577B2 (ja) * | 2005-01-19 | 2010-07-07 | 三菱電機株式会社 | 半導体装置 |
JP4940743B2 (ja) * | 2006-04-20 | 2012-05-30 | 富士電機株式会社 | 半導体装置 |
JP5006081B2 (ja) * | 2007-03-28 | 2012-08-22 | 株式会社日立製作所 | 半導体装置、その製造方法、複合金属体及びその製造方法 |
JP5295933B2 (ja) * | 2009-11-17 | 2013-09-18 | 日本インター株式会社 | パワー半導体モジュール |
-
2012
- 2012-04-06 JP JP2012087492A patent/JP6084367B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2013219139A (ja) | 2013-10-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6084367B2 (ja) | 半導体装置 | |
US9716054B2 (en) | Semiconductor device | |
JP6143884B2 (ja) | パワーモジュール | |
JP5542567B2 (ja) | 半導体装置 | |
JP6300386B2 (ja) | 半導体装置 | |
US8981538B2 (en) | Semiconductor device and a method for manufacturing a semiconductor device | |
US11011445B2 (en) | Semiconductor package device | |
JP2006222298A (ja) | 半導体装置およびその製造方法 | |
CN107615464A (zh) | 电力用半导体装置的制造方法以及电力用半导体装置 | |
KR20170086828A (ko) | 메탈범프를 이용한 클립 본딩 반도체 칩 패키지 | |
JPWO2018194153A1 (ja) | 電力用半導体モジュールおよび電力用半導体モジュールの製造方法 | |
KR102228945B1 (ko) | 반도체 패키지 및 이의 제조방법 | |
JP6945418B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP2012138470A (ja) | 半導体素子、半導体装置および半導体装置の製造方法 | |
JPWO2017037837A1 (ja) | 半導体装置およびパワーエレクトロニクス装置 | |
JP2006196765A (ja) | 半導体装置 | |
JP6747304B2 (ja) | 電力用半導体装置 | |
JP2019087757A (ja) | 半導体装置 | |
US10872846B2 (en) | Solid top terminal for discrete power devices | |
JP2014175511A (ja) | 半導体装置及び半導体装置の製造方法 | |
JP5418654B2 (ja) | 半導体装置 | |
JP5724415B2 (ja) | 半導体モジュール | |
EP2840607A1 (en) | Semiconductor module | |
JP7170911B2 (ja) | パワー半導体装置及びその製造方法 | |
WO2022196232A1 (ja) | 半導体装置、および半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20131128 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150116 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150121 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150915 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150917 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151102 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160405 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160520 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20160630 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161108 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161129 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170117 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170125 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6084367 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |