JP5806376B2 - Pulse signal output circuit - Google Patents

Pulse signal output circuit Download PDF

Info

Publication number
JP5806376B2
JP5806376B2 JP2014215224A JP2014215224A JP5806376B2 JP 5806376 B2 JP5806376 B2 JP 5806376B2 JP 2014215224 A JP2014215224 A JP 2014215224A JP 2014215224 A JP2014215224 A JP 2014215224A JP 5806376 B2 JP5806376 B2 JP 5806376B2
Authority
JP
Japan
Prior art keywords
transistor
terminal
pulse signal
potential
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2014215224A
Other languages
Japanese (ja)
Other versions
JP2015080215A (en
Inventor
三宅 博之
博之 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2014215224A priority Critical patent/JP5806376B2/en
Publication of JP2015080215A publication Critical patent/JP2015080215A/en
Application granted granted Critical
Publication of JP5806376B2 publication Critical patent/JP5806376B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/096Synchronous circuits, i.e. using clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/012Modifications of generator to improve response time or to decrease power consumption
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Shift Register Type Memory (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Thin Film Transistor (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Description

開示する発明は、パルス信号出力回路およびシフトレジスタに関する。 The disclosed invention relates to a pulse signal output circuit and a shift register.

液晶表示装置などに用いられるガラス基板などの平板に形成されるトランジスタは、主に
アモルファスシリコン又は多結晶シリコンなどの半導体材料を用いて作製される。アモル
ファスシリコンを用いたトランジスタは、電界効果移動度が低いもののガラス基板の大面
積化に対応することができる。一方、多結晶シリコンを用いたトランジスタは、電界効果
移動度が高いもののレーザアニールなどの結晶化工程が必要であり、ガラス基板の大面積
化には必ずしも適応しないといった特性を有している。
A transistor formed on a flat plate such as a glass substrate used for a liquid crystal display device or the like is mainly manufactured using a semiconductor material such as amorphous silicon or polycrystalline silicon. A transistor using amorphous silicon can cope with an increase in the area of a glass substrate although the field-effect mobility is low. On the other hand, a transistor using polycrystalline silicon has a high field effect mobility, but requires a crystallization process such as laser annealing, and has a characteristic that it is not necessarily adapted to an increase in the area of a glass substrate.

これに対し、半導体材料として酸化物半導体を用いるトランジスタが注目されている。例
えば、半導体材料として酸化亜鉛又はIn−Ga−Zn−O系酸化物半導体を用いてトラ
ンジスタを作製し、画像表示装置のスイッチング素子として用いる技術が特許文献1及び
特許文献2で開示されている。
On the other hand, a transistor using an oxide semiconductor as a semiconductor material has attracted attention. For example, Patent Documents 1 and 2 disclose a technique in which a transistor is manufactured using zinc oxide or an In—Ga—Zn—O-based oxide semiconductor as a semiconductor material and used as a switching element of an image display device.

酸化物半導体をチャネル形成領域に用いたトランジスタは、アモルファスシリコンを用い
たトランジスタよりも高い電界効果移動度が得られている。また、酸化物半導体膜は、ス
パッタ法などによって300℃以下の温度での膜形成が可能であり、多結晶シリコンを用
いたトランジスタよりも作製が容易である。
A transistor using an oxide semiconductor for a channel formation region has higher field-effect mobility than a transistor using amorphous silicon. An oxide semiconductor film can be formed at a temperature of 300 ° C. or lower by a sputtering method or the like, and is easier to manufacture than a transistor using polycrystalline silicon.

このような酸化物半導体を用いて作製されたトランジスタは、液晶ディスプレイ、エレク
トロルミネセンスディスプレイ又は電子ペーパーなどの表示装置の画素部及び駆動回路を
構成するスイッチング素子に適用されることが期待されている。例えば、上記の酸化物半
導体を用いて作製されたトランジスタによって表示装置の画素部及び駆動回路を構成する
技術が非特許文献1で開示されている。
A transistor manufactured using such an oxide semiconductor is expected to be applied to a pixel portion of a display device such as a liquid crystal display, an electroluminescence display, or electronic paper, and a switching element included in a driver circuit. . For example, Non-Patent Document 1 discloses a technique in which a pixel portion and a driver circuit of a display device are formed using a transistor manufactured using the above oxide semiconductor.

ただし、上記の酸化物半導体を用いて作製されたトランジスタは、全てnチャネル型トラ
ンジスタである。そのため、酸化物半導体を用いて作製したトランジスタを用いて駆動回
路を構成する場合、当該駆動回路は、nチャネル型トランジスタのみによって構成される
ことになる。
Note that all transistors manufactured using the above oxide semiconductor are n-channel transistors. Therefore, in the case where a driver circuit is formed using a transistor manufactured using an oxide semiconductor, the driver circuit is formed using only n-channel transistors.

特開2007−123861号公報JP 2007-123861 A 特開2007−96055号公報JP 2007-96055 A

T.Osada,他8名,SID ’09 DIGEST,pp.184−187(2009)T. T. et al. Osada, 8 others, SID '09 DIGEST, pp. 184-187 (2009)

駆動回路は、パルス信号出力回路を含むシフトレジスタなどによって構成される。当該シ
フトレジスタが単極性のトランジスタによって構成される場合、動作が不安定になるなど
の問題が生じることがある。
The drive circuit includes a shift register including a pulse signal output circuit. When the shift register includes a unipolar transistor, problems such as unstable operation may occur.

上述の問題に鑑み、本発明の一態様は、安定して動作することが可能なパルス信号出力回
路及びそれを含むシフトレジスタを提供することを課題の一とする。
In view of the above problems, an object of one embodiment of the present invention is to provide a pulse signal output circuit that can operate stably and a shift register including the pulse signal output circuit.

開示する発明では、第1の出力端子に接続されるトランジスタの一にはクロック信号を与
え、第2の出力端子に接続されるトランジスタの一には電源電位を与える。これにより、
第2の出力端子を構成するトランジスタの充放電による消費電力を抑制することが可能で
ある。また、第2の出力端子には電源からの電位が供給されることになるため、十分な充
電能力を確保することができる。
In the disclosed invention, one of the transistors connected to the first output terminal is supplied with a clock signal, and one of the transistors connected to the second output terminal is supplied with a power supply potential. This
It is possible to suppress power consumption due to charging / discharging of the transistor constituting the second output terminal. In addition, since the potential from the power supply is supplied to the second output terminal, sufficient charging capability can be ensured.

より具体的には、例えば次のような構成を採用することができる。 More specifically, for example, the following configuration can be adopted.

本発明の一態様は、第1乃至第4のトランジスタと、第1の入力信号生成回路と、第2の
入力信号生成回路と、を有し、第1のトランジスタの第1の端子と、第2のトランジスタ
の第1の端子とは電気的に接続されて第1の出力端子として機能し、第3のトランジスタ
の第1の端子と、第4のトランジスタの第1の端子とは電気的に接続されて第2の出力端
子として機能し、第1のトランジスタのゲート端子と、第3のトランジスタのゲート端子
と、第1の入力信号生成回路の出力端子と、は電気的に接続され、第2のトランジスタの
ゲート端子と、第4のトランジスタのゲート端子と、第2の入力信号生成回路の出力端子
と、は電気的に接続され、第1のトランジスタの第2の端子には第1のクロック信号が入
力され、第2のトランジスタの第2の端子には第1の電位が与えられ、第3のトランジス
タの第2の端子には第1の電位より高い第2の電位が与えられ、第4のトランジスタの第
2の端子には第1の電位が与えられ、第1の入力信号生成回路には、少なくとも第1のパ
ルス信号が入力され、第2の入力信号生成回路には、少なくとも第2のクロック信号が入
力され、第1の出力端子または第2の出力端子から、第2のパルス信号を出力するパルス
信号出力回路である。
One embodiment of the present invention includes first to fourth transistors, a first input signal generation circuit, and a second input signal generation circuit. The first terminal of the first transistor includes: The first terminal of the second transistor is electrically connected to function as a first output terminal, and the first terminal of the third transistor and the first terminal of the fourth transistor are electrically connected to each other. Connected to function as a second output terminal, the gate terminal of the first transistor, the gate terminal of the third transistor, and the output terminal of the first input signal generation circuit are electrically connected, and The gate terminal of the second transistor, the gate terminal of the fourth transistor, and the output terminal of the second input signal generation circuit are electrically connected, and the second terminal of the first transistor is connected to the first terminal. The clock signal is input and the second transistor A first potential is applied to the second terminal, a second potential higher than the first potential is applied to the second terminal of the third transistor, and a second potential of the fourth transistor is applied to the second terminal of the fourth transistor. A first potential is applied, at least a first pulse signal is input to the first input signal generation circuit, and at least a second clock signal is input to the second input signal generation circuit. A pulse signal output circuit for outputting a second pulse signal from the output terminal or the second output terminal.

上記において、第2の出力端子に接続される負荷は、第1の出力端子に接続される負荷よ
り大きいものとすることができる。
In the above, the load connected to the second output terminal may be larger than the load connected to the first output terminal.

また、上記において、第1の入力信号生成回路には、第1のパルス信号に加え、第2の入
力信号生成回路の出力信号が入力されることがある。また、上記において、第1の入力信
号生成回路は、第5のトランジスタと、第6のトランジスタと、を有し、第5のトランジ
スタの第1の端子と、第6のトランジスタの第1の端子とは電気的に接続されて第1の入
力信号生成回路の出力端子として機能し、第5のトランジスタの第2の端子には第2の電
位が与えられ、第6のトランジスタの第2の端子には第1の電位が与えられ、第5のトラ
ンジスタのゲート端子には第1のパルス信号が入力され、第6のトランジスタのゲート端
子には第2の入力信号生成回路の出力信号が入力される構成とすることができる。または
、第1の入力信号生成回路は、第5乃至第7のトランジスタを有し、第5のトランジスタ
の第1の端子と、第6のトランジスタの第1の端子と、第7のトランジスタの第1の端子
と、は電気的に接続され、第7のトランジスタの第2の端子は第1の入力信号生成回路の
出力端子として機能し、第5のトランジスタの第2の端子には第2の電位が与えられ、第
6のトランジスタの第2の端子には第1の電位が与えられ、第5のトランジスタのゲート
端子には第1のパルス信号が入力され、第6のトランジスタのゲート端子には第2の入力
信号生成回路の出力信号が入力され、第7のトランジスタのゲート端子には第2の電位が
与えられる構成とすることができる。
In the above, the first input signal generation circuit may receive the output signal of the second input signal generation circuit in addition to the first pulse signal. In the above, the first input signal generation circuit includes the fifth transistor and the sixth transistor, the first terminal of the fifth transistor, and the first terminal of the sixth transistor. Is electrically connected to function as an output terminal of the first input signal generation circuit, the second potential of the fifth transistor is applied to the second terminal, and the second terminal of the sixth transistor is Is supplied with the first potential, the first pulse signal is input to the gate terminal of the fifth transistor, and the output signal of the second input signal generation circuit is input to the gate terminal of the sixth transistor. It can be set as a structure. Alternatively, the first input signal generation circuit includes fifth to seventh transistors, the first terminal of the fifth transistor, the first terminal of the sixth transistor, and the seventh terminal of the seventh transistor. 1 terminal is electrically connected, the second terminal of the seventh transistor functions as the output terminal of the first input signal generation circuit, and the second terminal of the fifth transistor has the second terminal A first potential is applied to the second terminal of the sixth transistor, a first pulse signal is input to the gate terminal of the fifth transistor, and a gate terminal of the sixth transistor is applied to the gate terminal of the sixth transistor. Can be configured such that the output signal of the second input signal generation circuit is input and the second potential is applied to the gate terminal of the seventh transistor.

また、上記において、第2の入力信号生成回路には、第2のクロック信号に加え、第1の
パルス信号、および第3のパルス信号が入力されることがある。また、第2の入力信号生
成回路は、第8乃至第10のトランジスタを有し、第8のトランジスタの第2の端子と、
第9のトランジスタの第2の端子と、第10のトランジスタの第1の端子とは電気的に接
続されて第2の入力信号生成回路の出力端子として機能し、第8のトランジスタの第1の
端子と、第9のトランジスタの第1の端子とには、第2の電位が与えられ、第10のトラ
ンジスタの第2の端子には第1の電位が与えられ、第8のトランジスタのゲート端子には
第3のパルス信号が入力され、第9のトランジスタのゲート端子には第2のクロック信号
が入力され、第10のトランジスタのゲート端子には第1のパルス信号が入力される構成
とすることができる。
In the above, in addition to the second clock signal, the first pulse signal and the third pulse signal may be input to the second input signal generation circuit. The second input signal generation circuit includes eighth to tenth transistors, a second terminal of the eighth transistor,
The second terminal of the ninth transistor and the first terminal of the tenth transistor are electrically connected to function as the output terminal of the second input signal generation circuit, and the first terminal of the eighth transistor The second potential is applied to the terminal and the first terminal of the ninth transistor, the first potential is applied to the second terminal of the tenth transistor, and the gate terminal of the eighth transistor. Is configured such that the third pulse signal is input, the second clock signal is input to the gate terminal of the ninth transistor, and the first pulse signal is input to the gate terminal of the tenth transistor. be able to.

また、上記において、第2の入力信号生成回路には、第2のクロック信号に加え、第3の
クロック信号、第1のパルス信号、および第3のパルス信号が入力されることがある。ま
た、第2の入力信号生成回路は、第8乃至第11のトランジスタを有し、第11のトラン
ジスタの第2の端子と、第9のトランジスタの第1の端子とは電気的に接続され、第9の
トランジスタの第2の端子と、第8のトランジスタの第2の端子と、第10のトランジス
タの第1の端子とは電気的に接続されて第2の入力信号生成回路の出力端子として機能し
、第8のトランジスタの第1の端子と、第11のトランジスタの第1の端子とには、第2
の電位が与えられ、第10のトランジスタの第2の端子には第1の電位が与えられ、第8
のトランジスタのゲート端子には第3のパルス信号が入力され、第9のトランジスタのゲ
ート端子には第2のクロック信号が入力され、第10のトランジスタのゲート端子には第
1のパルス信号が入力され、第11のトランジスタのゲート端子には第3のクロック信号
が入力される構成とすることができる。
In the above, in addition to the second clock signal, the third clock signal, the first pulse signal, and the third pulse signal may be input to the second input signal generation circuit. The second input signal generation circuit includes eighth to eleventh transistors, and the second terminal of the eleventh transistor and the first terminal of the ninth transistor are electrically connected. The second terminal of the ninth transistor, the second terminal of the eighth transistor, and the first terminal of the tenth transistor are electrically connected to serve as an output terminal of the second input signal generation circuit. The second terminal of the eighth transistor and the first terminal of the eleventh transistor
The first potential is applied to the second terminal of the tenth transistor, and the eighth potential is
The third pulse signal is input to the gate terminal of the transistor No. 9, the second clock signal is input to the gate terminal of the ninth transistor, and the first pulse signal is input to the gate terminal of the tenth transistor. The third clock signal can be input to the gate terminal of the eleventh transistor.

また、上記において、複数のトランジスタのいずれかに酸化物半導体を用いるのが好適で
ある。また、上記のパルス信号出力回路を複数用いて、シフトレジスタを構成することが
できる。
In the above, it is preferable to use an oxide semiconductor for any of the plurality of transistors. Further, a shift register can be configured by using a plurality of the above-described pulse signal output circuits.

なお、上記において、酸化物半導体を用いてトランジスタを構成することがあるが、開示
する発明はこれに限定されない。酸化物半導体と同等のオフ電流特性が実現できる材料、
例えば、炭化シリコンをはじめとするワイドギャップ材料(より具体的には、例えば、エ
ネルギーギャップEgが3eVより大きい半導体材料)などを適用しても良い。
Note that although a transistor is formed using an oxide semiconductor in the above, the disclosed invention is not limited thereto. A material that can realize off-current characteristics equivalent to oxide semiconductors,
For example, a wide gap material such as silicon carbide (more specifically, for example, a semiconductor material having an energy gap Eg larger than 3 eV) may be applied.

なお、本明細書等において「上」や「下」という用語は、構成要素の位置関係が「直上」
または「直下」であることを限定するものではない。例えば、「ゲート絶縁層上のゲート
電極」という表現であれば、ゲート絶縁層とゲート電極との間に他の構成要素を含むもの
を除外しない。
In this specification and the like, the terms “upper” and “lower” indicate that the positional relationship between the components is “directly above”
It is not limited to “directly”. For example, the expression “a gate electrode over a gate insulating layer” does not exclude the case where another component is included between the gate insulating layer and the gate electrode.

また、本明細書等において「電極」や「配線」という用語は、これらの構成要素を機能的
に限定するものではない。例えば、「電極」は「配線」の一部として用いられることがあ
り、その逆もまた同様である。さらに、「電極」や「配線」という用語は、複数の「電極
」や「配線」が一体となって形成されている場合なども含む。
Further, in this specification and the like, the terms “electrode” and “wiring” do not functionally limit these components. For example, an “electrode” may be used as part of a “wiring” and vice versa. Furthermore, the terms “electrode” and “wiring” include a case where a plurality of “electrodes” and “wirings” are integrally formed.

また、「ソース」や「ドレイン」の機能は、異なる極性のトランジスタを採用する場合や
、回路動作において電流の方向が変化する場合などには入れ替わることがある。このため
、本明細書においては、「ソース」や「ドレイン」という用語は、入れ替えて用いること
ができるものとする。
In addition, the functions of “source” and “drain” may be switched when transistors having different polarities are employed or when the direction of current changes in circuit operation. Therefore, in this specification, the terms “source” and “drain” can be used interchangeably.

なお、本明細書等において、「電気的に接続」には、「何らかの電気的作用を有するもの
」を介して接続されている場合が含まれる。ここで、「何らかの電気的作用を有するもの
」は、接続対象間での電気信号の授受を可能とするものであれば、特に制限を受けない。
Note that in this specification and the like, “electrically connected” includes a case of being connected via “something having an electric action”. Here, the “thing having some electric action” is not particularly limited as long as it can exchange electric signals between connection targets.

例えば、「何らかの電気的作用を有するもの」には、電極や配線をはじめ、トランジスタ
などのスイッチング素子、抵抗素子、インダクタ、キャパシタ、その他の各種機能を有す
る素子などが含まれる。
For example, “thing having some electric action” includes electrodes, wiring, switching elements such as transistors, resistance elements, inductors, capacitors, and other elements having various functions.

開示する発明では、第1の出力端子に接続されるトランジスタの一にはクロック信号を与
え、第2の出力端子に接続されるトランジスタの一にはVDDを与える。これにより、第
2の出力端子を構成するトランジスタの充放電による消費電力を抑制することが可能であ
る。クロック信号に代えて固定電位を与えることで、クロック信号の入力によるトランジ
スタの充放電が行われずに済むためである。
In the disclosed invention, one of the transistors connected to the first output terminal is supplied with a clock signal, and one of the transistors connected to the second output terminal is supplied with VDD. Thus, power consumption due to charging / discharging of the transistor constituting the second output terminal can be suppressed. This is because when a fixed potential is applied instead of the clock signal, the transistor is not charged or discharged by the input of the clock signal.

また、これにより、第2の出力端子には電源からの電位が供給されることになるため、十
分な充電能力を確保することができる。つまり、大きな負荷がかかる場合においても高速
動作が実現可能である。また、負荷に起因する動作の不具合を低減し、動作の安定化を図
ることができる。
As a result, the potential from the power supply is supplied to the second output terminal, so that sufficient charging capability can be ensured. That is, high-speed operation can be realized even when a large load is applied. In addition, it is possible to reduce operation problems caused by the load and stabilize the operation.

パルス信号出力回路、およびシフトレジスタの構成例を示す図。FIG. 6 illustrates a configuration example of a pulse signal output circuit and a shift register. シフトレジスタのタイミングチャート。The timing chart of a shift register. パルス信号出力回路の動作を説明する図。FIG. 6 illustrates an operation of a pulse signal output circuit. パルス信号出力回路の動作を説明する図。FIG. 6 illustrates an operation of a pulse signal output circuit. パルス信号出力回路、およびシフトレジスタの構成例を示す図。FIG. 6 illustrates a configuration example of a pulse signal output circuit and a shift register. シフトレジスタのタイミングチャート。The timing chart of a shift register. パルス信号出力回路の動作を説明する図。FIG. 6 illustrates an operation of a pulse signal output circuit. パルス信号出力回路の動作を説明する図。FIG. 6 illustrates an operation of a pulse signal output circuit. トランジスタの構成例を示す図。FIG. 9 illustrates a structure example of a transistor. トランジスタの作製方法の例を示す図。10A and 10B illustrate an example of a method for manufacturing a transistor. 半導体装置の一形態を説明する図。6A and 6B illustrate one embodiment of a semiconductor device. 電子機器を示す図。FIG. 9 illustrates an electronic device.

本発明の実施の形態の一例について、図面を用いて以下に説明する。但し、本発明は以下
の説明に限定されず、本発明の趣旨およびその範囲から逸脱することなくその形態および
詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下
に示す実施の形態の記載内容に限定して解釈されるものではない。
An example of an embodiment of the present invention will be described below with reference to the drawings. However, the present invention is not limited to the following description, and it is easily understood by those skilled in the art that modes and details can be variously changed without departing from the spirit and scope of the present invention. Therefore, the present invention should not be construed as being limited to the description of the embodiments below.

なお、図面等において示す各構成の、位置、大きさ、範囲などは、理解を容易にするため
、実際の位置、大きさ、範囲などを表していない場合がある。このため、開示する発明は
、必ずしも、図面等に開示された位置、大きさ、範囲などに限定されない。
Note that the position, size, range, and the like of each component illustrated in the drawings and the like may not represent the actual position, size, range, or the like for easy understanding. Therefore, the disclosed invention is not necessarily limited to the position, size, range, or the like disclosed in the drawings and the like.

なお、本明細書等における「第1」、「第2」、「第3」などの序数詞は、構成要素の混
同を避けるために付すものであり、数的に限定するものではないことを付記する。
It should be noted that ordinal numbers such as “first”, “second”, and “third” in this specification and the like are added to avoid confusion between components and are not limited numerically. To do.

(実施の形態1)
本実施の形態では、パルス信号出力回路、およびパルス信号出力回路を含むシフトレジス
タの構成例およびその動作に関して図1乃至図4を参照して説明する。
(Embodiment 1)
In this embodiment, a structure example and operation of a pulse signal output circuit and a shift register including the pulse signal output circuit are described with reference to FIGS.

〈回路構成〉
はじめに、パルス信号出力回路、およびパルス信号出力回路を含むシフトレジスタの回路
構成例について図1を参照して説明する。
<Circuit configuration>
First, a circuit configuration example of a pulse signal output circuit and a shift register including the pulse signal output circuit will be described with reference to FIG.

本実施の形態で示すシフトレジスタは、第1のパルス信号出力回路10_1〜第nのパル
ス信号出力回路10_n(n≧2:nは自然数)と、クロック信号を伝達する第1の信号
線11〜第4の信号線14を有する(図1(A)参照)。第1の信号線11には第1のク
ロック信号(CLK1)が与えられ、第2の信号線12には第2のクロック信号(CLK
2)が与えられ、第3の信号線13には第3のクロック信号(CLK3)が与えられ、第
4の信号線14に第4のクロック信号(CLK4)が与えられる。
The shift register described in this embodiment includes a first pulse signal output circuit 10_1 to an nth pulse signal output circuit 10_n (n ≧ 2: n is a natural number) and a first signal line that transmits a clock signal. 11 to 4th signal line 14 (see FIG. 1A). The first clock signal (CLK1) is supplied to the first signal line 11, and the second clock signal (CLK) is supplied to the second signal line 12.
2), the third signal line 13 is supplied with the third clock signal (CLK3), and the fourth signal line 14 is supplied with the fourth clock signal (CLK4).

クロック信号は、一定の間隔でH信号(高電位)とL信号(低電位)を繰り返す信号であ
る。ここでは、第1のクロック信号(CLK1)〜第4のクロック信号(CLK4)は、
1/4周期ずつ遅延した信号とする。本実施の形態では、上記クロック信号を利用して、
パルス信号出力回路の制御等を行う。
The clock signal is a signal that repeats an H signal (high potential) and an L signal (low potential) at regular intervals. Here, the first clock signal (CLK1) to the fourth clock signal (CLK4) are
The signal is delayed by a quarter period. In the present embodiment, using the clock signal,
Controls the pulse signal output circuit.

第1のパルス信号出力回路10_1〜第nのパルス信号出力回路10_nは、それぞれ、
第1の入力端子21、第2の入力端子22、第3の入力端子23、第4の入力端子24、
第5の入力端子25、第1の出力端子26、第2の出力端子27を有する(図1(B)参
照)。
The first pulse signal output circuit 10_1 to the n-th pulse signal output circuit 10_n are respectively
A first input terminal 21, a second input terminal 22, a third input terminal 23, a fourth input terminal 24,
It has a fifth input terminal 25, a first output terminal 26, and a second output terminal 27 (see FIG. 1B).

第1の入力端子21、第2の入力端子22及び第3の入力端子23は、第1の信号線11
〜第4の信号線14のいずれかと電気的に接続される。例えば、第1のパルス信号出力回
路10_1は、第1の入力端子21が第1の信号線11と電気的に接続され、第2の入力
端子22が第2の信号線12と電気的に接続され、第3の入力端子23が第3の信号線1
3と電気的に接続されている。また、第2のパルス信号出力回路10_2は、第1の入力
端子21が第2の信号線12と電気的に接続され、第2の入力端子22が第3の信号線1
3と電気的に接続され、第3の入力端子23が第4の信号線14と電気的に接続されてい
る。なお、ここでは、第nのパルス信号出力回路10_nと接続される信号線が、第2の
信号線12、第3の信号線13、第4の信号線14である場合を示しているが、接続され
る信号線は、nの値によって異なるものになる。このため、ここで示す構成はあくまでも
一例に過ぎないことを付記する。
The first input terminal 21, the second input terminal 22, and the third input terminal 23 are connected to the first signal line 11.
To any one of the fourth signal lines 14. For example, in the first pulse signal output circuit 10_1 , the first input terminal 21 is electrically connected to the first signal line 11, and the second input terminal 22 is electrically connected to the second signal line 12. And the third input terminal 23 is connected to the third signal line 1.
3 is electrically connected. In the second pulse signal output circuit 10_2 , the first input terminal 21 is electrically connected to the second signal line 12, and the second input terminal 22 is the third signal line 1.
3, and the third input terminal 23 is electrically connected to the fourth signal line 14. Note that here, the signal lines connected to the n-th pulse signal output circuit 10_n are the second signal line 12, the third signal line 13, and the fourth signal line 14. The signal line to be connected differs depending on the value of n. For this reason, it adds that the structure shown here is only an example to the last.

また、本実施の形態で示すシフトレジスタの第mのパルス信号出力回路(mは2以上n以
下:m、nは自然数)において、第4の入力端子24は第(m−1)のパルス信号出力回
路の第1の出力端子26と電気的に接続され、第5の入力端子25は第(m+2)のパル
ス信号出力回路の第1の出力端子26と電気的に接続され、第1の出力端子26は第(m
+1)のパルス信号出力回路の第4の入力端子24と電気的に接続され、第2の出力端子
27はOUT(m)に信号を出力する。
In the mth pulse signal output circuit (m is 2 or more and n or less: m, n is a natural number) of the shift register shown in this embodiment, the fourth input terminal 24 is the (m−1) th pulse signal. The first output terminal 26 of the output circuit is electrically connected, and the fifth input terminal 25 is electrically connected to the first output terminal 26 of the (m + 2) th pulse signal output circuit, and the first output. Terminal 26 is the (m
+1) is electrically connected to the fourth input terminal 24 of the pulse signal output circuit, and the second output terminal 27 outputs a signal to OUT (m).

例えば、第3のパルス信号出力回路10_3では、第4の入力端子24は第2のパルス信
号出力回路10_2の第1の出力端子26と電気的に接続され、第5の入力端子25は第
5のパルス信号出力回路10_5の第1の出力端子26と電気的に接続され、第1の出力
端子26は第4のパルス信号出力回路10_4の第4の入力端子24及び第1のパルス信
号出力回路10_1の第5の入力端子25と電気的に接続されている。
For example, in the third pulse signal output circuit 10_3 , the fourth input terminal 24 is electrically connected to the first output terminal 26 of the second pulse signal output circuit 10_2 , and the fifth input terminal 25 is The fifth pulse signal output circuit 10_5 is electrically connected to the first output terminal 26, and the first output terminal 26 is connected to the fourth input terminal 24 and the first pulse of the fourth pulse signal output circuit 10_4 . The fifth input terminal 25 of the pulse signal output circuit 10_1 is electrically connected.

また、第1のパルス信号出力回路10_1では、第4の入力端子24に第5の配線15か
らの第1のスタートパルス(SP1)が入力される。また、第kのパルス信号出力回路1
_k(kは2以上n以下の自然数)では、第4の入力端子24に前段の出力パルスが入
力される。また、第(nー1)のパルス信号出力回路10(nー1)では、第5の入力端
子25に第2のスタートパルス(SP2)が入力される。また、第nのパルス信号出力回
路10_nでは、第5の入力端子25に第3のスタートパルス(SP3)が入力される。
なお、第2のスタートパルス(SP2)及び第3のスタートパルス(SP3)は、外部よ
り入力される信号としてもよいし、回路内部で生成される信号としてもよい。
In the first pulse signal output circuit 10 _ 1 , the first start pulse (SP 1) from the fifth wiring 15 is input to the fourth input terminal 24. The kth pulse signal output circuit 1
In the case of 0_k (k is a natural number of 2 or more and n or less), the output pulse of the previous stage is input to the fourth input terminal 24. In the (n−1) th pulse signal output circuit 10 (n−1) , the second start pulse (SP 2) is input to the fifth input terminal 25. In the n-th pulse signal output circuit 10_n , the third start pulse (SP3) is input to the fifth input terminal 25.
Note that the second start pulse (SP2) and the third start pulse (SP3) may be signals input from the outside or signals generated inside the circuit.

次に、パルス信号出力回路10(第1のパルス信号出力回路10_1〜第nのパルス信号
出力回路10_nのうちの一つ)の具体的な構成に関して説明する。
Next, a specific structure of the pulse signal output circuit 10 (one of the first pulse signal output circuit 10_1 to the nth pulse signal output circuit 10_n ) will be described.

第1のパルス信号出力回路10_1〜第nのパルス信号出力回路10_nの各々は、第1
のトランジスタ101〜第4のトランジスタ104で構成されるパルス信号生成回路と、
第5のトランジスタ105〜第7のトランジスタ107で構成される第1の入力信号生成
回路と、第8のトランジスタ108〜第11のトランジスタ111で構成される第2の入
力信号生成回路と、を含む(図1(C)参照)。また、上述した第1の入力端子21〜第
5の入力端子25に加え、第1の電源線31および第2の電源線32から、第1のトラン
ジスタ101〜第11のトランジスタ111に信号が供給される。
Each of the first pulse signal output circuit 10_1 to the n-th pulse signal output circuit 10_n has a first
A pulse signal generation circuit including the transistor 101 to the fourth transistor 104 of FIG.
A first input signal generation circuit including a fifth transistor 105 to a seventh transistor 107, and a second input signal generation circuit including an eighth transistor 108 to an eleventh transistor 111. (See FIG. 1C). In addition to the first input terminal 21 to the fifth input terminal 25 described above, a signal is supplied from the first power supply line 31 and the second power supply line 32 to the first transistor 101 to the eleventh transistor 111. Is done.

パルス信号生成回路の具体的な構成例は次の通りである。 A specific configuration example of the pulse signal generation circuit is as follows.

第1のトランジスタ101の第1の端子(ソース端子とドレイン端子の一方、以下同じ)
と、第2のトランジスタ102の第1の端子とは、第1の出力端子26と電気的に接続さ
れる。同様に、第3のトランジスタ103の第1の端子と、第4のトランジスタ104の
第1の端子とは、第2の出力端子27と電気的に接続される。そして、第1のトランジス
タ101のゲート端子と、第3のトランジスタ103のゲート端子と、第1の入力信号生
成回路の出力端子と、は電気的に接続される。また、第2のトランジスタ102のゲート
端子と、第4のトランジスタ104のゲート端子と、第2の入力信号生成回路の出力端子
と、は電気的に接続される。
First terminal of the first transistor 101 (one of a source terminal and a drain terminal; the same applies hereinafter)
The first terminal of the second transistor 102 is electrically connected to the first output terminal 26. Similarly, the first terminal of the third transistor 103 and the first terminal of the fourth transistor 104 are electrically connected to the second output terminal 27. The gate terminal of the first transistor 101, the gate terminal of the third transistor 103, and the output terminal of the first input signal generation circuit are electrically connected. The gate terminal of the second transistor 102, the gate terminal of the fourth transistor 104, and the output terminal of the second input signal generation circuit are electrically connected.

第1のトランジスタ101の第2の端子(ソース端子とドレイン端子の他方、以下同じ)
には、第1のクロック信号が入力される。また、第1のトランジスタ101の第2の端子
は、パルス信号出力回路の第1の入力端子21としても機能する。第2のトランジスタ1
02の第2の端子には、第1の電源線31を介して第1の電位(例えば、低電位VSS)
が与えられ、第3のトランジスタ103の第2の端子には、第2の電源線32を介して第
1の電位より高い第2の電位(例えば、電源電位VDD)が与えられ、第4のトランジス
タ104の第2の端子には、第1の電源線31を介して第1の電位が与えられる。
Second terminal of the first transistor 101 (the other of the source terminal and the drain terminal; the same applies hereinafter)
Is supplied with the first clock signal. The second terminal of the first transistor 101 also functions as the first input terminal 21 of the pulse signal output circuit. Second transistor 1
The second potential of 02 is connected to the first potential (for example, low potential VSS) via the first power supply line 31.
And a second potential higher than the first potential (for example, power supply potential VDD) is applied to the second terminal of the third transistor 103 via the second power supply line 32, and the fourth terminal A first potential is applied to the second terminal of the transistor 104 through the first power supply line 31.

第1の入力信号生成回路の具体的な構成例は次の通りである。 A specific configuration example of the first input signal generation circuit is as follows.

第5のトランジスタ105の第1の端子と、第6のトランジスタ106の第1の端子と、
第7のトランジスタ107の第1の端子と、は電気的に接続される。また、第7のトラン
ジスタ107の第2の端子は、第1の入力信号生成回路の出力端子として機能する。
A first terminal of a fifth transistor 105; a first terminal of a sixth transistor 106;
The first terminal of the seventh transistor 107 is electrically connected. Further, the second terminal of the seventh transistor 107 functions as an output terminal of the first input signal generation circuit.

第5のトランジスタ105の第2の端子には、第2の電源線32を介して第2の電位が与
えられ、第6のトランジスタ106の第2の端子には、第1の電源線31を介して第1の
電位が与えられ、第5のトランジスタ105のゲート端子には、前段からのパルス信号(
第1のパルス信号出力回路ではスタートパルス信号)が入力される。また、第5のトラン
ジスタ105のゲート端子は、第1の入力信号生成回路の第1の入力端子として機能する
と共に、パルス信号出力回路の第4の入力端子24としても機能する。第6のトランジス
タ106のゲート端子には、第2の入力信号生成回路の出力信号が入力される。また、第
6のトランジスタ106のゲート端子は、第1の入力信号生成回路の第2の入力端子とし
て機能する。第7のトランジスタ107のゲート端子には第2の電源線32を介して第2
の電位が与えられる。
A second potential is applied to the second terminal of the fifth transistor 105 via the second power supply line 32, and the first power supply line 31 is connected to the second terminal of the sixth transistor 106. The first potential is applied to the gate terminal of the fifth transistor 105, and the pulse signal from the previous stage (
In the first pulse signal output circuit, a start pulse signal) is input. The gate terminal of the fifth transistor 105 functions as a first input terminal of the first input signal generation circuit and also functions as a fourth input terminal 24 of the pulse signal output circuit. The output signal of the second input signal generation circuit is input to the gate terminal of the sixth transistor 106. The gate terminal of the sixth transistor 106 functions as a second input terminal of the first input signal generation circuit. The gate terminal of the seventh transistor 107 is connected to the second terminal via the second power line 32.
Is given.

なお、本実施の形態では、第7のトランジスタ107を設けているが、第7のトランジス
タ107を設けない構成としても良い。第7のトランジスタ107を設ける場合には、ブ
ートストラップ動作に起因して生じうる第5のトランジスタ105の第1の端子の電位上
昇を抑制できる。つまり、第5のトランジスタ105のゲートとソースの間(またはゲー
トとドレインの間)に大きなバイアス電圧が加わることを防止できるため、第5のトラン
ジスタ105の劣化を抑制することができる。
Note that although the seventh transistor 107 is provided in this embodiment mode, a structure in which the seventh transistor 107 is not provided may be employed. In the case where the seventh transistor 107 is provided, an increase in potential of the first terminal of the fifth transistor 105 that can be caused by the bootstrap operation can be suppressed. That is, since it is possible to prevent a large bias voltage from being applied between the gate and the source of the fifth transistor 105 (or between the gate and the drain), deterioration of the fifth transistor 105 can be suppressed.

第2の入力信号生成回路の具体的な構成例は次の通りである。 A specific configuration example of the second input signal generation circuit is as follows.

第11のトランジスタ111の第2の端子と、第9のトランジスタ109の第1の端子と
は電気的に接続される。また、第9のトランジスタの第2の端子と、第8のトランジスタ
の第2の端子と、第10のトランジスタの第1の端子とは電気的に接続されて第2の入力
信号生成回路の出力端子として機能する。
The second terminal of the eleventh transistor 111 and the first terminal of the ninth transistor 109 are electrically connected. In addition, the second terminal of the ninth transistor, the second terminal of the eighth transistor, and the first terminal of the tenth transistor are electrically connected to each other and output from the second input signal generation circuit. Functions as a terminal.

第8のトランジスタ108の第1の端子と、第11のトランジスタ111の第1の端子に
は、第2の電源線32を介して第2の電位が与えられる。第10のトランジスタ110の
第2の端子には、第1の電源線31を介して第1の電位が与えられる。第8のトランジス
タ108のゲート端子には2段後ろからのパルス信号が入力される。また、第8のトラン
ジスタ108のゲート端子は、第2の入力信号生成回路の第1の入力端子として機能する
と共に、パルス信号出力回路の第5の入力端子25としても機能する。第9のトランジス
タ109のゲート端子には第2のクロック信号が入力される。また、第9のトランジスタ
109のゲート端子は、第2の入力信号生成回路の第2の入力端子として機能すると共に
、パルス信号出力回路の第2の入力端子22としても機能する。第10のトランジスタ1
10のゲート端子には前段からのパルス信号(第1のパルス信号出力回路ではスタートパ
ルス信号)が入力される。また、第10のトランジスタ110のゲート端子は、第2の入
力信号生成回路の第3の入力端子として機能すると共に、パルス信号出力回路の第4の入
力端子24としても機能する。第11のトランジスタ111のゲート端子には第3のクロ
ック信号が入力される。また、第11のトランジスタ111のゲート端子は、第2の入力
信号生成回路の第4の入力端子として機能すると共に、パルス信号出力回路の第3の入力
端子23としても機能する。
A second potential is applied to the first terminal of the eighth transistor 108 and the first terminal of the eleventh transistor 111 through the second power supply line 32. A first potential is applied to the second terminal of the tenth transistor 110 through the first power supply line 31. A pulse signal from the back of the second stage is input to the gate terminal of the eighth transistor 108. The gate terminal of the eighth transistor 108 functions as a first input terminal of the second input signal generation circuit and also functions as a fifth input terminal 25 of the pulse signal output circuit. A second clock signal is input to the gate terminal of the ninth transistor 109. The gate terminal of the ninth transistor 109 functions as the second input terminal of the second input signal generation circuit and also functions as the second input terminal 22 of the pulse signal output circuit. Tenth transistor 1
A pulse signal from the previous stage (start pulse signal in the first pulse signal output circuit) is input to the gate terminal 10. The gate terminal of the tenth transistor 110 functions as the third input terminal of the second input signal generation circuit and also functions as the fourth input terminal 24 of the pulse signal output circuit. A third clock signal is input to the gate terminal of the eleventh transistor 111. The gate terminal of the eleventh transistor 111 functions as the fourth input terminal of the second input signal generation circuit and also functions as the third input terminal 23 of the pulse signal output circuit.

なお、上述したパルス信号出力回路の各構成(パルス信号生成回路、第1の入力信号生成
回路、および、第2の入力信号生成回路の構成例など)は一例にすぎず、開示する発明が
これに限定されるものではない。
Note that each structure of the pulse signal output circuit described above (examples of the structure of the pulse signal generation circuit, the first input signal generation circuit, and the second input signal generation circuit) is merely an example, and the disclosed invention includes It is not limited to.

本実施の形態の以下の説明では、図1(C)に示すパルス信号出力回路において第1のト
ランジスタ101のゲート端子と、第3のトランジスタ103のゲート端子と、第1の入
力信号生成回路の出力端子と、の接続により構成されるノードを、ノードAとする。また
、第2のトランジスタ102のゲート端子と、第4のトランジスタ104のゲート端子と
、第2の入力信号生成回路の出力端子と、の接続により構成されるノードを、ノードBと
する。
In the following description of this embodiment, the gate terminal of the first transistor 101, the gate terminal of the third transistor 103, and the first input signal generation circuit in the pulse signal output circuit illustrated in FIG. A node configured by connection with the output terminal is referred to as a node A. A node formed by connecting the gate terminal of the second transistor 102, the gate terminal of the fourth transistor 104, and the output terminal of the second input signal generation circuit is referred to as a node B.

上記ノードAと第1の出力端子26との間には、ブートストラップ動作を好適に行うため
の容量素子を設けても良い。また、上記ノードBの電位を保持するために、ノードBに電
気的に接続された容量素子を設けてもよい。
Between the node A and the first output terminal 26, a capacitor for suitably performing a bootstrap operation may be provided. In addition, in order to hold the potential of the node B, a capacitor electrically connected to the node B may be provided.

なお、第1のトランジスタ101〜第11のトランジスタ111には、酸化物半導体を用
いるのが好適である。酸化物半導体を用いることにより、トランジスタのオフ電流を低減
することができる。また、非晶質シリコンなどと比較して、オン電流および電界効果移動
度を高めることが出来る。また、トランジスタの劣化を抑制することができる。これによ
り、消費電力が小さく、高速動作が可能で、動作の正確性が高められた電子回路が実現す
る。なお、酸化物半導体を用いたトランジスタについては後の実施の形態において詳述す
るから、ここでは省略する。
Note that an oxide semiconductor is preferably used for the first transistor 101 to the eleventh transistor 111. By using an oxide semiconductor, the off-state current of the transistor can be reduced. In addition, on-state current and field-effect mobility can be increased as compared with amorphous silicon or the like. Further, deterioration of the transistor can be suppressed. This realizes an electronic circuit with low power consumption, capable of high-speed operation, and improved operation accuracy. Note that a transistor including an oxide semiconductor will be omitted here because it will be described in detail in a later embodiment.

〈動作〉
次に、図1に示すシフトレジスタの動作について図2乃至図4を参照して説明する。具体
的には、図2に示すタイミングチャート中の、第1の期間51〜第6の期間56の各期間
における動作を、図3および図4を用いて説明する。タイミングチャート中、CLK1〜
CLK4はそれぞれクロック信号を示し、SP1は第1のスタートパルスを示し、OUT
1〜OUT4は、第1のパルス信号出力回路10_1〜第4のパルス信号出力回路10_
の第2の出力端子からの出力を示し、ノードAおよびノードBはそれぞれノードAおよ
びノードBの電位を示し、SROUT1〜SROUT4は、第1のパルス信号出力回路1
_1〜第4のパルス信号出力回路10_4の第1の出力端子からの出力を示す。
<Operation>
Next, operation of the shift register illustrated in FIG. 1 will be described with reference to FIGS. Specifically, operations in each period of the first period 51 to the sixth period 56 in the timing chart illustrated in FIG. 2 will be described with reference to FIGS. 3 and 4. In the timing chart, CLK1
CLK4 indicates a clock signal, SP1 indicates a first start pulse, and OUT1
1~OUT4 the first pulse signal output circuit 10 _1 to fourth pulse signal output circuit 10 _
4 , the node A and the node B indicate the potential of the node A and the node B, respectively, and SROUT1 to SROUT4 indicate the first pulse signal output circuit 1
0_1 to 4th pulse signal output circuit 10_4 The output from the 1st output terminal is shown.

なお、以下の説明において、第1のトランジスタ101〜第11のトランジスタ111は
、全てnチャネル型のトランジスタであるものとする。また、図3および図4において、
トランジスタが実線で表現されている場合には、当該トランジスタが導通状態(オン状態
)にあることを表し、破線で表現されている場合には、当該トランジスタが非導通状態(
オフ状態)にあることを表すものとする。
Note that in the following description, the first transistor 101 to the eleventh transistor 111 are all n-channel transistors. 3 and 4,
When the transistor is represented by a solid line, it indicates that the transistor is in a conductive state (on state). When the transistor is represented by a broken line, the transistor is in a non-conductive state (
In the off state).

代表的に、第1のパルス信号出力回路10_1の動作について説明する。第1のパルス信
号出力回路10_1の構成は、上述の通りである。また、入力される各信号、供給される
各電位の関係も上述の通りである。なお、以下の説明では、各入力端子および各電源線に
与えられる高電位(Hレベル、H信号などとも呼ぶ)は全てVDDとし、低電位(Lレベ
ル、L信号などとも呼ぶ)は全てVSSとする。
Typically, the operation of the first pulse signal output circuit 10_1 will be described. The structure of the first pulse signal output circuit 10_1 is as described above. The relationship between each input signal and each supplied potential is also as described above. In the following description, all of the high potentials (also referred to as H level and H signal) applied to the input terminals and the power supply lines are VDD, and all of the low potentials (also referred to as L level and L signal) are VSS. To do.

第1の期間51において、SP1がHレベルであるから、第1のパルス信号出力回路10
_1の第4の入力端子24として機能する第5のトランジスタ105のゲート端子と第1
0のトランジスタ110のゲート端子に高電位が与えられ、第5のトランジスタ105と
第10のトランジスタ110は導通状態になる。第1の期間51においてはCLK3もH
レベルであるため、第11のトランジスタ111もオン状態となる。また、第7のトラン
ジスタ107のゲート端子には高電位が与えられているため、第7のトランジスタ107
もオン状態となる(図3(A)参照)。
In the first period 51, since SP1 is at the H level, the first pulse signal output circuit 10
First gate terminal of the fifth transistor 105 functioning as the fourth input terminal 24 of _1
A high potential is applied to the gate terminal of the zero transistor 110, and the fifth transistor 105 and the tenth transistor 110 are turned on. In the first period 51, CLK3 is also H
Therefore, the eleventh transistor 111 is also turned on. Further, since a high potential is applied to the gate terminal of the seventh transistor 107, the seventh transistor 107
Is also turned on (see FIG. 3A).

第5のトランジスタ105と第7のトランジスタ107がオン状態となることにより、ノ
ードAの電位は上昇する。また、第10のトランジスタ110がオン状態となることによ
り、ノードBの電位は下降する。第5のトランジスタ105の第2の端子の電位はVDD
であるため、第5のトランジスタ105の第1の端子の電位は、第2の端子の電位から第
5のトランジスタ105のしきい値電圧分低下した値(VDD−Vth105)となる。
そして、第7のトランジスタ107のゲート端子の電位がVDDであるため、第7のトラ
ンジスタ107のしきい値電圧Vth107がVth105以上の場合には、ノードAの
電位は(VDD−Vth107)となって第7のトランジスタ107がオフ状態となる。
一方、Vth107がVth105未満の場合には、第7のトランジスタ107はオン状
態を保ったまま、ノードAの電位は(VDD−Vth105)まで上昇する。以下、第1
の期間51におけるノードAの電位の到達点をVAHとする。
When the fifth transistor 105 and the seventh transistor 107 are turned on, the potential of the node A is increased. Further, when the tenth transistor 110 is turned on, the potential of the node B is decreased. The potential of the second terminal of the fifth transistor 105 is VDD
Therefore, the potential of the first terminal of the fifth transistor 105 is a value (VDD−Vth105) which is lower than the potential of the second terminal by the threshold voltage of the fifth transistor 105.
Since the potential of the gate terminal of the seventh transistor 107 is VDD, when the threshold voltage Vth107 of the seventh transistor 107 is Vth105 or higher, the potential of the node A is (VDD−Vth107). The seventh transistor 107 is turned off.
On the other hand, when Vth107 is lower than Vth105, the potential of the node A rises to (VDD−Vth105) while the seventh transistor 107 is kept on. 1st
The arrival point of the potential of the node A in the period 51 is VAH .

ノードAの電位がVAHになると、第1のトランジスタ101および第3のトランジスタ
103がオン状態となる。ここで、CLK1はLレベルであるため、第1の出力端子26
からはLレベルが出力される。一方で、第2の出力端子27からは、VAHに応じた信号
H’が出力される。
When the potential of the node A becomes V AH , the first transistor 101 and the third transistor 103 are turned on. Here, since CLK1 is at L level, the first output terminal 26
Outputs an L level. On the other hand, a signal H ′ corresponding to VAH is output from the second output terminal 27.

第2の期間52においては、CLK1がLレベルからHレベルに切り替わる。ここで、第
1のトランジスタ101はオン状態であるため、第1の出力端子26の電位が上昇する。
第1のトランジスタ101のゲート端子とソース端子(またはドレイン端子)との間には
容量が存在し、これによってゲート端子とソース端子(またはドレイン端子)とが容量結
合されているため、第1の出力端子26の電位の上昇と共に、浮遊状態であるノードAの
電位が上昇することになる(ブートストラップ動作)。ノードAの電位は最終的にVDD
+Vth101より高くなり、第1の出力端子26の電位および第2の出力端子27の電
位はVDD(Hレベル)となる(図2および図3(B)参照)。
In the second period 52, CLK1 switches from the L level to the H level. Here, since the first transistor 101 is on, the potential of the first output terminal 26 is increased.
Since there is a capacitance between the gate terminal and the source terminal (or drain terminal) of the first transistor 101, and the gate terminal and the source terminal (or drain terminal) are thereby capacitively coupled, the first transistor 101 As the potential of the output terminal 26 increases, the potential of the node A in a floating state increases (bootstrap operation). The potential at node A is finally VDD
It becomes higher than + Vth101, and the potential of the first output terminal 26 and the potential of the second output terminal 27 become VDD (H level) (see FIGS. 2 and 3B).

また、第2の期間52においては、第10のトランジスタ110がオン状態であるため、
ノードBもLレベルに維持されている。このため、第1の出力端子26がLレベルからH
レベルに変化する際の、容量結合に起因するノードBの電位変動を抑制し、これによる不
具合の発生を防止できる。
In the second period 52, the tenth transistor 110 is on;
Node B is also maintained at the L level. Therefore, the first output terminal 26 is changed from the L level to the H level.
It is possible to suppress the potential fluctuation of the node B due to the capacitive coupling when changing to the level, and to prevent the occurrence of defects due to this.

第3の期間53においては、SP1がLレベルとなり、第5のトランジスタ105と第1
0のトランジスタ110がオフ状態となる。また、CLK1がHレベルに維持され、ノー
ドAの電位も変化しないため、第1の出力端子26および第2の出力端子27からはVD
D(Hレベル)が出力される(図3(C)参照)。なお、第3の期間53ではノードBが
浮遊状態となるが、第1の出力端子26の電位も変化しないため、容量結合による不具合
は無視できる程度である。
In the third period 53, SP1 becomes L level, and the fifth transistor 105 and the first transistor
The zero transistor 110 is turned off. Further, since CLK1 is maintained at H level and the potential of the node A does not change, VD is supplied from the first output terminal 26 and the second output terminal 27.
D (H level) is output (see FIG. 3C). Note that although the node B is in a floating state in the third period 53, the potential of the first output terminal 26 does not change, so that a defect due to capacitive coupling is negligible.

第4の期間54においては、CLK1がLレベルとなり、第1の出力端子26の電位が下
降する。また、CLK2およびCLK3がHレベル、また、第5の入力端子25(つまり
SROUT3)がHレベルとなるためノードBの電位が短時間で上昇する。その結果、第
2のトランジスタ102および第4のトランジスタ104がオン状態となり、第1の出力
端子26および第2の出力端子27の電位が短時間で下降する(図4(A)参照)。また
、第6のトランジスタ106がオン状態となるので、ノードAの電位がLレベルとなる。
これにより、第1のトランジスタ101および第3のトランジスタ103がオフ状態とな
るので、第1の出力端子26および第2の出力端子27の電位はLレベルとなる。
In the fourth period 54, CLK1 becomes L level, and the potential of the first output terminal 26 decreases. Further, CLK2 and CLK3 are at H level, and the fifth input terminal 25 (that is, SROUT3) is at H level, so that the potential of the node B rises in a short time. As a result, the second transistor 102 and the fourth transistor 104 are turned on, and the potentials of the first output terminal 26 and the second output terminal 27 are decreased in a short time (see FIG. 4A). Further, since the sixth transistor 106 is turned on, the potential of the node A is at the L level.
Accordingly, the first transistor 101 and the third transistor 103 are turned off, so that the potentials of the first output terminal 26 and the second output terminal 27 are at the L level.

第5の期間55においては、CLK2がLレベルとなり、第9のトランジスタ109がオ
フ状態になる。同時に第5の入力端子25(つまりSROUT3)がHレベルを保持する
ことにより、ノードBの電位が保持される。このため、第2のトランジスタ102、第4
のトランジスタ104および第6のトランジスタ106のオン状態が保持されて、第1の
出力端子26および第2の出力端子27の電位がLレベルに保持される(図4(B)参照
)。
In the fifth period 55, CLK2 becomes L level and the ninth transistor 109 is turned off. At the same time, the fifth input terminal 25 (that is, SROUT3) holds the H level, whereby the potential of the node B is held. Therefore, the second transistor 102, the fourth transistor
The transistors 104 and the sixth transistor 106 are kept on, and the potentials of the first output terminal 26 and the second output terminal 27 are held at the L level (see FIG. 4B).

第6の期間56においては、第5の入力端子25(つまりSROUT3)がLレベルとな
り、第8のトランジスタ108がオフ状態となる。このとき、ノードBは、上述の電位を
保持したまま浮遊状態となる。これにより、第2のトランジスタ102、第4のトランジ
スタ104および第6のトランジスタ106のオン状態が継続する(図4(C)参照)。
なお、ノードBの電位は、通常、トランジスタのオフ電流等に起因して下降するが、十分
にオフ電流が小さいトランジスタ(例えば、酸化物半導体を用いたトランジスタ)を適用
する場合には、このような問題は生じない。また、ノードBの電位の下降を緩和するため
に、容量素子を設けても良い。
In the sixth period 56, the fifth input terminal 25 (that is, SROUT3) is at the L level, and the eighth transistor 108 is turned off. At this time, the node B is in a floating state while maintaining the above-described potential. Accordingly, the second transistor 102, the fourth transistor 104, and the sixth transistor 106 are kept on (see FIG. 4C).
Note that the potential of the node B usually decreases due to the off-state current or the like of the transistor. However, in the case where a transistor with a sufficiently small off-state current (eg, a transistor including an oxide semiconductor) is used, No problem arises. Further, a capacitor may be provided in order to reduce the decrease in the potential of the node B.

なお、その後の期間において、CLK2とCLK3とが共にHレベルとなる場合には、第
9のトランジスタ109と第11のトランジスタ111がオン状態となり、定期的にノー
ドBに電位が与えられる。このため、オフ電流の比較的大きなトランジスタを用いる場合
であっても、パルス信号出力回路の誤動作を防止できる。
Note that in the subsequent period, when both CLK2 and CLK3 are at the H level, the ninth transistor 109 and the eleventh transistor 111 are turned on, and a potential is periodically applied to the node B. Therefore, even when a transistor with a relatively large off-state current is used, malfunction of the pulse signal output circuit can be prevented.

本実施の形態において示すシフトレジスタおよびパルス信号出力回路では、第1のトラン
ジスタ101にはクロック信号を与え、第3のトランジスタ103にはVDDを与えてい
る。これにより、第2の出力端子27を構成するトランジスタの充放電による消費電力を
抑制することが可能である。第2の出力端子27は、例えば表示装置などでは、各画素に
信号を出力する端子となる。つまり、第2の出力端子27には、電気素子が多数付加され
ることがあり、十分な電流駆動能力が必要になる。このため、第2の出力端子27を構成
するトランジスタ(ここでは、第3のトランジスタ103)のサイズ(具体的にはチャネ
ル幅W、または、チャネル幅Wとチャネル長Lとの比W/L)を大きくする必要が生じる
が、このような状況では、クロック信号の入力による消費電力は無視できない大きさとな
ってしまう。そこで、第2の出力端子27を構成するトランジスタには、クロック信号に
代えて固定電位を与えることで、クロック信号の入力によるトランジスタの充放電を行わ
ない構成とする。これによって、消費電力を十分に抑制することができる。
In the shift register and the pulse signal output circuit described in this embodiment, a clock signal is supplied to the first transistor 101 and VDD is supplied to the third transistor 103. As a result, power consumption due to charging / discharging of the transistors constituting the second output terminal 27 can be suppressed. For example, in a display device or the like, the second output terminal 27 is a terminal that outputs a signal to each pixel. That is, many electric elements may be added to the second output terminal 27, and a sufficient current driving capability is required. For this reason, the size (specifically, the channel width W or the ratio W / L of the channel width W to the channel length L) of the transistor (here, the third transistor 103) constituting the second output terminal 27. However, in such a situation, the power consumption due to the input of the clock signal is not negligible. In view of this, the transistor constituting the second output terminal 27 is configured such that a fixed potential is applied instead of the clock signal so that the transistor is not charged or discharged by the input of the clock signal. Thereby, power consumption can be sufficiently suppressed.

また、第3のトランジスタ103にVDDを与えることにより、第2の出力端子には電源
からの電位が供給されることになるため、十分な充電能力を確保することができる。これ
らの効果は、パルス信号出力回路の出力端子に電気素子が多数付加されるような状況や、
駆動周波数が高くなる状況において、特に有効である。これによって、大きな負荷がかか
る場合においても高速動作が実現可能である。また、負荷に起因する動作の不具合を低減
し、動作の安定化を図ることができる。
Further, by supplying VDD to the third transistor 103, a potential from the power source is supplied to the second output terminal, so that sufficient charging capability can be ensured. These effects are the situation where many electrical elements are added to the output terminal of the pulse signal output circuit,
This is particularly effective in situations where the drive frequency is high. As a result, high speed operation can be realized even when a large load is applied. In addition, it is possible to reduce operation problems caused by the load and stabilize the operation.

なお、本実施の形態において示すシフトレジスタは、第mのパルス信号出力回路から出力
されるパルスと第(m+1)のパルス信号出力回路から出力されるパルスが半分重なる駆
動方法を採用している。このため、当該駆動方法を採用しない場合と比較して、配線の充
電に使用できる時間を長くすることができる。つまり、当該駆動方法によって、大きな負
荷に耐え、高い周波数で動作するパルス信号出力回路が提供される。
Note that the shift register described in this embodiment employs a driving method in which a pulse output from the m-th pulse signal output circuit and a pulse output from the (m + 1) -th pulse signal output circuit overlap half. For this reason, compared with the case where the said drive method is not employ | adopted, the time which can be used for charge of wiring can be lengthened. That is, the driving method provides a pulse signal output circuit that can withstand a large load and operates at a high frequency.

(実施の形態2)
本実施の形態では、先の実施の形態において示したパルス信号出力回路、およびシフトレ
ジスタとは異なる態様の構成例およびその動作に関して図5乃至図8を参照して説明する
(Embodiment 2)
In this embodiment, structural examples and operations of modes different from those of the pulse signal output circuit and the shift register described in the above embodiments are described with reference to FIGS.

〈回路構成〉
はじめに、パルス信号出力回路、およびパルス信号出力回路を含むシフトレジスタの回路
構成例について図5を参照して説明する。
<Circuit configuration>
First, a circuit configuration example of a pulse signal output circuit and a shift register including the pulse signal output circuit will be described with reference to FIGS.

本実施の形態で示すシフトレジスタの構成は、先の実施の形態において示したシフトレジ
スタの構成に近似している。相違点の一は、第1のパルス信号出力回路10_1〜第nの
パルス信号出力回路10_nは、第3の入力端子23を有しない点である(図5(A)乃
至図5(C)参照)。つまり、一のパルス信号出力回路には、二種類のクロック信号が入
力される。その他の構成については先の実施の形態と同様である。
The structure of the shift register described in this embodiment is close to the structure of the shift register described in the above embodiments. One difference is that the first pulse signal output circuit 10_1 to the n-th pulse signal output circuit 10_n do not have the third input terminal 23 (FIGS. 5A to 5C). )reference). That is, two types of clock signals are input to one pulse signal output circuit. Other configurations are the same as in the previous embodiment.

第1のパルス信号出力回路10_1〜第nのパルス信号出力回路10_nは、第3の入力
端子23を有しないため、これと接続される第11のトランジスタを有しない(図5(C
)参照)。そして、これに伴い、第2の入力信号生成回路内の接続関係が一部変更されて
いる。
The first pulse signal output circuit 10_1 to the n-th pulse signal output circuit 10_n do not include the third input terminal 23, and thus do not include the eleventh transistor connected thereto (FIG. 5C
)reference). Along with this, the connection relationship in the second input signal generation circuit is partially changed.

第2の入力信号生成回路の具体的な構成例は次の通りである。 A specific configuration example of the second input signal generation circuit is as follows.

第9のトランジスタ109の第2の端子と、第8のトランジスタ108の第2の端子と、
第10のトランジスタ110の第1の端子とは電気的に接続されて第2の入力信号生成回
路の出力端子として機能する。
A second terminal of the ninth transistor 109; a second terminal of the eighth transistor 108;
The tenth transistor 110 is electrically connected to the first terminal and functions as an output terminal of the second input signal generation circuit.

第8のトランジスタ108の第1の端子と、第9のトランジスタ109の第1の端子には
、第2の電源線32を介して第2の電位が与えられる。第10のトランジスタ110の第
2の端子には、第1の電源線31を介して第1の電位が与えられる。第8のトランジスタ
108のゲート端子にはパルス信号が入力される。また、第8のトランジスタ108のゲ
ート端子は、第2の入力信号生成回路の第1の入力端子として機能すると共に、パルス信
号出力回路の第5の入力端子25としても機能する。第9のトランジスタ109のゲート
端子には第2のクロック信号が入力される。また、第9のトランジスタ109のゲート端
子は、第2の入力信号生成回路の第2の入力端子として機能すると共に、パルス信号出力
回路の第2の入力端子22としても機能する。第10のトランジスタ110のゲート端子
にはパルス信号が入力される。また、第10のトランジスタ110のゲート端子は、第2
の入力信号生成回路の第3の入力端子として機能すると共に、パルス信号出力回路の第4
の入力端子24としても機能する。
A second potential is applied to the first terminal of the eighth transistor 108 and the first terminal of the ninth transistor 109 through the second power supply line 32. A first potential is applied to the second terminal of the tenth transistor 110 through the first power supply line 31. A pulse signal is input to the gate terminal of the eighth transistor 108. The gate terminal of the eighth transistor 108 functions as a first input terminal of the second input signal generation circuit and also functions as a fifth input terminal 25 of the pulse signal output circuit. A second clock signal is input to the gate terminal of the ninth transistor 109. The gate terminal of the ninth transistor 109 functions as the second input terminal of the second input signal generation circuit and also functions as the second input terminal 22 of the pulse signal output circuit. A pulse signal is input to the gate terminal of the tenth transistor 110. The gate terminal of the tenth transistor 110 is the second
And the fourth input terminal of the pulse signal output circuit.
It also functions as the input terminal 24.

なお、上述した構成は一例にすぎず、開示する発明がこれに限定されるものではない。 Note that the above-described configuration is merely an example, and the disclosed invention is not limited thereto.

本実施の形態の以下の説明では、先の実施の形態と同様、図5(C)に示すパルス信号出
力回路において第1のトランジスタ101のゲート端子と、第3のトランジスタ103の
ゲート端子と、第1の入力信号生成回路の出力端子と、の接続により構成されるノードを
、ノードAとする。また、第9のトランジスタ109の第2の端子と、第8のトランジス
タ108の第2の端子と、第10のトランジスタ110の第1の端子と、の接続により構
成されるノードを、ノードBとする。
In the following description of this embodiment, as in the previous embodiment, in the pulse signal output circuit illustrated in FIG. 5C, the gate terminal of the first transistor 101, the gate terminal of the third transistor 103, A node formed by connection with the output terminal of the first input signal generation circuit is referred to as a node A. In addition, a node formed by connection of the second terminal of the ninth transistor 109, the second terminal of the eighth transistor 108, and the first terminal of the tenth transistor 110 is denoted as Node B. To do.

上記ノードAと第1の出力端子26との間には、ブートストラップ動作を好適に行うため
の容量素子を設けても良い。また、上記ノードBの電位を保持するために、ノードBに電
気的に接続された容量素子を設けてもよい。
Between the node A and the first output terminal 26, a capacitor for suitably performing a bootstrap operation may be provided. In addition, in order to hold the potential of the node B, a capacitor electrically connected to the node B may be provided.

なお、第1のトランジスタ101〜第10のトランジスタ110には、酸化物半導体を用
いるのが好適である。酸化物半導体を用いることにより、トランジスタのオフ電流を低減
することができる。また、非晶質シリコンなどと比較して、オン電流および電界効果移動
度を高めることが出来る。また、トランジスタの劣化を抑制することができる。これによ
り、消費電力が小さく、高速動作が可能で、動作の正確性が高められた電子回路が実現す
る。なお、酸化物半導体を用いたトランジスタについては後の実施の形態において詳述す
るから、ここでは省略する。
Note that an oxide semiconductor is preferably used for the first transistor 101 to the tenth transistor 110. By using an oxide semiconductor, the off-state current of the transistor can be reduced. In addition, on-state current and field-effect mobility can be increased as compared with amorphous silicon or the like. Further, deterioration of the transistor can be suppressed. This realizes an electronic circuit with low power consumption, capable of high-speed operation, and improved operation accuracy. Note that a transistor including an oxide semiconductor will be omitted here because it will be described in detail in a later embodiment.

〈動作〉
次に、図5に示すシフトレジスタの動作について図6乃至図8を参照して説明する。具体
的には、図6に示すタイミングチャート中の、第1の期間51〜第5の期間55の各期間
における動作を、図7および図8を用いて説明する。タイミングチャート中、CLK1〜
CLK4はそれぞれクロック信号を示し、SP1は第1のスタートパルスを示し、OUT
1〜OUT4は、第1のパルス信号出力回路10_1〜第4のパルス信号出力回路10_
の第2の出力端子からの出力を示し、ノードAおよびノードBはそれぞれノードAおよ
びノードBの電位を示し、SROUT1〜SROUT4は、第1のパルス信号出力回路1
_1〜第4のパルス信号出力回路10_4の第1の出力端子からの出力を示す。
<Operation>
Next, operation of the shift register illustrated in FIG. 5 will be described with reference to FIGS. Specifically, operations in each period of the first period 51 to the fifth period 55 in the timing chart illustrated in FIG. 6 will be described with reference to FIGS. 7 and 8. In the timing chart, CLK1
CLK4 indicates a clock signal, SP1 indicates a first start pulse, and OUT1
1~OUT4 the first pulse signal output circuit 10 _1 to fourth pulse signal output circuit 10 _
4 , the node A and the node B indicate the potential of the node A and the node B, respectively, and SROUT1 to SROUT4 indicate the first pulse signal output circuit 1
0_1 to 4th pulse signal output circuit 10_4 The output from the 1st output terminal is shown.

なお、以下の説明において、第1のトランジスタ101〜第10のトランジスタ110は
、全てnチャネル型のトランジスタであるものとする。また、図7および図8において、
トランジスタが実線で表現されている場合には、当該トランジスタが導通状態(オン状態
)にあることを表し、破線で表現されている場合には、当該トランジスタが非導通状態(
オフ状態)にあることを表すものとする。
Note that in the following description, the first transistor 101 to the tenth transistor 110 are all n-channel transistors. In FIGS. 7 and 8,
When the transistor is represented by a solid line, it indicates that the transistor is in a conductive state (on state). When the transistor is represented by a broken line, the transistor is in a non-conductive state (
In the off state).

代表的に、第1のパルス信号出力回路10_1の動作について説明する。第1のパルス信
号出力回路10_1の構成は、上述の通りである。また、入力される各信号、供給される
各電位の関係も上述の通りである。なお、以下の説明では、各入力端子および各電源線に
与えられる高電位(Hレベル、H信号などとも呼ぶ)は全てVDDとし、低電位(Lレベ
ル、L信号などとも呼ぶ)は全てVSSとする。
Typically, the operation of the first pulse signal output circuit 10_1 will be described. The structure of the first pulse signal output circuit 10_1 is as described above. The relationship between each input signal and each supplied potential is also as described above. In the following description, all of the high potentials (also referred to as H level and H signal) applied to the input terminals and the power supply lines are VDD, and all of the low potentials (also referred to as L level and L signal) are VSS. To do.

第1の期間51において、SP1がHレベルであるから、第1のパルス信号出力回路10
_1の第4の入力端子24として機能する第5のトランジスタ105のゲート端子と第1
0のトランジスタ110のゲート端子に高電位が与えられ、第5のトランジスタ105と
第10のトランジスタ110は導通状態になる。また、第7のトランジスタ107のゲー
ト端子には高電位が与えられているため、第7のトランジスタ107もオン状態となる(
図7(A)参照)。
In the first period 51, since SP1 is at the H level, the first pulse signal output circuit 10
First gate terminal of the fifth transistor 105 functioning as the fourth input terminal 24 of _1
A high potential is applied to the gate terminal of the zero transistor 110, and the fifth transistor 105 and the tenth transistor 110 are turned on. In addition, since a high potential is applied to the gate terminal of the seventh transistor 107, the seventh transistor 107 is also turned on (
(See FIG. 7A).

第5のトランジスタ105と第7のトランジスタ107がオン状態となることにより、ノ
ードAの電位は上昇する。また、第10のトランジスタ110がオン状態となることによ
り、ノードBの電位は下降する。ノードAの電位がVAH(=VDD−Vth105−V
th107)にまで達すると、第5のトランジスタ105および第7のトランジスタ10
7がオフ状態となり、ノードAは、VAHを維持したまま浮遊状態となる。
When the fifth transistor 105 and the seventh transistor 107 are turned on, the potential of the node A is increased. Further, when the tenth transistor 110 is turned on, the potential of the node B is decreased. The potential of the node A is V AH (= VDD−Vth105−V
th107), the fifth transistor 105 and the seventh transistor 10
7 is turned off, and the node A is in a floating state while maintaining VAH .

ノードAの電位がVAHになると、第1のトランジスタ101および第3のトランジスタ
103がオン状態となる。ここで、CLK1はLレベルであるため、第1の出力端子26
からはLレベルが出力される。一方で、第2の出力端子27からは、VAHに応じた信号
H’が出力される。
When the potential of the node A becomes V AH , the first transistor 101 and the third transistor 103 are turned on. Here, since CLK1 is at L level, the first output terminal 26
Outputs an L level. On the other hand, a signal H ′ corresponding to VAH is output from the second output terminal 27.

第2の期間52においては、CLK1がLレベルからHレベルに切り替わる。ここで、第
1のトランジスタ101はオン状態であるため、第1の出力端子26の電位が上昇する。
第1のトランジスタ101のゲート端子とソース端子(またはドレイン端子)との間には
容量が存在し、これによってゲート端子とソース端子(またはドレイン端子)とが容量結
合されているため、第1の出力端子26の電位の上昇と共に、浮遊状態であるノードAの
電位が上昇することになる(ブートストラップ動作)。ノードAの電位は最終的にVDD
+Vth101より高くなり、第1の出力端子26の電位および第2の出力端子27の電
位はVDD(Hレベル)となる(図6および図7(B)参照)。
In the second period 52, CLK1 switches from the L level to the H level. Here, since the first transistor 101 is on, the potential of the first output terminal 26 is increased.
Since there is a capacitance between the gate terminal and the source terminal (or drain terminal) of the first transistor 101, and the gate terminal and the source terminal (or drain terminal) are thereby capacitively coupled, the first transistor 101 As the potential of the output terminal 26 increases, the potential of the node A in a floating state increases (bootstrap operation). The potential at node A is finally VDD
It becomes higher than + Vth101, and the potential of the first output terminal 26 and the potential of the second output terminal 27 become VDD (H level) (see FIGS. 6 and 7B).

第3の期間53においては、CLK2がHレベルとなり、第9のトランジスタ109がオ
ン状態となる。これにより、ノードBの電位が上昇する。ノードBの電位の上昇により、
第2のトランジスタ102、第4のトランジスタ104、および第6のトランジスタ10
6がオン状態となり、ノードAの電位が下降する。このため、第1の出力端子26の電位
および第2の出力端子27の電位はLレベルとなる(図7(C)参照)。
In the third period 53, CLK2 is at an H level, and the ninth transistor 109 is turned on. As a result, the potential of the node B rises. As the potential of node B increases,
Second transistor 102, fourth transistor 104, and sixth transistor 10
6 is turned on, and the potential of the node A drops. Therefore, the potential of the first output terminal 26 and the potential of the second output terminal 27 are at the L level (see FIG. 7C).

第4の期間54においては、CLK2がLレベルとなり、第9のトランジスタ109がオ
フ状態となるが、第5の入力端子25(つまりSROUT3)がHレベルとなるため、第
8のトランジスタ108がオン状態となる。このため、ノードAの電位とノードBの電位
は保持されて、第1の出力端子26の電位および第2の出力端子27の電位はLレベルに
保持される(図8(A)参照)。
In the fourth period 54, CLK2 is at L level and the ninth transistor 109 is turned off. However, since the fifth input terminal 25 (that is, SROUT3) is at H level, the eighth transistor 108 is turned on. It becomes a state. Therefore, the potential of the node A and the potential of the node B are held, and the potential of the first output terminal 26 and the potential of the second output terminal 27 are held at the L level (see FIG. 8A).

第5の期間55においては、第5の入力端子25(つまりSROUT3)がLレベルとな
り、ノードBの電位が保持される。このため、第2のトランジスタ102、第4のトラン
ジスタ104および第6のトランジスタ106のオン状態が保持されて、第1の出力端子
26および第2の出力端子27の電位がLレベルに保持される(図8(B)参照)。
In the fifth period 55, the fifth input terminal 25 (that is, SROUT3) is at the L level, and the potential of the node B is held. For this reason, the ON state of the second transistor 102, the fourth transistor 104, and the sixth transistor 106 is held, and the potentials of the first output terminal 26 and the second output terminal 27 are held at the L level. (See FIG. 8B).

なお、ノードBの電位は、通常、トランジスタのオフ電流等に起因して下降するが、十分
にオフ電流が小さいトランジスタ(例えば、酸化物半導体を用いたトランジスタ)を適用
する場合には、このような問題は生じない。また、ノードBの電位の下降を緩和するため
に、容量素子を設けても良い。
Note that the potential of the node B usually decreases due to the off-state current or the like of the transistor. However, in the case where a transistor with a sufficiently small off-state current (eg, a transistor including an oxide semiconductor) is used, No problem arises. Further, a capacitor may be provided in order to reduce the decrease in the potential of the node B.

なお、その後の期間において、CLK2がHレベルとなる場合には、第9のトランジスタ
109がオン状態となり、定期的にノードBに電位が与えられる。このため、オフ電流の
比較的大きなトランジスタを用いる場合であっても、パルス信号出力回路の誤動作を防止
できる。
Note that in the subsequent period, when the CLK2 is at an H level, the ninth transistor 109 is turned on and a potential is periodically applied to the node B. Therefore, even when a transistor with a relatively large off-state current is used, malfunction of the pulse signal output circuit can be prevented.

本実施の形態において示すシフトレジスタおよびパルス信号出力回路では、第1のトラン
ジスタ101にはクロック信号を与え、第3のトランジスタ103にはVDDを与えてい
る。これにより、第2の出力端子には電源からの電位が供給されることになるため、十分
な充電能力を確保することができる。これは、パルス信号出力回路の出力端子に電気素子
が多数付加されるような状況において、特に有効である。これによって、大きな負荷がか
かる場合においても高速動作が実現可能である。また、負荷に起因する動作の不具合を低
減し、動作の安定化を図ることができる。
In the shift register and the pulse signal output circuit described in this embodiment, a clock signal is supplied to the first transistor 101 and VDD is supplied to the third transistor 103. As a result, the potential from the power supply is supplied to the second output terminal, so that sufficient charging capability can be ensured. This is particularly effective in a situation where many electrical elements are added to the output terminal of the pulse signal output circuit. As a result, high speed operation can be realized even when a large load is applied. In addition, it is possible to reduce operation problems caused by the load and stabilize the operation.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

(実施の形態3)
本実施の形態では、上記実施の形態で述べたパルス信号出力回路やシフトレジスタに適用
できるトランジスタの例につき、図9を参照して説明する。なお、トランジスタの構造は
特に限定されず、例えば、トップゲート構造またはボトムゲート構造、スタガ型またはプ
レーナ型など、適当な構造を採用することができる。また、トランジスタはチャネル形成
領域を一つ有するシングルゲート構造でも、チャネル形成領域を二つ以上有するマルチゲ
ート構造であっても良い。また、チャネル領域の上下にゲート絶縁層を介して配置された
2つのゲート電極層を有する構造でもよい。
(Embodiment 3)
In this embodiment, an example of a transistor that can be used for the pulse signal output circuit and the shift register described in the above embodiments is described with reference to FIGS. Note that there is no particular limitation on the structure of the transistor, and for example, a suitable structure such as a top gate structure or a bottom gate structure, a staggered structure, or a planar structure can be employed. Further, the transistor may have a single gate structure having one channel formation region or a multi-gate structure having two or more channel formation regions. Alternatively, a structure having two gate electrode layers disposed above and below the channel region with a gate insulating layer interposed therebetween may be employed.

図9(A)乃至図9(D)には、トランジスタの断面構造の例を示す。図9(A)乃至図
9(D)に示すトランジスタは、半導体として酸化物半導体を用いるものである。酸化物
半導体を用いることのメリットは、簡単なプロセス、低温のプロセスで、高い移動度と低
いオフ電流が実現できることといえる。
9A to 9D illustrate examples of cross-sectional structures of transistors. In the transistors illustrated in FIGS. 9A to 9D, an oxide semiconductor is used as a semiconductor. An advantage of using an oxide semiconductor is that high mobility and low off-state current can be realized by a simple process and a low-temperature process.

図9(A)に示すトランジスタ410は、ボトムゲート構造のトランジスタの一例であり
、逆スタガ型トランジスタともいう。
A transistor 410 illustrated in FIG. 9A is an example of a bottom-gate transistor and is also referred to as an inverted staggered transistor.

トランジスタ410は、絶縁表面を有する基板400上の、ゲート電極層401、ゲート
絶縁層402、酸化物半導体層403、ソース電極層405a、及びドレイン電極層40
5bを含む。また、酸化物半導体層403に接する絶縁層407が設けられている。絶縁
層407上にはさらに保護絶縁層409が形成されている。
The transistor 410 includes a gate electrode layer 401, a gate insulating layer 402, an oxide semiconductor layer 403, a source electrode layer 405a, and a drain electrode layer 40 over a substrate 400 having an insulating surface.
5b is included. An insulating layer 407 in contact with the oxide semiconductor layer 403 is provided. A protective insulating layer 409 is further formed over the insulating layer 407.

図9(B)に示すトランジスタ420は、チャネル保護型(チャネルストップ型ともいう
)と呼ばれるボトムゲート構造のトランジスタの一例であり、逆スタガ型トランジスタと
もいう。
A transistor 420 illustrated in FIG. 9B is an example of a bottom-gate transistor called a channel protection type (also referred to as a channel stop type), and is also referred to as an inverted staggered transistor.

トランジスタ420は、絶縁表面を有する基板400上の、ゲート電極層401、ゲート
絶縁層402、酸化物半導体層403、チャネル保護層として機能する絶縁層427、ソ
ース電極層405a、及びドレイン電極層405bを含む。また、保護絶縁層409が設
けられている。
The transistor 420 includes a gate electrode layer 401, a gate insulating layer 402, an oxide semiconductor layer 403, an insulating layer 427 functioning as a channel protective layer, a source electrode layer 405a, and a drain electrode layer 405b over a substrate 400 having an insulating surface. Including. In addition, a protective insulating layer 409 is provided.

図9(C)に示すトランジスタ430は、ボトムゲート型のトランジスタの一例である。
トランジスタ430は、絶縁表面を有する基板400上の、ゲート電極層401、ゲート
絶縁層402、ソース電極層405a、ドレイン電極層405b、及び酸化物半導体層4
03を含む。また、酸化物半導体層403に接する絶縁層407が設けられている。絶縁
層407上にはさらに保護絶縁層409が形成されている。
A transistor 430 illustrated in FIG. 9C is an example of a bottom-gate transistor.
The transistor 430 includes the gate electrode layer 401, the gate insulating layer 402, the source electrode layer 405a, the drain electrode layer 405b, and the oxide semiconductor layer 4 over the substrate 400 having an insulating surface.
03 is included. An insulating layer 407 in contact with the oxide semiconductor layer 403 is provided. A protective insulating layer 409 is further formed over the insulating layer 407.

トランジスタ430においては、ゲート絶縁層402は基板400及びゲート電極層40
1上に接して設けられ、また、ゲート絶縁層402上には、ソース電極層405a、ドレ
イン電極層405bが接して設けられている。そして、ゲート絶縁層402、及びソース
電極層405a、ドレイン電極層405b上に酸化物半導体層403が設けられている。
In the transistor 430, the gate insulating layer 402 includes the substrate 400 and the gate electrode layer 40.
1 and a source electrode layer 405a and a drain electrode layer 405b are provided in contact with each other over the gate insulating layer 402. An oxide semiconductor layer 403 is provided over the gate insulating layer 402, the source electrode layer 405a, and the drain electrode layer 405b.

図9(D)に示すトランジスタ440は、トップゲート構造のトランジスタの一例である
。トランジスタ440は、絶縁表面を有する基板400上の、絶縁層437、酸化物半導
体層403、ソース電極層405a、ドレイン電極層405b、ゲート絶縁層402、及
びゲート電極層401を含む。そして、ソース電極層405a、ドレイン電極層405b
にそれぞれ配線層436a、配線層436bが接して設けられている。
A transistor 440 illustrated in FIG. 9D is an example of a top-gate transistor. The transistor 440 includes an insulating layer 437, an oxide semiconductor layer 403, a source electrode layer 405a, a drain electrode layer 405b, a gate insulating layer 402, and a gate electrode layer 401 over a substrate 400 having an insulating surface. Then, the source electrode layer 405a and the drain electrode layer 405b
A wiring layer 436a and a wiring layer 436b are provided in contact with each other.

酸化物半導体としては、少なくともIn、Ga、Sn及びZnから選ばれた一種以上の元
素を含有する。例えば、四元系金属の酸化物であるIn−Sn−Ga−Zn−O系酸化物
半導体や、三元系金属の酸化物であるIn−Ga−Zn−O系酸化物半導体、In−Sn
−Zn−O系酸化物半導体、In−Al−Zn−O系酸化物半導体、Sn−Ga−Zn−
O系酸化物半導体、Al−Ga−Zn−O系酸化物半導体、Sn−Al−Zn−O系酸化
物半導体や、二元系金属の酸化物であるIn−Zn−O系酸化物半導体、Sn−Zn−O
系酸化物半導体、Al−Zn−O系酸化物半導体、Zn−Mg−O系酸化物半導体、Sn
−Mg−O系酸化物半導体、In−Mg−O系酸化物半導体や、In−Ga−O系の材料
、一元系金属の酸化物であるIn−O系酸化物半導体、Sn−O系酸化物半導体、Zn−
O系酸化物半導体などを用いることができる。また、上記酸化物半導体にSiOを添加
してもよい。例えば、In−Ga−Zn−O系酸化物半導体とは、インジウム(In)、
ガリウム(Ga)、亜鉛(Zn)を含む酸化物半導体という意味であり、その組成比は問
わない。
An oxide semiconductor contains at least one element selected from In, Ga, Sn, and Zn. For example, an In—Sn—Ga—Zn—O-based oxide semiconductor that is an oxide of a quaternary metal, an In—Ga—Zn—O-based oxide semiconductor that is an oxide of a ternary metal, or In—Sn
-Zn-O-based oxide semiconductor, In-Al-Zn-O-based oxide semiconductor, Sn-Ga-Zn-
O-based oxide semiconductors, Al-Ga-Zn-O-based oxide semiconductors, Sn-Al-Zn-O-based oxide semiconductors, In-Zn-O-based oxide semiconductors that are binary metal oxides, Sn-Zn-O
Oxide semiconductor, Al—Zn—O oxide semiconductor, Zn—Mg—O oxide semiconductor, Sn
-Mg-O-based oxide semiconductors, In-Mg-O-based oxide semiconductors, In-Ga-O-based materials, In-O-based oxide semiconductors that are oxides of single metal, Sn-O-based oxidation Semiconductor, Zn-
An O-based oxide semiconductor or the like can be used. Further, SiO 2 may be added to the oxide semiconductor. For example, an In—Ga—Zn—O-based oxide semiconductor is indium (In),
It means an oxide semiconductor containing gallium (Ga) and zinc (Zn), and the composition ratio is not limited.

また、酸化物半導体層は、化学式InMO(ZnO)(m>0)で表記される薄膜を
用いることができる。ここで、Mは、Zn、Ga、Al、MnおよびCoから選ばれた一
または複数の金属元素を示す。例えば、Mとしては、Ga、Ga及びAl、Ga及びMn
、またはGa及びCoなどがある。
As the oxide semiconductor layer, a thin film represented by the chemical formula, InMO 3 (ZnO) m (m> 0) can be used. Here, M represents one or more metal elements selected from Zn, Ga, Al, Mn, and Co. For example, as M, Ga, Ga and Al, Ga and Mn
Or Ga and Co.

また、酸化物半導体としてIn−Zn−O系の材料を用いる場合、用いるターゲットの組
成比は、原子数比で、In:Zn=50:1〜1:2(モル比に換算するとIn
ZnO=25:1〜1:4)、好ましくはIn:Zn=20:1〜1:1(モル比に換算
するとIn:ZnO=10:1〜1:2)、さらに好ましくはIn:Zn=15:
1〜1.5:1(モル比に換算するとIn:ZnO=15:2〜3:4)とする。
例えば、In−Zn−O系酸化物半導体の形成に用いるターゲットは、原子数比がIn:
Zn:O=X:Y:Zのとき、Z>1.5X+Yとする。
In the case where an In—Zn—O-based material is used as the oxide semiconductor, the composition ratio of the target used is an atomic ratio, In: Zn = 50: 1 to 1: 2 (in 2 O when converted to a molar ratio). 3 :
ZnO = 25: 1 to 1: 4), preferably In: Zn = 20: 1 to 1: 1 (In 2 O 3 : ZnO = 10: 1 to 1: 2 in terms of molar ratio), more preferably In : Zn = 15:
1 to 1.5: 1 (in terms of molar ratio, In 2 O 3 : ZnO = 15: 2 to 3: 4).
For example, a target used for forming an In—Zn—O-based oxide semiconductor has an atomic ratio of In:
When Zn: O = X: Y: Z, Z> 1.5X + Y.

酸化物半導体層403を用いたトランジスタ410、トランジスタ420、トランジスタ
430、トランジスタ440は、オフ電流を極めて小さくすることが可能である。よって
、これをパルス信号出力回路やシフトレジスタに用いることで、各ノードの電位保持が容
易になり、パルス信号出力回路やシフトレジスタの誤動作の確率を極めて低く抑えること
ができる。
The transistors 410, 420, 430, and 440 including the oxide semiconductor layer 403 can have extremely low off-state current. Therefore, by using this for a pulse signal output circuit or a shift register, the potential of each node can be easily held, and the probability of malfunction of the pulse signal output circuit or the shift register can be suppressed extremely low.

絶縁表面を有する基板400に使用することができる基板に大きな制限はない。例えば、
液晶表示装置などに用いられるガラス基板や、石英基板などを用いることができる。また
、シリコンウェハ上に絶縁層を形成した基板などを用いても良い。
There is no particular limitation on the substrate that can be used as the substrate 400 having an insulating surface as follows. For example,
A glass substrate, a quartz substrate, or the like used for a liquid crystal display device or the like can be used. Further, a substrate in which an insulating layer is formed on a silicon wafer may be used.

ボトムゲート構造のトランジスタ410、トランジスタ420、トランジスタ430にお
いて、下地となる絶縁層を基板とゲート電極層の間に設けてもよい。当該絶縁層は、基板
からの不純物元素の拡散を防止する機能があり、窒化シリコン膜、酸化シリコン膜、窒化
酸化シリコン膜、又は酸化窒化シリコン膜から選ばれた一又は複数の膜により形成するこ
とができる。
In the bottom-gate transistors 410, 420, and 430, an insulating layer serving as a base may be provided between the substrate and the gate electrode layer. The insulating layer has a function of preventing diffusion of impurity elements from the substrate and is formed using one or more films selected from a silicon nitride film, a silicon oxide film, a silicon nitride oxide film, and a silicon oxynitride film. Can do.

ゲート電極層401は、モリブデン、チタン、クロム、タンタル、タングステン、アルミ
ニウム、銅、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合金材料
を用いて形成することができる。また、その構造は、単層構造としても良いし、積層構造
としても良い。
The gate electrode layer 401 can be formed using a metal material such as molybdenum, titanium, chromium, tantalum, tungsten, aluminum, copper, neodymium, or scandium, or an alloy material containing any of these materials as its main component. Further, the structure may be a single layer structure or a stacked structure.

ゲート絶縁層402は、プラズマCVD法やスパッタ法などを用いて、酸化シリコン膜、
窒化シリコン膜、酸化窒化シリコン膜、窒化酸化シリコン膜、酸化アルミニウム膜、窒化
アルミニウム膜、酸化窒化アルミニウム膜、窒化酸化アルミニウム膜、酸化ハフニウム膜
などから選ばれた一又は複数の膜により形成することができる。例えば、第1のゲート絶
縁層としてプラズマCVD法により膜厚50nm以上200nm以下の窒化シリコン膜(
SiN(y>0))を形成し、第1のゲート絶縁層上に第2のゲート絶縁層としてスパ
ッタ法により膜厚5nm以上300nm以下の酸化シリコン膜(SiO(x>0))を
形成して、合計膜厚300nm程度のゲート絶縁層とすることができる。
The gate insulating layer 402 is formed using a silicon oxide film, a plasma CVD method, a sputtering method, or the like.
It may be formed of one or more films selected from a silicon nitride film, a silicon oxynitride film, a silicon nitride oxide film, an aluminum oxide film, an aluminum nitride film, an aluminum oxynitride film, an aluminum nitride oxide film, a hafnium oxide film, and the like. it can. For example, as the first gate insulating layer, a silicon nitride film having a thickness of 50 nm to 200 nm by a plasma CVD method (
SiN y (y> 0)) is formed, and a silicon oxide film (SiO x (x> 0)) having a thickness of 5 nm to 300 nm is formed as a second gate insulating layer on the first gate insulating layer by a sputtering method. Thus, a gate insulating layer having a total film thickness of about 300 nm can be formed.

ソース電極層405a、ドレイン電極層405bは、モリブデン、チタン、クロム、タン
タル、タングステン、アルミニウム、銅、ネオジム、スカンジウム等の金属材料またはこ
れらを主成分とする合金材料を用いて形成することができる。例えば、アルミニウムや銅
などの金属層と、チタン、モリブデン、タングステンなどの高融点金属層との積層構造と
することができる。ヒロックやウィスカーの発生を防止する元素(シリコン、ネオジム、
スカンジウムなど)が添加されたアルミニウム材料を用いることで耐熱性を向上させても
良い。
The source electrode layer 405a and the drain electrode layer 405b can be formed using a metal material such as molybdenum, titanium, chromium, tantalum, tungsten, aluminum, copper, neodymium, or scandium, or an alloy material containing any of these materials as its main component. For example, a stacked structure of a metal layer such as aluminum or copper and a refractory metal layer such as titanium, molybdenum, or tungsten can be used. Elements that prevent the generation of hillocks and whiskers (silicon, neodymium,
The heat resistance may be improved by using an aluminum material to which scandium or the like is added.

また、ソース電極層405a、ドレイン電極層405b(これと同じ層で形成される配線
層を含む)となる導電膜として、導電性の金属酸化物膜を用いても良い。導電性の金属酸
化物としては酸化インジウム(In)、酸化スズ(SnO)、酸化亜鉛(ZnO
)、酸化インジウム酸化スズ合金(In―SnO、ITOと略記する場合がある
)、酸化インジウム酸化亜鉛合金(In―ZnO)またはこれらの金属酸化物材料
に酸化シリコンを含ませたもの、などを用いることができる。
Alternatively, a conductive metal oxide film may be used as the conductive film to be the source electrode layer 405a and the drain electrode layer 405b (including a wiring layer formed using the same layer). Examples of the conductive metal oxide include indium oxide (In 2 O 3 ), tin oxide (SnO 2 ), and zinc oxide (ZnO).
), Indium tin oxide alloy (In 2 O 3 —SnO 2 , sometimes abbreviated as ITO), indium oxide zinc oxide alloy (In 2 O 3 —ZnO), or a metal oxide material containing silicon oxide. Can be used.

ソース電極層405a、ドレイン電極層405bに接する配線層436a、配線層436
bについては、ソース電極層405a、ドレイン電極層405bと同様の材料を用いて形
成することができる。
Wiring layer 436a and wiring layer 436 in contact with source electrode layer 405a and drain electrode layer 405b
About b, it can form using the material similar to the source electrode layer 405a and the drain electrode layer 405b.

絶縁層407、絶縁層427、絶縁層437としては、代表的には酸化シリコン膜、酸化
窒化シリコン膜、酸化アルミニウム膜、または酸化窒化アルミニウム膜などの無機絶縁膜
を用いることができる。
As the insulating layer 407, the insulating layer 427, and the insulating layer 437, typically, an inorganic insulating film such as a silicon oxide film, a silicon oxynitride film, an aluminum oxide film, or an aluminum oxynitride film can be used.

保護絶縁層409としては、窒化シリコン膜、窒化アルミニウム膜、窒化酸化シリコン膜
、窒化酸化アルミニウム膜などの無機絶縁膜を用いることができる。
As the protective insulating layer 409, an inorganic insulating film such as a silicon nitride film, an aluminum nitride film, a silicon nitride oxide film, or an aluminum nitride oxide film can be used.

また、保護絶縁層409上には、トランジスタ起因の表面凹凸を低減するための平坦化絶
縁膜を形成してもよい。平坦化絶縁膜としては、ポリイミド、アクリル、ベンゾシクロブ
テン等の有機材料を用いることができる。また、上記有機材料の他に、低誘電率材料(l
ow−k材料)等を用いることができる。なお、これらの材料で形成される絶縁膜を複数
積層させることで、平坦化絶縁膜を形成してもよい。
Further, a planarization insulating film for reducing surface unevenness due to the transistor may be formed over the protective insulating layer 409. As the planarization insulating film, an organic material such as polyimide, acrylic, or benzocyclobutene can be used. In addition to the above organic materials, low dielectric constant materials (l
ow-k material) or the like can be used. Note that the planarization insulating film may be formed by stacking a plurality of insulating films formed using these materials.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

(実施の形態4)
本実施の形態では、酸化物半導体層を含むトランジスタ、およびその作製方法の一例を、
図10を用いて詳細に説明する。
(Embodiment 4)
In this embodiment, an example of a transistor including an oxide semiconductor layer and a manufacturing method thereof,
This will be described in detail with reference to FIG.

図10(A)乃至図10(E)は、トランジスタの作製工程にかかる断面図である。なお
、ここで示すトランジスタ510は、図9(A)に示すトランジスタ410と同様の逆ス
タガ型トランジスタである。
10A to 10E are cross-sectional views illustrating a manufacturing process of a transistor. Note that the transistor 510 illustrated here is an inverted staggered transistor similar to the transistor 410 illustrated in FIG.

本実施の形態の半導体層に用いる酸化物半導体は、n型不純物である水素を酸化物半導体
から除去し、酸化物半導体の主成分以外に不純物が極力含まれないように高純度化するこ
とによりi型(真性)の酸化物半導体、又はi型(真性)に限りなく近い酸化物半導体と
したものである。
The oxide semiconductor used for the semiconductor layer of this embodiment is purified by removing hydrogen, which is an n-type impurity, from the oxide semiconductor so that impurities other than the main components of the oxide semiconductor are contained as much as possible. It is an i-type (intrinsic) oxide semiconductor or an oxide semiconductor close to i-type (intrinsic).

なお、高純度化された酸化物半導体中ではキャリアが極めて少なく、キャリア濃度は1×
1014/cm未満、好ましくは1×1012/cm未満、さらに好ましくは1×1
11/cm未満となる。また、このようにキャリアが少ないことで、オフ状態におけ
る電流(オフ電流)は十分に小さくなる。
Note that the number of carriers is extremely small in a highly purified oxide semiconductor, and the carrier concentration is 1 ×.
Less than 10 14 / cm 3 , preferably less than 1 × 10 12 / cm 3 , more preferably 1 × 1
It becomes less than 0 11 / cm 3 . In addition, since the number of carriers is small in this manner, the current in the off state (off current) is sufficiently small.

具体的には、上述の酸化物半導体層を具備するトランジスタでは、室温(25℃)におけ
るチャネル幅1μmあたりのオフ電流密度を、トランジスタのチャネル長Lが10μm、
トランジスタのソース−ドレイン間の電圧が3Vの条件において、100zA/μm(1
×10−19A/μm)以下、さらには10zA/μm(1×10−20A/μm)以下
にすることが可能である。
Specifically, in a transistor including the above oxide semiconductor layer, an off-current density per channel width of 1 μm at room temperature (25 ° C.) is obtained, and a channel length L of the transistor is 10 μm.
Under the condition that the voltage between the source and the drain of the transistor is 3 V, 100 zA / μm (1
× 10 −19 A / μm) or less, and further 10 zA / μm (1 × 10 −20 A / μm) or less.

また、高純度化された酸化物半導体層を具備するトランジスタ510は、オン電流の温度
依存性がほとんど見られず、オフ電流も非常に小さいままである。
In addition, in the transistor 510 including the highly purified oxide semiconductor layer, the temperature dependence of the on-state current is hardly observed, and the off-state current remains very small.

以下、図10(A)乃至図10(E)を用い、基板505上にトランジスタ510を作製
する工程を説明する。
Hereinafter, a process for manufacturing the transistor 510 over the substrate 505 will be described with reference to FIGS.

まず、絶縁表面を有する基板505上に導電膜を形成した後、第1のフォトリソグラフィ
工程によりゲート電極層511を形成する。なお、当該フォトリソグラフィ工程に用いる
レジストマスクは、インクジェット法で形成してもよい。レジストマスクをインクジェッ
ト法で形成するとフォトマスクを使用しないため、製造コストを低減できる。
First, after a conductive film is formed over the substrate 505 having an insulating surface, the gate electrode layer 511 is formed by a first photolithography process. Note that the resist mask used in the photolithography step may be formed by an inkjet method. When the resist mask is formed by an ink-jet method, a manufacturing cost can be reduced because a photomask is not used.

絶縁表面を有する基板505には、上記実施の形態における基板400と同様の基板を用
いることができる。本実施の形態では基板505としてガラス基板を用いる。
As the substrate 505 having an insulating surface, a substrate similar to the substrate 400 in the above embodiment can be used. In this embodiment, a glass substrate is used as the substrate 505.

なお、下地となる絶縁層を基板505とゲート電極層511との間に設けてもよい。当該
絶縁層には、基板505からの不純物元素の拡散を防止する機能があり、窒化シリコン膜
、酸化シリコン膜、窒化酸化シリコン膜、酸化窒化シリコン膜などから選ばれた一または
複数の膜により形成することができる。
Note that an insulating layer serving as a base may be provided between the substrate 505 and the gate electrode layer 511. The insulating layer has a function of preventing diffusion of an impurity element from the substrate 505 and is formed using one or a plurality of films selected from a silicon nitride film, a silicon oxide film, a silicon nitride oxide film, a silicon oxynitride film, and the like. can do.

また、ゲート電極層511は、モリブデン、チタン、クロム、タンタル、タングステン、
アルミニウム、銅、ネオジム、スカンジウム等の金属材料またはこれらを主成分とする合
金材料を用いて形成することができる。また、その構造は、単層構造としても良いし、積
層構造としても良い。
The gate electrode layer 511 includes molybdenum, titanium, chromium, tantalum, tungsten,
It can be formed using a metal material such as aluminum, copper, neodymium, scandium, or an alloy material containing these as a main component. Further, the structure may be a single layer structure or a stacked structure.

次いで、ゲート電極層511上にゲート絶縁層507を形成する。ゲート絶縁層507は
、プラズマCVD法やスパッタ法などを用いて形成することができる。また、酸化シリコ
ン膜、窒化シリコン膜、酸化窒化シリコン膜、窒化酸化シリコン膜、酸化アルミニウム膜
、窒化アルミニウム膜、酸化窒化アルミニウム膜、窒化酸化アルミニウム膜、酸化ハフニ
ウム膜などから選ばれた一又は複数の膜により形成することができる。
Next, a gate insulating layer 507 is formed over the gate electrode layer 511. The gate insulating layer 507 can be formed by a plasma CVD method, a sputtering method, or the like. One or more selected from a silicon oxide film, a silicon nitride film, a silicon oxynitride film, a silicon nitride oxide film, an aluminum oxide film, an aluminum nitride film, an aluminum oxynitride film, an aluminum nitride oxide film, a hafnium oxide film, and the like It can be formed by a film.

なお、ゲート絶縁層507、酸化物半導体膜530に水素、水酸基及び水分がなるべく含
まれないようにするために、酸化物半導体膜530の成膜の前処理として、スパッタ装置
の予備加熱室でゲート電極層511が形成された基板505、またはゲート絶縁層507
までが形成された基板505を予備加熱し、基板505に吸着している水素、水分などの
不純物を脱離させることが好ましい。また、予備加熱室に設ける排気手段は、クライオポ
ンプを用いることが好ましい。また、当該予備加熱は、ソース電極層515a及びドレイ
ン電極層515bまで形成した基板505に対して行っても良い。なお、この予備加熱の
処理は省略することもできる。
Note that in order to prevent hydrogen, a hydroxyl group, and moisture from being contained in the gate insulating layer 507 and the oxide semiconductor film 530 as much as possible, as a pretreatment for forming the oxide semiconductor film 530, a gate is formed in a preheating chamber of a sputtering apparatus. The substrate 505 over which the electrode layer 511 is formed, or the gate insulating layer 507
It is preferable to preheat the substrate 505 on which the above steps are formed to desorb impurities such as hydrogen and moisture adsorbed on the substrate 505. In addition, a cryopump is preferably used as the exhaust unit provided in the preheating chamber. The preheating may be performed on the substrate 505 over which the source electrode layer 515a and the drain electrode layer 515b are formed. Note that this preheating treatment can be omitted.

次いで、ゲート絶縁層507上に、膜厚2nm以上200nm以下、好ましくは5nm以
上30nm以下の酸化物半導体膜530を形成する(図10(A)参照)。
Next, an oxide semiconductor film 530 having a thickness of 2 nm to 200 nm, preferably 5 nm to 30 nm is formed over the gate insulating layer 507 (see FIG. 10A).

酸化物半導体膜530には、上記実施の形態に示した四元系金属酸化物、三元系金属酸化
物、二元系金属酸化物、単元系金属酸化物を用いることができる。
For the oxide semiconductor film 530, the quaternary metal oxide, the ternary metal oxide, the binary metal oxide, or the single metal oxide described in any of the above embodiments can be used.

酸化物半導体膜530をスパッタ法で作製するためのターゲットとしては、特に、In:
Ga:Zn=1:x:y(xは0以上、yは0.5以上5以下)の組成比で表されるもの
を用いるのが好適である。例えば、In:Ga:ZnO=1:1:2[mo
l比](x=1、y=1)の組成比を有するターゲットなどを用いることができる。また
、In:Ga:ZnO=1:1:1[mol比](x=1、y=0.5)の
組成比を有するターゲットや、In:Ga:ZnO=1:1:4[mol比
](x=1、y=2)の組成比を有するターゲットや、In:Ga:ZnO
=1:0:2[mol比](x=0、y=1)の組成比を有するターゲットを用いること
もできる。
As a target for forming the oxide semiconductor film 530 by a sputtering method, in particular, In:
It is preferable to use a material represented by a composition ratio of Ga: Zn = 1: x: y (x is 0 or more and y is 0.5 or more and 5 or less). For example, In 2 O 3 : Ga 2 O 3 : ZnO = 1: 1: 2 [mo
l ratio] (x = 1, y = 1) can be used. Further, a target having a composition ratio of In 2 O 3 : Ga 2 O 3 : ZnO = 1: 1: 1 [mol ratio] (x = 1, y = 0.5), In 2 O 3 : Ga 2 O 3 : ZnO = 1: 1: 4 [molar ratio] (x = 1, y = 2) target having a composition ratio, In 2 O 3 : Ga 2 O 3 : ZnO
A target having a composition ratio of = 1: 0: 2 [mol ratio] (x = 0, y = 1) can also be used.

本実施の形態では、非晶質構造の酸化物半導体層を、In−Ga−Zn−O系の酸化物半
導体成膜用ターゲットを用いるスパッタ法により形成することとする。
In this embodiment, the oxide semiconductor layer having an amorphous structure is formed by a sputtering method using an In—Ga—Zn—O-based oxide semiconductor deposition target.

酸化物半導体成膜用ターゲット中の金属酸化物の相対密度は80%以上、好ましくは95
%以上、さらに好ましくは99.9%以上とする。相対密度の高い酸化物半導体成膜用タ
ーゲットを用いることにより、緻密な構造の酸化物半導体層を形成することが可能である
The relative density of the metal oxide in the oxide semiconductor target for film formation is 80% or more, preferably 95
% Or more, more preferably 99.9% or more. By using an oxide semiconductor film formation target with a high relative density, an oxide semiconductor layer with a dense structure can be formed.

酸化物半導体膜530の形成雰囲気は、希ガス(代表的にはアルゴン)雰囲気、酸素雰囲
気、または、希ガス(代表的にはアルゴン)と酸素との混合雰囲気とするのが好適である
。具体的には、例えば、水素、水、水酸基、水素化物などの不純物が、濃度1ppm以下
(望ましくは濃度10ppb以下)にまで除去された高純度ガス雰囲気を用いるのが好適
である。
The atmosphere for forming the oxide semiconductor film 530 is preferably a rare gas (typically argon) atmosphere, an oxygen atmosphere, or a mixed atmosphere of a rare gas (typically argon) and oxygen. Specifically, for example, it is preferable to use a high-purity gas atmosphere in which impurities such as hydrogen, water, hydroxyl group, and hydride are removed to a concentration of 1 ppm or less (desirably, a concentration of 10 ppb or less).

酸化物半導体膜530の形成の際には、例えば、減圧状態に保持された処理室内に被処理
物を保持し、被処理物の温度が100℃以上550℃未満、好ましくは200℃以上40
0℃以下となるように被処理物を熱する。または、酸化物半導体膜530の形成の際の被
処理物の温度は、室温(25℃±10℃)としてもよい。そして、処理室内の水分を除去
しつつ、水素や水などが除去されたスパッタガスを導入し、上記ターゲットを用いて酸化
物半導体膜530を形成する。被処理物を熱しながら酸化物半導体膜530を形成するこ
とにより、酸化物半導体層に含まれる不純物を低減することができる。また、スパッタに
よる酸化物半導体膜530の損傷を軽減することができる。処理室内の水分を除去するた
めには、吸着型の真空ポンプを用いることが好ましい。例えば、クライオポンプ、イオン
ポンプ、チタンサブリメーションポンプなどを用いることができる。また、ターボポンプ
にコールドトラップを加えたものを用いてもよい。クライオポンプなどを用いて排気する
ことで、処理室から水素や水などを除去することができるため、酸化物半導体膜530中
の不純物濃度を低減できる。
When the oxide semiconductor film 530 is formed, for example, the object to be processed is held in a treatment chamber kept under reduced pressure, and the temperature of the object to be processed is 100 ° C. or higher and lower than 550 ° C., preferably 200 ° C. or higher and 40 ° C.
The object to be processed is heated so as to be 0 ° C. or lower. Alternatively, the temperature of the object to be processed at the time of forming the oxide semiconductor film 530 may be room temperature (25 ° C. ± 10 ° C.). Then, a sputtering gas from which hydrogen, water, or the like is removed is introduced while moisture in the treatment chamber is removed, and the oxide semiconductor film 530 is formed using the target. By forming the oxide semiconductor film 530 while heating the object to be processed, impurities contained in the oxide semiconductor layer can be reduced. Further, damage to the oxide semiconductor film 530 due to sputtering can be reduced. In order to remove moisture in the processing chamber, an adsorption-type vacuum pump is preferably used. For example, a cryopump, an ion pump, a titanium sublimation pump, or the like can be used. Further, a turbo pump provided with a cold trap may be used. By exhausting using a cryopump or the like, hydrogen, water, or the like can be removed from the treatment chamber, so that the impurity concentration in the oxide semiconductor film 530 can be reduced.

酸化物半導体膜530の形成条件としては、例えば、被処理物とターゲットの間との距離
が170mm、圧力が0.4Pa、直流(DC)電力が0.5kW、雰囲気が酸素(酸素
100%)雰囲気、またはアルゴン(アルゴン100%)雰囲気、または酸素とアルゴン
の混合雰囲気、といった条件を適用することができる。なお、パルス直流(DC)電源を
用いると、成膜時に発生する粉状物質(パーティクル、ゴミともいう)が軽減でき、膜厚
のばらつきも小さくなるため好ましい。酸化物半導体膜530の厚さは、1nm以上50
nm以下、好ましくは1nm以上30nm以下、より好ましくは1nm以上10nm以下
とする。このような厚さの酸化物半導体膜530を用いることで、微細化に伴う短チャネ
ル効果を抑制することが可能である。ただし、適用する酸化物半導体材料や、半導体装置
の用途などにより適切な厚さは異なるから、その厚さは、用いる材料や用途などに応じて
選択することもできる。
The formation conditions of the oxide semiconductor film 530 include, for example, a distance between an object to be processed and a target of 170 mm, a pressure of 0.4 Pa, a direct current (DC) power of 0.5 kW, and an atmosphere of oxygen (oxygen 100%) Conditions such as an atmosphere, an argon (100% argon) atmosphere, or a mixed atmosphere of oxygen and argon can be used. Note that a pulsed direct current (DC) power source is preferable because powder substances (also referred to as particles or dust) generated in film formation can be reduced and variation in film thickness can be reduced. The thickness of the oxide semiconductor film 530 is 1 nm or more and 50
nm or less, preferably 1 nm to 30 nm, more preferably 1 nm to 10 nm. By using the oxide semiconductor film 530 having such a thickness, a short channel effect due to miniaturization can be suppressed. However, since the appropriate thickness differs depending on the oxide semiconductor material to be applied, the use of the semiconductor device, and the like, the thickness can also be selected according to the material, the use, and the like.

なお、酸化物半導体膜530をスパッタ法により形成する前には、アルゴンガスを導入し
てプラズマを発生させる逆スパッタを行い、形成表面(例えばゲート絶縁層507の表面
)の付着物を除去するのが好適である。ここで、逆スパッタとは、通常のスパッタにおい
ては、スパッタターゲットにイオンを衝突させるところを、逆に、処理表面にイオンを衝
突させることによってその表面を改質する方法のことをいう。処理表面にイオンを衝突さ
せる方法としては、アルゴン雰囲気下で処理表面側に高周波電圧を印加して、被処理物付
近にプラズマを生成する方法などがある。なお、アルゴン雰囲気に代えて窒素雰囲気、ヘ
リウム雰囲気、酸素雰囲気などによる雰囲気を適用してもよい。
Note that before the oxide semiconductor film 530 is formed by a sputtering method, reverse sputtering that generates plasma by introducing argon gas is performed to remove deposits on a formation surface (eg, the surface of the gate insulating layer 507). Is preferred. Here, reverse sputtering refers to a method of modifying the surface by causing ions to collide with the surface to be processed, instead of colliding ions with the sputtering target in normal sputtering. As a method for causing ions to collide with the processing surface, there is a method in which a high-frequency voltage is applied to the processing surface side in an argon atmosphere to generate plasma near the object to be processed. Note that an atmosphere such as a nitrogen atmosphere, a helium atmosphere, or an oxygen atmosphere may be used instead of the argon atmosphere.

次いで、酸化物半導体膜530を第2のフォトリソグラフィ工程により島状の酸化物半導
体層に加工する。なお、当該フォトリソグラフィ工程に用いるレジストマスクは、インク
ジェット法で形成してもよい。レジストマスクをインクジェット法で形成するとフォトマ
スクを使用しないため、製造コストを低減できる。
Next, the oxide semiconductor film 530 is processed into an island-shaped oxide semiconductor layer by a second photolithography step. Note that the resist mask used in the photolithography step may be formed by an inkjet method. When the resist mask is formed by an ink-jet method, a manufacturing cost can be reduced because a photomask is not used.

なお、ゲート絶縁層507にコンタクトホールを形成する場合、その工程は酸化物半導体
膜530の加工と同時に行うことができる。
Note that in the case where a contact hole is formed in the gate insulating layer 507, the step can be performed at the same time as the processing of the oxide semiconductor film 530.

酸化物半導体膜530のエッチングは、ドライエッチングでもウェットエッチングでもよ
く、両方を用いてもよい。例えば、酸化物半導体膜530のウェットエッチングに用いる
エッチング液としては、燐酸と酢酸と硝酸とを混合させた溶液などを用いることができる
。また、ITO07N(関東化学社製)を用いてもよい。
Etching of the oxide semiconductor film 530 may be dry etching or wet etching, or both of them may be used. For example, as an etchant used for wet etching of the oxide semiconductor film 530, a mixed solution of phosphoric acid, acetic acid, and nitric acid, or the like can be used. In addition, ITO07N (manufactured by Kanto Chemical Co., Inc.) may be used.

その後、酸化物半導体層に対して、熱処理(第1の熱処理)を行い、酸化物半導体層53
1を得る(図10(B)参照)。この第1の熱処理によって酸化物半導体層中の過剰な水
素(水や水酸基を含む)を除去し、酸化物半導体層の構造を整え、エネルギーギャップ中
の欠陥準位を低減することができる。第1の熱処理の温度は、例えば、300℃以上55
0℃未満、または400℃以上500℃以下とする。
After that, heat treatment (first heat treatment) is performed on the oxide semiconductor layer, and the oxide semiconductor layer 53 is processed.
1 is obtained (see FIG. 10B). By this first heat treatment, excess hydrogen (including water and a hydroxyl group) in the oxide semiconductor layer can be removed, the structure of the oxide semiconductor layer can be adjusted, and defect levels in the energy gap can be reduced. The temperature of the first heat treatment is, for example, 300 ° C. or higher and 55
It is less than 0 ° C or 400 ° C to 500 ° C.

第1の熱処理は、例えば、抵抗発熱体などを用いた電気炉に被処理物を導入し、窒素雰囲
気下、450℃、1時間の条件で行うことができる。この間、酸化物半導体層は大気に触
れないようにし、水や水素の混入が生じないようにする。
The first heat treatment can be performed, for example, by introducing an object to be processed into an electric furnace using a resistance heating element and the like under a nitrogen atmosphere at 450 ° C. for 1 hour. During this time, the oxide semiconductor layer should not be exposed to the air and water and hydrogen should not be mixed.

熱処理装置は電気炉に限られず、加熱されたガスなどの媒体からの熱伝導、または熱輻射
によって、被処理物を加熱する装置を用いても良い。例えば、LRTA(Lamp Ra
pid Thermal Annealing)装置、GRTA(Gas Rapid
Thermal Annealing)装置等のRTA(Rapid Thermal
Annealing)装置を用いることができる。LRTA装置とは、ハロゲンランプ、
メタルハライドランプ、キセノンアークランプ、カーボンアークランプ、高圧ナトリウム
ランプ、高圧水銀ランプなどのランプから発する光(電磁波)の輻射により、被処理物を
加熱する装置である。GRTA装置とは、高温のガスを用いて熱処理を行う装置である。
ガスとしては、アルゴンなどの希ガス、または窒素のような、熱処理によって被処理物と
反応しない不活性気体が用いられる。
The heat treatment apparatus is not limited to an electric furnace, and an apparatus for heating an object to be processed by heat conduction or heat radiation from a medium such as a heated gas may be used. For example, LRTA (Lamp Ra
pid Thermal Annealing), GRTA (Gas Rapid)
RTA (Rapid Thermal) such as Thermal Annealing equipment
Annealing apparatus can be used. The LRTA device is a halogen lamp,
This is a device for heating an object to be processed by radiation of light (electromagnetic waves) emitted from a lamp such as a metal halide lamp, a xenon arc lamp, a carbon arc lamp, a high pressure sodium lamp, or a high pressure mercury lamp. A GRTA apparatus is an apparatus that performs heat treatment using a high-temperature gas.
As the gas, an inert gas that does not react with an object to be processed by heat treatment, such as nitrogen or a rare gas such as argon, is used.

例えば、第1の熱処理として、熱せられた不活性ガス雰囲気中に被処理物を投入し、数分
間熱した後、当該不活性ガス雰囲気から被処理物を取り出すGRTA処理を行ってもよい
。GRTA処理を用いると短時間での高温熱処理が可能となる。また、被処理物の耐熱温
度を超える温度条件であっても適用が可能となる。なお、処理中に、不活性ガスを、酸素
を含むガスに切り替えても良い。酸素を含む雰囲気において第1の熱処理を行うことで、
酸素欠損に起因するエネルギーギャップ中の欠陥準位を低減することができるためである
For example, as the first heat treatment, a GRTA process may be performed in which an object to be processed is put in a heated inert gas atmosphere and heated for several minutes, and then the object to be processed is extracted from the inert gas atmosphere. When GRTA treatment is used, high-temperature heat treatment can be performed in a short time. In addition, application is possible even under temperature conditions exceeding the heat resistance temperature of the object to be processed. Note that the inert gas may be switched to a gas containing oxygen during the treatment. By performing the first heat treatment in an atmosphere containing oxygen,
This is because defect levels in the energy gap due to oxygen vacancies can be reduced.

なお、不活性ガス雰囲気としては、窒素、または希ガス(ヘリウム、ネオン、アルゴン等
)を主成分とする雰囲気であって、水、水素などが含まれない雰囲気を適用するのが望ま
しい。例えば、熱処理装置に導入する窒素や、ヘリウム、ネオン、アルゴン等の希ガスの
純度を、6N(99.9999%)以上、好ましくは7N(99.99999%)以上(
すなわち、不純物濃度が1ppm以下、好ましくは0.1ppm以下)とする。
Note that as the inert gas atmosphere, an atmosphere containing nitrogen or a rare gas (such as helium, neon, or argon) as a main component and not including water, hydrogen, or the like is preferably used. For example, the purity of nitrogen or a rare gas such as helium, neon, or argon introduced into the heat treatment apparatus is 6N (99.9999%) or more, preferably 7N (99.99999%) or more (
That is, the impurity concentration is 1 ppm or less, preferably 0.1 ppm or less.

いずれにしても、第1の熱処理によって不純物を低減し、i型(真性)半導体またはi型
に限りなく近い酸化物半導体層を形成することで、極めて優れた特性のトランジスタを実
現することができる。
In any case, a transistor with extremely excellent characteristics can be realized by reducing impurities by the first heat treatment and forming an i-type (intrinsic) semiconductor or an oxide semiconductor layer that is as close to i-type as possible. .

ところで、上述の熱処理(第1の熱処理)には水素や水などを除去する効果があるから、
当該熱処理を、脱水化処理や、脱水素化処理などと呼ぶこともできる。当該脱水化処理や
、脱水素化処理は、酸化物半導体膜530の形成後、島状の酸化物半導体層に加工する前
において行うことも可能である。また、このような脱水化処理、脱水素化処理は、一回に
限らず複数回行っても良い。
By the way, the above heat treatment (first heat treatment) has an effect of removing hydrogen, water, and the like.
This heat treatment can also be referred to as dehydration treatment, dehydrogenation treatment, or the like. The dehydration treatment or dehydrogenation treatment can be performed after the oxide semiconductor film 530 is formed and before the island-shaped oxide semiconductor layer is processed. Further, such dehydration treatment and dehydrogenation treatment are not limited to one time, and may be performed a plurality of times.

なお、第1の加熱処理は、上記以外に、ソース電極層及びドレイン電極層を形成した後、
ソース電極層及びドレイン電極層上に絶縁層を形成した後、などのタイミングにおいて行
うことができる。
Note that in the first heat treatment, in addition to the above, after forming the source electrode layer and the drain electrode layer,
After the insulating layer is formed over the source electrode layer and the drain electrode layer, it can be performed at such timing.

次いで、ゲート絶縁層507、及び酸化物半導体層531上に、ソース電極層及びドレイ
ン電極層(これと同じ層で形成される配線を含む)となる導電膜を形成する。ソース電極
層、及びドレイン電極層に用いる導電膜としては、上記実施の形態において示した材料を
用いることができる。
Next, a conductive film to be a source electrode layer and a drain electrode layer (including a wiring formed using the same layer) is formed over the gate insulating layer 507 and the oxide semiconductor layer 531. As the conductive film used for the source electrode layer and the drain electrode layer, any of the materials described in the above embodiments can be used.

第3のフォトリソグラフィ工程により導電膜上にレジストマスクを形成し、選択的にエッ
チングを行ってソース電極層515a、ドレイン電極層515bを形成した後、レジスト
マスクを除去する(図10(C)参照)。
A resist mask is formed over the conductive film by a third photolithography step, and selective etching is performed to form the source electrode layer 515a and the drain electrode layer 515b, and then the resist mask is removed (see FIG. 10C). ).

第3のフォトリソグラフィ工程でのレジストマスク形成時の露光には、紫外線やKrFレ
ーザ光やArFレーザ光を用いるとよい。なお、トランジスタのチャネル長(L)は、ソ
ース電極層とドレイン電極層の間隔によって決定される。このため、チャネル長(L)が
25nm未満のトランジスタの作製に用いるマスク形成時の露光には、数nm〜数10n
mと波長の短い超紫外線(Extreme Ultraviolet)を用いるのが望ま
しい。超紫外線による露光は、解像度が高く焦点深度も大きい。従って、後に形成される
トランジスタのチャネル長(L)を、10nm以上1000nm(1μm)以下とするこ
とも可能であり、回路の動作速度を高めることが可能である。また、微細化によって、半
導体装置の消費電力を低減することも可能である。
Ultraviolet light, KrF laser light, or ArF laser light is preferably used for light exposure for forming the resist mask in the third photolithography process. Note that the channel length (L) of the transistor is determined by the distance between the source electrode layer and the drain electrode layer. Therefore, exposure for forming a mask used for manufacturing a transistor having a channel length (L) of less than 25 nm is several nm to several tens of n.
It is preferable to use extreme ultraviolet (m) and a short ultraviolet ray (Extreme Ultraviolet). Exposure by extreme ultraviolet light has a high resolution and a large depth of focus. Therefore, the channel length (L) of a transistor to be formed later can be 10 nm to 1000 nm (1 μm), and the operation speed of the circuit can be increased. In addition, power consumption of the semiconductor device can be reduced by miniaturization.

また、フォトリソグラフィ工程で用いるフォトマスク数及び工程数を削減するため、多階
調マスクによって形成されたレジストマスクを用いてエッチング工程を行ってもよい。多
階調マスクを用いて形成されたレジストマスクは異なる厚さの領域を有し、エッチングを
行うことでさらに形状を変形することができるため、異なるパターンに加工するための複
数のエッチング工程に用いることができる。よって、一枚の多階調マスクによって、少な
くとも二種類以上の異なるパターンに対応するレジストマスクを形成することができる。
これにより、露光マスク数を削減することができ、対応するフォトリソグラフィ工程も削
減できるため、工程の簡略化が可能となる。
In order to reduce the number of photomasks used in the photolithography process and the number of processes, an etching process may be performed using a resist mask formed using a multi-tone mask. A resist mask formed using a multi-tone mask has regions with different thicknesses and can be further deformed by etching, so it is used for a plurality of etching steps for processing into different patterns. be able to. Therefore, a resist mask corresponding to at least two kinds of different patterns can be formed by using one multi-tone mask.
As a result, the number of exposure masks can be reduced, and the corresponding photolithography process can be reduced, so that the process can be simplified.

なお、導電膜のエッチングの際には、酸化物半導体層531がエッチングにより分断され
ることのないように、エッチング条件を最適化することが望まれる。しかしながら、導電
膜のみをエッチングし、酸化物半導体層531を全くエッチングしないという条件を得る
ことは難しく、導電膜のエッチングの際に、酸化物半導体層531の一部がエッチングさ
れ溝部(凹部)が形成されることもある。
Note that it is preferable that etching conditions be optimized so as not to etch and divide the oxide semiconductor layer 531 when the conductive film is etched. However, it is difficult to obtain a condition that only the conductive film is etched and the oxide semiconductor layer 531 is not etched at all. When the conductive film is etched, part of the oxide semiconductor layer 531 is etched and a groove (concave portion) is formed. Sometimes formed.

導電膜のエッチングには、ウェットエッチング、ドライエッチングのいずれを用いても良
い。なお、素子の微細化という観点からはドライエッチングを用いるのが好適である。エ
ッチングガスやエッチング液については被エッチング材料に応じて適宜選択することがで
きる。本実施の形態では、導電膜としてチタン膜を用い、酸化物半導体層531にはIn
−Ga−Zn−O系の材料を用いているため、例えばウェットエッチングを適用する場合
には、エッチャントとしてアンモニア過水(アンモニア、水、過酸化水素水の混合液)を
用いることができる。
Either wet etching or dry etching may be used for etching the conductive film. Note that dry etching is preferably used from the viewpoint of miniaturization of elements. An etching gas and an etchant can be appropriately selected according to the material to be etched. In this embodiment, a titanium film is used as the conductive film, and the oxide semiconductor layer 531 includes In.
Since a —Ga—Zn—O-based material is used, for example, when wet etching is applied, ammonia overwater (a mixed solution of ammonia, water, and hydrogen peroxide solution) can be used as an etchant.

次いで、NO、N、またはArなどのガスを用いたプラズマ処理を行い、露出してい
る酸化物半導体層の表面に付着した水素や水などを除去するのが望ましい。当該プラズマ
処理を行う場合は、処理後、大気に触れない条件で、保護絶縁膜となる絶縁層516を形
成する。
Next, plasma treatment using a gas such as N 2 O, N 2 , or Ar is preferably performed to remove hydrogen, water, or the like attached to the exposed surface of the oxide semiconductor layer. In the case of performing the plasma treatment, an insulating layer 516 serving as a protective insulating film is formed after the treatment under a condition where the plasma treatment is not performed.

絶縁層516は、少なくとも1nm以上の膜厚とし、スパッタ法など、絶縁層516に水
や水素等の不純物を混入させない方法を用いて形成することが望ましい。絶縁層516に
水素が含まれると、その水素の酸化物半導体層への侵入や、水素による酸化物半導体層中
の酸素の引き抜きなどが生じ、酸化物半導体層のバックチャネルが低抵抗化(n型化)し
て寄生チャネルが形成されるおそれがあるからである。また、絶縁層516には、酸化シ
リコン膜、酸化窒化シリコン膜、酸化アルミニウム膜、または酸化窒化アルミニウム膜な
どを用いるのが望ましい。
The insulating layer 516 is preferably formed to have a thickness of at least 1 nm or more by a method such as sputtering so that impurities such as water and hydrogen are not mixed into the insulating layer 516. When hydrogen is contained in the insulating layer 516, penetration of the hydrogen into the oxide semiconductor layer, extraction of oxygen in the oxide semiconductor layer due to hydrogen, and the like occur, so that the back channel of the oxide semiconductor layer has low resistance (n This is because there is a possibility that a parasitic channel is formed due to typification. The insulating layer 516 is preferably formed using a silicon oxide film, a silicon oxynitride film, an aluminum oxide film, an aluminum oxynitride film, or the like.

本実施の形態では、絶縁層516として膜厚200nmの酸化シリコン膜を、スパッタ法
を用いて成膜する。成膜時の基板温度は、室温(25℃)以上300℃以下とすればよく
、本実施の形態では100℃とする。酸化シリコン膜のスパッタ法による成膜は、希ガス
(代表的にはアルゴン)雰囲気下、酸素雰囲気下、または希ガスと酸素の混合雰囲気下に
おいて行うことができる。また、ターゲットとして酸化シリコンターゲットまたはシリコ
ンターゲットを用いることができる。
In this embodiment, a 200-nm-thick silicon oxide film is formed as the insulating layer 516 by a sputtering method. The substrate temperature at the time of film formation may be from room temperature (25 ° C.) to 300 ° C., and is 100 ° C. in this embodiment. The silicon oxide film can be formed by a sputtering method in a rare gas (typically argon) atmosphere, an oxygen atmosphere, or a mixed atmosphere of a rare gas and oxygen. Further, a silicon oxide target or a silicon target can be used as the target.

酸化物半導体膜530の成膜時と同様に、絶縁層516の成膜室内の残留水分を除去する
ためには、吸着型の真空ポンプ(クライオポンプなど)を用いることが好ましい。クライ
オポンプを用いて排気した成膜室で成膜することにより、絶縁層516に含まれる不純物
の濃度を低減できる。また、絶縁層516の成膜室内の残留水分を除去するための排気手
段として、ターボポンプにコールドトラップを加えたものを用いても良い。
As in the formation of the oxide semiconductor film 530, an adsorption-type vacuum pump (such as a cryopump) is preferably used to remove residual moisture in the deposition chamber of the insulating layer 516. By forming a film in the film formation chamber evacuated using a cryopump, the concentration of impurities contained in the insulating layer 516 can be reduced. Alternatively, a turbo pump provided with a cold trap may be used as an exhausting unit for removing moisture remaining in the deposition chamber of the insulating layer 516.

絶縁層516の成膜に用いるスパッタガスは、水素や水などの不純物が除去された高純度
ガスであることが望ましい。
The sputtering gas used for forming the insulating layer 516 is preferably a high-purity gas from which impurities such as hydrogen and water are removed.

次いで、不活性ガス雰囲気下、または酸素雰囲気下で第2の熱処理を行う。第2の熱処理
の温度は、200℃以上450℃以下、望ましくは250℃以上350℃以下とする。例
えば、窒素雰囲気下で250℃、1時間の熱処理を行えばよい。第2の熱処理を行うこと
によって、トランジスタの電気的特性のばらつきを軽減することができる。また、絶縁層
516から酸化物半導体層531への酸素の供給により、該酸化物半導体層531の酸素
欠損を補填して、i型(真性)半導体またはi型半導体に限りなく近い酸化物半導体層を
形成することもできる。
Next, second heat treatment is performed in an inert gas atmosphere or an oxygen atmosphere. The temperature of the second heat treatment is 200 ° C. or higher and 450 ° C. or lower, preferably 250 ° C. or higher and 350 ° C. or lower. For example, heat treatment may be performed at 250 ° C. for 1 hour in a nitrogen atmosphere. By performing the second heat treatment, variation in electrical characteristics of the transistor can be reduced. In addition, the supply of oxygen from the insulating layer 516 to the oxide semiconductor layer 531 compensates for oxygen vacancies in the oxide semiconductor layer 531, so that the oxide semiconductor layer is as close as possible to an i-type (intrinsic) semiconductor or i-type semiconductor Can also be formed.

なお、本実施の形態では、絶縁層516の形成後に第2の熱処理を行っているが、第2の
熱処理のタイミングはこれに限定されない。例えば、第1の熱処理に続けて第2の熱処理
を行っても良いし、第1の熱処理に第2の熱処理を兼ねさせても良い。
Note that in this embodiment, the second heat treatment is performed after the formation of the insulating layer 516; however, the timing of the second heat treatment is not limited thereto. For example, the second heat treatment may be performed following the first heat treatment, or the first heat treatment may be combined with the second heat treatment.

上述のように、第1の熱処理および第2の熱処理によって、酸化物半導体層531を、そ
の主成分以外に不純物が極力含まれないように高純度化し、i型(真性)化することがで
きる。
As described above, by the first heat treatment and the second heat treatment, the oxide semiconductor layer 531 can be highly purified and made i-type (intrinsic) so that impurities other than the main components thereof are contained as much as possible. .

以上の工程でトランジスタ510が形成される(図10(D)参照)。 Through the above steps, the transistor 510 is formed (see FIG. 10D).

なお、絶縁層516上には、さらに保護絶縁層506を形成するのが望ましい(図10(
E)参照)。保護絶縁層506は、水素や水などの、外部からの侵入を防止する。保護絶
縁層506としては、例えば、窒化シリコン膜、窒化アルミニウム膜などを用いることが
できる。成膜方法は特に限定されないが、RFスパッタ法は量産性がよいため、保護絶縁
層506の成膜方法として適している。
Note that a protective insulating layer 506 is preferably formed over the insulating layer 516 (see FIG.
E)). The protective insulating layer 506 prevents entry of hydrogen or water from the outside. As the protective insulating layer 506, for example, a silicon nitride film, an aluminum nitride film, or the like can be used. Although the deposition method is not particularly limited, the RF sputtering method is suitable as a deposition method for the protective insulating layer 506 because it has high productivity.

なお、保護絶縁層506の形成後には、さらに、大気中、100℃以上200℃以下、1
時間以上30時間以下の条件で、熱処理を行ってもよい。
Note that after the protective insulating layer 506 is formed, the temperature is further 100 ° C. or higher and 200 ° C. or lower in the air.
Heat treatment may be performed under conditions of not less than 30 hours and not more than 30 hours.

このように、本実施の形態を用いて作製した、高純度化された酸化物半導体層を含むトラ
ンジスタは、オフ電流が極めて小さいという特徴を有している。このため、これを用いる
ことにより、ノードの電位保持が容易になる。よって、これをパルス信号出力回路やシフ
トレジスタに用いることで、パルス信号出力回路やシフトレジスタの誤動作の確率を極め
て低く抑えることができる。
As described above, the transistor including the highly purified oxide semiconductor layer manufactured using this embodiment has a feature of extremely low off-state current. Therefore, the use of this makes it easy to maintain the potential of the node. Therefore, by using this for the pulse signal output circuit and the shift register, the probability of malfunction of the pulse signal output circuit and the shift register can be suppressed extremely low.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

(実施の形態5)
上記実施の形態1または実施の形態2で一例を示したシフトレジスタを用いて、表示機能
を有する半導体装置(表示装置ともいう)を作製することができる。また、駆動回路の一
部または全体を、画素部と同じ基板上に一体形成し、システムオンパネルを形成すること
ができる。
(Embodiment 5)
A semiconductor device having a display function (also referred to as a display device) can be manufactured using the shift register which is described as an example in Embodiment 1 or 2 above. In addition, part or the whole of the driver circuit can be formed over the same substrate as the pixel portion to form a system-on-panel.

表示装置に用いる表示素子としては液晶素子(液晶表示素子ともいう)、発光素子(発光
表示素子ともいう)を適用することができる。発光素子は、電流または電圧によって輝度
が制御される素子をその範疇に含んでおり、具体的には無機EL(Electro Lu
minescence)、有機EL等が含まれる。また、電子インクなど、電気的作用に
よりコントラストが変化する表示媒体も適用することができる。
As a display element used for the display device, a liquid crystal element (also referred to as a liquid crystal display element) or a light-emitting element (also referred to as a light-emitting display element) can be used. The light-emitting element includes, in its category, an element whose luminance is controlled by current or voltage. Specifically, the light-emitting element includes inorganic EL (Electro Lu).
minesence), organic EL, and the like. In addition, a display medium whose contrast is changed by an electric effect, such as electronic ink, can be used.

図11(A)において、第1の基板4001上に設けられた画素部4002を囲むように
して、シール材4005が設けられ、第2の基板4006によって封止されている。図1
1(A)においては、第1の基板4001上のシール材4005によって囲まれている領
域とは異なる領域に、別途用意された基板上に走査線駆動回路4004、信号線駆動回路
4003が実装されている。また別途形成された信号線駆動回路4003と、走査線駆動
回路4004または画素部4002に与えられる各種信号及び電位は、FPC(Flex
ible printed circuit)4018a、FPC4018bから供給さ
れている。
In FIG. 11A, a sealant 4005 is provided so as to surround the pixel portion 4002 provided over the first substrate 4001 and is sealed with the second substrate 4006. FIG.
1A, the scan line driver circuit 4004 and the signal line driver circuit 4003 are mounted over a separately prepared substrate in a region different from the region surrounded by the sealant 4005 over the first substrate 4001. ing. In addition, a variety of signals and potentials are supplied to the signal line driver circuit 4003 which is formed separately, the scan line driver circuit 4004, or the pixel portion 4002 from FPC (Flex
ible printed circuit) 4018a and FPC 4018b.

図11(B)及び図11(C)において、第1の基板4001上に設けられた画素部40
02と、走査線駆動回路4004とを囲むようにして、シール材4005が設けられてい
る。また画素部4002と、走査線駆動回路4004の上に第2の基板4006が設けら
れている。よって画素部4002と、走査線駆動回路4004とは、第1の基板4001
とシール材4005と第2の基板4006とによって、表示素子と共に封止されている。
図11(B)及び図11(C)においては、第1の基板4001上のシール材4005に
よって囲まれている領域とは異なる領域に、別途用意された基板上に信号線駆動回路40
03が実装されている。図11(B)及び図11(C)においては、別途形成された信号
線駆動回路4003と、走査線駆動回路4004または画素部4002に与えられる各種
信号及び電位は、FPC4018から供給されている。
11B and 11C, the pixel portion 40 provided over the first substrate 4001
02 and the scanning line driver circuit 4004 are provided so as to surround the sealing material 4005. A second substrate 4006 is provided over the pixel portion 4002 and the scan line driver circuit 4004. Therefore, the pixel portion 4002 and the scan line driver circuit 4004 are included in the first substrate 4001.
And the sealant 4005 and the second substrate 4006 are sealed together with the display element.
In FIGS. 11B and 11C, the signal line driver circuit 40 is formed over a substrate prepared separately in a region different from the region surrounded by the sealant 4005 over the first substrate 4001.
03 is implemented. In FIGS. 11B and 11C, a signal line driver circuit 4003 which is formed separately, and various signals and potentials which are supplied to the scan line driver circuit 4004 or the pixel portion 4002 are supplied from an FPC 4018.

また図11(B)及び図11(C)においては、信号線駆動回路4003を別途形成し、
第1の基板4001に実装している例を示しているが、この構成に限定されない。走査線
駆動回路を別途形成して実装しても良いし、信号線駆動回路の一部または走査線駆動回路
の一部のみを別途形成して実装しても良い。
In FIGS. 11B and 11C, a signal line driver circuit 4003 is separately formed.
Although an example of mounting on the first substrate 4001 is shown, the present invention is not limited to this structure. The scan line driver circuit may be separately formed and then mounted, or only part of the signal line driver circuit or part of the scan line driver circuit may be separately formed and then mounted.

なお、別途形成した駆動回路の接続方法は、特に限定されるものではなく、COG(Ch
ip On Glass)方法、ワイヤボンディング方法、或いはTAB(Tape A
utomated Bonding)方法などを用いることができる。図11(A)は、
COG方法により信号線駆動回路4003、走査線駆動回路4004を実装する例であり
、図11(B)は、COG方法により信号線駆動回路4003を実装する例であり、図1
1(C)は、TAB方法により信号線駆動回路4003を実装する例である。
Note that a connection method of a separately formed drive circuit is not particularly limited, and COG (Ch
ip On Glass) method, wire bonding method, or TAB (Tape A)
(automated bonding) method or the like can be used. FIG.
FIG. 11B illustrates an example in which the signal line driver circuit 4003 and the scanning line driver circuit 4004 are mounted by a COG method. FIG. 11B illustrates an example in which the signal line driver circuit 4003 is mounted by a COG method.
1C illustrates an example in which the signal line driver circuit 4003 is mounted by a TAB method.

また、表示装置は、表示素子が封止された状態にあるパネルと、該パネルにコントローラ
を含むIC等を実装した状態にあるモジュールとを含む。
The display device includes a panel in which the display element is sealed, and a module in which an IC including a controller is mounted on the panel.

なお、本明細書中における表示装置とは、画像表示デバイス、表示デバイス、もしくは光
源(照明装置含む)を指す。また、コネクター、例えばFPCもしくはTABテープもし
くはTCPが取り付けられたモジュール、TABテープやTCPの先にプリント配線板が
設けられたモジュール、または表示素子にCOG方式によりIC(集積回路)が直接実装
されたモジュールも全て表示装置に含むものとする。
Note that a display device in this specification means an image display device, a display device, or a light source (including a lighting device). Further, an IC (integrated circuit) is directly mounted on a connector, for example, a module with an FPC or TAB tape or TCP attached, a module with a printed wiring board provided on the end of the TAB tape or TCP, or a display element by the COG method. All modules are included in the display device.

また、第1の基板上に設けられた画素部は、トランジスタを複数有しており、該トランジ
スタとして、先の実施の形態で例示したトランジスタを適用してもよい。
Further, the pixel portion provided over the first substrate includes a plurality of transistors, and the transistors described in the above embodiments may be used as the transistors.

表示素子として、液晶素子を用いる場合、サーモトロピック液晶、低分子液晶、高分子液
晶、高分子分散型液晶、強誘電性液晶、反強誘電性液晶等を用いる。これらの液晶材料は
、条件により、コレステリック相、スメクチック相、キュービック相、カイラルネマチッ
ク相、等方相等を示す。
When a liquid crystal element is used as the display element, a thermotropic liquid crystal, a low molecular liquid crystal, a polymer liquid crystal, a polymer dispersed liquid crystal, a ferroelectric liquid crystal, an antiferroelectric liquid crystal, or the like is used. These liquid crystal materials exhibit a cholesteric phase, a smectic phase, a cubic phase, a chiral nematic phase, an isotropic phase, and the like depending on conditions.

また、配向膜を用いないブルー相を示す液晶を用いてもよい。ブルー相は液晶相の一つで
あり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直
前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善
するために5重量%以上のカイラル剤を混合させた液晶組成物を液晶層に用いると良い。
ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が1msec以下と短
く、光学的等方性であるため配向処理が不要であり、視野角依存性が小さい。また配向膜
を設けなくてもよいのでラビング処理が不要となる。このため、ラビング処理によって引
き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損を
軽減することができる。よって液晶表示装置の生産性を向上させることが可能となる。
Alternatively, a liquid crystal exhibiting a blue phase for which an alignment film is unnecessary may be used. The blue phase is one of the liquid crystal phases. When the temperature of the cholesteric liquid crystal is increased, the blue phase appears immediately before the transition from the cholesteric phase to the isotropic phase. Since the blue phase appears only in a narrow temperature range, a liquid crystal composition mixed with 5% by weight or more of a chiral agent is preferably used for the liquid crystal layer in order to improve the temperature range.
A liquid crystal composition containing a liquid crystal exhibiting a blue phase and a chiral agent has a response speed as short as 1 msec or less and is optically isotropic, so alignment treatment is unnecessary and viewing angle dependence is small. Further, since it is not necessary to provide an alignment film, rubbing treatment is not necessary. For this reason, electrostatic breakdown caused by the rubbing treatment can be prevented, and defects or breakage of the liquid crystal display device during the manufacturing process can be reduced. Therefore, the productivity of the liquid crystal display device can be improved.

また、液晶材料の固有抵抗は、1×10Ω・cm以上であり、好ましくは1×1011
Ω・cm以上であり、さらに好ましくは1×1012Ω・cm以上である。なお、本明細
書における固有抵抗の値は、20℃で測定した値とする。
The specific resistance of the liquid crystal material is 1 × 10 9 Ω · cm or more, preferably 1 × 10 11.
Ω · cm or more, more preferably 1 × 10 12 Ω · cm or more. In addition, the value of the specific resistance in this specification shall be the value measured at 20 degreeC.

液晶表示装置に設けられる保持容量の大きさは、画素部に配置されるトランジスタのリー
ク電流等を考慮して、所定の期間の間電荷を保持できるように設定される。保持容量の大
きさは、トランジスタのオフ電流等を考慮して設定すればよい。
The size of the storage capacitor provided in the liquid crystal display device is set so that charges can be held for a predetermined period in consideration of a leakage current of a transistor arranged in the pixel portion. The size of the storage capacitor may be set in consideration of the off-state current of the transistor.

液晶表示装置には、TN(Twisted Nematic)モード、IPS(In−P
lane−Switching)モード、FFS(Fringe Field Swit
ching)モード、ASM(Axially Symmetric aligned
Micro−cell)モード、OCB(Optically Compensated
Birefringence)モード、FLC(Ferroelectric Liq
uid Crystal)モード、AFLC(AntiFerroelectric L
iquid Crystal)モードなどを用いる。
Liquid crystal display devices include TN (Twisted Nematic) mode, IPS (In-P
lane-Switching) mode, FFS (Fringe Field Switch)
ching) mode, ASM (Axial Symmetrical aligned)
Micro-cell) mode, OCB (Optically Compensated)
Birefringence mode, FLC (Ferroelectric Liq)
uid Crystal) mode, AFLC (Antiferroelectric L)
liquid crystal) mode or the like.

また、ノーマリーブラック型の液晶表示装置、例えば垂直配向(VA)モードを採用した
透過型の液晶表示装置としてもよい。垂直配向モードとしては、いくつか挙げられるが、
例えば、MVA(Multi−Domain Vertical Alignment)
モード、PVA(Patterned Vertical Alignment)モード
、ASVモードなどを用いることができる。
Alternatively, a normally black liquid crystal display device such as a transmissive liquid crystal display device employing a vertical alignment (VA) mode may be used. There are several vertical alignment modes,
For example, MVA (Multi-Domain Vertical Alignment)
A mode, a PVA (Patterned Vertical Alignment) mode, an ASV mode, or the like can be used.

また、VA型の液晶表示装置にも適用することができる。VA型の液晶表示装置とは、液
晶表示パネルの液晶分子の配列を制御する方式の一種である。VA型の液晶表示装置は、
電圧が印加されていないときにパネル面に対して液晶分子が垂直方向を向く方式である。
また、画素(ピクセル)をいくつかの領域(サブピクセル)に分け、それぞれ別の方向に
分子を倒すよう工夫されているマルチドメイン化あるいはマルチドメイン設計といわれる
方法を用いることができる。
The present invention can also be applied to a VA liquid crystal display device. A VA liquid crystal display device is a type of a method for controlling the alignment of liquid crystal molecules of a liquid crystal display panel. The VA liquid crystal display device
This is a method in which liquid crystal molecules are oriented vertically with respect to the panel surface when no voltage is applied.
Further, a method called multi-domain or multi-domain design in which pixels (pixels) are divided into several regions (sub-pixels) and molecules are tilted in different directions can be used.

また、表示装置において、ブラックマトリクス(遮光層)、偏光部材、位相差部材、反射
防止部材などの光学部材(光学基板)などは適宜設ける。例えば、偏光基板及び位相差基
板による円偏光を用いてもよい。また、光源としてバックライト、サイドライトなどを用
いてもよい。
In the display device, a black matrix (light shielding layer), a polarizing member, a retardation member, an optical member (an optical substrate) such as an antireflection member, and the like are provided as appropriate. For example, circularly polarized light using a polarizing substrate and a retardation substrate may be used. Further, a backlight, a sidelight, or the like may be used as the light source.

また、画素部における表示方式は、プログレッシブ方式やインターレース方式等を用いる
ことができる。また、カラー表示する際に画素で制御する色要素としては、RGB(Rは
赤、Gは緑、Bは青を表す)の三色に限定されない。例えば、RGBW(Wは白を表す)
、又はRGBに、イエロー、シアン、マゼンタ等を一色以上追加したものがある。なお、
色要素のドット毎にその表示領域の大きさが異なっていてもよい。ただし、開示する発明
は、カラー表示の表示装置に限定されるものではなく、モノクロ表示の表示装置に適用す
ることもできる。
As a display method in the pixel portion, a progressive method, an interlace method, or the like can be used. Further, the color elements controlled by the pixels when performing color display are not limited to three colors of RGB (R represents red, G represents green, and B represents blue). For example, RGBW (W represents white)
In addition, there are RGB colors in which one or more colors of yellow, cyan, magenta, and the like are added. In addition,
The size of the display area may be different for each dot of the color element. Note that the disclosed invention is not limited to a display device for color display, and can also be applied to a display device for monochrome display.

また、表示装置に含まれる表示素子として、エレクトロルミネッセンスを利用する発光素
子を適用することができる。エレクトロルミネッセンスを利用する発光素子は、発光材料
が有機化合物であるか、無機化合物であるかによって区別され、一般的に、前者は有機E
L素子、後者は無機EL素子と呼ばれている。
In addition, as a display element included in the display device, a light-emitting element utilizing electroluminescence can be used. A light-emitting element using electroluminescence is distinguished depending on whether the light-emitting material is an organic compound or an inorganic compound. In general, the former is organic E
The L element, the latter is called an inorganic EL element.

有機EL素子では、発光素子に電圧を印加することにより、一対の電極から電子および正
孔がそれぞれ発光性の有機化合物を含む層に注入され、電流が流れる。そして、それらキ
ャリア(電子および正孔)が再結合することにより、発光性の有機化合物が励起状態を形
成し、その励起状態が基底状態に戻る際に発光する。当該メカニズムから、このような発
光素子は電流励起型の発光素子と呼ばれる。
In an organic EL element, by applying a voltage to a light emitting element, electrons and holes are injected from a pair of electrodes into a layer containing a light emitting organic compound, and a current flows. Then, these carriers (electrons and holes) recombine, whereby the light-emitting organic compound forms an excited state, and emits light when the excited state returns to the ground state. Due to this mechanism, such a light-emitting element is called a current-excitation light-emitting element.

無機EL素子は、その素子構成により、分散型無機EL素子と薄膜型無機EL素子とに分
類される。分散型無機EL素子は、発光材料の粒子をバインダ中に分散させた発光層を有
するものであり、発光メカニズムはドナー準位とアクセプター準位を利用するドナー−ア
クセプター再結合型発光である。薄膜型無機EL素子は、発光層を誘電体層で挟み込み、
さらにそれを電極で挟んだ構造であり、発光メカニズムは金属イオンの内殻電子遷移を利
用する局在型発光である。
Inorganic EL elements are classified into a dispersion-type inorganic EL element and a thin-film inorganic EL element depending on the element structure. The dispersion-type inorganic EL element has a light-emitting layer in which particles of a light-emitting material are dispersed in a binder, and the light emission mechanism is donor-acceptor recombination light emission using a donor level and an acceptor level. The thin-film inorganic EL element has a light emitting layer sandwiched between dielectric layers,
Furthermore, it has a structure in which it is sandwiched between electrodes, and the light emission mechanism is localized light emission that utilizes inner-shell electron transition of metal ions.

また、表示装置として、電子インクを駆動させる電子ペーパーを提供することも可能であ
る。電子ペーパーは、電気泳動表示装置(電気泳動ディスプレイ)とも呼ばれており、紙
と同じ読みやすさ、他の表示装置に比べ低消費電力、薄くて軽い形状とすることが可能と
いう利点を有している。
In addition, as a display device, electronic paper that drives electronic ink can be provided. Electronic paper is also called an electrophoretic display device (electrophoretic display), and has the same readability as paper, low power consumption compared to other display devices, and the advantage that it can be made thin and light. ing.

電気泳動表示装置は、様々な形態が考えられ得るが、プラスの電荷を有する第1の粒子と
、マイナスの電荷を有する第2の粒子とを含むマイクロカプセルが溶媒または溶質に複数
分散されたものであり、マイクロカプセルに電界を印加することによって、マイクロカプ
セル中の粒子を互いに反対方向に移動させて一方側に集合した粒子の色のみを表示するも
のである。なお、第1の粒子または第2の粒子は染料を含み、電界がない場合において移
動しないものである。また、第1の粒子の色と第2の粒子の色は異なるもの(無色を含む
)とする。
The electrophoretic display device may have various forms, and a plurality of microcapsules including first particles having a positive charge and second particles having a negative charge are dispersed in a solvent or a solute. By applying an electric field to the microcapsule, the particles in the microcapsule are moved in opposite directions to display only the color of the particles assembled on one side. Note that the first particle or the second particle contains a dye and does not move in the absence of an electric field. In addition, the color of the first particles and the color of the second particles are different (including colorless).

このように、電気泳動表示装置は、誘電定数の高い物質が高い電界領域に移動する、いわ
ゆる誘電泳動的効果を利用したディスプレイである。
As described above, the electrophoretic display device is a display using a so-called dielectrophoretic effect in which a substance having a high dielectric constant moves to a high electric field region.

上記マイクロカプセルを溶媒中に分散させたものが電子インクと呼ばれるものであり、こ
の電子インクはガラス、プラスチック、布、紙などの表面に印刷することができる。また
、カラーフィルタや色素を有する粒子を用いることによってカラー表示も可能である。
A solution in which the above microcapsules are dispersed in a solvent is referred to as electronic ink. This electronic ink can be printed on a surface of glass, plastic, cloth, paper, or the like. Color display is also possible by using particles having color filters or pigments.

なお、マイクロカプセル中の第1の粒子および第2の粒子には、導電体材料、絶縁体材料
、半導体材料、磁性材料、液晶材料、強誘電性材料、エレクトロルミネセント材料、エレ
クトロクロミック材料、磁気泳動材料から選ばれた一種の材料、またはこれらの複合材料
を用いればよい。
Note that the first particle and the second particle in the microcapsule include a conductor material, an insulator material, a semiconductor material, a magnetic material, a liquid crystal material, a ferroelectric material, an electroluminescent material, an electrochromic material, and a magnetic material. A kind of material selected from electrophoretic materials or a composite material thereof may be used.

また、電子ペーパーとして、ツイストボール表示方式を用いる表示装置も適用することが
できる。ツイストボール表示方式とは、白と黒に塗り分けられた球形粒子を表示素子に用
いる電極層である第1の電極層及び第2の電極層の間に配置し、第1の電極層及び第2の
電極層に電位差を生じさせての球形粒子の向きを制御することにより、表示を行う方法で
ある。
In addition, a display device using a twisting ball display system can be used as the electronic paper. The twist ball display method is a method in which spherical particles separately painted in white and black are arranged between a first electrode layer and a second electrode layer which are electrode layers used for a display element, and the first electrode layer and the second electrode layer are arranged. In this method, display is performed by controlling the orientation of spherical particles by generating a potential difference between the two electrode layers.

以上に例示する表示装置に、実施の形態1または実施の形態2で示したパルス信号出力回
路を適用することで、様々な機能を有する表示装置を提供することができる。
By applying the pulse signal output circuit described in Embodiment 1 or 2 to the display device exemplified above, a display device having various functions can be provided.

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

(実施の形態6)
本明細書に開示する半導体装置は、さまざまな電子機器(遊技機も含む)に適用すること
ができる。電子機器としては、例えば、テレビジョン装置(テレビ、またはテレビジョン
受信機ともいう)、コンピュータ用などのモニタ、デジタルカメラ、デジタルビデオカメ
ラなどのカメラ、デジタルフォトフレーム、携帯電話機(携帯電話、携帯電話装置ともい
う)、携帯型ゲーム機、携帯情報端末、音響再生装置、パチンコ機などの大型ゲーム機な
どが挙げられる。
(Embodiment 6)
The semiconductor device disclosed in this specification can be applied to a variety of electronic devices (including game machines). Examples of the electronic device include a television device (also referred to as a television or a television receiver), a monitor for a computer, a camera such as a digital camera or a digital video camera, a digital photo frame, a mobile phone (a mobile phone or a mobile phone). Large-sized game machines such as portable game machines, portable information terminals, sound reproduction apparatuses, and pachinko machines.

図12(A)は、本明細書に開示する半導体装置を少なくとも一部品として実装して作製
したノート型のパーソナルコンピュータであり、本体3001、筐体3002、表示部3
003、キーボード3004などによって構成されている。
FIG. 12A illustrates a laptop personal computer manufactured by mounting the semiconductor device disclosed in this specification as at least one component, which includes a main body 3001, a housing 3002, and a display portion 3.
003, a keyboard 3004, and the like.

図12(B)は、本明細書に開示する半導体装置を少なくとも一部品として実装して作製
した携帯情報端末(PDA)であり、本体3021には表示部3023と、外部インター
フェイス3025と、操作ボタン3024等が設けられている。また操作用の付属品とし
てスタイラス3022がある。
FIG. 12B illustrates a personal digital assistant (PDA) manufactured by mounting the semiconductor device disclosed in this specification as at least one component. The main body 3021 includes a display portion 3023, an external interface 3025, and operation buttons. 3024 etc. are provided. There is a stylus 3022 as an accessory for operation.

また、本明細書に開示する半導体装置は、電子ペーパーとして適用することができる。図
12(C)は該電子ペーパーを一部品として実装して作製した電子書籍である。図12(
C)は、電子書籍の一例を示している。例えば、電子書籍2700は、筐体2701およ
び筐体2703の2つの筐体で構成されている。筐体2701および筐体2703は、軸
部2711により一体とされており、該軸部2711を軸として開閉動作を行うことがで
きる。このような構成により、紙の書籍のような動作を行うことが可能となる。
Further, the semiconductor device disclosed in this specification can be applied to electronic paper. FIG. 12C illustrates an electronic book manufactured by mounting the electronic paper as one component. FIG.
C) shows an example of an electronic book. For example, the electronic book 2700 includes two housings, a housing 2701 and a housing 2703. The housing 2701 and the housing 2703 are integrated with a shaft portion 2711 and can be opened / closed using the shaft portion 2711 as an axis. With such a configuration, an operation like a paper book can be performed.

筐体2701には表示部2705が組み込まれ、筐体2703には表示部2707が組み
込まれている。表示部2705および表示部2707は、続き画面を表示する構成として
もよいし、異なる画面を表示する構成としてもよい。異なる画面を表示する構成とするこ
とで、例えば右側の表示部(図12(C)では表示部2705)に文章を表示し、左側の
表示部(図12(C)では表示部2707)に画像を表示することができる。
A display portion 2705 and a display portion 2707 are incorporated in the housing 2701 and the housing 2703, respectively. The display unit 2705 and the display unit 2707 may be configured to display a continuous screen or may be configured to display different screens. With a configuration in which different screens are displayed, for example, text is displayed on the right display unit (display unit 2705 in FIG. 12C), and an image is displayed on the left display unit (display unit 2707 in FIG. 12C). Can be displayed.

また、図12(C)では、筐体2701に操作部などを備えた例を示している。例えば、
筐体2701において、電源2721、操作キー2723、スピーカー2725などを備
えている。操作キー2723により、頁を送ることができる。なお、筐体の表示部と同一
面にキーボードやポインティングデバイスなどを備える構成としてもよい。また、筐体の
裏面や側面に、外部接続用端子(イヤホン端子、USB端子など)、記録媒体挿入部など
を備える構成としてもよい。さらに、電子書籍2700は、電子辞書としての機能を持た
せた構成としてもよい。
FIG. 12C illustrates an example in which the housing 2701 is provided with an operation portion and the like. For example,
A housing 2701 is provided with a power source 2721, operation keys 2723, a speaker 2725, and the like. Pages can be turned with the operation keys 2723. Note that a keyboard, a pointing device, or the like may be provided on the same surface as the display portion of the housing. In addition, an external connection terminal (such as an earphone terminal or a USB terminal), a recording medium insertion portion, or the like may be provided on the rear surface or side surface of the housing. Further, the e-book reader 2700 may have a structure having a function as an electronic dictionary.

また、電子書籍2700は、無線で情報を送受信できる構成としてもよい。無線により、
電子書籍サーバから、所望の書籍データなどを購入し、ダウンロードする構成とすること
も可能である。
Further, the e-book reader 2700 may have a configuration capable of transmitting and receiving information wirelessly. By radio
It is also possible to purchase desired book data from an electronic book server and download it.

図12(D)は、本明細書に開示する半導体装置を少なくとも一部品として実装して作製
した携帯電話であり、筐体2800及び筐体2801の二つの筐体で構成されている。筐
体2801には、表示パネル2802、スピーカー2803、マイクロフォン2804、
ポインティングデバイス2806、カメラ用レンズ2807、外部接続端子2808など
を備えている。また、筐体2800には、携帯型情報端末の充電を行う太陽電池セル28
10、外部メモリスロット2811などを備えている。また、アンテナは筐体2801内
部に内蔵されている。
FIG. 12D illustrates a cellular phone manufactured by mounting the semiconductor device disclosed in this specification as at least one component, which includes two housings, a housing 2800 and a housing 2801. A housing 2801 includes a display panel 2802, a speaker 2803, a microphone 2804,
A pointing device 2806, a camera lens 2807, an external connection terminal 2808, and the like are provided. Further, the housing 2800 has a solar battery cell 28 for charging the portable information terminal.
10 and an external memory slot 2811 and the like. An antenna is incorporated in the housing 2801.

また、表示パネル2802はタッチパネルを備えており、図12(D)には映像表示され
ている複数の操作キー2805を点線で示している。なお、太陽電池セル2810で出力
される電圧を各回路に必要な電圧に昇圧するための昇圧回路も実装している。
Further, the display panel 2802 is provided with a touch panel. A plurality of operation keys 2805 which are displayed as images is illustrated by dashed lines in FIG. Note that a booster circuit for boosting the voltage output from the solar battery cell 2810 to a voltage required for each circuit is also mounted.

表示パネル2802は、使用形態に応じて表示の方向が適宜変化する。また、表示パネル
2802と同一面上にカメラ用レンズ2807を備えているため、テレビ電話が可能であ
る。スピーカー2803及びマイクロフォン2804は音声通話に限らず、テレビ電話、
録音、再生などが可能である。さらに、筐体2800と筐体2801は、スライドし、図
12(D)のように展開している状態から重なり合った状態とすることができ、携帯に適
した小型化が可能である。
In the display panel 2802, the display direction can be appropriately changed depending on a usage pattern. In addition, since the camera lens 2807 is provided on the same surface as the display panel 2802, a videophone can be used. The speaker 2803 and the microphone 2804 are not limited to voice calls,
Recording, playback, etc. are possible. Further, the housing 2800 and the housing 2801 can be slid to be in an overlapped state from the developed state as illustrated in FIG. 12D, so that the size of the mobile phone can be reduced.

外部接続端子2808はACアダプタ及びUSBケーブルなどの各種ケーブルと接続可能
であり、充電及びパーソナルコンピュータなどとのデータ通信が可能である。また、外部
メモリスロット2811に記録媒体を挿入することで、より大量のデータ保存及び移動に
対応できる。
The external connection terminal 2808 can be connected to an AC adapter and various types of cables such as a USB cable, and charging and data communication with a personal computer are possible. Further, by inserting a recording medium into the external memory slot 2811, a larger amount of data can be stored and moved.

また、上記機能に加えて、赤外線通信機能、テレビ受信機能などを備えたものであっても
よい。
In addition to the above functions, an infrared communication function, a television reception function, or the like may be provided.

図12(E)は本明細書に開示する半導体装置を少なくとも一部品として実装して作製し
たデジタルビデオカメラであり、本体3051、第1の表示部3057、接眼部3053
、操作スイッチ3054、第2の表示部3055、バッテリー3056などによって構成
されている。
FIG. 12E illustrates a digital video camera manufactured by mounting the semiconductor device disclosed in this specification as at least one component, which includes a main body 3051, a first display portion 3057, and an eyepiece portion 3053.
, Operation switch 3054, second display portion 3055, battery 3056, and the like.

図12(F)は、本明細書に開示する半導体装置を少なくとも一部品として実装したテレ
ビジョン装置の一例を示している。テレビジョン装置9600では、筐体9601に表示
部9603が組み込まれている。表示部9603により、映像を表示することが可能であ
る。また、ここでは、スタンド9605により筐体9601を支持した構成を示している
FIG. 12F illustrates an example of a television device in which the semiconductor device disclosed in this specification is mounted as at least one component. In the television device 9600, a display portion 9603 is incorporated in a housing 9601. Images can be displayed on the display portion 9603. Here, a structure in which the housing 9601 is supported by a stand 9605 is illustrated.

テレビジョン装置9600の操作は、筐体9601が備える操作スイッチや、別体のリモ
コン操作機により行うことができる。また、リモコン操作機に、当該リモコン操作機から
出力する情報を表示する表示部を設ける構成としてもよい。
The television device 9600 can be operated with an operation switch provided in the housing 9601 or a separate remote controller. Further, the remote controller may be provided with a display unit that displays information output from the remote controller.

なお、テレビジョン装置9600は、受信機やモデムなどを備えた構成とする。受信機に
より一般のテレビ放送の受信を行うことができ、さらにモデムを介して有線または無線に
よる通信ネットワークに接続することにより、一方向(送信者から受信者)または双方向
(送信者と受信者間、あるいは受信者間同士など)の情報通信を行うことも可能である。
Note that the television set 9600 is provided with a receiver, a modem, and the like. General TV broadcasts can be received by a receiver, and connected to a wired or wireless communication network via a modem, so that it can be unidirectional (sender to receiver) or bidirectional (sender and receiver). It is also possible to perform information communication between each other or between recipients).

以上、本実施の形態に示す構成、方法などは、他の実施の形態に示す構成、方法などと適
宜組み合わせて用いることができる。
The structures, methods, and the like described in this embodiment can be combined as appropriate with any of the structures, methods, and the like described in the other embodiments.

10 パルス信号出力回路
11 信号線
12 信号線
13 信号線
14 信号線
15 配線
21 入力端子
22 入力端子
23 入力端子
24 入力端子
25 入力端子
26 出力端子
27 出力端子
31 電源線
32 電源線
51 期間
52 期間
53 期間
54 期間
55 期間
56 期間
101 トランジスタ
102 トランジスタ
103 トランジスタ
104 トランジスタ
105 トランジスタ
106 トランジスタ
107 トランジスタ
108 トランジスタ
109 トランジスタ
110 トランジスタ
111 トランジスタ
400 基板
401 ゲート電極層
402 ゲート絶縁層
403 酸化物半導体層
405a ソース電極層
405b ドレイン電極層
407 絶縁層
409 保護絶縁層
410 トランジスタ
420 トランジスタ
427 絶縁層
430 トランジスタ
436a 配線層
436b 配線層
437 絶縁層
440 トランジスタ
505 基板
506 保護絶縁層
507 ゲート絶縁層
510 トランジスタ
511 ゲート電極層
515a ソース電極層
515b ドレイン電極層
516 絶縁層
530 酸化物半導体膜
531 酸化物半導体層
2700 電子書籍
2701 筐体
2703 筐体
2705 表示部
2707 表示部
2711 軸部
2721 電源
2723 操作キー
2725 スピーカー
2800 筐体
2801 筐体
2802 表示パネル
2803 スピーカー
2804 マイクロフォン
2805 操作キー
2806 ポインティングデバイス
2807 カメラ用レンズ
2808 外部接続端子
2810 太陽電池セル
2811 外部メモリスロット
3001 本体
3002 筐体
3003 表示部
3004 キーボード
3021 本体
3022 スタイラス
3023 表示部
3024 操作ボタン
3025 外部インターフェイス
3051 本体
3053 接眼部
3054 操作スイッチ
3055 表示部
3056 バッテリー
3057 表示部
4001 基板
4002 画素部
4003 信号線駆動回路
4004 走査線駆動回路
4005 シール材
4006 基板
4018 FPC
4018a FPC
4018b FPC
9600 テレビジョン装置
9601 筐体
9603 表示部
9605 スタンド
10 pulse signal output circuit 11 signal line 12 signal line 13 signal line 14 signal line 15 wiring 21 input terminal 22 input terminal 23 input terminal 24 input terminal 25 input terminal 26 output terminal 27 output terminal 31 power supply line 32 power supply line 51 period 52 period 53 period 54 period 55 period 56 period 101 transistor 102 transistor 103 transistor 104 transistor 105 transistor 106 transistor 107 transistor 108 transistor 109 transistor 110 transistor 111 transistor 400 substrate 401 gate electrode layer 402 gate insulating layer 403 oxide semiconductor layer 405a source electrode layer 405b Drain electrode layer 407 Insulating layer 409 Protective insulating layer 410 Transistor 420 Transistor 427 Insulating layer 430 Transistor 436a Wiring layer 36b wiring layer 437 insulating layer 440 transistor 505 substrate 506 protective insulating layer 507 gate insulating layer 510 transistor 511 gate electrode layer 515a source electrode layer 515b drain electrode layer 516 insulating layer 530 oxide semiconductor film 531 oxide semiconductor layer 2700 electronic book 2701 Body 2703 Housing 2705 Display unit 2707 Display unit 2711 Shaft unit 2721 Power supply 2723 Operation key 2725 Speaker 2800 Housing 2801 Housing 2802 Display panel 2803 Speaker 2804 Microphone 2805 Operation key 2806 Pointing device 2807 Camera lens 2808 External connection terminal 2810 Solar cell Cell 2811 External memory slot 3001 Main body 3002 Case 3003 Display unit 3004 Keyboard 3021 Main body 3022 Las 3023 display unit 3024 operation button 3025 external interface 3051 body 3053 eyepiece 3054 operation switches 3055 display unit 3056 Battery 3057 display unit 4001 substrate 4002 pixel portion 4003 signal line driver circuit 4004 scanning line driver circuit 4005 sealant 4006 substrate 4018 FPC
4018a FPC
4018b FPC
9600 Television device 9601 Housing 9603 Display portion 9605 Stand

Claims (4)

第1乃至第10のトランジスタを有し、
前記第1のトランジスタの第1の端子と、前記第2のトランジスタの第1の端子とは電気的に接続されて第1の出力端子として機能し、
前記第3のトランジスタの第1の端子と、前記第4のトランジスタの第1の端子とは電気的に接続されて第2の出力端子として機能し、
前記第1のトランジスタのゲート端子は、前記第3のトランジスタのゲート端子と電気的に接続され、
前記第2のトランジスタのゲート端子は、前記第4のトランジスタのゲート端子と電気的に接続され、
前記第2のトランジスタの第2の端子は、前記第4のトランジスタの第2の端子と電気的に接続され、
前記第5のトランジスタの第1の端子は、前記第1のトランジスタのゲート端子と電気的に接続され、
前記第5のトランジスタの第1の端子は、前記第6のトランジスタの第1の端子と電気的に接続され、
前記第5のトランジスタのゲート端子は、前記第9のトランジスタのゲート端子と電気的に接続され、
前記第6のトランジスタのゲート端子は、前記第2のトランジスタのゲート端子と電気的に接続され、
前記第6のトランジスタの第2の端子は、前記第4のトランジスタの第2の端子と電気的に接続され、
前記第7のトランジスタの第1の端子は、前記第9のトランジスタの第1の端子と電気的に接続され、
前記第7のトランジスタの第2の端子は、前記第3のトランジスタの第2の端子と電気的に接続され、
前記第8のトランジスタの第1の端子は、前記第9のトランジスタの第1の端子と電気的に接続され、
前記第8のトランジスタの第2の端子は、前記第10のトランジスタの第1の端子と電気的に接続され、
前記第10のトランジスタの第2の端子は、前記第7のトランジスタの第2の端子と電気的に接続され、
前記第9のトランジスタの第2の端子は、前記第6のトランジスタの第2の端子と電気的に接続され、
前記第1のトランジスタの第2の端子には第1のクロック信号が入力され、
前記第2のトランジスタの第2の端子には第1の電位が与えられ、
前記第3のトランジスタの第2の端子には前記第1の電位より高い第2の電位が与えられ、
前記第4のトランジスタの第2の端子には前記第1の電位が与えられ、
前記第5のトランジスタのゲート端子には、第1のパルス信号が入力され、
前記第7のトランジスタのゲート端子には、第2のパルス信号が入力され、
前記第8のトランジスタのゲート端子には、第2のクロック信号が入力され、
前記第10のトランジスタのゲート端子には、第3のクロック信号が入力され、
前記第1の出力端子または前記第2の出力端子から、第3のパルス信号を出力するパルス信号出力回路。
Having first to tenth transistors;
The first terminal of the first transistor and the first terminal of the second transistor are electrically connected to function as a first output terminal;
The first terminal of the third transistor and the first terminal of the fourth transistor are electrically connected to function as a second output terminal;
A gate terminal of the first transistor is electrically connected to a gate terminal of the third transistor;
A gate terminal of the second transistor is electrically connected to a gate terminal of the fourth transistor;
A second terminal of the second transistor is electrically connected to a second terminal of the fourth transistor;
A first terminal of the fifth transistor is electrically connected to a gate terminal of the first transistor;
A first terminal of the fifth transistor is electrically connected to a first terminal of the sixth transistor;
A gate terminal of the fifth transistor is electrically connected to a gate terminal of the ninth transistor;
A gate terminal of the sixth transistor is electrically connected to a gate terminal of the second transistor;
A second terminal of the sixth transistor is electrically connected to a second terminal of the fourth transistor;
A first terminal of the seventh transistor is electrically connected to a first terminal of the ninth transistor;
A second terminal of the seventh transistor is electrically connected to a second terminal of the third transistor;
A first terminal of the eighth transistor is electrically connected to a first terminal of the ninth transistor;
A second terminal of the eighth transistor is electrically connected to a first terminal of the tenth transistor;
A second terminal of the tenth transistor is electrically connected to a second terminal of the seventh transistor;
A second terminal of the ninth transistor is electrically connected to a second terminal of the sixth transistor;
A first clock signal is input to a second terminal of the first transistor;
A first potential is applied to a second terminal of the second transistor;
A second potential higher than the first potential is applied to a second terminal of the third transistor;
The first potential is applied to a second terminal of the fourth transistor,
The first pulse signal is input to the gate terminal of the fifth transistor,
A second pulse signal is input to the gate terminal of the seventh transistor,
A second clock signal is input to the gate terminal of the eighth transistor,
A third clock signal is input to the gate terminal of the tenth transistor,
A pulse signal output circuit for outputting a third pulse signal from the first output terminal or the second output terminal.
第1乃至第11のトランジスタを有し、
前記第1のトランジスタの第1の端子と、前記第2のトランジスタの第1の端子とは電気的に接続されて第1の出力端子として機能し、
前記第3のトランジスタの第1の端子と、前記第4のトランジスタの第1の端子とは電気的に接続されて第2の出力端子として機能し、
前記第1のトランジスタのゲート端子は、前記第3のトランジスタのゲート端子と電気的に接続され、
前記第2のトランジスタのゲート端子は、前記第4のトランジスタのゲート端子と電気的に接続され、
前記第2のトランジスタの第2の端子は、前記第4のトランジスタの第2の端子と電気的に接続され、
前記第5のトランジスタの第1の端子は、前記第6のトランジスタの第1の端子と電気的に接続され、
前記第5のトランジスタのゲート端子は、前記第9のトランジスタのゲート端子と電気的に接続され、
前記第6のトランジスタのゲート端子は、前記第2のトランジスタのゲート端子と電気的に接続され、
前記第6のトランジスタの第1の端子は、前記第11のトランジスタの第1の端子と電気的に接続され、
前記第6のトランジスタの第2の端子は、前記第4のトランジスタの第2の端子と電気的に接続され、
前記第7のトランジスタの第1の端子は、前記第9のトランジスタの第1の端子と電気的に接続され、
前記第7のトランジスタの第2の端子は、前記第3のトランジスタの第2の端子と電気的に接続され、
前記第8のトランジスタの第1の端子は、前記第9のトランジスタの第1の端子と電気的に接続され、
前記第8のトランジスタの第2の端子は、前記第10のトランジスタの第1の端子と電気的に接続され、
前記第10のトランジスタの第2の端子は、前記第7のトランジスタの第2の端子と電気的に接続され、
前記第9のトランジスタの第2の端子は、前記第6のトランジスタの第2の端子と電気的に接続され、
前記第11のトランジスタの第2の端子は、前記第1のトランジスタのゲート端子と電気的に接続され、
前記第11のトランジスタのゲート端子は、前記第5のトランジスタの第2の端子と電気的に接続され、
前記第1のトランジスタの第2の端子には第1のクロック信号が入力され、
前記第2のトランジスタの第2の端子には第1の電位が与えられ、
前記第3のトランジスタの第2の端子には前記第1の電位より高い第2の電位が与えられ、
前記第4のトランジスタの第2の端子には前記第1の電位が与えられ、
前記第5のトランジスタのゲート端子には、第1のパルス信号が入力され、
前記第7のトランジスタのゲート端子には、第2のパルス信号が入力され、
前記第8のトランジスタのゲート端子には、第2のクロック信号が入力され、
前記第10のトランジスタのゲート端子には、第3のクロック信号が入力され、
前記第1の出力端子または前記第2の出力端子から、第3のパルス信号を出力するパルス信号出力回路。
Having first to eleventh transistors;
The first terminal of the first transistor and the first terminal of the second transistor are electrically connected to function as a first output terminal;
The first terminal of the third transistor and the first terminal of the fourth transistor are electrically connected to function as a second output terminal;
A gate terminal of the first transistor is electrically connected to a gate terminal of the third transistor;
A gate terminal of the second transistor is electrically connected to a gate terminal of the fourth transistor;
A second terminal of the second transistor is electrically connected to a second terminal of the fourth transistor;
A first terminal of the fifth transistor is electrically connected to a first terminal of the sixth transistor;
A gate terminal of the fifth transistor is electrically connected to a gate terminal of the ninth transistor;
A gate terminal of the sixth transistor is electrically connected to a gate terminal of the second transistor;
A first terminal of the sixth transistor is electrically connected to a first terminal of the eleventh transistor;
A second terminal of the sixth transistor is electrically connected to a second terminal of the fourth transistor;
A first terminal of the seventh transistor is electrically connected to a first terminal of the ninth transistor;
A second terminal of the seventh transistor is electrically connected to a second terminal of the third transistor;
A first terminal of the eighth transistor is electrically connected to a first terminal of the ninth transistor;
A second terminal of the eighth transistor is electrically connected to a first terminal of the tenth transistor;
A second terminal of the tenth transistor is electrically connected to a second terminal of the seventh transistor;
A second terminal of the ninth transistor is electrically connected to a second terminal of the sixth transistor;
A second terminal of the eleventh transistor is electrically connected to a gate terminal of the first transistor;
A gate terminal of the eleventh transistor is electrically connected to a second terminal of the fifth transistor;
A first clock signal is input to a second terminal of the first transistor;
A first potential is applied to a second terminal of the second transistor;
A second potential higher than the first potential is applied to a second terminal of the third transistor;
The first potential is applied to a second terminal of the fourth transistor,
The first pulse signal is input to the gate terminal of the fifth transistor,
A second pulse signal is input to the gate terminal of the seventh transistor,
A second clock signal is input to the gate terminal of the eighth transistor,
A third clock signal is input to the gate terminal of the tenth transistor,
A pulse signal output circuit for outputting a third pulse signal from the first output terminal or the second output terminal.
請求項1において、
前記第1乃至第10のトランジスタのうち、少なくとも1つは酸化物半導体を有することを特徴とするパルス信号出力回路。
In claim 1,
A pulse signal output circuit, wherein at least one of the first to tenth transistors includes an oxide semiconductor.
請求項2において、
前記第1乃至第11のトランジスタのうち、少なくとも1つは酸化物半導体を有することを特徴とするパルス信号出力回路。
In claim 2,
A pulse signal output circuit, wherein at least one of the first to eleventh transistors includes an oxide semiconductor.
JP2014215224A 2010-03-02 2014-10-22 Pulse signal output circuit Expired - Fee Related JP5806376B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014215224A JP5806376B2 (en) 2010-03-02 2014-10-22 Pulse signal output circuit

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2010044965 2010-03-02
JP2010044965 2010-03-02
JP2014215224A JP5806376B2 (en) 2010-03-02 2014-10-22 Pulse signal output circuit

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2011043440A Division JP5638423B2 (en) 2010-03-02 2011-03-01 Pulse signal output circuit

Publications (2)

Publication Number Publication Date
JP2015080215A JP2015080215A (en) 2015-04-23
JP5806376B2 true JP5806376B2 (en) 2015-11-10

Family

ID=44531346

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2011043440A Active JP5638423B2 (en) 2010-03-02 2011-03-01 Pulse signal output circuit
JP2014215224A Expired - Fee Related JP5806376B2 (en) 2010-03-02 2014-10-22 Pulse signal output circuit

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2011043440A Active JP5638423B2 (en) 2010-03-02 2011-03-01 Pulse signal output circuit

Country Status (5)

Country Link
US (2) US8369478B2 (en)
JP (2) JP5638423B2 (en)
KR (2) KR101798645B1 (en)
TW (1) TWI578705B (en)
WO (1) WO2011108345A1 (en)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE112011100749B4 (en) 2010-03-02 2015-06-11 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
DE112011106202B4 (en) 2010-03-02 2023-10-05 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
KR101903341B1 (en) 2010-05-21 2018-10-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Pulse output circuit, shift register, and display device
KR101952570B1 (en) 2011-05-13 2019-02-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Semiconductor device and method of manufacturing the same
US8718224B2 (en) 2011-08-05 2014-05-06 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
US8995607B2 (en) 2012-05-31 2015-03-31 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
US9742378B2 (en) 2012-06-29 2017-08-22 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit and semiconductor device
TWI600022B (en) 2012-07-20 2017-09-21 半導體能源研究所股份有限公司 Pulse output circuit, display device, and electronic device
US9412764B2 (en) 2012-11-28 2016-08-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, display device, and electronic device
US8981815B2 (en) * 2013-04-01 2015-03-17 Mediatek Singapore Pte. Ltd. Low power clock gating circuit
JP6475424B2 (en) 2013-06-05 2019-02-27 株式会社半導体エネルギー研究所 Semiconductor device
JP6097653B2 (en) * 2013-08-05 2017-03-15 株式会社ジャパンディスプレイ Thin film transistor circuit and display device using the same
CN105632561B (en) * 2016-01-05 2018-09-07 京东方科技集团股份有限公司 Shift register and its driving method, gate driving circuit and display device
CN106887217B (en) * 2017-05-04 2020-06-26 京东方科技集团股份有限公司 Shifting register unit and control method thereof, grid drive circuit and display device

Family Cites Families (143)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60198861A (en) 1984-03-23 1985-10-08 Fujitsu Ltd Thin film transistor
JPH0244256B2 (en) 1987-01-28 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho INGAZN2O5DESHIMESARERUROTSUHOSHOKEINOSOJOKOZOOJUSURUKAGOBUTSUOYOBISONOSEIZOHO
JPH0244260B2 (en) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho INGAZN5O8DESHIMESARERUROTSUHOSHOKEINOSOJOKOZOOJUSURUKAGOBUTSUOYOBISONOSEIZOHO
JPS63210023A (en) 1987-02-24 1988-08-31 Natl Inst For Res In Inorg Mater Compound having laminar structure of hexagonal crystal system expressed by ingazn4o7 and its production
JPH0244258B2 (en) 1987-02-24 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho INGAZN3O6DESHIMESARERUROTSUHOSHOKEINOSOJOKOZOOJUSURUKAGOBUTSUOYOBISONOSEIZOHO
JPH0244262B2 (en) 1987-02-27 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho INGAZN6O9DESHIMESARERUROTSUHOSHOKEINOSOJOKOZOOJUSURUKAGOBUTSUOYOBISONOSEIZOHO
JPS63242020A (en) 1987-03-30 1988-10-07 Toshiba Corp Bootstrap circuit
JPH0244263B2 (en) 1987-04-22 1990-10-03 Kagaku Gijutsucho Mukizaishitsu Kenkyushocho INGAZN7O10DESHIMESARERUROTSUHOSHOKEINOSOJOKOZOOJUSURUKAGOBUTSUOYOBISONOSEIZOHO
JPH05251705A (en) 1992-03-04 1993-09-28 Fuji Xerox Co Ltd Thin-film transistor
JP3479375B2 (en) 1995-03-27 2003-12-15 科学技術振興事業団 Metal oxide semiconductor device in which a pn junction is formed with a thin film transistor made of a metal oxide semiconductor such as cuprous oxide, and methods for manufacturing the same
WO1997006554A2 (en) 1995-08-03 1997-02-20 Philips Electronics N.V. Semiconductor device provided with transparent switching element
JP3625598B2 (en) 1995-12-30 2005-03-02 三星電子株式会社 Manufacturing method of liquid crystal display device
JP3317841B2 (en) * 1996-03-25 2002-08-26 株式会社日立製作所 Ignition timing control device for internal combustion engine
JP4170454B2 (en) 1998-07-24 2008-10-22 Hoya株式会社 Article having transparent conductive oxide thin film and method for producing the same
JP2000150861A (en) 1998-11-16 2000-05-30 Tdk Corp Oxide thin film
JP3276930B2 (en) 1998-11-17 2002-04-22 科学技術振興事業団 Transistor and semiconductor device
TW460731B (en) 1999-09-03 2001-10-21 Ind Tech Res Inst Electrode structure and production method of wide viewing angle LCD
JP4089858B2 (en) 2000-09-01 2008-05-28 国立大学法人東北大学 Semiconductor device
KR20020038482A (en) 2000-11-15 2002-05-23 모리시타 요이찌 Thin film transistor array, method for producing the same, and display panel using the same
JP3997731B2 (en) 2001-03-19 2007-10-24 富士ゼロックス株式会社 Method for forming a crystalline semiconductor thin film on a substrate
JP2002289859A (en) 2001-03-23 2002-10-04 Minolta Co Ltd Thin-film transistor
JP4785271B2 (en) 2001-04-27 2011-10-05 株式会社半導体エネルギー研究所 Liquid crystal display device, electronic equipment
JP3925839B2 (en) 2001-09-10 2007-06-06 シャープ株式会社 Semiconductor memory device and test method thereof
JP4090716B2 (en) 2001-09-10 2008-05-28 雅司 川崎 Thin film transistor and matrix display device
JP4164562B2 (en) 2002-09-11 2008-10-15 独立行政法人科学技術振興機構 Transparent thin film field effect transistor using homologous thin film as active layer
US7061014B2 (en) 2001-11-05 2006-06-13 Japan Science And Technology Agency Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film
JP4083486B2 (en) 2002-02-21 2008-04-30 独立行政法人科学技術振興機構 Method for producing LnCuO (S, Se, Te) single crystal thin film
CN1445821A (en) 2002-03-15 2003-10-01 三洋电机株式会社 Forming method of ZnO film and ZnO semiconductor layer, semiconductor element and manufacturing method thereof
JP3933591B2 (en) 2002-03-26 2007-06-20 淳二 城戸 Organic electroluminescent device
US7339187B2 (en) 2002-05-21 2008-03-04 State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University Transistor structures
WO2003107314A2 (en) 2002-06-01 2003-12-24 Samsung Electronics Co., Ltd. Method of driving a shift register, a shift register, a liquid crystal display device having the shift register
JP2004022625A (en) 2002-06-13 2004-01-22 Murata Mfg Co Ltd Manufacturing method of semiconductor device and its manufacturing method
US7105868B2 (en) 2002-06-24 2006-09-12 Cermet, Inc. High-electron mobility transistor with zinc oxide
US7067843B2 (en) 2002-10-11 2006-06-27 E. I. Du Pont De Nemours And Company Transparent oxide semiconductor thin film transistors
JP4425547B2 (en) 2003-01-17 2010-03-03 株式会社半導体エネルギー研究所 Pulse output circuit, shift register, and electronic device
JP4166105B2 (en) 2003-03-06 2008-10-15 シャープ株式会社 Semiconductor device and manufacturing method thereof
JP2004273732A (en) 2003-03-07 2004-09-30 Sharp Corp Active matrix substrate and its producing process
US7369111B2 (en) 2003-04-29 2008-05-06 Samsung Electronics Co., Ltd. Gate driving circuit and display apparatus having the same
JP4108633B2 (en) 2003-06-20 2008-06-25 シャープ株式会社 THIN FILM TRANSISTOR, MANUFACTURING METHOD THEREOF, AND ELECTRONIC DEVICE
JP4480968B2 (en) 2003-07-18 2010-06-16 株式会社半導体エネルギー研究所 Display device
US7262463B2 (en) 2003-07-25 2007-08-28 Hewlett-Packard Development Company, L.P. Transistor including a deposited channel region having a doped portion
JP4620046B2 (en) 2004-03-12 2011-01-26 独立行政法人科学技術振興機構 Thin film transistor and manufacturing method thereof
US7297977B2 (en) 2004-03-12 2007-11-20 Hewlett-Packard Development Company, L.P. Semiconductor device
US7282782B2 (en) 2004-03-12 2007-10-16 Hewlett-Packard Development Company, L.P. Combined binary oxide semiconductor device
US7145174B2 (en) 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
US7211825B2 (en) 2004-06-14 2007-05-01 Yi-Chi Shih Indium oxide-based thin film transistors and circuits
JP2006100760A (en) 2004-09-02 2006-04-13 Casio Comput Co Ltd Thin-film transistor and its manufacturing method
US7285501B2 (en) 2004-09-17 2007-10-23 Hewlett-Packard Development Company, L.P. Method of forming a solution processed device
US7298084B2 (en) 2004-11-02 2007-11-20 3M Innovative Properties Company Methods and displays utilizing integrated zinc oxide row and column drivers in conjunction with organic light emitting diodes
AU2005302963B2 (en) 2004-11-10 2009-07-02 Cannon Kabushiki Kaisha Light-emitting device
CA2708335A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
US7453065B2 (en) 2004-11-10 2008-11-18 Canon Kabushiki Kaisha Sensor and image pickup device
US7829444B2 (en) 2004-11-10 2010-11-09 Canon Kabushiki Kaisha Field effect transistor manufacturing method
US7791072B2 (en) 2004-11-10 2010-09-07 Canon Kabushiki Kaisha Display
WO2006051995A1 (en) 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Field effect transistor employing an amorphous oxide
US7863611B2 (en) 2004-11-10 2011-01-04 Canon Kabushiki Kaisha Integrated circuits utilizing amorphous oxides
US7579224B2 (en) 2005-01-21 2009-08-25 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing a thin film semiconductor device
TWI562380B (en) 2005-01-28 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7608531B2 (en) 2005-01-28 2009-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, electronic device, and method of manufacturing semiconductor device
US7858451B2 (en) 2005-02-03 2010-12-28 Semiconductor Energy Laboratory Co., Ltd. Electronic device, semiconductor device and manufacturing method thereof
US7948171B2 (en) 2005-02-18 2011-05-24 Semiconductor Energy Laboratory Co., Ltd. Light emitting device
US20060197092A1 (en) 2005-03-03 2006-09-07 Randy Hoffman System and method for forming conductive material on a substrate
US8681077B2 (en) 2005-03-18 2014-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device, and display device, driving method and electronic apparatus thereof
WO2006105077A2 (en) 2005-03-28 2006-10-05 Massachusetts Institute Of Technology Low voltage thin film transistor with high-k dielectric material
US7645478B2 (en) 2005-03-31 2010-01-12 3M Innovative Properties Company Methods of making displays
US8300031B2 (en) 2005-04-20 2012-10-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising transistor having gate and drain connected through a current-voltage conversion element
EP1720148A3 (en) 2005-05-02 2007-09-05 Semiconductor Energy Laboratory Co., Ltd. Display device and gray scale driving method with subframes thereof
CN101694766A (en) 2005-05-02 2010-04-14 株式会社半导体能源研究所 Light emitting device and electronic apparatus
JP5190722B2 (en) 2005-05-20 2013-04-24 Nltテクノロジー株式会社 Bootstrap circuit and shift register, scanning circuit and display device using the same
US7324123B2 (en) 2005-05-20 2008-01-29 Semiconductor Energy Laboratory Co., Ltd. Display device and electronic apparatus
JP2006344849A (en) 2005-06-10 2006-12-21 Casio Comput Co Ltd Thin film transistor
US7402506B2 (en) 2005-06-16 2008-07-22 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7691666B2 (en) 2005-06-16 2010-04-06 Eastman Kodak Company Methods of making thin film transistors comprising zinc-oxide-based semiconductor materials and transistors made thereby
US7507618B2 (en) 2005-06-27 2009-03-24 3M Innovative Properties Company Method for making electronic devices using metal oxide nanoparticles
KR100711890B1 (en) 2005-07-28 2007-04-25 삼성에스디아이 주식회사 Organic Light Emitting Display and Fabrication Method for the same
JP2007059128A (en) 2005-08-23 2007-03-08 Canon Inc Organic electroluminescent display device and manufacturing method thereof
JP2007073705A (en) 2005-09-06 2007-03-22 Canon Inc Oxide-semiconductor channel film transistor and its method of manufacturing same
JP4850457B2 (en) 2005-09-06 2012-01-11 キヤノン株式会社 Thin film transistor and thin film diode
JP4280736B2 (en) 2005-09-06 2009-06-17 キヤノン株式会社 Semiconductor element
JP5116225B2 (en) 2005-09-06 2013-01-09 キヤノン株式会社 Manufacturing method of oxide semiconductor device
EP3614442A3 (en) 2005-09-29 2020-03-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having oxide semiconductor layer and manufactoring method thereof
JP5078246B2 (en) 2005-09-29 2012-11-21 株式会社半導体エネルギー研究所 Semiconductor device and manufacturing method of semiconductor device
JP5037808B2 (en) 2005-10-20 2012-10-03 キヤノン株式会社 Field effect transistor using amorphous oxide, and display device using the transistor
KR101117948B1 (en) 2005-11-15 2012-02-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Method of Manufacturing a Liquid Crystal Display Device
KR101192777B1 (en) 2005-12-02 2012-10-18 엘지디스플레이 주식회사 A shift register
TWI292281B (en) 2005-12-29 2008-01-01 Ind Tech Res Inst Pixel structure of active organic light emitting diode and method of fabricating the same
US7867636B2 (en) 2006-01-11 2011-01-11 Murata Manufacturing Co., Ltd. Transparent conductive film and method for manufacturing the same
JP4977478B2 (en) 2006-01-21 2012-07-18 三星電子株式会社 ZnO film and method of manufacturing TFT using the same
US7576394B2 (en) 2006-02-02 2009-08-18 Kochi Industrial Promotion Center Thin film transistor including low resistance conductive thin films and manufacturing method thereof
TWI325132B (en) 2006-02-10 2010-05-21 Au Optronics Corp Shift register capable of self feedback
US7977169B2 (en) 2006-02-15 2011-07-12 Kochi Industrial Promotion Center Semiconductor device including active layer made of zinc oxide with controlled orientations and manufacturing method thereof
KR20070101595A (en) 2006-04-11 2007-10-17 삼성전자주식회사 Zno thin film transistor
JP5079350B2 (en) 2006-04-25 2012-11-21 三菱電機株式会社 Shift register circuit
US20070252928A1 (en) 2006-04-28 2007-11-01 Toppan Printing Co., Ltd. Structure, transmission type liquid crystal display, reflection type display and manufacturing method thereof
US7443202B2 (en) 2006-06-02 2008-10-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic apparatus having the same
JP5028033B2 (en) 2006-06-13 2012-09-19 キヤノン株式会社 Oxide semiconductor film dry etching method
US7832647B2 (en) 2006-06-30 2010-11-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP4609797B2 (en) 2006-08-09 2011-01-12 Nec液晶テクノロジー株式会社 Thin film device and manufacturing method thereof
JP4999400B2 (en) 2006-08-09 2012-08-15 キヤノン株式会社 Oxide semiconductor film dry etching method
EP1895545B1 (en) 2006-08-31 2014-04-23 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device
KR101272337B1 (en) 2006-09-01 2013-06-07 삼성디스플레이 주식회사 Display device capable of displaying partial picture and driving method of the same
JP4332545B2 (en) 2006-09-15 2009-09-16 キヤノン株式会社 Field effect transistor and manufacturing method thereof
JP5164357B2 (en) 2006-09-27 2013-03-21 キヤノン株式会社 Semiconductor device and manufacturing method of semiconductor device
JP4274219B2 (en) 2006-09-27 2009-06-03 セイコーエプソン株式会社 Electronic devices, organic electroluminescence devices, organic thin film semiconductor devices
TWI834568B (en) 2006-09-29 2024-03-01 日商半導體能源研究所股份有限公司 Semiconductor device
JP4990034B2 (en) 2006-10-03 2012-08-01 三菱電機株式会社 Shift register circuit and image display apparatus including the same
US7622371B2 (en) 2006-10-10 2009-11-24 Hewlett-Packard Development Company, L.P. Fused nanocrystal thin film semiconductor and method
JP5525685B2 (en) 2006-10-17 2014-06-18 株式会社半導体エネルギー研究所 Semiconductor device and electronic equipment
TWI511116B (en) 2006-10-17 2015-12-01 Semiconductor Energy Lab Pulse output circuit, shift register, and display device
US7772021B2 (en) 2006-11-29 2010-08-10 Samsung Electronics Co., Ltd. Flat panel displays comprising a thin-film transistor having a semiconductive oxide in its channel and methods of fabricating the same for use in flat panel displays
JP2008140490A (en) * 2006-12-04 2008-06-19 Seiko Epson Corp Shift register, scanning line drive circuit, electro-optical device, and electronic device
JP2008140684A (en) 2006-12-04 2008-06-19 Toppan Printing Co Ltd Color el display, and its manufacturing method
KR101303578B1 (en) 2007-01-05 2013-09-09 삼성전자주식회사 Etching method of thin film
US8207063B2 (en) 2007-01-26 2012-06-26 Eastman Kodak Company Process for atomic layer deposition
KR100851215B1 (en) 2007-03-14 2008-08-07 삼성에스디아이 주식회사 Thin film transistor and organic light-emitting dislplay device having the thin film transistor
US7795613B2 (en) 2007-04-17 2010-09-14 Toppan Printing Co., Ltd. Structure with transistor
KR101325053B1 (en) 2007-04-18 2013-11-05 삼성디스플레이 주식회사 Thin film transistor substrate and manufacturing method thereof
KR20080094300A (en) 2007-04-19 2008-10-23 삼성전자주식회사 Thin film transistor and method of manufacturing the same and flat panel display comprising the same
KR101334181B1 (en) 2007-04-20 2013-11-28 삼성전자주식회사 Thin Film Transistor having selectively crystallized channel layer and method of manufacturing the same
WO2008133345A1 (en) 2007-04-25 2008-11-06 Canon Kabushiki Kaisha Oxynitride semiconductor
TWI373019B (en) 2007-05-09 2012-09-21 Chunghwa Picture Tubes Ltd Shift register and shift register apparatus therein
KR101345376B1 (en) 2007-05-29 2013-12-24 삼성전자주식회사 Fabrication method of ZnO family Thin film transistor
US8354674B2 (en) 2007-06-29 2013-01-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer
GB2452279A (en) * 2007-08-30 2009-03-04 Sharp Kk An LCD scan pulse shift register stage with a gate line driver and a separate logic output buffer
CN101388253B (en) 2007-09-14 2011-07-27 群康科技(深圳)有限公司 Shifting register and LCD
JP5215158B2 (en) 2007-12-17 2013-06-19 富士フイルム株式会社 Inorganic crystalline alignment film, method for manufacturing the same, and semiconductor device
TWI334144B (en) 2008-01-09 2010-12-01 Au Optronics Corp Shift register
JP5163145B2 (en) 2008-01-22 2013-03-13 セイコーエプソン株式会社 Output circuit and electronic equipment
JP2010033690A (en) * 2008-06-30 2010-02-12 Mitsubishi Electric Corp Shift register circuit
JP4623179B2 (en) 2008-09-18 2011-02-02 ソニー株式会社 Thin film transistor and manufacturing method thereof
JP5451280B2 (en) 2008-10-09 2014-03-26 キヤノン株式会社 Wurtzite crystal growth substrate, manufacturing method thereof, and semiconductor device
EP2202802B1 (en) 2008-12-24 2012-09-26 Semiconductor Energy Laboratory Co., Ltd. Driver circuit and semiconductor device
WO2010097986A1 (en) * 2009-02-25 2010-09-02 シャープ株式会社 Shift register and display device
WO2010134486A1 (en) 2009-05-20 2010-11-25 シャープ株式会社 Shift register
US8384461B2 (en) * 2009-06-15 2013-02-26 Sharp Kabushiki Kaisha Shift register and display device
WO2010146743A1 (en) * 2009-06-15 2010-12-23 シャープ株式会社 Shift register and display device
JP5406295B2 (en) 2009-06-18 2014-02-05 シャープ株式会社 Semiconductor device
EP2486569B1 (en) 2009-10-09 2019-11-20 Semiconductor Energy Laboratory Co., Ltd. Shift register and display device
KR101763660B1 (en) 2009-12-18 2017-08-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Liquid crystal display device and driving method thereof
DE112011100749B4 (en) 2010-03-02 2015-06-11 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
DE112011106202B4 (en) 2010-03-02 2023-10-05 Semiconductor Energy Laboratory Co., Ltd. Pulse signal output circuit and shift register
KR101903341B1 (en) * 2010-05-21 2018-10-01 가부시키가이샤 한도오따이 에네루기 켄큐쇼 Pulse output circuit, shift register, and display device
JP5766012B2 (en) * 2010-05-21 2015-08-19 株式会社半導体エネルギー研究所 Liquid crystal display

Also Published As

Publication number Publication date
KR20170126520A (en) 2017-11-17
WO2011108345A1 (en) 2011-09-09
KR101838628B1 (en) 2018-03-14
US8923471B2 (en) 2014-12-30
KR101798645B1 (en) 2017-11-16
US20110216875A1 (en) 2011-09-08
JP2011205627A (en) 2011-10-13
US8369478B2 (en) 2013-02-05
TWI578705B (en) 2017-04-11
US20130135023A1 (en) 2013-05-30
JP5638423B2 (en) 2014-12-10
JP2015080215A (en) 2015-04-23
TW201203863A (en) 2012-01-16
KR20130027474A (en) 2013-03-15

Similar Documents

Publication Publication Date Title
JP6961760B2 (en) Semiconductor device
JP6552654B2 (en) Drive circuit
JP5806376B2 (en) Pulse signal output circuit

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150820

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20150825

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150903

R150 Certificate of patent or registration of utility model

Ref document number: 5806376

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

LAPS Cancellation because of no payment of annual fees